階乘算法控制綜合實(shí)驗(yàn)裝置的制造方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型屬于自動(dòng)控制技術(shù)領(lǐng)域,具體涉及到一種階乘算法控制綜合實(shí)驗(yàn)裝置。
【背景技術(shù)】
[0002]在實(shí)際的設(shè)計(jì)中,經(jīng)常要用到階乘算法,可以軟件實(shí)現(xiàn),也可以硬件實(shí)現(xiàn)。但是,兩者的執(zhí)行效率差別很大,因此學(xué)生學(xué)會(huì)使用階乘算法,認(rèn)識(shí)兩者的差別就顯得尤為重要。學(xué)校開設(shè)了相關(guān)的專業(yè)課,對(duì)階乘算法進(jìn)行研宄實(shí)驗(yàn)。目前,學(xué)校各種各樣實(shí)驗(yàn)儀器種類很多,其中對(duì)階乘算法控制實(shí)驗(yàn)平臺(tái)有以下幾種:1.基于單片機(jī)的階乘算法控制實(shí)驗(yàn)平臺(tái)。
2.基于微處理器的階乘算法控制實(shí)驗(yàn)平臺(tái)。3.基于FPGA的階乘算法控制實(shí)驗(yàn)平臺(tái)等。而這些階乘算法控制實(shí)驗(yàn)平臺(tái)有以下不足:具有知識(shí)的局限性,學(xué)生只能學(xué)會(huì)相應(yīng)的平臺(tái)的階乘算法實(shí)驗(yàn)平臺(tái)方法;電路結(jié)構(gòu)復(fù)雜,每一種實(shí)驗(yàn)平臺(tái)擴(kuò)展的功能多;未能鍛煉學(xué)生綜合分析,應(yīng)用知識(shí)的能力。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型所要解決的技術(shù)問題在于克服現(xiàn)有階乘算法實(shí)驗(yàn)平臺(tái)的缺點(diǎn),提供一種電路簡(jiǎn)單、操作方便、實(shí)用性強(qiáng)的階乘算法控制綜合實(shí)驗(yàn)裝置。
[0004]解決上述技術(shù)問題所采用的技術(shù)方案是它具有:用于控制整個(gè)裝置的主控制器3 ;主控制器I與主控制器3相連;主控制器2與主控制器3相連;顯示電路,該電路的輸入端接主控制器3。
[0005]本實(shí)用新型的主控制器I為:集成電路Ul的5腳接電容Cl的一端并通過電阻Rl接3V電源、12腳和15腳?17腳接電容C4的一端、11腳和14腳通過電阻R2接3V電源、28腳和37腳以及64腳和90腳接3V電源、38腳和63腳以及89腳接地、10腳和13腳接地并通過電阻R3接地、26腳接晶體振蕩器Yl的一端和電容C2的一端、27腳接晶體振蕩器Yl的另一端和電容C3的一端,集成電路Ul的55腳?62腳接集成電路U2的I腳?4腳、7腳?9腳、24腳,集成電路Ul的I腳?4腳分別接插座Jl的5腳、4腳、7腳、6腳,插座Jl的I腳接3V電源、2腳和3腳以及9腳接地,電容Cl?電容C4的另一端接地;集成電路Ul的型號(hào)為C8051F020,集成電路U2的型號(hào)為EP2C8T144C6。
[0006]本實(shí)用新型的主控制器3為:集成電路U2的I腳?4腳、7腳?9腳、24腳接集成電路Ul的62腳?55腳,集成電路U2的21腳、22腳、25腳、26腳、29腳、32腳?37腳、39腳、41腳?43腳、119腳接集成電路U4的47腳、46腳、44腳、43腳、41腳、40腳、38腳?35腳、33腳、32腳、30腳、29腳、27腳、26腳,集成電路U2的48腳、51腳?53腳、55腳、57腳?60腳、63腳?67腳、69腳?72腳接集成電路U3的47腳、46腳、44腳、43腳、41腳、40腳、38腳?35腳、33腳、32腳、30腳、29腳、27腳、26腳、I腳,集成電路U2的86腳接集成電路U3的24腳,集成電路U2的87腳、92腳?94腳接集成電路U5的18腳、19腳、45腳、44腳,集成電路U2的73腳?76腳、79腳接集成電路U6的47腳、46腳、44腳、43腳、41腳,集成電路U2的47腳、45腳?40腳、104腳、103腳、101腳?99腳、97腳、96腳接集成電路U7的47腳、46腳、44腳、43腳、41腳、40腳、38腳?35腳、33腳、32腳、30腳、29腳,集成電路U2的13腳、10腳、12腳、11腳、14腳、85腳、84腳、16腳、15腳、83腳、20腳、82腳接插座J3的13腳?2腳,集成電路U2的22腳通過電阻R4接3V電源并接按鍵SW3的一端、21腳通過電阻R5接3V電源并接按鍵SW2的一端、18腳通過電阻R6接3V電源并接按鍵SWl的一端,集成電路U2的17腳接晶體振蕩器Y2的4腳,集成電路U2的25腳、28腳、30腳?32腳、112腳?115腳、118腳接顯示器IXD的4腳?14腳,集成電路U2的37腳、109腳、35腳、107腳、131腳、124腳、81腳、62腳、50腳、26腳接1.2V電源,集成電路U2的5腳、23腳、29腳、116腳、127腳、138腳、77腳、95腳、102腳、46腳、54腳、66腳接3V電源,集成電路U2的6腳、19腳、27腳、33腳、39腳、49腳、56腳、61腳、68腳、78腳、140腳、130腳、128 腳、123 腳、117 腳、111 腳、105 腳、98 腳、80 腳、106 腳、108 腳、110 腳、34 腳、36 腳、38腳接地,插座J3的I腳接地,晶體振蕩器Y2的3腳接地、I腳接3V電源,按鍵SWl?按鍵SW3的另一端接地;集成電路Ul的型號(hào)為C8051F020、集成電路U2的型號(hào)為EP2C8T144C6、集成電路U3和集成電路U4以及集成電路U6和集成電路U7的型號(hào)為74ALVC164245、集成電路U5的型號(hào)為80C186。
[0007]由于本實(shí)用新型綜合了單片機(jī)階乘算法實(shí)驗(yàn)平臺(tái)和微處理器階乘算法實(shí)驗(yàn)平臺(tái)以及FPGA進(jìn)行階乘算法實(shí)驗(yàn)平臺(tái),具有電路簡(jiǎn)單、操作方便、實(shí)用性強(qiáng)等優(yōu)點(diǎn),使學(xué)生系統(tǒng)化的學(xué)習(xí)電路知識(shí),更深入的了解單片機(jī)系統(tǒng)、微處理器系統(tǒng)、FPGA系統(tǒng)的工作原理及應(yīng)用,提高學(xué)生的興趣,開闊學(xué)生的視野。鍛煉學(xué)生系統(tǒng)的分析問題,解決問題,及實(shí)際動(dòng)手能力,可在教學(xué)中廣泛推廣使用。
【附圖說明】
[0008]圖1是本實(shí)用新型的電氣原理方框圖。
[0009]圖2是圖1中主控制器I的電子線路原理圖。
[0010]圖3是圖1中主控制器2的電子線路原理圖。
[0011]圖4是圖1中主控制器3和顯示電路的電子線路原理圖。
【具體實(shí)施方式】
[0012]下面結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型進(jìn)一步詳細(xì)說明,但本實(shí)用新型不限于下述這些實(shí)施例。
[0013]實(shí)施例1
[0014]在圖1、2、3、4中,本實(shí)施例的階乘算法控制綜合實(shí)驗(yàn)裝置由主控制器1、主控制器
2、主控制器3、顯示電路連接構(gòu)成,主控制器I與主控制器3相連,主控制器2與主控制器3相連,顯示電路的輸入端接主控制器3。
[0015]本實(shí)施例的主控制器I由集成電路U1、晶體振蕩器Y1、電阻Rl?電阻R3、電容Cl?電容C4、插座Jl連接構(gòu)成,集成電路Ul的型號(hào)為C8051F020。集成電路Ul的5腳接電容Cl的一端并通過電阻Rl接3V電源、12腳和15腳?17腳接電容C4的一端、11腳和14腳通過電阻R2接3V電源、28腳和37腳以及64腳和90腳接3V電源、38腳和63腳以及89腳接地、10腳和13腳接地并通過電阻R3接地、26腳接晶體振蕩器Yl的一端和電容C2的一端、27腳接晶體振蕩器Yl的另一端和電容C3的一端、55腳?62腳接主控制器3,集成電路Ul的I腳?4腳分別接插座Jl的5腳、4腳、7腳、6腳,插座Jl的I腳接3V電源、2腳和3腳以及9腳接地,電容Cl?電容C4的另一端接地。
[0016]本實(shí)施例的主控制器2由集成電路U3?U7連接構(gòu)成,集成電路U3和集成電路U4以及集成電路U6和集成電路U7的型號(hào)為74ALVC164245,集成電路U5的型號(hào)為80C186。集成電路U4的2腳、3腳、5腳、6腳、8腳、9腳、11腳?14腳、16腳、17腳、19腳、20腳、22腳、23腳接集成電路U5的27腳?32腳、40腳、34腳、33腳、48腳、39腳、42腳、41腳、62腳、63腳、61腳,集成電路U4的25腳、4腳、10腳、15腳、21腳、24腳、48腳、45腳、39腳、34腳、28腳、I腳接地,集成電路U4的7腳和18腳接5V電源、42腳和31腳接3V電源,集成電路U4的47腳、46腳、44腳、43腳、41腳、40腳、35腳?38腳、33腳、32腳、30腳、29腳、27腳、26腳接主控制器3。集成電路U5的17腳、15腳、13腳、11腳、8腳、6腳、4腳、2腳、16腳、14腳、12腳、10腳、7腳、5腳、3腳、I腳接集成電路U3的2腳、3腳、5腳、6腳、8腳、9腳、11腳?14腳、16腳、17腳、19腳、20腳、22腳、23腳,集成電路U5的47腳、56腳、25腳、51腳、57腳接集成電路U6的2腳、3腳、5腳、6腳、8腳,集成電路U5的68腳?65腳、52腳?54腳、64腳、22腳、23腳、38腳?35腳接集成電路U7的2腳、3腳、5腳、6腳、8腳、9腳、11腳?14腳、16腳、17腳、19腳、20腳,集成電路U5的9腳、20腳、21腳、43腳、49腳、55腳接5V電源,集成電路U5的26腳、46腳、50腳、60腳接地,集成電路U5的58腳接電容C6的一端和晶體振蕩器Y3的一端、59腳接晶體振蕩器Y3的另一端和電容C5的一端、24腳接電容C7的一端并通過電阻R7接5V電源、18腳和19腳以及44腳和45腳接主控制器3,電容C5?電容C7的另一端接地。集成電路U3的25腳、48腳、4腳、10腳、15腳、21腳、45腳、39腳、34腳、28腳接地,集成電路U3的42腳和31腳接3V電源、7腳和18腳接5V電源,集成電路U3的24腳、47腳、46腳、44腳、43腳、41腳、40腳、38腳?35腳、33腳、32腳、30腳、29腳、27腳、26腳、I腳接主控制器3。集成電路U6的4腳、10腳、15腳、