W5500。
[0030]值得注意的是,所述的音頻模塊包括音頻解碼芯片U6,音頻解碼芯片U6的23腳、28腳、29腳、30腳分別接以太網(wǎng)芯片U5的32腳、33腳、35腳、34腳,音頻解碼芯片U6的17腳、18腳之間接有晶振Y1,晶振Yl并接有第二十三電阻R23以及第十四電容C14和第十五電容C15的串聯(lián)電路,第十四電容C14和第十五電容C15的中點接地,音頻解碼芯片U6的42腳、39腳、46腳分別接第一耳機插座JPl的2腳、3腳、4腳,音頻解碼芯片U6的44腳接第十六電容C16至第二耳機插座JP2的2腳,音頻解碼芯片U6的48腳依次接第二十四電阻R24、第十七電容C17至第二耳機插座JP2的3腳和4腳,音頻解碼芯片U6的I腳、2腳分別接第二十五電阻R25和第十八電容C18的串聯(lián)電路、第二十五電阻R25和第十八電容C18的串聯(lián)電路至話筒U8的兩端;所述的音頻解碼芯片U6采用音頻解碼芯片VS1003,第一耳機插座JPl、第二耳機插座JP2均采用耳機插座PJ-313。
[0031]此外,所述的觸摸顯示屏IXD模塊包括液晶顯示芯片U8,液晶顯示芯片U8的6腳-21腳分別接主板Ul的FSMC_D0腳_FSMC_D15腳,液晶顯示芯片U8的I腳接主板Ul的FSMC_NE4腳,液晶顯示芯片U8的3腳接主板Ul的FSMC_NWE腳,液晶顯示芯片U8的4腳接主板Ul的FSMC_N0E腳,液晶顯示芯片U8的24腳接直流電源端,液晶顯示芯片U8的26腳、27腳均接地;所述的液晶顯示芯片U8采用薄膜晶體管液晶顯示器TFT-1XD。
[0032]本【具體實施方式】涉及應(yīng)用電子、通信工程、計算機科學、物聯(lián)網(wǎng)、工業(yè)自動化控制等學科的理論學習及科研工作,特別適合物聯(lián)網(wǎng)、工業(yè)自動化等行業(yè)的原型機開發(fā),是一款工業(yè)級的開發(fā)板。
[0033]本【具體實施方式】開發(fā)板主頻為72Mhz,片內(nèi)SRAM 64K,擴展為1M,片內(nèi)ROM 512K,擴展為128M,配有320X480分辨率的3.5寸TFT-1XD觸摸顯示屏,板載除了常規(guī)的串口通信外,還有以太網(wǎng)通信,符合工業(yè)標準的485、CAN、IRDA通信功能,有了多樣的通信方式,豐富了它的應(yīng)用場合,此外,開發(fā)板上搭載了一枚現(xiàn)今流行的姿態(tài)傳感器MPU6050,可以實時精確得獲得檢測主體當前的運動姿態(tài),這款傳感器在遠程監(jiān)護,工業(yè)控制,汽車安全,可穿戴設(shè)備等方面有著很廣泛的應(yīng)用。
[0034]在開發(fā)板的功能擴展方面,幾乎引出了所有的1 口,留給了開發(fā)者最大的自由度,有一個ZigBee模塊的兼容插槽,還有專用的藍牙與RFID擴展接口。
[0035]本【具體實施方式】有豐富的外設(shè),根據(jù)使用者的實際需求,在開發(fā)板上搭建出原型機,實現(xiàn)功能后,經(jīng)過裁剪,優(yōu)化后,快速得研發(fā)出自己的產(chǎn)品,具有廣闊的市場應(yīng)用前景。
[0036]以上詳細描述了本實用新型的較佳具體實施例。應(yīng)當理解,本領(lǐng)域的普通技術(shù)人員無需創(chuàng)造性勞動就可以根據(jù)本實用新型的構(gòu)思作出諸多修改和變化。因此,凡本技術(shù)領(lǐng)域中技術(shù)人員依本實用新型的構(gòu)思在現(xiàn)有技術(shù)的基礎(chǔ)上通過邏輯分析、推理或者有限的實驗可以得到的技術(shù)方案,皆應(yīng)在由權(quán)利要求書所確定的保護范圍內(nèi)。
【主權(quán)項】
1.用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:包括主板(Ul),主板(Ul)的FSMC腳分別接靜態(tài)隨機存儲器SRAM、閃存NANDFlash和SPI接口觸摸顯示屏IXD,主板(Ul)的SD1腳接SD卡,主板(Ul)的SPI I腳、SPI2腳、SPI3腳分別接以太網(wǎng)模塊、音頻解碼模塊、射頻識別模塊,主板(Ul)的I2C2腳接慣性測量單元,主板(Ul)的Debug腳接JTAG接口和SW接口,主板(Ul)的POWER腳接直流轉(zhuǎn)換器DC3V3,主板(Ul)的GP1腳分別接LDEs、JoySTick、溫濕度模塊、繼電器和蜂鳴器,主板(Ul)的USARTl腳、USART2腳、USART3腳分別接ZigBee模塊、485電平轉(zhuǎn)換拓展接口、IRDA收發(fā)器模塊TFDU4301,主板(Ul)的I2C模擬腳接電可擦可編程只讀存儲器EEPR0M,主板(Ul)的CAN/USB腳接CAN電平轉(zhuǎn)換模塊TJA1050和USB接口,主板(Ul)的ADC腳接電位計;所述的主板(Ul)采用主板STM32F103ZET6。
2.如權(quán)利要求1所述的用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:所述的慣性測量單元包括姿態(tài)傳感器、儲存器,姿態(tài)傳感器的8腳和13腳均接直流電源端,姿態(tài)傳感器的8腳、13腳、10腳、20腳分別接第一電容、第二電容、第三電容、第四電容至地端,姿態(tài)傳感器的9腳、18腳接地端,姿態(tài)傳感器的11腳、12腳分別接主板的I2C2_FSYNC腳、I2C2_INT腳,姿態(tài)傳感器的23腳、儲存器的6腳均接至主板的I2C2_SCL腳,姿態(tài)傳感器的24腳、儲存器的5腳均接至主板(Ul)的I2C2_SDA腳,儲存器的I腳、2腳、5腳、6腳、7腳分別接第一電阻、第二電阻、第三電阻、第四電阻、第五電容至直流電源端,儲存器的8腳接直流電源端,儲存器的3腳、4腳、7腳均接地端;所述的姿態(tài)傳感器采用姿態(tài)傳感器MPU6050,儲存器采用儲存器24C02。
3.如權(quán)利要求1所述的用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:所述的ZigBee模塊包括第一模塊(Jl)、第二模塊(J2),第一模塊(Jl)的11腳、10腳、9腳分別接第一發(fā)光二極管(Dl)的負極、第二發(fā)光二極管(D2)的負極、第三發(fā)光二極管(D3)的負極,第二模塊(J2)的2腳接第四發(fā)光二極管(D4)的負極,第一發(fā)光二極管(Dl)的正極、第二發(fā)光二極管(D2)的正極、第三發(fā)光二極管(D3)的正極、第四發(fā)光二極管(D4)的正極分別接第五電阻(R5)、第六電阻(R6)、第七電阻(R7)、第八電阻(R8)至直流電源端,第二模塊(J2)的9腳、11腳接直流電源端,第二模塊(J2)的10腳、12腳接地端,第二模塊(J2)的I腳分別接第九電阻(R9)、第六電容(C6)至直流電源端、地端,第六電容(C6)兩端并接有按鍵(SW-PB)。
4.如權(quán)利要求1所述的用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:所述的IRDA收發(fā)器模塊包括收發(fā)器(U4),收發(fā)器(U4)的I腳、6腳、8腳分別接第十電阻(R10)、第十一電阻(R11)、第七電容(C7)至直流電源端,收發(fā)器(U4)的6腳與8腳之間接有第八電容(CS),收發(fā)器(U4)的8腳接地端,收發(fā)器(U4)的5腳依次接第十二電阻(R12)、第十三電阻(R13)、紅外發(fā)射LED燈(DSl)至IRDA_T腳,第十二電阻(R12)、第十三電阻(R13)中心的節(jié)點接直流電源端;所述的收發(fā)器(U4)采用收發(fā)器DS1TFDU4301。
5.如權(quán)利要求1所述的用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:所述的以太網(wǎng)模塊包括以太網(wǎng)芯片(U5)和RJ45帶變壓器(Tl),以太網(wǎng)芯片(U5)的I腳、2腳分別接RJ45帶變壓器(Tl)的2腳、I腳,以太網(wǎng)芯片(U5)的5腳、6腳分別接第十電容(ClO)、第4^一電容(Cll)至RJ45帶變壓器(Tl)的6腳、3腳,以太網(wǎng)芯片(U5)的I腳、2腳分別接第十五電阻(R15)、第十六電阻(R16)至第十二電容(C12)的一端,第十二電容(C12)的另一端接地,以太網(wǎng)芯片(U5)的5腳、6腳分別第十七電阻(R17)、第十八電阻(R18)至RJ45帶變壓器(Tl)的5腳,RJ45帶變壓器(Tl)的5腳接第十三電容(C13)至地端GND,RJ45帶變壓器(Tl)的10腳、11腳分別接第十九電阻(R19)、第二十電阻(R20)至以太網(wǎng)芯片(U5)的25腳、27腳,RJ45帶變壓器(Tl)的13腳與14腳相連,以太網(wǎng)芯片(U5)的24腳、26腳分別接第五發(fā)光二極管(D5)的負極、第六發(fā)光二極管(D6)的負極,第五發(fā)光二極管(D5)的正極、第六發(fā)光二極管(D6)的正極分別接第二十一電阻(R21)、第二十二電阻(R22)至直流電源端;所述的以太網(wǎng)芯片(U5)采用以太網(wǎng)芯片W5500。
6.如權(quán)利要求1所述的用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:所述的音頻模塊包括音頻解碼芯片(U6),音頻解碼芯片(U6)的23腳、28腳、29腳、30腳分別接以太網(wǎng)芯片(U5)的32腳、33腳、35腳、34腳,音頻解碼芯片(U6)的17腳、18腳之間接有晶振(Yl),晶振(Yl)并接有第二十三電阻(R23)以及第十四電容(C14)和第十五電容(C15)的串聯(lián)電路,第十四電容(C14)和第十五電容(C15)的中點接地,音頻解碼芯片(U6)的42腳、39腳、46腳分別接第一耳機插座(JPl)的2腳、3腳、4腳,音頻解碼芯片(U6)的44腳接第十六電容(C16)至第二耳機插座(JP2)的2腳,音頻解碼芯片(U6)的48腳依次接第二十四電阻(R24)、第十七電容(C17)至第二耳機插座(JP2)的3腳和4腳,音頻解碼芯片(U6)的I腳、2腳分別接第二十五電阻(R25)和第十八電容(C18)的串聯(lián)電路、第二十五電阻(R25)和第十八電容(C18)的串聯(lián)電路至話筒(U8)的兩端;所述的音頻解碼芯片(U6)采用音頻解碼芯片VS1003,第一耳機插座(JPl)、第二耳機插座(JP2)均采用耳機插座 PJ-313。
7.如權(quán)利要求1所述的用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,其特征在于:所述的觸摸顯示屏LCD模塊包括液晶顯示芯片(U8),液晶顯示芯片(U8)的6腳-21腳分別接主板(Ul)的FSMC_D0腳-FSMC_D15腳,液晶顯示芯片(U8)的I腳接主板(Ul)的FSMC_NE4腳,液晶顯示芯片(U8)的3腳接主板(Ul)的FSMC_NWE腳,液晶顯示芯片(U8)的4腳接主板(Ul)的FSMC_NOE腳,液晶顯示芯片(U8)的24腳接直流電源端,液晶顯示芯片(U8)的26腳、27腳均接地;所述的液晶顯示芯片(U8)采用薄膜晶體管液晶顯示器TFT-1XD。
【專利摘要】本實用新型公開了一種用于學習STM32芯片和物聯(lián)網(wǎng)網(wǎng)關(guān)的開發(fā)板,它涉及工業(yè)自動化控制及物聯(lián)網(wǎng)領(lǐng)域。它包括主板,主板的FSMC腳分別接靜態(tài)隨機存儲器SRAM、閃存NANDFlash和SPI接口觸摸顯示屏LCD,主板的I2C2腳接慣性測量單元,主板的POWER腳接直流轉(zhuǎn)換器DC3V3,主板的GPIO腳分別接LDEs、JoySTick、溫濕度模塊、繼電器和蜂鳴器,主板的USART1腳、USART2腳、USART3腳分別接ZigBee模塊、485電平轉(zhuǎn)換拓展接口、IRDA收發(fā)器模塊TFDU4301;所述的主板采用主板STM32F103ZET6。本實用新型搭載著最流行的外設(shè),適合工業(yè)級的產(chǎn)品原型開發(fā),能快速實現(xiàn)產(chǎn)品設(shè)計。
【IPC分類】G05B19-042
【公開號】CN204270055
【申請?zhí)枴緾N201420484952
【發(fā)明人】薛軍娥, 趙敏, 丁長明, 荊雅光, 任聚財, 安海龍, 劉濤, 任青松, 王羽
【申請人】昆山杰普軟件科技有限公司
【公開日】2015年4月15日
【申請日】2014年8月26日