本實(shí)用新型涉及一種計(jì)算機(jī)主板,具體地說(shuō)是一種基于申威處理器的工業(yè)控制主板。
背景技術(shù):
申威處理器依托國(guó)家“核高基”專(zhuān)項(xiàng)資金的支持,采用自主指令集,是具有完全自主知識(shí)產(chǎn)權(quán)的處理器系列。
現(xiàn)今信息系統(tǒng)國(guó)產(chǎn)計(jì)算機(jī)設(shè)備所確定的基本技術(shù)體制已經(jīng)越來(lái)越完善,在這種形勢(shì)下,研制基于申威處理器的各種產(chǎn)品,可以作為國(guó)產(chǎn)計(jì)算機(jī)基本型設(shè)備的有效補(bǔ)充,同時(shí)也為我國(guó)國(guó)產(chǎn)軟硬件在信息系統(tǒng)中的應(yīng)用提供基礎(chǔ)性平臺(tái),為將來(lái)全面實(shí)現(xiàn)自主國(guó)產(chǎn)軟硬件產(chǎn)品打下堅(jiān)實(shí)的基礎(chǔ)。
技術(shù)實(shí)現(xiàn)要素:
本實(shí)用新型的技術(shù)任務(wù)是針對(duì)現(xiàn)有技術(shù)的不足,提供一種基于申威處理器的工業(yè)控制主板,
本實(shí)用新型解決其技術(shù)問(wèn)題所采用的技術(shù)方案是:
一種基于申威處理器的工業(yè)控制主板,包括申威CPU處理器,還包括:
與申威CPU處理器相連的JTAG模塊、Super IO、PCIE SWITCH和BMC引導(dǎo)啟動(dòng)模塊,其中,JTAG模塊通過(guò)PCIE轉(zhuǎn)USB控制器與所述申威CPU處理器相連,Supor IO與所述PCIE SWITCH連接;
所述PCIE SWITCH外圍連接有網(wǎng)絡(luò)模塊、PCIE轉(zhuǎn)PCI、SATA控制器模塊、顯示模塊和南橋芯片,其中,PCIE轉(zhuǎn)PCI經(jīng)南橋芯片后分兩路,一路與BMC引導(dǎo)啟動(dòng)模塊連接,另一路經(jīng)Supor IO與模擬串口相連。
可選地,所述申威CPU處理器采用SW411處理器,該處理器為64位字長(zhǎng)的RISC架構(gòu)處理器。
可選地,所述申威CPU處理器的兩路DDR3存儲(chǔ)控制器上分別掛接表貼內(nèi)存顆粒芯片。
可選地,所述PCIE SWITCH采用PLX公司的PEX8632。
可選地,所述南橋芯片使用AMD公司的CS5536。
可選地,所述顯示模塊由SM750實(shí)現(xiàn)。
可選地,所述表貼內(nèi)存顆粒芯片的容量為4GB。
可選地,所述南橋芯片后經(jīng)LPC總線(xiàn)與BMC引導(dǎo)啟動(dòng)模塊連接。
本實(shí)用新型的一種基于申威處理器的工業(yè)控制主板,與現(xiàn)有技術(shù)相比所產(chǎn)生的有益效果是:
1、申威CPU處理器的兩路DDR3存儲(chǔ)控制器上分別掛接容量為4GB的表貼內(nèi)存顆粒芯片,與之前傳統(tǒng)的內(nèi)存插槽形式相比,表貼內(nèi)存顆粒的方式抗振動(dòng)沖擊的性能更為優(yōu)越,同是也避免了由于內(nèi)存插槽與內(nèi)存條之間由于長(zhǎng)時(shí)間放置或者振動(dòng)松動(dòng)導(dǎo)致接觸不良而使得內(nèi)存訓(xùn)練經(jīng)常失敗的問(wèn)題;
2、JTAG模塊負(fù)責(zé)完成控制主板中申威CPU處理器的連接和調(diào)試,使用USB經(jīng)過(guò)單片機(jī)后模擬JTAG信號(hào)的形式實(shí)現(xiàn),與底板其余模塊互連,用于實(shí)現(xiàn)目標(biāo)碼的方便快速燒錄;
3、BMC啟動(dòng)引導(dǎo)模塊在控制主板上電后,輔助引導(dǎo)申威CPU處理器的順利啟動(dòng),同時(shí)可實(shí)現(xiàn)申威CPU處理器與外部模擬串口的信息通信,可引導(dǎo)申威CPU處理器順利啟動(dòng)進(jìn)入BIOS;Super I/O的加入可以在控制主板運(yùn)行過(guò)程中將各部分的硬件狀態(tài)進(jìn)行實(shí)時(shí)檢測(cè),最大程度提高板卡的穩(wěn)定性與可靠性;
4、PCIE SWITCH負(fù)責(zé)申威CPU處理器PCIE通道數(shù)量的擴(kuò)展,采用PLX公司的PEX8632,南橋芯片使用AMD公司的CS5536,顯示模塊由SM750實(shí)現(xiàn),這些芯片的加入使得主板接口更為豐富,使用場(chǎng)合更為靈活。
附圖說(shuō)明
附圖1是本實(shí)用新型一種基于申威處理器的工業(yè)控制主板的原理示意圖。
具體實(shí)施方式
下面結(jié)合附圖1,對(duì)本實(shí)用新型的一種基于申威處理器的工業(yè)控制主板作以下詳細(xì)說(shuō)明。
如附圖1所示,本實(shí)用新型的一種基于申威處理器的工業(yè)控制主板,包括:申威CPU處理器,與申威CPU處理器相連的JTAG模塊、Super IO、PCIE SWITCH和BMC引導(dǎo)啟動(dòng)模塊,其中,JTAG模塊通過(guò)PCIE轉(zhuǎn)USB控制器與所述申威CPU處理器相連,Supor IO與所述PCIE SWITCH連接。
PCIE SWITCH外圍連接有網(wǎng)絡(luò)模塊、PCIE轉(zhuǎn)PCI、SATA控制器模塊、顯示模塊和南橋芯片,其中,PCIE轉(zhuǎn)PCI經(jīng)南橋芯片后分兩路,一路經(jīng)LPC總線(xiàn)與BMC引導(dǎo)啟動(dòng)模塊連接,另一路經(jīng)Supor IO與模擬串口相連。
本實(shí)用新型的工業(yè)控制主板,通過(guò)模擬串口、PCIE及JTAG與背板連接,實(shí)現(xiàn)對(duì)外部模塊的互連與控制,對(duì)外可提供USB接口、網(wǎng)絡(luò)接口、VGA接口。
申威CPU處理器采用SW411處理器(FC-BGA陶瓷封裝),該處理器為64位字長(zhǎng)的RISC架構(gòu)處理器,工作頻率穩(wěn)定時(shí)可達(dá)1.4GHz,峰值運(yùn)算速度為89.6GFlops。申威CPU處理器的兩路DDR3存儲(chǔ)控制器上分別掛接容量為4GB的表貼內(nèi)存顆粒芯片,與之前傳統(tǒng)的內(nèi)存插槽形式相比,表貼內(nèi)存顆粒的方式抗振動(dòng)沖擊的性能更為優(yōu)越,同是也避免了由于內(nèi)存插槽與內(nèi)存條之間由于長(zhǎng)時(shí)間放置或者振動(dòng)松動(dòng)導(dǎo)致接觸不良而使得內(nèi)存訓(xùn)練經(jīng)常失敗的問(wèn)題。
JTAG模塊負(fù)責(zé)完成控制主板中申威CPU處理器的連接和調(diào)試,使用USB經(jīng)過(guò)單片機(jī)后模擬JTAG信號(hào)的形式實(shí)現(xiàn),與底板其余模塊互連,用于實(shí)現(xiàn)目標(biāo)碼的方便快速燒錄。
BMC啟動(dòng)引導(dǎo)模塊在控制主板上電后,輔助引導(dǎo)申威CPU處理器的順利啟動(dòng),同時(shí)可實(shí)現(xiàn)申威CPU處理器與外部模擬串口的信息通信,可引導(dǎo)申威CPU處理器順利啟動(dòng)進(jìn)入BIOS;Super I/O的加入可以在控制主板運(yùn)行過(guò)程中將各部分的硬件狀態(tài)進(jìn)行實(shí)時(shí)檢測(cè),最大程度提高板卡的穩(wěn)定性與可靠性。
PCIE SWITCH負(fù)責(zé)申威CPU處理器PCIE通道數(shù)量的擴(kuò)展,采用PLX公司的PEX8632,南橋芯片使用AMD公司的CS5536,顯示模塊由SM750實(shí)現(xiàn),這些芯片的加入使得主板接口更為豐富,使用場(chǎng)合更為靈活。
經(jīng)測(cè)試,控制主板上申威CPU處理器的工作主頻為1.4GHz,板卡運(yùn)行安全可信、穩(wěn)定可靠。
本實(shí)用新型的一種基于申威處理器的工業(yè)控制主板,其加工制作簡(jiǎn)單方便,按說(shuō)明書(shū)附圖所示加工制作即可。
除說(shuō)明書(shū)所述的技術(shù)特征外,均為本專(zhuān)業(yè)技術(shù)人員的已知技術(shù)。