亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路的制作方法

文檔序號(hào):6314527閱讀:287來源:國知局
煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路的制作方法
【專利摘要】煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,屬于數(shù)據(jù)轉(zhuǎn)換【技術(shù)領(lǐng)域】。本實(shí)用新型是為了解決煤礦供電監(jiān)控系統(tǒng)中讀取的數(shù)據(jù)由于通用性差,造成接收難度大,并繼而造成相應(yīng)硬件維護(hù)量大的問題。它用于接收煤礦供電監(jiān)控系統(tǒng)中型號(hào)為STM32F103V8T的微處理器輸出的信號(hào)并對(duì)其進(jìn)行處理,它包括第一數(shù)據(jù)信號(hào)調(diào)理電路、第二數(shù)據(jù)信號(hào)調(diào)理電路、第三數(shù)據(jù)信號(hào)調(diào)理電路、第四數(shù)據(jù)信號(hào)調(diào)理電路、第五數(shù)據(jù)信號(hào)調(diào)理電路、第一數(shù)據(jù)隔離輸出電路和第二數(shù)據(jù)隔離輸出電路,信號(hào)調(diào)理電路將采集的微處理器輸出的信號(hào)進(jìn)行處理后,經(jīng)相應(yīng)的隔離輸出電路輸出。本實(shí)用新型用于煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換。
【專利說明】煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,屬于數(shù)據(jù)轉(zhuǎn)換【技術(shù)領(lǐng)域】。
【背景技術(shù)】
[0002]現(xiàn)有煤礦供電監(jiān)控系統(tǒng)中,大多采用讀取井下開關(guān)柜綜合保護(hù)器參數(shù)后,直接把RS485信號(hào)轉(zhuǎn)換為光纖以太網(wǎng)傳送到地面集控中心,或者采集傳感器電信號(hào)經(jīng)過處理轉(zhuǎn)換后通用光纖以太網(wǎng)傳送到地面集控中心。前者的地面集控中心上位機(jī)軟件編寫、調(diào)試過于復(fù)雜,可移植性不好,井下設(shè)備稍有變動(dòng),軟件也需隨之調(diào)整,造成工作效率低;后者不但存在著前者的弊端,同時(shí)硬件維護(hù)量較大,不便于管理。因此,需要一種裝置,來使讀取的數(shù)據(jù)便于接收,具有通用性。

【發(fā)明內(nèi)容】

[0003]本實(shí)用新型目的是為了解決煤礦供電監(jiān)控系統(tǒng)中讀取的數(shù)據(jù)由于通用性差,造成接收難度大,并繼而造成相應(yīng)硬件維護(hù)量大的問題,提供了一種煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路。
[0004]本實(shí)用新型所述煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,它用于接收煤礦供電監(jiān)控系統(tǒng)中型號(hào)為STM32F103V8T的微處理器輸出的信號(hào)并對(duì)其進(jìn)行處理,它包括第一數(shù)據(jù)信號(hào)調(diào)理電路、第二數(shù)據(jù)信號(hào)調(diào)理電路、第三數(shù)據(jù)信號(hào)調(diào)理電路、第四數(shù)據(jù)信號(hào)調(diào)理電路、第五數(shù)據(jù)信號(hào)調(diào)理電路、第一數(shù)據(jù)隔離輸出電路和第二數(shù)據(jù)隔離輸出電路,
[0005]所述微處理器通過管腳26輸出的DB_U3RX信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路的第一信號(hào)輸入端,微處理器通過管腳32輸出的SPI_DI信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路的第二信號(hào)輸入端,微處理器通過管腳95輸出的CAN_RX信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路的第三信號(hào)輸入端,第一數(shù)據(jù)信號(hào)調(diào)理電路的UARX信號(hào)輸出端連接第一數(shù)據(jù)隔離輸出電路的第一隔離信號(hào)輸入端;
[0006]微處理器通過管腳31輸出的SPI_D0信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路的第一信號(hào)輸入端,微處理器通過管腳25輸出的DB_U3TX信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路的第二信號(hào)輸入端,微處理器通過管腳96輸出的CAN_TX信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路的第三信號(hào)輸入端,第二數(shù)據(jù)信號(hào)調(diào)理電路的UATX信號(hào)輸出端連接第一數(shù)據(jù)隔離輸出電路的第二隔離信號(hào)輸入端;
[0007]微處理器通過管腳68輸出的DP_U1TX信號(hào)輸出端連接第三數(shù)據(jù)信號(hào)調(diào)理電路的信號(hào)輸入端,第三數(shù)據(jù)信號(hào)調(diào)理電路的TXD信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路的第一隔離信號(hào)輸入端;
[0008]微處理器通過管腳71輸出的DP_U1EN信號(hào)輸出端連接第四數(shù)據(jù)信號(hào)調(diào)理電路的信號(hào)輸入端,第四數(shù)據(jù)信號(hào)調(diào)理電路的RTS信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路的第二隔離信號(hào)輸入端;
[0009]微處理器通過管腳69輸出的DP_U1RX信號(hào)輸出端連接第五數(shù)據(jù)信號(hào)調(diào)理電路的信號(hào)輸入端,第五數(shù)據(jù)信號(hào)調(diào)理電路的RXD信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路的第三隔離信號(hào)輸入端。
[0010]第一數(shù)據(jù)信號(hào)調(diào)理電路由第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4和型號(hào)為74LVC1G125的第一邏輯芯片組成,
[0011]第一數(shù)據(jù)信號(hào)調(diào)理電路的第一信號(hào)輸入端為第一電阻Rl的一端,第一數(shù)據(jù)信號(hào)調(diào)理電路的第二信號(hào)輸入端為第二電阻R2的一端,第一數(shù)據(jù)信號(hào)調(diào)理電路的第三信號(hào)輸入端為第三電阻R3的一端,第一電阻Rl的另一端、第二電阻R2的另一端和第三電阻R3的另一端連接在一起后與第四電阻R4的一端連接,并同時(shí)與第一邏輯芯片的Y接線端連接,第一邏輯芯片的A接線端與第四電 阻R4的另一端連接后作為第一數(shù)據(jù)信號(hào)調(diào)理電路的UARX信號(hào)輸出端。
[0012]第二數(shù)據(jù)信號(hào)調(diào)理電路由第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8和型號(hào)為74HCT08的第一電平轉(zhuǎn)換芯片組成,
[0013]第二數(shù)據(jù)信號(hào)調(diào)理電路的第一信號(hào)輸入端為第五電阻R5的一端,第二數(shù)據(jù)信號(hào)調(diào)理電路的第二信號(hào)輸入端為第六電阻R6的一端,第二數(shù)據(jù)信號(hào)調(diào)理電路的第三信號(hào)輸入端為第七電阻R7的一端,第五電阻R5的另一端、第六電阻R6的另一端與第七電阻R7的另一端連接后與第八電阻R8的一端連接,并同時(shí)與第一電平轉(zhuǎn)換芯片的B接線端連接,第一電平轉(zhuǎn)換芯片的Y接線端與第八電阻R8的另一端連接后作為第二數(shù)據(jù)信號(hào)調(diào)理電路的UATX信號(hào)輸出端。
[0014]第三數(shù)據(jù)信號(hào)調(diào)理電路由第九電阻R9和型號(hào)為74HCT08的第二電平轉(zhuǎn)換芯片組成,
[0015]第三數(shù)據(jù)信號(hào)調(diào)理電路的信號(hào)輸入端為第九電阻R9的一端,第九電阻R9的一端連接第二電平轉(zhuǎn)換芯片的A接線端和B接線端,第二電平轉(zhuǎn)換芯片的Y接線端與第九電阻R9的另一端連接后作為第三數(shù)據(jù)信號(hào)調(diào)理電路的TXD信號(hào)輸出端。
[0016]第四數(shù)據(jù)信號(hào)調(diào)理電路由第十電阻RlO和型號(hào)為74HCT08的第三電平轉(zhuǎn)換芯片組成,
[0017]第四數(shù)據(jù)信號(hào)調(diào)理電路的信號(hào)輸入端為第十電阻RlO的一端,第十電阻RlO的另一端與第三電平轉(zhuǎn)換芯片的A接線端和B接線端,第三電平轉(zhuǎn)換芯片的Y接線端與第十電阻RlO的另一端連接后作為第四數(shù)據(jù)信號(hào)調(diào)理電路的RTS信號(hào)輸出端。
[0018]第五數(shù)據(jù)信號(hào)調(diào)理電路由第十一電阻Rll和型號(hào)為74LVC1G125的第二邏輯芯片組成,
[0019]第五數(shù)據(jù)信號(hào)調(diào)理電路的信號(hào)輸入端為第^ 電阻Rll的一端,第^ 電阻Rll的一端與第二邏輯芯片的Y接線端連接,第二邏輯芯片的A接線端與第十一電阻Rll的另一端連接后作為第五數(shù)據(jù)信號(hào)調(diào)理電路的RXD信號(hào)輸出端。
[0020]第一數(shù)據(jù)隔離輸出電路由型號(hào)為ADM2483的第一磁隔離芯片和RS485接口組成,
[0021]第一數(shù)據(jù)隔離輸出電路的第一隔離信號(hào)輸入端為第一磁隔離芯片的RXD接線端,第一數(shù)據(jù)隔離輸出電路的第二隔離信號(hào)輸入端為第一磁隔離芯片的TXD接線端,第一磁隔離芯片的A接線端與RS485接口的管腳2連接,第一磁隔離芯片的B接線端與RS485接口的管腳3連接。
[0022]第二數(shù)據(jù)隔離輸出電路由型號(hào)為ADM2483的第二磁隔離芯片、DB9 口的PROFIBUSDP接口和第十二電阻Rl2組成,
[0023]第二數(shù)據(jù)隔離輸出電路的第一隔離信號(hào)輸入端為第二磁隔離芯片的TXD接線端,第二數(shù)據(jù)隔離輸出電路的第二隔離信號(hào)輸入端為第二磁隔離芯片的RTS接線端,第二數(shù)據(jù)隔離輸出電路的第三隔離信號(hào)輸入端為第二磁隔離芯片的RXD接線端;
[0024]第二磁隔離芯片的B接線端連接PROFIBUS DP接口的管腳8,第二磁隔離芯片的A接線端連接PROFIBUS DP接口的管腳3,第二磁隔離芯片的DE接線端通過第十二電阻R12連接PROFIBUS DP接口的管腳4。
[0025]本實(shí)用新型的優(yōu)點(diǎn):本實(shí)用新型通過調(diào)理電路對(duì)微處理器輸出的信號(hào)進(jìn)行轉(zhuǎn)換,使煤礦供電監(jiān)控系統(tǒng)中微處理器輸出的數(shù)據(jù)轉(zhuǎn)換成統(tǒng)一形式的被接收數(shù)據(jù),由此使數(shù)據(jù)具有通用性,利于接收儀器對(duì)數(shù)據(jù)的讀取,進(jìn)而減少相應(yīng)硬件設(shè)備的維護(hù)量。
[0026]本實(shí)用新型轉(zhuǎn)換后的數(shù)據(jù)再經(jīng)過光纖以太網(wǎng)傳到地面上位機(jī),則數(shù)據(jù)具有高可靠性,并且抗干擾,使相應(yīng)接收設(shè)備的調(diào)試過程簡(jiǎn)單,便于維護(hù),本實(shí)用新型能夠更好的適應(yīng)煤礦井下的惡劣工作環(huán)境。
【專利附圖】

【附圖說明】
[0027]圖1是本實(shí)用新型所述煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路的原理框圖;
[0028]圖2是第一數(shù)據(jù)信號(hào)調(diào)理電路的電路原理圖;
[0029]圖3是第二數(shù)據(jù)信號(hào)調(diào)理電路的電路原理圖;
[0030]圖4是第三數(shù)據(jù)信號(hào)調(diào)理電路的電路原理圖;
[0031]圖5是第四數(shù)據(jù)信號(hào)調(diào)理電路的電路原理圖;
[0032]圖6是第五數(shù)據(jù)信號(hào)調(diào)理電路的電路原理圖;
[0033]圖7是第一數(shù)據(jù)隔離輸出電路的電路原理圖;
[0034]圖8是第二數(shù)據(jù)隔離輸出電路的電路原理圖;
[0035]圖9是型號(hào)為STM32F103V8T的微處理器的管腳信息示意圖。
【具體實(shí)施方式】
[0036]【具體實(shí)施方式】一:下面結(jié)合圖1和圖9說明本實(shí)施方式,本實(shí)施方式所述煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,它用于接收煤礦供電監(jiān)控系統(tǒng)中型號(hào)為STM32F103V8T的微處理器I輸出的信號(hào)并對(duì)其進(jìn)行處理,它包括第一數(shù)據(jù)信號(hào)調(diào)理電路2、第二數(shù)據(jù)信號(hào)調(diào)理電路3、第三數(shù)據(jù)信號(hào)調(diào)理電路4、第四數(shù)據(jù)信號(hào)調(diào)理電路5、第五數(shù)據(jù)信號(hào)調(diào)理電路6、第一數(shù)據(jù)隔離輸出電路7和第二數(shù)據(jù)隔離輸出電路8,
[0037]所述微處理器I通過管腳26輸出的DB_U3RX信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路2的第一信號(hào)輸入端,微處理器I通過管腳32輸出的SPI_DI信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路2的第二信號(hào)輸入端,微處理器I通過管腳95輸出的CAN_RX信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路2的第三信號(hào)輸入端,第一數(shù)據(jù)信號(hào)調(diào)理電路2的UARX信號(hào)輸出端連接第一數(shù)據(jù)隔離輸出電路7的第一隔離信號(hào)輸入端;
[0038]微處理器I通過管腳31輸出的SPI_D0信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路3的第一信號(hào)輸入端,微處理器I通過管腳25輸出的DB_U3TX信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路3的第二信號(hào)輸入端,微處理器I通過管腳96輸出的CAN_TX信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路3的第三信號(hào)輸入端,第二數(shù)據(jù)信號(hào)調(diào)理電路3的UATX信號(hào)輸出端連接第一數(shù)據(jù)隔離輸出電路7的第二隔離信號(hào)輸入端;
[0039]微處理器I通過管腳68輸出的DP_U1TX信號(hào)輸出端連接第三數(shù)據(jù)信號(hào)調(diào)理電路4的信號(hào)輸入端,第三數(shù)據(jù)信號(hào)調(diào)理電路4的TXD信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路8的第一隔離信號(hào)輸入端;
[0040]微處理器I通過管腳71輸出的DP_U1EN信號(hào)輸出端連接第四數(shù)據(jù)信號(hào)調(diào)理電路5的信號(hào)輸入端,第四數(shù)據(jù)信號(hào)調(diào)理電路5的RTS信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路8的第二隔離信號(hào)輸入端;
[0041]微處理器I通過管腳69輸出的DP_U1RX信號(hào)輸出端連接第五數(shù)據(jù)信號(hào)調(diào)理電路6的信號(hào)輸入端,第五數(shù)據(jù)信號(hào)調(diào)理電路6的RXD信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路8的第三隔離信號(hào)輸入端。
[0042]本實(shí)施方式實(shí)現(xiàn)了對(duì)微處理器輸出數(shù)據(jù)的調(diào)理轉(zhuǎn)換后輸出。
[0043]【具體實(shí)施方式】二:下面結(jié)合圖1、圖2和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式一作進(jìn)一步說明,本實(shí)施方式所述第一數(shù)據(jù)信號(hào)調(diào)理電路2由第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4和型號(hào)為74LVC1G125的第一邏輯芯片2_1組成,
[0044]第一數(shù)據(jù)信號(hào)調(diào)理電路2的第一信號(hào)輸入端為第一電阻Rl的一端,第一數(shù)據(jù)信號(hào)調(diào)理電路2的第二信號(hào)輸入端為第二電阻R2的一端,第一數(shù)據(jù)信號(hào)調(diào)理電路2的第三信號(hào)輸入端為第三電阻R3的一端,第一電阻Rl的另一端、第二電阻R2的另一端和第三電阻R3的另一端連接在一起后與第四電阻R4的一端連接,并同時(shí)與第一邏輯芯片2-1的Y接線端連接,第一邏輯芯片2-1的A接線端與第四電阻R4的另一端連接后作為第一數(shù)據(jù)信號(hào)調(diào)理電路2的UARX信號(hào)輸出端。
[0045]【具體實(shí)施方式】三:下面結(jié)合圖1、圖3和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式二作進(jìn)一步說明,本實(shí)施方式所述第二數(shù)據(jù)信號(hào)調(diào)理電路3由第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8和型號(hào)為74HCT08的第一電平轉(zhuǎn)換芯片3_1組成,
[0046]第二數(shù)據(jù)信號(hào)調(diào)理電路3的第一信號(hào)輸入端為第五電阻R5的一端,第二數(shù)據(jù)信號(hào)調(diào)理電路3的第二信號(hào)輸入端為第六電阻R6的一端,第二數(shù)據(jù)信號(hào)調(diào)理電路3的第三信號(hào)輸入端為第七電阻R7的一端,第五電阻R5的另一端、第六電阻R6的另一端與第七電阻R7的另一端連接后與第八電阻R8的一端連接,并同時(shí)與第一電平轉(zhuǎn)換芯片3-1的B接線端連接,第一電平轉(zhuǎn)換芯片3-1的Y接線端與第八電阻R8的另一端連接后作為第二數(shù)據(jù)信號(hào)調(diào)理電路3的UATX信號(hào)輸出端。
[0047]【具體實(shí)施方式】四:下面結(jié)合圖1、圖4和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式三作進(jìn)一步說明,本實(shí)施方式所述第三數(shù)據(jù)信號(hào)調(diào)理電路4由第九電阻R9和型號(hào)為74HCT08的第二電平轉(zhuǎn)換芯片4-1組成,
[0048]第三數(shù)據(jù)信號(hào)調(diào)理電路4的信號(hào)輸入端為第九電阻R9的一端,第九電阻R9的一端連接第二電平轉(zhuǎn)換芯片4-1的A接線端和B接線端,第二電平轉(zhuǎn)換芯片4-1的Y接線端與第九電阻R9的另一端連接后作為第三數(shù)據(jù)信號(hào)調(diào)理電路4的TXD信號(hào)輸出端。
[0049]【具體實(shí)施方式】五:下面結(jié)合圖1、圖5和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式四作進(jìn)一步說明,本實(shí)施方式所述第四數(shù)據(jù)信號(hào)調(diào)理電路5由第十電阻RlO和型號(hào)為74HCT08的第三電平轉(zhuǎn)換芯片5-1組成,[0050]第四數(shù)據(jù)信號(hào)調(diào)理電路5的信號(hào)輸入端為第十電阻RlO的一端,第十電阻RlO的另一端與第三電平轉(zhuǎn)換芯片5-1的A接線端和B接線端,第三電平轉(zhuǎn)換芯片5-1的Y接線端與第十電阻RlO的另一端連接后作為第四數(shù)據(jù)信號(hào)調(diào)理電路5的RTS信號(hào)輸出端。
[0051]【具體實(shí)施方式】六:下面結(jié)合圖1、圖6和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式五作進(jìn)一步說明,本實(shí)施方式所述第五數(shù)據(jù)信號(hào)調(diào)理電路6由第十一電阻Rll和型號(hào)為74LVC1G125的第二邏輯芯片6_1組成,
[0052]第五數(shù)據(jù)信號(hào)調(diào)理電路6的信號(hào)輸入端為第^ 電阻Rll的一端,第^ 電阻Rll的一端與第二邏輯芯片6-1的Y接線端連接,第二邏輯芯片6-1的A接線端與第十一電阻Rll的另一端連接后作 為第五數(shù)據(jù)信號(hào)調(diào)理電路6的RXD信號(hào)輸出端。
[0053]【具體實(shí)施方式】七:下面結(jié)合圖1、圖7和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式六作進(jìn)一步說明,本實(shí)施方式所述第一數(shù)據(jù)隔離輸出電路7由型號(hào)為ADM2483的第一磁隔離芯片7-1和RS485接口 7-2組成,
[0054]第一數(shù)據(jù)隔離輸出電路7的第一隔離信號(hào)輸入端為第一磁隔離芯片7-1的RXD接線端,第一數(shù)據(jù)隔離輸出電路7的第二隔離信號(hào)輸入端為第一磁隔離芯片7-1的TXD接線端,第一磁隔離芯片7-1的A接線端與RS485接口 7_2的管腳2連接,第一磁隔離芯片7-1的B接線端與RS485接口 7-2的管腳3連接。
[0055]【具體實(shí)施方式】八:下面結(jié)合圖1、圖8和圖9說明本實(shí)施方式,本實(shí)施方式對(duì)實(shí)施方式七作進(jìn)一步說明,本實(shí)施方式所述第二數(shù)據(jù)隔離輸出電路8由型號(hào)為ADM2483的第二磁隔離芯片8-l、DB9 口的PROFIBUS DP接口 8-2和第十二電阻R12組成,
[0056]第二數(shù)據(jù)隔離輸出電路8的第一隔離信號(hào)輸入端為第二磁隔離芯片8-1的TXD接線端,第二數(shù)據(jù)隔離輸出電路8的第二隔離信號(hào)輸入端為第二磁隔離芯片8-1的RTS接線端,第二數(shù)據(jù)隔離輸出電路8的第三隔離信號(hào)輸入端為第二磁隔離芯片8-1的RXD接線端;
[0057]第二磁隔離芯片8-1的B接線端連接PROFIBUS DP接口 8_2的管腳8,第二磁隔離芯片8-1的A接線端連接PROFIBUS DP接口 8_2的管腳3,第二磁隔離芯片8_1的DE接線端通過第十二電阻R12連接PROFIBUS DP接口 8_2的管腳4。
【權(quán)利要求】
1.一種煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,它用于接收煤礦供電監(jiān)控系統(tǒng)中型號(hào)為STM32F103V8T的微處理器(I)輸出的信號(hào)并對(duì)其進(jìn)行處理,其特征在于,它包括第一數(shù)據(jù)信號(hào)調(diào)理電路(2)、第二數(shù)據(jù)信號(hào)調(diào)理電路(3)、第三數(shù)據(jù)信號(hào)調(diào)理電路(4)、第四數(shù)據(jù)信號(hào)調(diào)理電路(5)、第五數(shù)據(jù)信號(hào)調(diào)理電路(6)、第一數(shù)據(jù)隔離輸出電路(7)和第二數(shù)據(jù)隔離輸出電路(8), 所述微處理器(I)通過管腳26輸出的DB_U3RX信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的第一信號(hào)輸入端,微處理器(I)通過管腳32輸出的SPI_DI信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的第二信號(hào)輸入端,微處理器(I)通過管腳95輸出的CAN_RX信號(hào)輸出端連接第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的第三信號(hào)輸入端,第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的UARX信號(hào)輸出端連接第一數(shù)據(jù)隔離輸出電路(7)的第一隔離信號(hào)輸入端; 微處理器(I)通過管腳31輸出的SPI_DO信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的第一信號(hào)輸入端,微處理器(I)通過管腳25輸出的DB_U3TX信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的第二信號(hào)輸入端,微處理器(I)通過管腳96輸出的CAN_TX信號(hào)輸出端連接第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的第三信號(hào)輸入端,第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的UATX信號(hào)輸出端連接第一數(shù)據(jù)隔離輸出電路(7)的第二隔離信號(hào)輸入端; 微處理器(I)通過管腳68輸出的DP_U1TX信號(hào)輸出端連接第三數(shù)據(jù)信號(hào)調(diào)理電路(4)的信號(hào)輸入端,第三數(shù)據(jù)信號(hào)調(diào)理電路(4)的TXD信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路(8)的第一隔離信號(hào)輸入端; 微處理器(I)通過管腳71輸出的DP_U1EN信號(hào)輸出端連接第四數(shù)據(jù)信號(hào)調(diào)理電路(5)的信號(hào)輸入端,第四數(shù)據(jù)信號(hào)調(diào)理電路(5)的RTS信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路(8)的第二隔離信號(hào)輸入端 ; 微處理器(I)通過管腳69輸出的DPJJ1RX信號(hào)輸出端連接第五數(shù)據(jù)信號(hào)調(diào)理電路(6)的信號(hào)輸入端,第五數(shù)據(jù)信號(hào)調(diào)理電路(6)的RXD信號(hào)輸出端連接第二數(shù)據(jù)隔離輸出電路(8)的第三隔離信號(hào)輸入端。
2.根據(jù)權(quán)利要求1所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第一數(shù)據(jù)信號(hào)調(diào)理電路(2)由第一電阻R1、第二電阻R2、第三電阻R3、第四電阻R4和型號(hào)為74LVC1G125的第一邏輯芯片(2-1)組成, 第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的第一信號(hào)輸入端為第一電阻Rl的一端,第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的第二信號(hào)輸入端為第二電阻R2的一端,第一數(shù)據(jù)信號(hào)調(diào)理電路(2)的第三信號(hào)輸入端為第三電阻R3的一端,第一電阻Rl的另一端、第二電阻R2的另一端和第三電阻R3的另一端連接在一起后與第四電阻R4的一端連接,并同時(shí)與第一邏輯芯片(2-1)的Y接線端連接,第一邏輯芯片(2-1)的A接線端與第四電阻R4的另一端連接后作為第一數(shù)據(jù)信號(hào)調(diào)理電路(2 )的UARX信號(hào)輸出端。
3.根據(jù)權(quán)利要求2所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第二數(shù)據(jù)信號(hào)調(diào)理電路(3)由第五電阻R5、第六電阻R6、第七電阻R7、第八電阻R8和型號(hào)為74HCT08的第一電平轉(zhuǎn)換芯片(3-1)組成, 第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的第一信號(hào)輸入端為第五電阻R5的一端,第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的第二信號(hào)輸入端為第六電阻R6的一端,第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的第三信號(hào)輸入端為第七電阻R7的一端,第五電阻R5的另一端、第六電阻R6的另一端與第七電阻R7的另一端連接后與第八電阻R8的一端連接,并同時(shí)與第一電平轉(zhuǎn)換芯片(3-1)的B接線端連接,第一電平轉(zhuǎn)換芯片(3-1)的Y接線端與第八電阻R8的另一端連接后作為第二數(shù)據(jù)信號(hào)調(diào)理電路(3)的UATX信號(hào)輸出端。
4.根據(jù)權(quán)利要求3所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第三數(shù)據(jù)信號(hào)調(diào)理電路(4)由第九電阻R9和型號(hào)為74HCT08的第二電平轉(zhuǎn)換芯片(4_1)組成, 第三數(shù)據(jù)信號(hào)調(diào)理電路(4)的信號(hào)輸入端為第九電阻R9的一端,第九電阻R9的一端連接第二電平轉(zhuǎn)換芯片(4-1)的A接線端和B接線端,第二電平轉(zhuǎn)換芯片(4-1)的Y接線端與第九電阻R9的另一端連接后作為第三數(shù)據(jù)信號(hào)調(diào)理電路(4)的TXD信號(hào)輸出端。
5.根據(jù)權(quán)利要求4所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第四數(shù)據(jù)信號(hào)調(diào)理電路(5)由第十電阻RlO和型號(hào)為74HCT08的第三電平轉(zhuǎn)換芯片(5_1)組成, 第四數(shù)據(jù)信號(hào)調(diào)理電路(5)的信號(hào)輸入端為第十電阻RlO的一端,第十電阻RlO的另一端與第三電平轉(zhuǎn)換芯片(5-1)的A接線端和B接線端,第三電平轉(zhuǎn)換芯片(5-1)的Y接線端與第十電阻RlO的另一端連接后作為第四數(shù)據(jù)信號(hào)調(diào)理電路(5)的RTS信號(hào)輸出端。
6.根據(jù)權(quán)利要求5所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第五數(shù)據(jù)信號(hào)調(diào)理電路(6)由第十一電阻Rll和型號(hào)為74LVC1G125的第二邏輯芯片(6_1)組成, 第五數(shù)據(jù)信號(hào)調(diào)理電路(6)的信號(hào)輸入端為第^ 電阻Rll的一端,第^ 電阻Rll的一端與第二邏輯芯片(6-1)的Y接線端連接,第二邏輯芯片(6-1)的A接線端與第十一電阻Rll的另一端連接后作為第五數(shù)據(jù)信號(hào)調(diào)理電路(6)的RXD信號(hào)輸出端。
7.根據(jù)權(quán)利要求 6所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第一數(shù)據(jù)隔離輸出電路(7)由型號(hào)為ADM2483的第一磁隔離芯片(7_1)和RS485接口(7_2)組成, 第一數(shù)據(jù)隔離輸出電路(7)的第一隔離信號(hào)輸入端為第一磁隔離芯片(7-1)的RXD接線端,第一數(shù)據(jù)隔離輸出電路(7)的第二隔離信號(hào)輸入端為第一磁隔離芯片(7-1)的TXD接線端,第一磁隔離芯片(7-1)的A接線端與RS485接口(7-2)的管腳2連接,第一磁隔離芯片(7-1)的B接線端與RS485接口(7-2)的管腳3連接。
8.根據(jù)權(quán)利要求7所述的煤礦供電監(jiān)控系統(tǒng)的數(shù)據(jù)轉(zhuǎn)換電路,其特征在于,第二數(shù)據(jù)隔離輸出電路(8)由型號(hào)為ADM2483的第二磁隔離芯片(8_1 )、DB9 口的PROFI BUS DP接口(8-2)和第十二電阻R12組成, 第二數(shù)據(jù)隔離輸出電路(8)的第一隔離信號(hào)輸入端為第二磁隔離芯片(8-1)的TXD接線端,第二數(shù)據(jù)隔離輸出電路(8)的第二隔離信號(hào)輸入端為第二磁隔離芯片(8-1)的RTS接線端,第二數(shù)據(jù)隔離輸出電路(8)的第三隔離信號(hào)輸入端為第二磁隔離芯片(8-1)的RXD接線端; 第二磁隔離芯片(8-1)的B接線端連接PROFIBUS DP接口(8_2)的管腳8,第二磁隔離芯片(8-1)的A接線端連接PROFIBUS DP接口(8_2)的管腳3,第二磁隔離芯片(8_1)的DE接線端通過第十二電阻R12連接PROFIBUS DP接口(8_2)的管腳4。
【文檔編號(hào)】G05B19/418GK203745894SQ201420161371
【公開日】2014年7月30日 申請(qǐng)日期:2014年4月3日 優(yōu)先權(quán)日:2014年4月3日
【發(fā)明者】王瑞禮, 宮瀚濤 申請(qǐng)人:哈爾濱華夏礦安科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1