專利名稱:一種基于iic擴(kuò)展io口報(bào)警系統(tǒng)電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種報(bào)警電路,特別是一種基于IIC擴(kuò)展IO 口報(bào)警系統(tǒng)電路。
背景技術(shù):
目前,在監(jiān)控行業(yè)的報(bào)警電路設(shè)計(jì)采用的都是直接從報(bào)警系統(tǒng)處理器的IO端口接入報(bào)警輸入輸出信號(hào),報(bào)警的的輸入輸出類型在設(shè)計(jì)中就固定,后期變更需要從設(shè)計(jì)重新設(shè)計(jì);在小體積的監(jiān)控設(shè)備需要使用分板設(shè)計(jì)中。若通過分板設(shè)計(jì)方式實(shí)現(xiàn)報(bào)警接口,板間接線相對(duì)復(fù)雜,報(bào)警電路的穩(wěn)定性會(huì)受影響;同時(shí)在大規(guī)模全功能的監(jiān)控設(shè)備中由于報(bào) 警系統(tǒng)處理器復(fù)用的IO端口的管腳都不能做IO 口用,有可能存在IO 口不夠用的情況。
實(shí)用新型內(nèi)容本實(shí)用新型的發(fā)明目的在于針對(duì)上述存在的分板設(shè)計(jì)或者在大規(guī)模全功能的監(jiān)控設(shè)備中報(bào)警系統(tǒng)處理器的IO端口不夠問題,提供一種基于IIC擴(kuò)展IO 口報(bào)警系統(tǒng)電路。本實(shí)用新型采用的技術(shù)方案是這樣的包括報(bào)警系統(tǒng)處理器、至少兩個(gè)報(bào)警電路、至少I個(gè)IIC擴(kuò)展IO 口電路,所述報(bào)警系統(tǒng)處理器的IIC接口與IIC擴(kuò)展IO 口電路的IIC接口連接;每個(gè)IIC擴(kuò)展IO 口電路中至少兩個(gè)報(bào)警電路分別與IIC擴(kuò)展IO 口電路的不同IO 口有信號(hào)連接。優(yōu)選地,所述每個(gè)IIC擴(kuò)展IO 口電路的IO 口中,至少一個(gè)IO 口為輸入IO 口,至少一個(gè)IO 口為輸出IO 口。優(yōu)選地,每個(gè)IIC擴(kuò)展IO 口電路中與所述輸入IO 口連接的第一類報(bào)警電路用于向報(bào)警系統(tǒng)處理器輸出報(bào)警信號(hào)1,所述輸入IO 口與第一類報(bào)警電路之間通過光電耦合器電氣隔離;與所述輸出IO 口連接的第二類報(bào)警電路用于接收?qǐng)?bào)警系統(tǒng)處理器輸出的報(bào)警信號(hào)2,所述輸出IO 口與第二類報(bào)警電路通過繼電器電氣隔離。。綜上所述,由于采用了上述技術(shù)方案,本實(shí)用新型的有益效果是I.利用IIC擴(kuò)展IO 口電路將有限的報(bào)警系統(tǒng)處理器的IO端口進(jìn)行擴(kuò)展,實(shí)現(xiàn)多個(gè)報(bào)警電路與報(bào)警系統(tǒng)處理器通信。2. IIC擴(kuò)展IO 口電路的IO 口可以靈活的配置和控制報(bào)警端口的輸入輸出類型和讀取寫入報(bào)警信息。3.如果報(bào)警端口較多的情況下,現(xiàn)有的設(shè)計(jì)需要從報(bào)警系統(tǒng)處理器拉至少一對(duì)一的線對(duì)接,在高密度設(shè)計(jì)中會(huì)增加布板難度。本實(shí)用新型利用Iic擴(kuò)展IO 口電路的擴(kuò)展功能,報(bào)警系統(tǒng)不再受到接入的報(bào)警電路的數(shù)量限制,只需要從報(bào)警系統(tǒng)處理器拉兩條Iic的時(shí)鐘和數(shù)據(jù)線就可以解決問題。4.對(duì)于分板設(shè)計(jì)的情況,本實(shí)用新型使板間連接線會(huì)顯著優(yōu)化,同時(shí)因?yàn)榘彘g連接信號(hào)線少,可以將該報(bào)警電路單獨(dú)設(shè)計(jì)成子板,單獨(dú)調(diào)試和大量生產(chǎn),并通用的在本實(shí)用新型中的IIC擴(kuò)展IO 口電路的IO 口使用,大大減低設(shè)計(jì)和調(diào)試成本。
圖I是本實(shí)用新型的原理框圖。圖2是IIC擴(kuò)展IO 口電路的實(shí)施例。圖3是IIC擴(kuò)展IO 口電路 與報(bào)警電路連接的實(shí)施例。
具體實(shí)施方式
以下結(jié)合附圖,對(duì)本實(shí)用新型作詳細(xì)的說明。為了使本實(shí)用新型的目的、技術(shù)方案及優(yōu)點(diǎn)更加清楚明白,
以下結(jié)合附圖及實(shí)施例,對(duì)本實(shí)用新型進(jìn)行進(jìn)一步詳細(xì)說明。應(yīng)當(dāng)理解,此處所描述的具體實(shí)施例僅僅用以解釋本實(shí)用新型,并不用于限定本實(shí)用新型。如圖1,報(bào)警系統(tǒng)處理器與至少I個(gè)IIC擴(kuò)展IO 口電路間通過標(biāo)準(zhǔn)的IIC總線連接,IIC擴(kuò)展IO 口電路的多個(gè)IO號(hào)與多個(gè)報(bào)警電路對(duì)應(yīng)連接。圖2中,Ul為IIC擴(kuò)展IO 口集成芯片PCF8574ADWR,Jl為子卡與母板間的4pin連接頭,Rl, R2為上拉電阻,Cl是Ul供電的去耦電容。Ul的I,2,3管腳對(duì)應(yīng)A[0:2]為PCF8574ADWR的IIC地址配置管腳,可以在確保在各Iic擴(kuò)展IO 口集成芯片地址不沖突的前提下任意配置。Ul的4,5,6,7,9,10,11,12腳為擴(kuò)展的IO 口。本實(shí)施例中將[9:12]用作報(bào)警信號(hào)輸入,[4:7]用作報(bào)警信號(hào)輸出;14,15腳對(duì)應(yīng)IIC信號(hào)的時(shí)鐘和數(shù)據(jù)線通過Jl與母板對(duì)應(yīng)接頭連接。Jl提供3. 3V的電源,參考電平GND共地。由于IIC是總線的特點(diǎn),因此擴(kuò)展功能可以得到充分的利用,只要保證各個(gè)IIC擴(kuò)展IO 口集成芯片的地址不沖突,可以根據(jù)實(shí)際需要擴(kuò)展。IIC擴(kuò)展IO 口集成芯片與報(bào)警電路間通過IO 口進(jìn)行信號(hào)連接。如圖3,由報(bào)警電路及IIC擴(kuò)展IO 口電路構(gòu)成的子卡通過4管腳2. 54間距的插針Jl與母板連接,插針JI可以焊接到母板對(duì)應(yīng)的插孔中。在每塊IIC擴(kuò)展IO 口電路中,有部分IO 口為輸出IO 口,一部分為輸入IO 口。輸入IO 口與報(bào)警電路之間的信號(hào)連接采用光電耦合器U2電氣隔離,輸出IO 口與報(bào)警電路之間采用繼電器U3電氣隔離。圖中J2為IIC擴(kuò)展IO 口電路與報(bào)警電路接口,采用單排連接器。實(shí)際設(shè)計(jì)中可以根據(jù)實(shí)際情況采用其他連接方式,報(bào)警電路根據(jù)實(shí)際需要設(shè)計(jì),報(bào)警接口根據(jù)實(shí)際情況設(shè)計(jì)。以上所述僅為本實(shí)用新型的較佳實(shí)施例而已,并不用以限制本實(shí)用新型,凡在本實(shí)用新型的精神和原則之內(nèi)所作的任何修改、等同替換和改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
權(quán)利要求1.一種基于IIC擴(kuò)展IO 口報(bào)警系統(tǒng)電路,包括報(bào)警系統(tǒng)處理器、至少兩個(gè)報(bào)警電路,其特征在于,還包括至少I個(gè)Iic擴(kuò)展IO 口電路,所述報(bào)警系統(tǒng)處理器的IIC接口與IIC擴(kuò)展IO 口電路的IIC接口連接;每個(gè)IIC擴(kuò)展IO 口電路中至少兩個(gè)報(bào)警電路分別與IIC擴(kuò)展IO 口電路的不同IO 口有信號(hào)連接。
2.根據(jù)權(quán)利要求I所述的一種基于IIC擴(kuò)展IO口報(bào)警系統(tǒng)電路,其特征在于,所述每個(gè)Iic擴(kuò)展IO 口電路的IO 口中,至少一個(gè)IO 口為輸入IO 口,至少一個(gè)IO 口為輸出IO 口。
3.根據(jù)權(quán)利要求2所述的一種基于IIC擴(kuò)展IO口報(bào)警系統(tǒng)電路,其特征在于,每個(gè)IIC擴(kuò)展IO 口電路中與所述輸入IO 口連接的第一類報(bào)警電路用于向報(bào)警系統(tǒng)處理器輸出報(bào)警信號(hào)I,所述輸入IO 口與第一類報(bào)警電路之間通過光電稱合器電氣隔離;與所述輸出IO口連接的第二類報(bào)警電路用于接收?qǐng)?bào)警系統(tǒng)處理器輸出的報(bào)警信號(hào)2,所述輸出IO 口與第二類報(bào)警電路通過繼電器電氣隔離。
專利摘要本實(shí)用新型公開了一種基于IIC擴(kuò)展IO口報(bào)警系統(tǒng)電路,涉及一種報(bào)警電路,旨在針對(duì)現(xiàn)有技術(shù)中分板設(shè)計(jì)或者在大規(guī)模全功能的監(jiān)控設(shè)備中報(bào)警系統(tǒng)處理器的IO端口不夠問題,提供一種基于IIC擴(kuò)展IO口報(bào)警系統(tǒng)電路。本實(shí)用新型技術(shù)要點(diǎn)包括報(bào)警系統(tǒng)處理器、至少兩個(gè)報(bào)警電路、至少1個(gè)IIC擴(kuò)展IO口電路,所述報(bào)警系統(tǒng)處理器的IIC接口與IIC擴(kuò)展IO口電路的IIC接口連接;每個(gè)IIC擴(kuò)展IO口電路中至少兩個(gè)報(bào)警電路分別與IIC擴(kuò)展IO口電路的不同IO口有信號(hào)連接。
文檔編號(hào)G05B19/048GK202362629SQ201120472769
公開日2012年8月1日 申請(qǐng)日期2011年11月24日 優(yōu)先權(quán)日2011年11月24日
發(fā)明者張徐輝 申請(qǐng)人:四川九洲電器集團(tuán)有限責(zé)任公司