專利名稱:采用串聯(lián)比較電壓測(cè)量的電壓指示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明總的來說涉及電壓測(cè)量和指示裝置,更具體地說涉及采用串聯(lián)比較電壓測(cè)量的電壓指示器。
采用一串并聯(lián)的比較器,每一個(gè)與不同的基準(zhǔn)電壓相連,以便與輸入電壓信號(hào)進(jìn)行比較,提供電壓測(cè)量,這種技術(shù)在過去已經(jīng)用得很普遍了。并聯(lián)式比較器技術(shù)已經(jīng)用于模擬-BCD變換器,模擬-灰度等級(jí)(Gray Scale)變換器,和模擬條形電壓指示器。
這種現(xiàn)有技術(shù)的并聯(lián)式比較器電路示于
圖1。電壓輸入信號(hào)VIN通過輸入端10同時(shí)送至比較器12-1、12-2、12-3和12-4的反相(-)輸入端。比較器12-1至12-4的非反相(+)輸入端分別與基準(zhǔn)電壓V1、V2、V3和V4相連,在本例中,這些基準(zhǔn)電壓是按其正電位升高的方向排列的,通過串聯(lián)連接在基準(zhǔn)電源電壓VREF和地之間的由電阻14-1、14-2、14-3、14-4和14-5組成的分壓器串進(jìn)行分壓后得到。在本例中,比較器12-1至12-4的輸出分別與發(fā)光二極管(LED)16-1至16-4的陰極相連,其陽極通過各個(gè)負(fù)載電阻18-1至18-4與電壓源Vcc相連。
當(dāng)施加到比較器12-1至12-4的任何一個(gè)的一輸入端的電壓超過施加到+輸入端的基準(zhǔn)電壓時(shí),比較器的輸出變?yōu)榈碗娢粻顟B(tài),使得在其輸出電路中的LED導(dǎo)通。例如,假定施加到比較器12-1的一輸入端的電壓輸入信號(hào)VIN超過施加到+輸入端的電壓V1的值,那么比較器12-1的輸出變?yōu)榈碗娢粻顟B(tài),使LED16-1導(dǎo)通。進(jìn)一步假定電壓輸入信號(hào)VIN升高到V3和V4之間的一個(gè)值,那么,比較器12-2和12-3的輸出變?yōu)榈碗娢粻顟B(tài)。現(xiàn)在,LED16-1、16-2和16-3導(dǎo)通并發(fā)光,指示電壓輸入信號(hào)大于V3但小于V4。
并聯(lián)式比較器技術(shù)的一個(gè)主要缺點(diǎn)是為了產(chǎn)生所要求的結(jié)果,所需的比較器的數(shù)量很大。與之相關(guān)的缺點(diǎn)是比較器本身存在的偏移和附帶的耗電問題。
因此,需要提供一種與并聯(lián)式比較器相比具有相同結(jié)果的比較方法,但是又沒有由大量的比較器引起的一系列問題,如耗電大,對(duì)偏移需要單獨(dú)加以校正等。
為了減少比較器的數(shù)量,一種措施是采用絕對(duì)值放大器作為輸入電路,該電路允許采用單極性電壓來確定輸出幅度。然而,與這種絕對(duì)值放大器相關(guān)的問題是偏移所引起的輸出幅度中的非單值性。
根據(jù)本發(fā)明,通過采用串聯(lián)比較電壓測(cè)量技術(shù)的電壓指示器來克服上述缺點(diǎn)。該電壓指示器包括用于接收輸入電壓的輸入端;多路轉(zhuǎn)接器,其輸入端施加了多個(gè)基準(zhǔn)電壓;N之一解碼器(one-of-Ndecorder),具有與輸出端相連的多個(gè)指示器裝置;控制電路,該電路使得多路轉(zhuǎn)接器和N之一解碼器以這樣一個(gè)次序工作,即多路轉(zhuǎn)接器的輸入端和N之一解碼器的輸出端成對(duì)地同時(shí)起作用;以及比較器,與輸入端和多路轉(zhuǎn)接器的一個(gè)輸出端相連,用于將輸入電壓與多個(gè)基準(zhǔn)電壓進(jìn)行比較,并且當(dāng)輸入電壓的幅度至少大于一個(gè)基準(zhǔn)電壓時(shí),允許N之一解碼器操作,從而啟動(dòng)對(duì)應(yīng)于多個(gè)基準(zhǔn)電壓的指示器裝置。N之一解碼器的輸出與指示電壓幅度的LED相連。
為了消除LED的閃爍,多路轉(zhuǎn)接器和N之一解碼器可以包括鎖存器,用于在下一次讀出操作之前一直保持比較值。在一個(gè)實(shí)施例中,驅(qū)動(dòng)多路轉(zhuǎn)接器的計(jì)數(shù)器和解碼器由8千赫的時(shí)鐘驅(qū)動(dòng),以便在每個(gè)讀周期提供16個(gè)地址。這些地址包括對(duì)七個(gè)標(biāo)稱直流電壓、七個(gè)標(biāo)稱交流電壓解碼,提供每個(gè)讀周期兩個(gè)自動(dòng)零步驟(把差分放大器的偏移減小到零)。
輸入電壓可以通過一個(gè)條件放大器施加,該放大器對(duì)或是交流或是直流的輸入信號(hào)進(jìn)行度量,并提供信號(hào)幅度的絕對(duì)值,因此直流電壓可以以一種極性與所選擇的電壓進(jìn)行比較。這就不需要附加的電源和部件??梢酝ㄟ^單獨(dú)的LED,向用戶顯示或正或負(fù)的直流電壓極性。此外,AC/DC解碼邏輯電路可以用來鑒別交流輸入電壓和直流輸入電壓,并提供適當(dāng)?shù)闹甘尽?br>
交流和直流指示的基準(zhǔn)電壓可由同一基準(zhǔn)分頻器提供,采用系數(shù)√2提供進(jìn)行交流指示的基準(zhǔn)。另外,可提供增益控制信號(hào)來改變信號(hào)條件放大器的增益,于是對(duì)交流和直流測(cè)量而言可采用相同的測(cè)量值。
信號(hào)條件放大器是一個(gè)絕對(duì)值放大器,該放大器帶有自動(dòng)零回路,用于將偏移的影響減小到零,以便使比較器能夠非常精確地將輸入幅度與預(yù)定的比較電平進(jìn)行比較。
本發(fā)明的一個(gè)目的是提供一種采用串聯(lián)比較電壓測(cè)量技術(shù)的電壓指示器。
本發(fā)明的另一個(gè)目的是提供一種采用單個(gè)比較器的電壓測(cè)量和指示器電路。
本發(fā)明的第三個(gè)目的是提供這樣一種電壓指示器和測(cè)量電路,其中作為輸入電路的絕對(duì)值放大器包括自動(dòng)零回路,用于將偏移的影響減小到零。
本發(fā)明的第四個(gè)目的是減小電壓測(cè)量和指示系統(tǒng)中的功耗和使結(jié)構(gòu)簡單。
對(duì)本領(lǐng)域的一般技術(shù)人員來說,通過閱讀以下結(jié)合附圖所作的描述,本發(fā)明的其它目的、特征和優(yōu)點(diǎn)將會(huì)看得很清楚。
圖1是現(xiàn)有技術(shù)的提供電壓指示的并聯(lián)式比較器電路的電路圖;圖2是本發(fā)明的采用串聯(lián)比較電壓測(cè)量的電壓指示器的電路圖;圖3是用于本發(fā)明的使偏移電壓自動(dòng)減小到零的絕對(duì)值放大器和比較器的電路圖;以及圖4是AC/DC檢測(cè)和解碼邏輯電路的電路圖。
參照?qǐng)D2,該圖是本發(fā)明的采用串聯(lián)比較電壓測(cè)量的電壓指示器的電路圖,其中多路轉(zhuǎn)接器20具有輸入端A0-A7,N之-解碼器22具有相應(yīng)的輸出端D0-D7。多路轉(zhuǎn)接器20可采用市場(chǎng)上銷售的74HC4051,N之一解碼器22可采用市場(chǎng)上銷售的74HC138。
電阻24-1至24-9構(gòu)成的分壓器串以串聯(lián)的形式連接在電壓VREF和地之間,根據(jù)電阻上的壓降產(chǎn)生串聯(lián)的基準(zhǔn)電壓V0至V7?;鶞?zhǔn)電壓V0至V7分別送至多路轉(zhuǎn)接器20的輸入端A0至A7。
N之一解碼器22的輸出端D0至D7分別與LED26-1至26-8的陰極相連。LED26-1至26-8的陽極分別通過負(fù)載電阻28-1至28-8與電壓源Vcc相連。
通過向多路轉(zhuǎn)接器20的輸入端S0、S1和S2以及N之一解碼器22的輸入端A0、A1和A2施加計(jì)數(shù)信號(hào),同時(shí)對(duì)多路轉(zhuǎn)接器20和N之一解碼器22尋址。其結(jié)果同時(shí)選擇了多路轉(zhuǎn)接器20的輸入端A0至A7中的一個(gè)以及N之一解碼器22的輸出端D0至D7中相應(yīng)的一個(gè)。
電壓輸入信號(hào)VIN通過輸入端36和絕對(duì)值放大器38送至比較器40的反相輸入端,其中VIN與由地址計(jì)數(shù)器30選擇的基準(zhǔn)電壓V0至V7中的一個(gè)進(jìn)行比較,并送至與比較器40的非反相輸入端相連的輸出端Z。比較器40的輸出端與N之一解碼器22的ENABLE(允許)輸入端相連,當(dāng)電壓輸入信號(hào)VIN超過由多路轉(zhuǎn)接器20選擇的電壓時(shí),比較器40產(chǎn)生一個(gè)允許信號(hào)。當(dāng)允許信號(hào)施加至N之一解碼器22的ENABLE輸入端時(shí),由地址計(jì)數(shù)器30選擇的輸出端D0至D7中的一個(gè)變?yōu)榈碗娢?,使相?yīng)的LED26-1至26-8導(dǎo)通。
由此可以確定,當(dāng)輸入信號(hào)與基準(zhǔn)電壓V0至V7中的一個(gè)匹配時(shí),比較器40允許N之一解碼器22操作。地址計(jì)數(shù)器30由時(shí)鐘32提供的速率工作,順序地選擇多路轉(zhuǎn)接器20的相應(yīng)的輸入端A0至A7以及N之一解碼器22的輸出端D0至D7。為了充分理解這一操作,請(qǐng)考慮以下的例子。假定電壓輸入信號(hào)VIN具有V4和V5之間的一個(gè)值。當(dāng)?shù)刂酚?jì)數(shù)器30順序選擇多路轉(zhuǎn)接器20的輸入端A0、A1、A2、A3和A4,并把電壓V0、V1、V2、V3和V4順序引導(dǎo)到輸出端Z時(shí),比較器40仍保持低電位,這是因?yàn)檫@些電壓的幅度小于VIN的值。同時(shí),地址計(jì)數(shù)器30順序選擇輸出端D0、D1、D2、D3和D4,使LED26-1、26-2、26-3和26-4順序發(fā)光,指示電壓輸入信號(hào)VIN的幅度。當(dāng)?shù)刂酚?jì)數(shù)器30順序選擇輸入端A5至A7時(shí),在本例中比較器40不變換,這是因?yàn)榛鶞?zhǔn)電壓V5至V7的幅度大于電壓輸入信號(hào)VIN的幅度。這樣,當(dāng)在本例中地址計(jì)數(shù)器30選擇輸出端D5至D7時(shí),N之一解碼器22被禁止。
選擇時(shí)鐘32的時(shí)鐘頻率,以便使顯示不閃爍。在最佳實(shí)施例中,時(shí)鐘頻率是8千赫,地址計(jì)數(shù)器30具有16個(gè)計(jì)數(shù)輸出?;鶞?zhǔn)電壓分壓器24提供七個(gè)標(biāo)稱直流基準(zhǔn)電壓和七個(gè)標(biāo)稱交流基準(zhǔn)電壓,每個(gè)是相應(yīng)的直流基準(zhǔn)電壓的√2倍。這樣可以用相同的LED提供相同標(biāo)稱值的直流和交流指示。其余的兩個(gè)計(jì)數(shù)用于絕對(duì)值放大器和比較器的自動(dòng)減小到零的操作,這在下面將要討論。此外,多路轉(zhuǎn)接器和N之一解碼器適用于鎖存地址解碼器,允許在16計(jì)數(shù)讀周期期間進(jìn)行比較,鎖存基準(zhǔn)電壓和使適當(dāng)?shù)腖ED發(fā)光。這就是說,通過采用地址解碼器和鎖存器,適當(dāng)?shù)腖ED保持導(dǎo)通,直到進(jìn)行下一次讀操作。
對(duì)直流信號(hào)而言,絕對(duì)值放大器38可以具有單位增益,即增益1.在正極性或負(fù)極性中的單位變化將引起輸出直流信號(hào)的正向單位的改變。極性檢測(cè)器(未示出)可用來檢測(cè)極性和提供極性的可視指示。絕對(duì)值放大器38使得不需要提供用于比較的正和負(fù)電壓,簡化了串聯(lián)比較電壓測(cè)量電路的結(jié)構(gòu)。對(duì)交流信號(hào)而言,絕對(duì)值放大器38是一個(gè)全波整流器,提供脈動(dòng)的直流輸出。輸出鎖存,LED驅(qū)動(dòng)器可以提供有關(guān)的交流電壓指示,其中幅度較低的交流電壓和相應(yīng)的LED比幅度較高的交流電壓鎖存一段更長的時(shí)間(因?yàn)槊}動(dòng)信號(hào)是半個(gè)正弦波),這使得在幅度增加的方向,串聯(lián)的LED變暗,當(dāng)檢測(cè)到峰值時(shí),LED最終熄滅。
AC/DC解碼邏輯電路44檢測(cè)電壓輸入信號(hào)VIN是交流信號(hào)還是直流信號(hào)。此外,用于交流信號(hào)是指示值的√2倍,所以可以施加增益控制信號(hào),相應(yīng)地設(shè)定放大器38的增益。這樣對(duì)交流和直流操作而言,可以不需要提供不同的基準(zhǔn)或電源電壓,但是將增加放大器的復(fù)雜性。還可以提供交流或直流指示。例如,可以將指示交流或直流的分開的LED與AC/DC解碼邏輯電路相連。
在一個(gè)最佳實(shí)施例中,絕對(duì)值放大器38對(duì)輸入信號(hào)的兩種極性都具有相同的噪聲增益??梢钥吹?,這對(duì)消除與信號(hào)極性無關(guān)的偏移是非常重要的。在地址計(jì)數(shù)器30的完全周期將與絕對(duì)值放大器38和比較器40的偏移誤差自動(dòng)減小到零。為此,參照?qǐng)D3所示的算術(shù)模式。
適合于提供負(fù)或正的直流電壓和或交流電壓的輸入電壓源由電壓發(fā)生器50表示,電壓發(fā)生器50通過開關(guān)S1、S2和S3與絕對(duì)值放大器38的輸入端相連。
絕對(duì)值放大器38包括具有反饋電阻54的運(yùn)算放大器52,阻值為Rf,連接在運(yùn)算放大器52的反相(-)輸入端與輸出端之間。阻值為Rin的輸入電阻56連接在開關(guān)S1和S2的節(jié)點(diǎn)與運(yùn)算放大器52非反相(-)輸入端之間。在運(yùn)算放大器52的非反相(+)輸入端側(cè),阻值分別為Ra和Rb的輸入電阻58和60串聯(lián)連接在開關(guān)S3與地之間,形成分壓器,電阻58和60的節(jié)點(diǎn)與運(yùn)算放大器52的非反相(+)輸入端相連。小電壓發(fā)生器62插入電阻58和60的節(jié)點(diǎn)以及非反相(+)輸入端之間的電路通道中。小電壓發(fā)生器62表示運(yùn)算放大器系統(tǒng)中固有的偏移電壓Vos(幾微伏的數(shù)量級(jí))。假定開關(guān)S1、S2和S3的電阻可忽略,并且Rf=Rin=Ra=Rb。
極性邏輯電路64接收輸入電壓,并根據(jù)輸入電壓的極性向開關(guān)S1、S2和S3提供導(dǎo)通和關(guān)斷信號(hào)。當(dāng)輸入電壓為負(fù)時(shí),開關(guān)S1導(dǎo)通,而開關(guān)S2和S3關(guān)斷。類似地,當(dāng)輸入電壓為正時(shí),開關(guān)S2和S3導(dǎo)通,而開關(guān)S1關(guān)斷。
當(dāng)運(yùn)算放大器52的兩個(gè)輸入端都接地時(shí),系統(tǒng)的噪聲增益為(1)ANOISE=1+Rf/Rin。
其中Rf=Rin,噪聲增益ANOISE=2。
當(dāng)來自電壓發(fā)生器50的輸入電壓是負(fù)的時(shí),開關(guān)S1導(dǎo)通,負(fù)的輸入電壓施加到電阻56上。對(duì)負(fù)的輸入電壓而言,電壓增益為(2)A(-)=-Rf/Rin。
由于如上所述電阻值相等,所以增益是-1。
當(dāng)來自電壓發(fā)生器50的輸入電壓是正的時(shí),開關(guān)S2和S3導(dǎo)通,正的輸入電壓施加到電阻58上。對(duì)正的輸入電壓而言,電壓增益為(3)A(+)=[Rb/(Ra+Rb)][1+Rf/Rin]。
由于如上所述電阻值相等,所以增益是+1。
如果開關(guān)S1、S2和S3在導(dǎo)通時(shí)具有不可忽略的電阻,例如可由某些場(chǎng)效應(yīng)晶體管引起,那么將在以上增益等式中考慮開關(guān)電阻。
因此可以看出,對(duì)負(fù)和正極性的輸入電壓而言,絕對(duì)值放大器38的輸出是在幅度與輸入幅度相等正向電壓。絕對(duì)值放大器38的輸出是通過串聯(lián)的電容70和72施加到比較器的一個(gè)輸入端上的。應(yīng)注意的是,小電壓發(fā)生器74插入比較器40的非反相(+)輸入端的電路,代表比較器的固有的偏移電壓Vos2。
在自動(dòng)減小到零的回路中,該回路例如可位于地址計(jì)數(shù)器30的計(jì)數(shù)回路的開始處,開關(guān)S4、S5和S6導(dǎo)通,電容70和72的節(jié)點(diǎn)接地,比較器40的非反相(+)輸入端接地,并將其反相(-)輸入端與輸出相連。此時(shí),絕對(duì)值放大器38的輸入端接地。當(dāng)輸入接地時(shí)是2Vos的運(yùn)算放大器52的輸出被存儲(chǔ)在電容70中。比較器偏移電壓Vos2被存儲(chǔ)在電容器72中。當(dāng)自動(dòng)減小到零回路結(jié)束操作時(shí),開關(guān)S4、S5和S6關(guān)斷,同時(shí)對(duì)儲(chǔ)存在電容70和72中的偏移電壓求代數(shù)和,從電路中減去這些偏移。
開關(guān)S1至S6可以由任何已知的電子開關(guān)實(shí)現(xiàn),例如硅或CMOS晶體管或場(chǎng)效應(yīng)晶體管。
本發(fā)明的一個(gè)最佳實(shí)施例是一種電壓指示器,它指示一系列預(yù)定的正或負(fù)直流或交流電壓,而不是解決精確地測(cè)量電壓值的問題。對(duì)交流信號(hào)而言,絕對(duì)值放大器38的輸出具有兩倍于輸入信號(hào)頻率的紋波頻率,這是因?yàn)檎魇侨ㄕ?。通常要?duì)紋波電壓進(jìn)行濾波,使比較器對(duì)直流和交流電壓都具有相同的變換閾值。然而,不需要濾波時(shí)將減慢響應(yīng)的時(shí)間?;鶞?zhǔn)電壓可由分壓器24提供,它等于指示電壓的√2倍。例如,假定指示電壓是24伏。分壓器24將向多路轉(zhuǎn)接器20提供24伏的直流電壓。然而對(duì)24伏的交流電壓而言,分壓器24將提供33.94(是24√2)伏的電壓,用于比較器40進(jìn)行比較。這樣,為了指示直流和交流電壓,對(duì)分壓器24來說很容易設(shè)計(jì)用于比較的適當(dāng)?shù)幕鶞?zhǔn)電壓,這些基準(zhǔn)電壓可由地址計(jì)數(shù)器30順序選擇。此外,如果輸入信號(hào)衰減,那么可以相應(yīng)地度量基準(zhǔn)電壓。例如,測(cè)量輸入信號(hào)或電壓的1000∶1的衰減,本例中絕對(duì)值放大器的24伏直流輸出將是24毫伏。那么,指示24伏直流和交流的基準(zhǔn)電壓將分別是24毫伏和33.94毫伏。這些低電平的比較電壓易于用手持電壓指示器的電池來操作。
最佳實(shí)施例的AC/DC檢測(cè)和解碼邏輯電路示于圖4。未知的輸入電壓或信號(hào)通過輸入端80施加到信號(hào)條件電路82,該電路包括對(duì)輸入信號(hào)度量的衰減器或分壓器,去除電壓尖峰的跳變?yōu)V波器,和避免電路受到過壓損壞的保護(hù)電路。信號(hào)條件電路82的輸出送至上述絕對(duì)值放大器38以及一對(duì)比較器84和86,這些比較器實(shí)現(xiàn)窗口比較功能,以便確定輸入信號(hào)或電壓的狀態(tài)。比較器84和86的輸出被施加到解碼邏輯電路90。時(shí)鐘信號(hào)(CLK)也施加到解碼邏輯電路90,在最佳實(shí)施例中,該時(shí)鐘信號(hào)的周期是62.5毫秒。如果比較器84和86在一個(gè)時(shí)鐘周期跳變兩次,那么判斷輸入信號(hào)是交流信號(hào)。如果比較器84跳變,并且一個(gè)時(shí)鐘周期以后保持穩(wěn)定,那么判斷輸入信號(hào)是DC+。如果比較器86跳變,并且一個(gè)時(shí)鐘周期以后保持穩(wěn)定,那么判斷輸入信號(hào)是DC-。因此,從解碼邏輯電路90輸出的是DC+、DC-和AC,這些輸出被施加到適當(dāng)?shù)闹甘酒魃稀?br>
雖然以上對(duì)本發(fā)明的最佳實(shí)施例進(jìn)行了描述,但是對(duì)本領(lǐng)域的一般技術(shù)人員來說,在不脫離本發(fā)明的精神和范圍的前提下可做各種修改和改進(jìn)。所附的權(quán)利要求書將覆蓋這些修改和改進(jìn)。
權(quán)利要求
1.一種電壓指示電路,包括用于接收輸入電壓的輸入端;多路轉(zhuǎn)接器,其輸入端施加了多個(gè)基準(zhǔn)電壓;N之一解碼器,具有與輸出端相連的多個(gè)指示器裝置;控制電路,該電路使得所述多路轉(zhuǎn)接器和所述N之一解碼器以這樣一個(gè)次序工作,即所述多路轉(zhuǎn)接器的輸入端和所述N之一解碼器的輸出端成對(duì)地同時(shí)起作用;以及比較器,與所述輸入端和所述多路轉(zhuǎn)接器的一個(gè)輸出端相連,用于將所述輸入電壓與所述多個(gè)基準(zhǔn)電壓進(jìn)行比較,并且當(dāng)所述輸入電壓的幅度至少大于一個(gè)基準(zhǔn)電壓時(shí),允許所述N之一解碼器操作,從而啟動(dòng)對(duì)應(yīng)于所述多個(gè)基準(zhǔn)電壓的指示器裝置。
2.根據(jù)權(quán)利要求1的電壓測(cè)量電路,其特征在于還包括位于所述輸入端和所述比較器之間的絕對(duì)值放大器。
3.根據(jù)權(quán)利要求2的電壓測(cè)量電路,其特征在于還包括用于確定輸入電壓極性的極性檢測(cè)器和用于指示檢測(cè)極性的至少一個(gè)極性指示器。
4.根據(jù)權(quán)利要求1的電壓測(cè)量電路,其特征在于還包括AC/DC解碼邏輯電路,用于鑒別所述輸入電壓是交流還是直流,并提供適當(dāng)?shù)慕涣骰蛑绷髦甘尽?br>
全文摘要
一種采用串聯(lián)比較電壓測(cè)量技術(shù)的電壓指示器,包括:接收輸入電壓的輸入端;多路轉(zhuǎn)接器;N之一解碼器,具有與輸出端相連的多個(gè)指示器裝置;控制電路,該電路使得多路轉(zhuǎn)接器和N之一解碼器以這樣一個(gè)次序工作,即多路轉(zhuǎn)接器的輸入端和N之一解碼器的輸出端成對(duì)地同時(shí)起作用;以及比較器,當(dāng)輸入電壓的幅度大于一個(gè)基準(zhǔn)電壓時(shí),允許N之一解碼器操作,啟動(dòng)對(duì)應(yīng)于多個(gè)基準(zhǔn)電壓的指示器裝置。N之一解碼器的輸出與指示電壓幅度的LED相連。
文檔編號(hào)G01R13/00GK1229923SQ98125799
公開日1999年9月29日 申請(qǐng)日期1998年12月19日 優(yōu)先權(quán)日1998年2月20日
發(fā)明者M·加拉范 申請(qǐng)人:弗蘭克公司