亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

多路信號檢測方法和電路及控制芯片與流程

文檔序號:11385100閱讀:383來源:國知局
多路信號檢測方法和電路及控制芯片與流程

本發(fā)明涉及電子電路領(lǐng)域,具體而言,涉及一種多路信號檢測方法和電路及控制芯片。



背景技術(shù):

在控制電路中,常需要對多個電路輸出的多個信號進(jìn)行檢測,在所有電路最后輸出的信號到達(dá)時輸出一個總信號作為多個電路已輸出信號的標(biāo)志。例如,在觸摸顯示控制芯片中,需要對多個模塊進(jìn)行協(xié)調(diào),比如觸摸掃描控制電路,液晶源級控制電路,液晶柵極控制電路等。有這樣一種工作場景,當(dāng)各個模塊在各自獨立完成一段工作后,會發(fā)送出一個脈沖信號作為結(jié)束標(biāo)志,各個模塊的脈沖標(biāo)志信號可能存在不確定的先后關(guān)系,也有可能兩個或者兩個以上同時出現(xiàn),而脈沖檢測電路會接收各個模塊的脈沖標(biāo)志信號,檢測電路的示意圖如圖1所示,當(dāng)最后一個信號到達(dá),或者最后多個信號同時到達(dá)時,需要立即產(chǎn)生一個完成信號(如圖2所示),該輸出信號作為一個總的結(jié)束標(biāo)志,通知微控制單元(microcontrollerunit,簡稱mcu)或者主控狀態(tài)機進(jìn)行后續(xù)動作?,F(xiàn)有技術(shù)中對多路信號進(jìn)行檢測時,通常采用狀態(tài)機進(jìn)行檢測,但是通過狀態(tài)機進(jìn)行檢測的方法電路較復(fù)雜,響應(yīng)速度較慢,輸出信號有延時,且電路的成本較高。

針對相關(guān)技術(shù)中檢測多路信號的檢測電路響應(yīng)速度較慢的技術(shù)問題,目前尚未提出有效的解決方案。



技術(shù)實現(xiàn)要素:

本發(fā)明實施例提供了一種多路信號檢測方法和電路及控制芯片,以至少解決相關(guān)技術(shù)中檢測多路信號的檢測電路響應(yīng)速度較慢的技術(shù)問題。

根據(jù)本發(fā)明實施例的一個方面,提供了一種多路信號檢測電路,該多路信號檢測電路包括:多個檢測電路,每個檢測電路與一個待測信號源電路相連接,每個檢測電路用于檢測對應(yīng)連接的待測信號源電路是否已輸出預(yù)設(shè)信號并得到檢測結(jié)果,其中,檢測結(jié)果用于表示對應(yīng)的待測信號源電路是否已輸出預(yù)設(shè)信號;邏輯電路,與多個檢測電路相連接,用于對多個檢測電路的檢測結(jié)果進(jìn)行邏輯運算以判斷多個檢測電路連接的待測信號源電路是否已全部輸出預(yù)設(shè)信號,并輸出判斷結(jié)果。

進(jìn)一步地,每個檢測電路包括:觸發(fā)器件,觸發(fā)器件的輸入端與一個待測信號源電路的輸出端相連接,用于在對應(yīng)連接的待測信號源電路的輸出端輸出預(yù)設(shè)信號時被觸發(fā)并輸出第一信號,其中,第一信號用于表示對應(yīng)的待測信號源電路已輸出預(yù)設(shè)信號;存儲器件,存儲器件的輸入端與觸發(fā)器件的輸出端相連接,存儲器件的輸出端與邏輯電路的輸入端相連接,存儲器件用于存儲第一信號。

進(jìn)一步地,存儲器件還包括復(fù)位端,存儲器件的復(fù)位端用于接收復(fù)位信號,復(fù)位信號用于指示存儲器件復(fù)位,其中,存儲器件在復(fù)位之后輸出第二信號,第二信號用于表示對應(yīng)的待測信號源電路未輸出預(yù)設(shè)信號。

進(jìn)一步地,每個檢測電路還包括:或門電路器件,或門電路器件的第一輸入端與存儲器件的輸出端相連接,或門電路器件的第二輸入端與存儲器件對應(yīng)的待測信號源電路的輸出端相連接,或門電路器件的輸出端與邏輯電路的一個輸入端相連接。

進(jìn)一步地,多個檢測電路中至少有一個檢測電路包括rs觸發(fā)器,rs觸發(fā)器的s輸入端與一個待測信號源電路的輸出端相連接,rs觸發(fā)器的r輸入端與邏輯電路的輸出端相連接,rs觸發(fā)器用于在邏輯電路判斷出多個檢測電路連接的待測信號源電路已全部輸出預(yù)設(shè)信號之后復(fù)位。

進(jìn)一步地,多個檢測電路中至少有一個檢測電路包括d鎖存器,d鎖存器的d輸入端用于接收預(yù)設(shè)電平信號,d鎖存器的時鐘輸入端與一個待測信號源電路的輸出端相連接,d鎖存器的r輸入端與邏輯電路的輸出端相連接,d鎖存器用于在邏輯電路判斷出多個檢測電路連接的待測信號源電路已全部輸出預(yù)設(shè)信號之后復(fù)位,其中,預(yù)設(shè)電平信號用于表示檢測到對應(yīng)連接的待測信號源電路的輸出端已輸出預(yù)設(shè)信號。

進(jìn)一步地,邏輯電路包括:第一與門電路器件,第一與門電路器件的每個輸入端與多個檢測電路之一的輸出端相連接。

進(jìn)一步地,邏輯電路還包括:第一d鎖存器,第一d鎖存器的d輸入端與第一與門電路器件的輸出端相連接;第二與門電路器件,第二與門電路器件的第一輸入端與第一與門電路器件的輸出端相連接,第二與門電路器件的第二輸入端與第一d鎖存器的輸出端相連接并用于對第一d鎖存器的輸出端輸出的電平信號進(jìn)行求非運算。

進(jìn)一步地,檢測電路還包括:第二d鎖存器,第二d鎖存器的d輸入端與第二與門電路器件的輸出端相連接,第二d鎖存器的輸出端與多個檢測電路中每個檢測電路的輸入端相連接,其中,多個檢測電路中每個檢測電路用于根據(jù)第二d鎖存器的輸出信號判斷是否執(zhí)行復(fù)位。

進(jìn)一步地,待測信號源電路為脈沖信號源電路,預(yù)設(shè)信號為脈沖信號源電路輸出的脈沖信號。

根據(jù)本發(fā)明實施例的另一方面,還提供了一種控制芯片,該控制芯片包括:多個待測信號源電路;本發(fā)明的多路信號檢測電路,多路信號檢測電路與多個待測信號源電路相連接,多路信號檢測電路用于分別檢測多個待測信號源電路中每個待測信號源電路是否已輸出預(yù)設(shè)信號,以判斷多個待測信號源電路是否已全部輸出預(yù)設(shè)信號并輸出判斷結(jié)果。

根據(jù)本發(fā)明實施例的另一方面,還提供了一種多路信號檢測方法,該方法通過本發(fā)明的多路信號檢測電路執(zhí)行,該方法包括:通過多個檢測電路分別檢測多個待測信號源電路的輸出信號,其中,多個檢測電路與多個待測信號源電路一一對應(yīng)連接,每個檢測電路用于檢測對應(yīng)連接的待測信號源電路是否已輸出預(yù)設(shè)信號;根據(jù)多個檢測電路的檢測結(jié)果判斷多個待測信號源電路是否已全部輸出預(yù)設(shè)信號。

進(jìn)一步地,多個檢測電路包括第一檢測電路,多個待測信號源電路包括第一待測信號源電路,在第一檢測電路與第一待測信號源電路相連接的情況下,通過多個檢測電路分別檢測多個待測信號源電路的輸出信號包括:第一檢測電路監(jiān)測第一待測信號源電路的輸出信號;第一檢測電路如果監(jiān)測到第一待測信號源電路的輸出信號為預(yù)設(shè)信號,則輸出第一信號,其中,第一信號用于表示對應(yīng)的待測信號源電路已輸出預(yù)設(shè)信號;第一檢測電路存儲第一信號并持續(xù)輸出第一信號。

進(jìn)一步地,在根據(jù)多個檢測電路的檢測結(jié)果判斷多個待測信號源電路是否已全部輸出預(yù)設(shè)信號之后,方法還包括:如果判斷出多個待測信號源電路已全部輸出預(yù)設(shè)信號,則判斷是否對多個檢測電路進(jìn)行復(fù)位;如果判斷結(jié)果為是,則分別將多個檢測電路進(jìn)行復(fù)位,其中,進(jìn)行復(fù)位之后的檢測電路輸出第二信號,其中,第二信號用于表示對應(yīng)的待測信號源電路未輸出預(yù)設(shè)信號。

在本發(fā)明實施例中,通過多個檢測電路,每個檢測電路與一個待測信號源電路相連接,每個檢測電路用于檢測對應(yīng)連接的待測信號源電路是否已輸出預(yù)設(shè)信號并得到檢測結(jié)果,其中,檢測結(jié)果用于表示對應(yīng)的待測信號源電路是否已輸出預(yù)設(shè)信號;邏輯電路,與多個檢測電路相連接,用于對多個檢測電路的檢測結(jié)果進(jìn)行邏輯運算以判斷多個檢測電路連接的待測信號源電路是否已全部輸出預(yù)設(shè)信號,并輸出判斷結(jié)果,解決了相關(guān)技術(shù)中檢測多路信號的檢測電路響應(yīng)速度較慢的技術(shù)問題,進(jìn)而實現(xiàn)了更快地響應(yīng)多路信號的檢測結(jié)果的技術(shù)效果。

附圖說明

此處所說明的附圖用來提供對本發(fā)明的進(jìn)一步理解,構(gòu)成本申請的一部分,本發(fā)明的示意性實施例及其說明用于解釋本發(fā)明,并不構(gòu)成對本發(fā)明的不當(dāng)限定。在附圖中:

圖1是相關(guān)技術(shù)的一種多路信號檢測電路的示意圖;

圖2是相關(guān)技術(shù)的一種多路信號檢測電路的輸入及輸出信號的示意圖;

圖3是根據(jù)本發(fā)明實施例的一種可選的多路信號檢測電路的示意圖;

圖4是根據(jù)本發(fā)明實施例的一種可選的多路信號檢測電路中的存儲器件的示意圖;

圖5是根據(jù)本發(fā)明實施例的一種可選的控制芯片的示意圖;

圖6是根據(jù)本發(fā)明實施例的一種可選的多路信號檢測方法的流程圖。

具體實施方式

為了使本技術(shù)領(lǐng)域的人員更好地理解本發(fā)明方案,下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分的實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都應(yīng)當(dāng)屬于本發(fā)明保護(hù)的范圍。

需要說明的是,本發(fā)明的說明書和權(quán)利要求書及上述附圖中的術(shù)語“第一”、“第二”等是用于區(qū)別類似的對象,而不必用于描述特定的順序或先后次序。應(yīng)該理解這樣使用的數(shù)據(jù)在適當(dāng)情況下可以互換,以便這里描述的本發(fā)明的實施例能夠以除了在這里圖示或描述的那些以外的順序?qū)嵤?。此外,術(shù)語“包括”和“具有”以及他們的任何變形,意圖在于覆蓋不排他的包含。

本申請?zhí)峁┝艘环N多路信號檢測電路的實施例。

圖3是根據(jù)本發(fā)明實施例的一種可選的多路信號檢測電路的示意圖,如圖3所示,該多路信號檢測電路包括多個檢測電路和邏輯電路20。

如圖3中所示的實施例包括三個檢測電路。每個檢測電路與一個待測信號源電路相連接,其中,檢測電路11與待測信號源電路1相連接,檢測電路12與待測信號源電路2相連接,檢測電路13與待測信號源電路3相連接,每個檢測電路與一個待測信號源電路相連接,每個檢測電路用于檢測對應(yīng)連接的待測信號源電路是否已輸出預(yù)設(shè)信號并得到檢測結(jié)果,其中,檢測結(jié)果用于表示對應(yīng)的待測信號源電路是否已輸出預(yù)設(shè)信號。

邏輯電路20與多個檢測電路相連接,用于對多個檢測電路的檢測結(jié)果進(jìn)行邏輯運算以判斷多個檢測電路連接的待測信號源電路是否已全部輸出預(yù)設(shè)信號,并輸出判斷結(jié)果。

其中,待測信號源電路可以是脈沖信號源電路,此時,預(yù)設(shè)信號為脈沖信號源電路輸出的脈沖信號??蛇x地,每個檢測電路用于檢測脈沖信號源電路是否輸出脈沖信號源,該實施例提供的多路信號檢測電路可以檢測多個脈沖信號源電路是否均已輸出脈沖信號。可選地,在多路信號檢測電路判斷出多個脈沖信號源電路均已輸出脈沖信號時,可以輸出一個脈沖信號作為判斷結(jié)果,該脈沖信號用于表示多路信號檢測電路連接的所有待測信號源電路已全部輸出預(yù)設(shè)信號。

每個檢測電路可以包括觸發(fā)器件和存儲器件。觸發(fā)器件的輸入端與一個待測信號源電路的輸出端相連接,用于在對應(yīng)連接的待測信號源電路的輸出端輸出預(yù)設(shè)信號時被觸發(fā)并輸出第一信號,其中,第一信號用于表示對應(yīng)的待測信號源電路已輸出預(yù)設(shè)信號。存儲器件的輸入端與觸發(fā)器件的輸出端相連接,存儲器件的輸出端與邏輯電路20的輸入端相連接,存儲器件用于存儲第一信號。

存儲器件可以向邏輯電路20的輸入端輸出存儲的信號??蛇x地,存儲器件還可以包括復(fù)位端,復(fù)位端用于接收復(fù)位信號,復(fù)位信號用于指示存儲器件復(fù)位,其中,存儲器件在復(fù)位之后輸出第二信號,第二信號用于表示對應(yīng)的待測信號源電路未輸出預(yù)設(shè)信號。

每個檢測電路還可以包括一個或門電路器件,或門電路器件的第一輸入端與存儲器件的輸出端相連接,或門電路器件的第二輸入端與存儲器件對應(yīng)的待測信號源電路的輸出端相連接,或門電路器件的輸出端與邏輯電路20的一個輸入端相連接。

下面結(jié)合檢測多路脈沖信號源是否已全部輸出脈沖信號的具體場景對該實施例提供的多路信號檢測電路的檢測過程進(jìn)行說明:

如圖3所示,多路脈沖信號源電路中的每個脈沖信號源電路與一個檢測電路相連接。在初始狀態(tài)下,每個檢測電路輸出的檢測結(jié)果為第二信號,第二信號用于表示對應(yīng)的脈沖信號源電路并未輸出脈沖信號。當(dāng)一個脈沖信號源電路輸出脈沖信號時,對應(yīng)的檢測電路輸出第一信號,并存儲第一信號以持續(xù)輸出第一信號。

邏輯電路20與每個檢測電路相連接,當(dāng)每個檢測電路均輸出第一信號時,邏輯電路20判斷出多路脈沖信號源電路均輸出脈沖信號并輸出最終的檢測結(jié)果,具體的,邏輯電路20可以通過向外部設(shè)備通過輸出脈沖信號的形式通知外部設(shè)備多路脈沖信號源電路均已輸出脈沖信號。

在邏輯電路20判斷出多路脈沖信號源電路均輸出脈沖信號之后,邏輯電路20可以向多個檢測電路輸出復(fù)位信號,該復(fù)位信號用于使多個檢測電路均復(fù)位到初始狀態(tài)。

如圖3所示,每個檢測電路包括rs觸發(fā)器,rs觸發(fā)器的s輸入端與一個待測信號源電路的輸出端相連接,rs觸發(fā)器的r輸入端與邏輯電路20的輸出端相連接,且rs觸發(fā)器用于在邏輯電路20判斷出多個檢測電路連接的待測信號源電路已全部輸出預(yù)設(shè)信號之后復(fù)位。

如圖3中所示,在檢測電路11中,rs觸發(fā)器101的s輸入端與待測信號源電路1的輸出端相連接,或門電路器件111的第一輸入端與rs觸發(fā)器101的輸出端相連接,或門電路器件111的第二輸入端與待測信號源電路1的輸出端相連接;在檢測電路12中,rs觸發(fā)器102的s輸入端與待測信號源電路2的輸出端相連接,或門電路器件112的第一輸入端與rs觸發(fā)器102的輸出端相連接,或門電路器件112的第二輸入端與待測信號源電路2的輸出端相連接;在檢測電路13中,rs觸發(fā)器103的s輸入端與待測信號源電路3的輸出端相連接,或門電路器件113的第一輸入端與rs觸發(fā)器103的輸出端相連接,或門電路器件113的第二輸入端與待測信號源電路3的輸出端相連接。

如圖3所示,邏輯電路20包括與門電路器件201(第一與門電路器件),與門電路器件201的每個輸入端分別與一個檢測電路的輸出端相連接。

如圖3所示,邏輯電路20還包括d鎖存器202(第一d鎖存器),d鎖存器202的d輸入端與與門電路器件201的輸出端相連接,d鎖存器202的時鐘輸入端ck可以連接時鐘信號clk。

如圖3所示,邏輯電路20還包括與門電路器件203(第二與門電路器件),與門電路器件203的第一輸入端和與門電路器件201的輸出端相連接,與門電路器件203的第二輸入端與d鎖存器202的輸出端相連接并用于對d鎖存器202的輸出端輸出的電平信號進(jìn)行求非運算。與門電路器件203的輸出即為多路信號檢測電路的輸出,輸出的電平用于表示所有的待測信號源電路是否已全部輸出預(yù)設(shè)信號。

如圖3所示,該實施例提供的多路信號檢測電路還包括d鎖存器204(第二d鎖存器)。d鎖存器204用于延時,d鎖存器204的時鐘輸入端ck連接至?xí)r鐘信號clk,d鎖存器204的d輸入端與與門電路器件203的輸出端相連接,d鎖存器204的輸出端與每個檢測電路的輸入端相連接。如圖3所示,d鎖存器204的輸出端與每個rs觸發(fā)器的r端相連接,其中,每個rs觸發(fā)器用于根據(jù)d鎖存器204的輸出信號判斷是否執(zhí)行復(fù)位。

下面結(jié)合檢測多路脈沖信號源是否已全部輸出脈沖信號的具體場景對圖3所示實施例提供的多路信號檢測電路的檢測過程進(jìn)行說明:

多路脈沖信號源中每個脈沖信號源電路與一個rs觸發(fā)器相連接,當(dāng)一個脈沖信號源電路輸出脈沖信號時,其對應(yīng)連接的rs觸發(fā)器的輸出被置為1(高電平),表示對應(yīng)的脈沖信號源電路已輸出脈沖信號。

為了能夠更及時地響應(yīng)脈沖信號源電路輸出的脈沖信號,通過一個或門電路器件將每個rs觸發(fā)器的輸出端與對應(yīng)連接的脈沖信號源電路的輸出端做或運算,當(dāng)rs觸發(fā)器的輸出端為1和/或該rs觸發(fā)器對應(yīng)連接的脈沖信號源電路輸出的信號為脈沖信號(脈沖信號是高電平)均可以表示脈沖信號源電路已輸出脈沖信號。

通過與門電路器件201將所有檢測電路中的輸出信號進(jìn)行與邏輯運算,當(dāng)最后一個或多個輸出脈沖信號的脈沖信號源電路輸出的脈沖信號到達(dá)時,與門電路器件201將立即拉高,輸出高電平信號。

與門電路器件201經(jīng)過d鎖存器202作一個時鐘周期的延時,在d鎖存器202的輸出端可以產(chǎn)生一個脈沖信號,該脈沖信號可以作為最終輸出的檢測結(jié)果,該檢測結(jié)果可以表示所有脈沖信號源電路均已輸出脈沖信號??蛇x地,與門電路器件201輸出的高電平信號也可以用于表示所有脈沖信號源電路已輸出脈沖信號。

d鎖存器202輸出的脈沖信號在通過d鎖存器204進(jìn)行一個時鐘周期延時之后,觸發(fā)所有rs觸發(fā)器進(jìn)行復(fù)位,整個多路信號檢測電路回到初始狀態(tài),開始下一輪的檢測。

可選地,如果一個或多個脈沖信號源中存在輸出脈沖信號的寬度大于一個時鐘周期的脈沖信號源,則可以在對應(yīng)的脈沖信號源和與其連接的rs觸發(fā)器之間串接入一個上升沿檢測電路,該實施例提供的多路信號檢測電路的其它部分的檢測過程不變。

作為上述優(yōu)選實施方式的一種替代實施方式,多個檢測電路中任意一個檢測電路也可以將rs觸發(fā)器替換為d鎖存器、jk觸發(fā)器等,本發(fā)明不限制其具體實施方式,只要檢測電路可以檢測出對應(yīng)連接的待測信號源電路是否已輸出預(yù)設(shè)信號即可。

可選地,在圖3所示實施方式中的rs觸發(fā)器替換為d鎖存器的情況下,多路信號檢測電路的電路連接方式如下:

d鎖存器的d輸入端用于接收預(yù)設(shè)電平信號,d鎖存器的時鐘輸入端與一個待測信號源電路的輸出端相連接,d鎖存器的r輸入端與邏輯電路20的輸出端相連接,d鎖存器用于在邏輯電路20判斷出多個檢測電路連接的待測信號源電路已全部輸出預(yù)設(shè)信號之后復(fù)位,其中,預(yù)設(shè)電平信號用于表示檢測到對應(yīng)連接的待測信號源電路的輸出端已輸出預(yù)設(shè)信號。

在圖3所示實施方式中的rs觸發(fā)器可以替換為如圖4所示的d鎖存器,具體地,d鎖存器的時鐘輸入端ck與一個待測信號源電路的輸出端相連接,例如,d鎖存器的時鐘輸入端ck可以與待測信號源1相連接;d鎖存器的d輸入端用于接收預(yù)設(shè)電平信號,例如,預(yù)設(shè)電平信號可以是高電平信號;d鎖存器的r輸入端與邏輯電路20的輸出端相連接,其中,d鎖存器的r輸入端與邏輯電路20的輸出端之間可以連接一個延時電路,該延時電路包括如圖3中所示的d鎖存器204。

該實施例提供的多路信號檢測電路不必使用狀態(tài)機控制,響應(yīng)快,可以在最后一個脈沖到來時,立刻產(chǎn)生無延時的檢測信號。

本申請還提供了一種控制芯片的實施例。

圖5是根據(jù)本發(fā)明實施例的一種可選的控制芯片的示意圖,如圖5所示,該控制芯片包括本發(fā)明提供的多路信號檢測電路100,及至少一個待測信號源電路,如圖5中所示包括待測信號源電路1、待測信號源電路2和待測信號源電路3。

多路信號檢測電路與每個待測信號源電路相連接,多路信號檢測電路用于分別檢測多個待測信號源電路中每個待測信號源電路是否已輸出預(yù)設(shè)信號,以判斷多個待測信號源電路是否已全部輸出預(yù)設(shè)信號并輸出判斷結(jié)果。

可選地,待測信號源電路可以是脈沖信號源電路,在待測信號源電路是脈沖信號源電路的情況下,預(yù)設(shè)信號為脈沖信號源電路輸出的脈沖信號,每個檢測電路用于檢測脈沖信號源電路是否輸出脈沖信號,該實施例提供的多路信號檢測電路可以在檢測到多個脈沖信號源電路均已輸出脈沖信號時,立刻輸出一個脈沖信號作為最終的輸出結(jié)果,該最終輸出的脈沖信號可以用于表示所有的脈沖信號源電路均已輸出脈沖信號。

可選地,該控制芯片可以是觸摸顯示控制芯片,至少一個待測信號源電路可以是例如觸摸掃描控制電路,液晶源級控制電路,液晶柵極控制電路等電路。

本申請還提供了一種多路信號檢測方法的實施例。需要說明的是,該方法通過本發(fā)明實施例提供的多路信號檢測電路執(zhí)行。

圖6是根據(jù)本發(fā)明實施例的一種可選的多路信號檢測方法的流程圖,如圖6所示,該方法包括如下步驟:

步驟s101,通過多個檢測電路分別檢測多個待測信號源電路的輸出信號,其中,多個檢測電路與多個待測信號源電路一一對應(yīng)連接,每個檢測電路用于檢測對應(yīng)連接的待測信號源電路是否已輸出預(yù)設(shè)信號;

步驟s102,根據(jù)多個檢測電路的檢測結(jié)果判斷多個待測信號源電路是否已全部輸出預(yù)設(shè)信號。

可選地,多個檢測電路包括第一檢測電路,多個待測信號源電路包括第一待測信號源電路,在第一檢測電路與第一待測信號源電路相連接的情況下,通過多個檢測電路分別檢測多個待測信號源電路的輸出信號包括:第一檢測電路監(jiān)測第一待測信號源電路的輸出信號;第一檢測電路如果監(jiān)測到第一待測信號源電路的輸出信號為預(yù)設(shè)信號,則輸出第一信號,其中,第一信號用于表示對應(yīng)的待測信號源電路已輸出預(yù)設(shè)信號;第一檢測電路存儲第一信號并持續(xù)輸出第一信號。

可選地,在根據(jù)多個檢測電路的檢測結(jié)果判斷多個待測信號源電路是否已全部輸出預(yù)設(shè)信號之后,方法還包括:如果判斷出多個待測信號源電路已全部輸出預(yù)設(shè)信號,則判斷是否對多個檢測電路進(jìn)行復(fù)位;如果判斷結(jié)果為是,則分別將多個檢測電路進(jìn)行復(fù)位,其中,進(jìn)行復(fù)位之后的檢測電路輸出第二信號,其中,第二信號用于表示對應(yīng)的待測信號源電路未輸出預(yù)設(shè)信號。

需要說明的是,在附圖的流程圖雖然示出了邏輯順序,但是在某些情況下,可以以不同于此處的順序執(zhí)行所示出或描述的步驟。

在本申請的上述實施例中,對各個實施例的描述都各有側(cè)重,某個實施例中沒有詳述的部分,可以參見其他實施例的相關(guān)描述。在本申請所提供的幾個實施例中,應(yīng)該理解到,所揭露的技術(shù)內(nèi)容,可通過其它的方式實現(xiàn)。

以上所述僅是本申請的優(yōu)選實施方式,應(yīng)當(dāng)指出,對于本技術(shù)領(lǐng)域的普通技術(shù)人員來說,在不脫離本申請原理的前提下,還可以做出若干改進(jìn)和潤飾,這些改進(jìn)和潤飾也應(yīng)視為本申請的保護(hù)范圍。

當(dāng)前第1頁1 2 
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1