一種自動(dòng)變速器用存儲(chǔ)芯片的制作方法
【專(zhuān)利摘要】本發(fā)明涉及一種自動(dòng)變速器用存儲(chǔ)芯片,包括SUBROM主體,SUBROM主體的一端設(shè)有SUBROM定位孔,SUBROM主體的另一端設(shè)有信號(hào)端,信號(hào)端電連接有SUBROM接插件,SUBROM主體包括集成IC芯片U1和接口J1,集成IC芯片U1和接口J1之間電連接有片選模塊、時(shí)鐘模塊和輸入/輸出模塊,每臺(tái)變速器配有一個(gè)存儲(chǔ)芯片,存儲(chǔ)芯片與變速器一一對(duì)應(yīng),保證了存儲(chǔ)芯片正確的存儲(chǔ)和讀取相應(yīng)的變速器的EOL標(biāo)定數(shù)據(jù),進(jìn)而保證了自動(dòng)變速器的可靠性、安全性和行駛的平順性。
【專(zhuān)利說(shuō)明】—種自動(dòng)變速器用存儲(chǔ)芯片
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及一種存儲(chǔ)芯片,適用于自動(dòng)變速器,具體的說(shuō),涉及一種自動(dòng)變速器用存儲(chǔ)芯片,屬于汽車(chē)電子【技術(shù)領(lǐng)域】。
【背景技術(shù)】
[0002]存儲(chǔ)芯片(SUBROM)是安裝在自動(dòng)變速器上的一種存儲(chǔ)芯片,主要應(yīng)用在汽車(chē)自動(dòng)變速器控制系統(tǒng)中,汽車(chē)自動(dòng)變速器控制系統(tǒng)通過(guò)調(diào)用SUBROM中的下線標(biāo)定數(shù)據(jù),精確地控制自動(dòng)變速器。
[0003]自動(dòng)變速器裝配及下線檢測(cè)時(shí),由于變速箱的不一致性,需要通過(guò)下線終端檢測(cè)(E0L)標(biāo)定,學(xué)習(xí)電磁閥、離合器特性,供自動(dòng)變速箱控制單元(TCU)控制軟件調(diào)用。SUBROM數(shù)據(jù)讀取是自動(dòng)變速器控制系統(tǒng)中重要的環(huán)節(jié),SUBROM的數(shù)據(jù)準(zhǔn)確與否決定了自動(dòng)變速器的可靠性、安全性和行駛的平順性。
【發(fā)明內(nèi)容】
[0004]本發(fā)明要解決的技術(shù)問(wèn)題是針對(duì)自動(dòng)變速器的不一致性,提供一種自動(dòng)變速器用存儲(chǔ)芯片,存儲(chǔ)相應(yīng)的自動(dòng)變速器特有的標(biāo)定數(shù)據(jù),供自動(dòng)變速箱控制單元(TCU)控制軟件調(diào)用。
[0005]為解決以上技術(shù)問(wèn)題,本發(fā)明采用以下技術(shù)方案:一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述存儲(chǔ)芯片包括SUBROM主體,SUBROM主體的一端設(shè)有SUBROM定位孔,SUBROM主體的另一端設(shè)有信號(hào)端,信號(hào)端電連接有SUBROM接插件。
[0006]一種優(yōu)化方案,所述SUBROM主體包括集成IC芯片Ul和接口 J1,集成IC芯片Ul和接口 Jl之間電連接有片選模塊、時(shí)鐘模塊和輸入/輸出模塊。
[0007]另一種優(yōu)化方案,所述片選模塊的輸入端與接口 Jl的片選信號(hào)輸出端連接;
所述片選模塊的輸出端與集成IC芯片Ul的片選信號(hào)輸入端電連接;
所述片選模塊用于將輸入的片選信號(hào)轉(zhuǎn)換成可識(shí)別的數(shù)字信號(hào)。
[0008]再一種優(yōu)化方案,所述片選模塊包括三極管Pl和二極管D1,三極管Pl的集電極接片選模塊的輸出端,三極管Pi的發(fā)射極接電源,三極管Pi的發(fā)射極與三極管Pi的基極之間連接有電阻R1,電阻Rl的兩端并聯(lián)有電容Cl,三極管Pl的基極與二極管Dl的陽(yáng)極連接,二極管Dl的陰極串聯(lián)有電阻R3,電阻R3經(jīng)電阻R14接片選模塊的輸入端,電阻R3與電阻R14之間的節(jié)點(diǎn)經(jīng)電容C3接地;
所述片選模塊的輸出端經(jīng)電阻Rll接地。
[0009]進(jìn)一步的優(yōu)化方案,所述時(shí)鐘模塊的輸入端與接口 Jl的時(shí)鐘信號(hào)輸出端連接;
所述時(shí)鐘模塊的輸出端與集成IC芯片Ul的時(shí)鐘信號(hào)輸入端電連接;
所述時(shí)鐘模塊用于將輸入的時(shí)鐘信號(hào)轉(zhuǎn)換成可識(shí)別的數(shù)字信號(hào)。
[0010]再進(jìn)一步的優(yōu)化方案,所述時(shí)鐘模塊包括三極管P2和二極管D2,三極管P2的集電極接時(shí)鐘模塊的輸出端,三極管P2的發(fā)射極接電源,三極管P2的發(fā)射極與三極管P2的基極之間連接有電阻R4,電阻R4的兩端并聯(lián)有電容C4,三極管P2的基極與二極管D2的陽(yáng)極連接,二極管D2的陰極串聯(lián)有電阻R2,電阻R2接時(shí)鐘模塊的輸入端,電阻R2與時(shí)鐘模塊的輸入端之間的節(jié)點(diǎn)經(jīng)電容C2接地;
所述時(shí)鐘模塊的輸出端經(jīng)電阻RlO接地。
[0011]更進(jìn)一步的優(yōu)化方案,所述輸入/輸出模塊的輸入端與接口 Jl的輸入/輸出信號(hào)端連接;
所述輸入/輸出模塊的輸出端分別與集成IC芯片Ul的信號(hào)輸入端和信號(hào)輸出端電連
接;
所述輸入/輸出模塊用于接收或輸出電信號(hào)。
[0012]—種優(yōu)化方案,所述輸入/輸出模塊包括三極管P3、三極管P4和二極管D3,三極管P4的集電極接輸入/輸出模塊的輸出端,三極管P4的發(fā)射極接電源,三極管P4的發(fā)射極與三極管P4的基極之間連接有電阻R8,電阻R8的兩端并聯(lián)有電容C5,三極管P4的基極與二極管D3的陽(yáng)極連接,二極管D3的陰極串聯(lián)有電阻R5,電阻R5接輸入/輸出模塊的輸入端,所述電阻R5與輸入/輸出模塊的輸入端之間的節(jié)點(diǎn)經(jīng)電容C6接地;
所述三極管P3的集電極與電阻R5與二極管D3的陰極之間的節(jié)點(diǎn)連接,三極管P3的發(fā)射極接地,三極管P3的發(fā)射極與三極管P3的基極之間連接有電阻R6,三極管P3的基極經(jīng)電阻R7與集成IC芯片Ul的輸出信號(hào)端電連接,電阻R7與集成IC芯片Ul的輸出信號(hào)端之間還串聯(lián)有電阻R19 ;
所述三極管P4的集電極經(jīng)電阻R9接地。
[0013]另一種優(yōu)化方案,所述SUBROM主體還包括穩(wěn)壓模塊;
所述穩(wěn)壓模塊包括電阻R16,電阻R16的兩端分別接電源,電阻R16的兩端并聯(lián)有電阻R17,電阻R17的兩端并聯(lián)有電阻R18。
[0014]再一種優(yōu)化方案,所述集成IC芯片Ul的接地端接地,集成IC芯片Ul的電源端經(jīng)串聯(lián)的電阻R12和電阻R13接電源;
所述集成IC芯片Ul的接地端與集成IC芯片Ul的電源端之間連接有電容C7,電容C7的兩端并聯(lián)有二極管Z1,二極管Zl的陰極接電源。
[0015]本發(fā)明采用以上技術(shù)方案后,與現(xiàn)有技術(shù)相比,具有以下優(yōu)點(diǎn):每臺(tái)變速器配有一個(gè)存儲(chǔ)芯片,變速箱量產(chǎn)時(shí),在終端下線檢測(cè)試驗(yàn)臺(tái)獲取EOL標(biāo)定數(shù)據(jù),將EOL標(biāo)定數(shù)據(jù)刷寫(xiě)到存儲(chǔ)芯片中,完成存儲(chǔ)芯片的存儲(chǔ)功能,變速器和自動(dòng)變速箱控制單元(TCU)安裝在整車(chē)后,T⑶通過(guò)整車(chē)接口和存儲(chǔ)芯片建立連接和通訊,T⑶應(yīng)用軟件調(diào)用存儲(chǔ)在存儲(chǔ)芯片中的EOL標(biāo)定數(shù)據(jù),完成存儲(chǔ)芯片的讀取功能,存儲(chǔ)芯片與變速器一一對(duì)應(yīng),保證了存儲(chǔ)芯片正確的存儲(chǔ)和讀取相應(yīng)的變速器的EOL標(biāo)定數(shù)據(jù),進(jìn)而保證了自動(dòng)變速器的可靠性、安全性和行駛的平順性。
[0016]下面結(jié)合附圖和實(shí)施例對(duì)本發(fā)明進(jìn)行詳細(xì)說(shuō)明。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0017]附圖1是本發(fā)明實(shí)施例中存儲(chǔ)芯片的結(jié)構(gòu)示意圖;
附圖2是本發(fā)明實(shí)施例中SUBROM主體的電路原理圖;
圖中, 1-SUBROM定位孔,2-SUBR0M主體,3-SUBR0M接插件,4- SUBROM線束,5-供電信號(hào)端,6-接地信號(hào)端,7-時(shí)鐘信號(hào)端,8-輸入/輸出信號(hào)端,9-片選信號(hào)端,10-片選模塊,11-時(shí)鐘模塊,12-輸入/輸出模塊,13-穩(wěn)壓模塊。
【具體實(shí)施方式】
[0018]實(shí)施例,如圖1所示,一種自動(dòng)變速器用存儲(chǔ)芯片,包括SUBROM主體2,SUBROM主體2的一端設(shè)有SUBROM定位孔1,SUBROM主體2的另一端設(shè)有信號(hào)端,所述信號(hào)端包括供電信號(hào)端5、接地信號(hào)端6、時(shí)鐘信號(hào)端7、輸入/輸出信號(hào)端8和片選信號(hào)段9,所述信號(hào)端電連接有SUBROM接插件3,所述信號(hào)端與SUBROM接插件3之間連接有SUBROM線束4。
[0019]如圖2所示,所述SUBROM主體2包括集成IC芯片Ul和接口 Jl,所述集成IC芯片Ul的型號(hào)為BR93HR66,集成IC芯片Ul的片選信號(hào)輸入端I腳經(jīng)電阻R15連接有片選模塊10,片選模塊10用于將輸入的片選信號(hào)轉(zhuǎn)換成可識(shí)別的數(shù)字信號(hào),所述片選模塊10的輸入端與接口 Jl的片選信號(hào)輸出端4腳連接,片選模塊10的輸出端與集成IC芯片Ul的片選信號(hào)輸入端I腳電連接。
[0020]所述片選模塊10包括三極管Pl和二極管Dl,所述三極管Pl的型號(hào)為2SA1576,所述二極管Dl的型號(hào)為DAN202,三極管Pl的集電極接片選模塊10的輸出端,三極管Pl的發(fā)射極接電源,本實(shí)施例中三極管Pl的發(fā)射極接+5V電源,三極管Pl的發(fā)射極與三極管Pl的基極之間連接有電阻Rl,電阻Rl的兩端并聯(lián)有電容Cl,三極管Pl的基極與二極管Dl的陽(yáng)極連接,二極管Dl的陰極串聯(lián)有電阻R3,電阻R3經(jīng)電阻R14接片選模塊10的輸入端,所述電阻R3與電阻R14之間的節(jié)點(diǎn)經(jīng)電容C3接地。
[0021]所述集成IC芯片Ul的時(shí)鐘信號(hào)輸入端2腳連接有時(shí)鐘模塊11,時(shí)鐘模塊11用于將輸入的時(shí)鐘信號(hào)轉(zhuǎn)換成可識(shí)別的數(shù)字信號(hào),所述時(shí)鐘模塊11的輸入端與接口 JI的時(shí)鐘信號(hào)輸出端3腳連接,時(shí)鐘模塊11的輸出端與集成IC芯片Ul的時(shí)鐘信號(hào)輸入端2腳連接。
[0022]所述時(shí)鐘模塊11包括三極管P2和二極管D2,所述三極管P2的型號(hào)為2SA1576,所述二極管D2的型號(hào)為DAN202,三極管P2的集電極接時(shí)鐘模塊11的輸出端,三極管P2的發(fā)射極接電源,本實(shí)施例中三極管P2的發(fā)射極接+5V電源,三極管P2的發(fā)射極與三極管P2的基極之間連接有電阻R4,電阻R4的兩端并聯(lián)有電容C4,三極管P2的基極與二極管D2的陽(yáng)極連接,二極管D2的陰極串聯(lián)有電阻R2,電阻R2接時(shí)鐘模塊11的輸入端,所述電阻R2與時(shí)鐘模塊11的輸入端之間的節(jié)點(diǎn)經(jīng)電容C2接地。
[0023]所述集成IC芯片Ul的信號(hào)輸入端3腳和信號(hào)輸出端4腳連接有輸入/輸出模塊12,所述輸入/輸出模塊12用于接收或輸出電信號(hào),所述輸入/輸出模塊12的輸入端與接口 Jl的輸入/輸出信號(hào)端5腳連接。
[0024]所述輸入/輸出模塊12包括三極管P3、三極管P4和二極管D3,所述三極管P3的型號(hào)為2SC4081,所述三極管P4的型號(hào)為2SA1576,所述二極管D3的型號(hào)為DAN202,三極管P4的集電極接輸入/輸出模塊12的輸出端,三極管P4的發(fā)射極接電源,本實(shí)施例中三極管P4的發(fā)射極接+5V電源,三極管P4的發(fā)射極與三極管P4的基極之間連接有電阻R8,電阻R8的兩端并聯(lián)有電容C5,三極管P4的基極與二極管D3的陽(yáng)極連接,二極管D3的陰極串聯(lián)有電阻R5,電阻R5接輸入/輸出模塊12的輸入端,所述電阻R5與輸入/輸出模塊12的輸入端之間的節(jié)點(diǎn)經(jīng)電容C6接地。
[0025]所述三極管P3的集電極與電阻R5與二極管D3的陰極之間的節(jié)點(diǎn)連接,三極管P3的發(fā)射極接地,三極管P3的發(fā)射極與三極管P3的基極之間連接有電阻R6,三極管P3的基極經(jīng)電阻R7與集成IC芯片Ul的輸出信號(hào)端4腳電連接,電阻R7與集成IC芯片Ul的輸出信號(hào)端4腳之間還串聯(lián)有電阻R19。
[0026]所述三極管P4的集電極經(jīng)電阻R9接地,所述時(shí)鐘模塊11的輸出端經(jīng)電阻RlO接地,所述片選模塊10的輸出端經(jīng)電阻Rll接地。
[0027]所述集成IC芯片Ul的接地端5腳接地,集成IC芯片Ul的電源端8腳經(jīng)串聯(lián)的電阻R12和電阻R13接電源,所述集成IC芯片Ul的接地端5腳與集成IC芯片Ul的電源端8腳之間連接有電容C7,電容C7的兩端并聯(lián)有二極管Zl,所述二極管Zl的型號(hào)為KDZ5.1,二極管Zl的陰極接電源,本實(shí)施例中二極管Zl接+5V電源。
[0028]所述SUBROM主體2還包括穩(wěn)壓模塊13,穩(wěn)壓模塊13包括電阻R16,電阻R16的兩端分別接電源,本實(shí)施例中電阻R16的兩端分別接+5電源,電阻R16的兩端并聯(lián)有電阻R17,電阻R17的兩端并聯(lián)有電阻R18。
[0029]所述接口 Jl的電源端I腳接電源,接口 Jl的接地端2腳接地。
[0030]使用時(shí),每臺(tái)變速器配有一個(gè)存儲(chǔ)芯片,變速箱量產(chǎn)時(shí),在終端下線檢測(cè)試驗(yàn)臺(tái)獲取EOL標(biāo)定數(shù)據(jù),將EOL標(biāo)定數(shù)據(jù)刷寫(xiě)到存儲(chǔ)芯片中,完成存儲(chǔ)芯片的存儲(chǔ)功能,變速器和自動(dòng)變速箱控制單元(TCU)安裝在整車(chē)后,TCU通過(guò)整車(chē)接口和存儲(chǔ)芯片建立連接和通訊,TCU應(yīng)用軟件調(diào)用存儲(chǔ)在存儲(chǔ)芯片中的EOL標(biāo)定數(shù)據(jù),完成存儲(chǔ)芯片的讀取功能,存儲(chǔ)芯片與變速器一一對(duì)應(yīng),保證了存儲(chǔ)芯片正確的存儲(chǔ)和讀取相應(yīng)的變速器的EOL標(biāo)定數(shù)據(jù),進(jìn)而保證了自動(dòng)變速器的可靠性、安全性和行駛的平順性。
[0031]以上所述為本發(fā)明最佳實(shí)施方式的舉例,其中未詳細(xì)述及的部分均為本領(lǐng)域普通技術(shù)人員的公知常識(shí)。本發(fā)明的保護(hù)范圍以權(quán)利要求的內(nèi)容為準(zhǔn),任何基于本發(fā)明的技術(shù)啟示而進(jìn)行的等效變換,也在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述存儲(chǔ)芯片包括SUBROM主體(2),SUBROM主體(2)的一端設(shè)有SUBROM定位孔(1),SUBROM主體(2)的另一端設(shè)有信號(hào)端,信號(hào)端電連接有SUBROM接插件(3 )。
2.如權(quán)利要求1所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述SUBROM主體(2)包括集成IC芯片Ul和接口 Jl,集成IC芯片Ul和接口 Jl之間電連接有片選模塊(10)、時(shí)鐘模塊(11)和輸入/輸出模塊(12 )。
3.如權(quán)利要求2所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述片選模塊(10)的輸入端與接口 Jl的片選信號(hào)輸出端連接; 所述片選模塊(10)的輸出端與集成IC芯片Ul的片選信號(hào)輸入端電連接; 所述片選模塊(10)用于將輸入的片選信號(hào)轉(zhuǎn)換成可識(shí)別的數(shù)字信號(hào)。
4.如權(quán)利要求3所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述片選模塊(10)包括三極管Pl和二極管D1,三極管Pl的集電極接片選模塊(10)的輸出端,三極管Pl的發(fā)射極接電源,三極管Pl的發(fā)射極與三極管Pl的基極之間連接有電阻R1,電阻Rl的兩端并聯(lián)有電容Cl,三極管Pl的基極與二極管Dl的陽(yáng)極連接,二極管Dl的陰極串聯(lián)有電阻R3,電阻R3經(jīng)電阻R14接片選模塊(10)的輸入端,電阻R3與電阻R14之間的節(jié)點(diǎn)經(jīng)電容C3接地; 所述片選模塊 (10)的輸出端經(jīng)電阻Rll接地。
5.如權(quán)利要求2所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述時(shí)鐘模塊(11)的輸入端與接口 Jl的時(shí)鐘信號(hào)輸出端連接; 所述時(shí)鐘模塊(11)的輸出端與集成IC芯片Ul的時(shí)鐘信號(hào)輸入端電連接; 所述時(shí)鐘模塊(11)用于將輸入的時(shí)鐘信號(hào)轉(zhuǎn)換成可識(shí)別的數(shù)字信號(hào)。
6.如權(quán)利要求5所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述時(shí)鐘模塊(11)包括三極管P2和二極管D2,三極管P2的集電極接時(shí)鐘模塊(11)的輸出端,三極管P2的發(fā)射極接電源,三極管P2的發(fā)射極與三極管P2的基極之間連接有電阻R4,電阻R4的兩端并聯(lián)有電容C4,三極管P2的基極與二極管D2的陽(yáng)極連接,二極管D2的陰極串聯(lián)有電阻R2,電阻R2接時(shí)鐘模塊(11)的輸入端,電阻R2與時(shí)鐘模塊(11)的輸入端之間的節(jié)點(diǎn)經(jīng)電容C2接地; 所述時(shí)鐘模塊(11)的輸出端經(jīng)電阻RlO接地。
7.如權(quán)利要求2所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述輸入/輸出模塊(12)的輸入端與接口 Jl的輸入/輸出信號(hào)端連接; 所述輸入/輸出模塊(12)的輸出端分別與集成IC芯片Ul的信號(hào)輸入端和信號(hào)輸出端電連接; 所述輸入/輸出模塊(12)用于接收或輸出電信號(hào)。
8.如權(quán)利要求7所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述輸入/輸出模塊(12)包括三極管P3、三極管P4和二極管D3,三極管P4的集電極接輸入/輸出模塊(12)的輸出端,三極管P4的發(fā)射極接電源,三極管P4的發(fā)射極與三極管P4的基極之間連接有電阻R8,電阻R8的兩端并聯(lián)有電容C5,三極管P4的基極與二極管D3的陽(yáng)極連接,二極管D3的陰極串聯(lián)有電阻R5,電阻R5接輸入/輸出模塊(12)的輸入端,所述電阻R5與輸入/輸出模塊(12)的輸入端之間的節(jié)點(diǎn)經(jīng)電容C6接地;所述三極管P3的集電極與電阻R5與二極管D3的陰極之間的節(jié)點(diǎn)連接,三極管P3的發(fā)射極接地,三極管P3的發(fā)射極與三極管P3的基極之間連接有電阻R6,三極管P3的基極經(jīng)電阻R7與集成IC芯片Ul的輸出信號(hào)端電連接,電阻R7與集成IC芯片Ul的輸出信號(hào)端之間還串聯(lián)有電阻R19 ; 所述三極管P4的集電極經(jīng)電阻R9接地。
9.如權(quán)利要求2所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述SUBROM主體(2)還包括穩(wěn)壓模塊(13); 所述穩(wěn)壓模塊(13)包括電阻R16,電阻R16的兩端分別接電源,電阻R16的兩端并聯(lián)有電阻R17,電阻R17的兩端并聯(lián)有電阻R18。
10.如權(quán)利要求2所述的一種自動(dòng)變速器用存儲(chǔ)芯片,其特征在于:所述集成IC芯片Ul的接地端接地,集成IC芯片Ul的電源端經(jīng)串聯(lián)的電阻R12和電阻R13接電源; 所述集成IC芯片Ul的接地端與集成IC芯片Ul的電源端之間連接有電容C7,電容C7的兩端并聯(lián)有二極管Z1,二極管Zl的陰極接電源。
【文檔編號(hào)】G01M13/02GK103616836SQ201310615740
【公開(kāi)日】2014年3月5日 申請(qǐng)日期:2013年11月28日 優(yōu)先權(quán)日:2013年11月28日
【發(fā)明者】劉祥伍, 魯曦, 李強(qiáng), 史春光 申請(qǐng)人:盛瑞傳動(dòng)股份有限公司