一種sip芯片測試平臺和方法
【專利摘要】本發(fā)明的目的是提供一種SIP芯片測試平臺,至少包括一個電源控制模塊,一個輔助測試基帶,一個輔助測試射頻,待測SIP芯片和一個連通控制模塊,所述待測SIP芯片至少包括一個射頻和一個基帶,所述電源控制模塊給所述輔助測試基帶、輔助測試射頻和待測SIP芯片供電,所述連通控制模塊控制所述待測SIP芯片的射頻、基帶、所述輔助測試基帶、所述輔助測試射頻之間的連通。采用本發(fā)明的技術方案后,解決了系統(tǒng)級測試芯片的性能和排查引起芯片性能變差的原因測試問題,能繞過操作繁瑣、成本較高的芯片級測試,用簡單的方式確定SIP芯片內(nèi)部的具體引起問題的原因,且該測試平臺具有結構簡單、操作易行、且開發(fā)成本低,可靈活應用等特點。
【專利說明】一種SIP芯片測試平臺和方法
【技術領域】
[0001]本發(fā)明涉及一種SIP芯片的測試平臺和方法,尤其是涉及一種把射頻和基帶封裝在同一個芯片中的SIP芯片的測試平臺和測試方法。
【背景技術】
[0002]針對SIP芯片測試的問題,目前已有一些手段來測試,例如在基板上搭載半導體芯片、在基板上構成內(nèi)部布線、使用半導體上的外部端子等方式來測試裸片的好壞。然而,這種方式需要各種精密的儀器設備做支持,操作復雜,而且只能測試其完好性和性能,不能完全保證在芯片封裝好之后的性能,在封裝好的芯片出現(xiàn)問題時,無法排查內(nèi)部具體引起問題的原因,從而影響了對封裝后芯片的測試效果。
[0003]因此,需要一種能夠針對測試SIP芯片性能的測試平臺和方法,尤其是把基帶和射頻封裝在同一芯片中的SIP芯片的測試平臺及方法,能夠在SIP芯片的性能變差的情況下,查找到引起問題的原因,分析是SIP工藝帶來的性能的差異、還是芯片的其他地方帶來的影響。
【發(fā)明內(nèi)容】
[0004]本發(fā)明的目的是提供一種SIP芯片測試平臺,至少包括一個電源控制模塊,一個輔助測試基帶,一個輔助測試射頻,待測SIP芯片和一個連通控制模塊,所述待測SIP芯片至少包括一個射頻和一個基帶,所述電源控制模塊給所述輔助測試基帶、輔助測試射頻和待測SIP芯片供電,所述連通控制模塊控制所述待測SIP芯片的射頻、基帶、所述輔助測試基帶、所述輔助測試射頻之間的連通。
[0005]更進一步,所述電源控制模塊通過控制所述輔助測試基帶、所述輔助測試射頻和所述待測SIP芯片的基帶和射頻的供電來控制其組合工作測試狀態(tài)。
[0006]更進一步,所述連通控制模塊控制連通待測SIP芯片的基帶和射頻。
[0007]更進一步,所述連通控制模塊控制連通待測SIP芯片的基帶和所述輔助測試射頻。
[0008]更進一步,所述連通控制模塊控制連通待測SIP芯片的射頻和所述輔助測試基帶。
[0009]更進一步,所述射頻和基帶為GNSS射頻和基帶。
[0010]本發(fā)明還提供一種SIP芯片測試方法,所述方法包括,
第一步,待測SIP芯片工作,判斷性能是否正常,是,則結束測試,否,則進入下一步;第二步,將待測SIP芯片的射頻與輔助測試基帶組合工作,判斷性能是否正常,否,則進入下一步,是,則將待測SIP芯片的基帶通電工作,判斷性能是否仍正常,是,則輸出測試結果,結束測試,否,則進入下一步;
第三步,將待測SIP芯片的基帶于輔助測試射頻組合工作,判斷性能是否正常,并輸出測試結果,結束測試。[0011]更進一步,將單個基帶、射頻組合工作時的整體測試性能作為SIP芯片測試方法的測試基準,來判斷SIP芯片測試時性能是否正常。
[0012]采用本發(fā)明的技術方案后,解決了系統(tǒng)級測試芯片的性能和排查引起芯片性能變差的原因測試問題,能繞過操作繁瑣、成本較高的芯片級測試,用簡單的方式確定SIP芯片內(nèi)部的具體引起問題的原因,且該測試平臺具有結構簡單、操作易行、且開發(fā)成本低,可靈活應用等特點。
[0013]
【專利附圖】
【附圖說明】
[0014]圖1是本發(fā)明實施例平臺結構框圖;
圖2是本發(fā)明實施例方法流程圖。
【具體實施方式】
[0015]為了使本發(fā)明的目的、技術方案及優(yōu)點更加清楚明白,以下結合附圖及實施例,對本發(fā)明進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本發(fā)明,并不用于限定本發(fā)明。
[0016]本測試平臺的測試方法基本原理如下:首先對進行封裝之前的基帶和射頻芯片的組合工作情況進行全面評估,測試單個基帶和射頻組合工作時的整體性能,對測試的性能進行詳細記錄,把此測試性能做為SIP封裝后的性能測試基準。對SIP封裝后的芯片進行測試時,使用本測試平臺進行的測試都記錄對應的性能參數(shù),與SIP封裝前的性能對比,考查其性能是否會比封裝之前的性能差。
[0017]本發(fā)明提出一種SIP芯片測試平臺,如圖1所示,包括電源控制模塊101,輔助測試基帶102、輔助測試射頻103、連通控制模塊104、待測SIP芯片105,其中,待測SIP芯片105中包含一個射頻106和一個基帶107。輔助測試基帶102、輔助測試射頻103、待測SIP芯片105的工作電源都可以通過電源控制模塊101單獨控制,實現(xiàn)測試平臺不同的工作狀態(tài)需要,而連通控制模塊104則可以通過自動或手動的方式進行控制,因此,連通控制模塊104可以是不需要接通電源的,此結構表達的是一個不需要電源工作的連通控制模塊。而圖中的三個雙向箭頭表示可控制的連接,即,雙向箭頭的兩端是可以實現(xiàn)通信的,而這種通信則是通過連通控制模塊104來根據(jù)具體的測試需要控制連接狀態(tài)。
[0018]在需要測試的時候,測試待測模塊105時,電源控制模塊101控制待測SIP芯片105中射頻106和基帶107的電源接通,連通控制模塊104控制待測SIP芯片105中的基帶和射頻進行連通通信,使待測SIP芯片105正常工作,并在此狀態(tài)下測試待測SIP芯片的性倉泛。
[0019]連通控制模塊104可以根據(jù)情況,切斷射頻106和基帶107的連通,并將輔助測試基帶102與射頻106的連通打開,形成輔助測試基帶102和射頻106組合,電源控制模塊101控制輔助測試基帶102和射頻106的電源接通,使得輔助測試基帶102和射頻106組合工作,并進行測試。在必要的時候,可以進行測試的時候通過電源控制模塊101對基帶107進行供電,讓其工作,但是連通控制模塊104控制基帶107不與其他部件連通,從而測試基帶107對待測SIP芯片105的影響。[0020]連通控制模塊104可以根據(jù)情況,切斷射頻106和基帶107的連通,并將輔助測試射頻103與基帶107的連通打開,形成輔助測試射頻103和基帶107組合,電源控制模塊101控制輔助測試射頻103和基帶107的電源接通,使得輔助測試射頻103和基帶107組合工作,并進行測試。在必要的時候,可以進行測試的時候通過電源控制模塊101對射頻106進行供電,讓其工作,但是連通控制模塊104控制射頻106不與其他部件連通,從而測試射頻106對待測SIP芯片105的影響。
[0021]如圖2所示的工作流程圖,其工作過程如下:
步驟201:首先把SIP芯片作為一個整體來測試,驗證芯片性能是否完好。如果SIP芯片性能與單個基帶和單個射頻工作的性能一致,則SIP芯片性能完好,結束測試;如果芯片的性能相對變差,則進行步驟202。
[0022]步驟202:使用外部輔助測試基帶配合SIP射頻工作,驗證其整體性能是否完好。
[0023]步驟203:使用外部輔助測試射頻配合SIP基帶工作,驗證其整體性能是否完好。
[0024]步驟204:判斷SIP封裝對射頻和基帶都造成了影響,導致SIP芯片性能變差。
[0025]步驟205:使用外部輔助測試基帶配合SIP射頻工作,并且把SIP基帶的電源接通,但是SIP芯片中射頻和基帶的內(nèi)部沒有連接,相當于SIP基帶單獨工作,考查外部輔助測試基帶配合SIP射頻工作的整體性能是否完好。
[0026]步驟206:判斷SIP芯片內(nèi)部基帶工作的時候,影響到SIP芯片的性能。
[0027]步驟207:使用外部輔助測試射頻配合SIP基帶工作,并且把SIP射頻的電源接通,但是SIP芯片中射頻和基帶的內(nèi)部沒有連接,相當于SIP射頻單獨工作,考查外部輔助測試射頻配合SIP基帶工作的整體性能是否完好。
[0028]步驟208:判斷SIP芯片內(nèi)部射頻工作的時候,影響到SIP芯片的性能。
[0029]步驟209:判斷SIP芯片基帶與SIP芯片射頻的外部連線對SIP芯片性能造成影響。
[0030]以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精神和原則之內(nèi)所作的任何修改、等同替換和改進等,均應包含在本發(fā)明的保護范圍之內(nèi)。
【權利要求】
1.一種SIP芯片測試平臺,其特征在于,至少包括一個電源控制模塊,一個輔助測試基帶,一個輔助測試射頻,待測SIP芯片和一個連通控制模塊,所述待測SIP芯片至少包括一個射頻和一個基帶,所述電源控制模塊給所述輔助測試基帶、輔助測試射頻和待測SIP芯片供電,所述連通控制模塊控制所述待測SIP芯片的射頻、基帶、所述輔助測試基帶、所述輔助測試射頻之間的連通。
2.根據(jù)權利要求1所述的SIP芯片測試平臺,其特征在于,所述電源控制模塊通過控制所述輔助測試基帶、所述輔助測試射頻和所述待測SIP芯片的基帶和射頻的供電來控制其組合工作測試狀態(tài)。
3.根據(jù)權利要求1所述的SIP芯片測試平臺,其特征在于,所述連通控制模塊控制連通待測SIP芯片的基帶和射頻。
4.根據(jù)權利要求1所述的SIP芯片測試平臺,其特征在于,所述連通控制模塊控制連通待測SIP芯片的基帶和所述輔助測試射頻。
5.根據(jù)權利要求1所述的SIP芯片測試平臺,其特征在于,所述連通控制模塊控制連通待測SIP芯片的射頻和所述輔助測試基帶。
6.根據(jù)權利要求1至5中任一項所述的SIP芯片測試平臺,其特征在于,所述射頻和基帶為GNSS射頻和基帶。
7.—種SIP芯片測試方法,其特征在于,所述方法包括, 第一步,待測SIP芯片工作,判斷性能是否正常,是,則結束測試,否,則進入下一步; 第二步,將待測SIP芯片的射頻與輔助測試基帶組合工作,判斷性能是否正常,否,則進入下一步,是,則將待測SIP芯片的基帶通電工作,判斷性能是否仍正常,是,則輸出測試結果,結束測試,否,則進入下一步; 第三步,將待測SIP芯片的基帶于輔助測試射頻組合工作,判斷性能是否正常,并輸出測試結果,結束測試。
8.根據(jù)權利要求7中所述的SIP芯片測試方法,其特征在于,將單個基帶、射頻組合工作時的整體測試性能作為SIP芯片測試方法的測試基準,來判斷SIP芯片測試時性能是否正常。
【文檔編號】G01R31/28GK103969572SQ201310045045
【公開日】2014年8月6日 申請日期:2013年2月5日 優(yōu)先權日:2013年2月5日
【發(fā)明者】陳永耀, 吳釗鋒 申請人:東莞市泰斗微電子科技有限公司