專利名稱:自動(dòng)化電子電氣測(cè)試系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種自動(dòng)化電子電氣測(cè)試系統(tǒng)。
背景技術(shù):
在汽車電子產(chǎn)品的測(cè)試系統(tǒng)中,通常要模擬汽車在實(shí)際使用過程中的各種電池電壓的變化,例如汽車在起動(dòng)時(shí),電池電壓將被起動(dòng)機(jī)拉低,且可能隨著發(fā)動(dòng)機(jī)的運(yùn)轉(zhuǎn)產(chǎn)生周期性抖動(dòng)。當(dāng)汽車中的某些負(fù)載斷開時(shí),電池電壓也會(huì)波動(dòng)。要模擬這些電池端電壓的變化需要一個(gè)能夠驅(qū)動(dòng)相應(yīng)負(fù)載的模擬電池,此模擬電池即是一個(gè)能準(zhǔn)確地輸出用戶自定義波形的任意波形發(fā)生器。然而,傳統(tǒng)的信號(hào)發(fā)生器只能產(chǎn)生某些標(biāo)準(zhǔn)的波形或其他形狀規(guī)則的波形,無法產(chǎn)生用戶自定義的任意波形?!ひ虼耍斜匾O(shè)計(jì)一種新的自動(dòng)化電子電氣測(cè)試系統(tǒng),以克服上述問題。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于提供一種可以輸出任意波形,滿足客戶自定義需求的自動(dòng)化電子電氣測(cè)試系統(tǒng)。本自動(dòng)化電子電氣測(cè)試系統(tǒng)包括波形發(fā)生器,數(shù)模轉(zhuǎn)換器,功率放大器,所述波形發(fā)生器生成所需的任意波形數(shù)據(jù),所述數(shù)模轉(zhuǎn)換器將所述任意波形數(shù)據(jù)轉(zhuǎn)化為模擬電壓信號(hào),由所述功率放大器輸出所述模擬電壓信號(hào)。優(yōu)選地,所述任意波形數(shù)據(jù)進(jìn)行分段建模,且各段分別建立數(shù)學(xué)模型。優(yōu)選地,所述模擬電壓信號(hào)用于驅(qū)動(dòng)待測(cè)負(fù)載。優(yōu)選地,所述任意波形數(shù)據(jù)被下載至一現(xiàn)場(chǎng)可編程門陣列。優(yōu)選地,所述現(xiàn)場(chǎng)可編程門陣列按照一定的頻率將所述任意波形數(shù)據(jù)輸出到所述數(shù)模轉(zhuǎn)換器。優(yōu)選地,所述任意波形數(shù)據(jù)經(jīng)過有源濾波。與現(xiàn)有技術(shù)相比,本實(shí)用新型自動(dòng)化電子電氣測(cè)試系統(tǒng)可以產(chǎn)生用戶定義的任意波形,可以滿足客戶自定義的需求。
圖I為本實(shí)用新型自動(dòng)化電子電氣測(cè)試系統(tǒng)的架構(gòu)示意圖。
具體實(shí)施方式
下面結(jié)合專利附圖和具體實(shí)施方式
作出進(jìn)一步的詳細(xì)說明,本實(shí)用新型的具體實(shí)施方式
以及附圖僅用來解釋和說明本實(shí)用新型,不作為對(duì)本實(shí)用新型的限定。請(qǐng)參照附圖1,為本實(shí)用新型電子電氣測(cè)試系統(tǒng)的架構(gòu)示意圖,包括PC(計(jì)算機(jī))、FPGA (現(xiàn)場(chǎng)可編程門陣列)、DAC (數(shù)模轉(zhuǎn)換器)、PA (功率放大器)等。PC用于對(duì)任意波形進(jìn)行分段建模,計(jì)算各段的數(shù)據(jù)點(diǎn)數(shù),產(chǎn)生各段波形數(shù)據(jù),對(duì)數(shù)據(jù)進(jìn)行歸一化和連接處理并最終將完整的波形數(shù)據(jù)下載到FPGA。FPGA將對(duì)波形數(shù)據(jù)進(jìn)行接收,存儲(chǔ)和輸出操作,數(shù)模轉(zhuǎn)換器用于將波形數(shù)據(jù)轉(zhuǎn)化為模擬電壓信號(hào),PA用于放大DAC輸出的模擬信號(hào)從而能夠驅(qū)動(dòng)DUT (待測(cè)負(fù)載)。本系統(tǒng)的工作原理詳細(xì)說明如下步驟I :產(chǎn)生波形數(shù)據(jù),先定義好任意波形,將波形分段量化,對(duì)任意波形的各段建立數(shù)學(xué)模型。將FPGA的存儲(chǔ)數(shù)據(jù)點(diǎn)數(shù)按每段所占的時(shí)間比例分配給各段,從而確定每段的數(shù)據(jù)點(diǎn)數(shù)。根據(jù)每段的數(shù)據(jù)點(diǎn)數(shù)對(duì)每段所建立的數(shù)學(xué)函數(shù)進(jìn)行平均采樣,從而得到每段的波形數(shù)據(jù)。步驟2 :波形數(shù)據(jù)處理,將上述步驟I所產(chǎn)生的波形數(shù)據(jù)進(jìn)行歸一化處理,即將波形數(shù)據(jù)按比例縮放至數(shù)模轉(zhuǎn)換器的電平范圍之內(nèi),記錄此縮放系數(shù)為F,將每段波形數(shù)據(jù)按順序連接成一個(gè)數(shù)組,此數(shù)組即為完整的波形數(shù)據(jù),將此數(shù)組導(dǎo)入FPGA。 步驟3 :波形輸出,將波形數(shù)據(jù)按照之前寫入FPGA的順序依次輸出到數(shù)模轉(zhuǎn)換器即可輸出完整的任意波形,此任意波形經(jīng)過有源濾波,再根據(jù)上述步驟2中的F系數(shù)將波形經(jīng)過功率放大器放大1/F倍即得到用戶定義的真實(shí)波形。上述內(nèi)容僅為說明本實(shí)用新型的特點(diǎn),并非對(duì)本實(shí)用新型的限制,本領(lǐng)域普通技術(shù)人員根據(jù)本實(shí)用新型在相應(yīng)的技術(shù)領(lǐng)域做出的變化均屬于本實(shí)用新型的保護(hù)范圍。
權(quán)利要求1.一種自動(dòng)化電子電氣測(cè)試系統(tǒng),包括波形發(fā)生器,數(shù)模轉(zhuǎn)換器,功率放大器,其特征在于所述波形發(fā)生器生成所需的任意波形數(shù)據(jù),所述數(shù)模轉(zhuǎn)換器將所述任意波形數(shù)據(jù)轉(zhuǎn)化為模擬電壓信號(hào),由所述功率放大器輸出所述模擬電壓信號(hào)。
2.如權(quán)利要求I所述的自動(dòng)化電子電氣測(cè)試系統(tǒng),其特征在于所述任意波形數(shù)據(jù)進(jìn)行分段建模,且各段分別建立數(shù)學(xué)模型。
3.如權(quán)利要求I所述的自動(dòng)化電子電氣測(cè)試系統(tǒng),其特征在于所述模擬電壓信號(hào)用于驅(qū)動(dòng)待測(cè)負(fù)載。
4.如權(quán)利要求I所述的自動(dòng)化電子電氣測(cè)試系統(tǒng),其特征在于所述任意波形數(shù)據(jù)被下載至一現(xiàn)場(chǎng)可編程門陣列。
5.如權(quán)利要求4所述的自動(dòng)化電子電氣測(cè)試系統(tǒng),其特征在于所述現(xiàn)場(chǎng)可編程門陣列按照一定的頻率將所述任意波形數(shù)據(jù)輸出到所述數(shù)模轉(zhuǎn)換器。
6.如權(quán)利要求I所述的自動(dòng)化電子電氣測(cè)試系統(tǒng),其特征在于所述任意波形數(shù)據(jù)經(jīng)過有源濾波。
專利摘要本實(shí)用新型提供了一種自動(dòng)化電子電氣測(cè)試系統(tǒng)。本自動(dòng)化電子電氣測(cè)試系統(tǒng)使用計(jì)算機(jī)生成所需的歸一化任意波形數(shù)據(jù),將波形數(shù)據(jù)下載到FPGA中,F(xiàn)PGA按照一定的頻率將波形數(shù)據(jù)輸出到數(shù)模轉(zhuǎn)換器,再經(jīng)過功率放大器最終輸出可以驅(qū)動(dòng)負(fù)載的任意波形。本實(shí)用新型自動(dòng)化電子電氣系統(tǒng)的任意波形發(fā)生器可以產(chǎn)生用戶定義的任意波形,再通過功率放大器將任意波形放大之后驅(qū)動(dòng)待測(cè)負(fù)載,可以滿足客戶自定義需求。
文檔編號(hào)G01R1/28GK202710623SQ20122011036
公開日2013年1月30日 申請(qǐng)日期2012年3月22日 優(yōu)先權(quán)日2012年3月22日
發(fā)明者廖永久, 游長(zhǎng)能 申請(qǐng)人:法雷奧汽車內(nèi)部控制(深圳)有限公司