亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

芯片檢測信號的分配電路及多路檢測的芯片檢測系統(tǒng)的制作方法

文檔序號:5889072閱讀:232來源:國知局
專利名稱:芯片檢測信號的分配電路及多路檢測的芯片檢測系統(tǒng)的制作方法
技術(shù)領(lǐng)域
本實(shí)用新型涉及信號傳輸電路,更具體地,涉及一種芯片檢測信號的分配電路及 多路檢測的芯片檢測系統(tǒng)。
背景技術(shù)
隨著集成電路的發(fā)展,社會(huì)的各個(gè)技術(shù)領(lǐng)域均會(huì)使用到半導(dǎo)體芯片,特別是電視 機(jī)、影碟機(jī)等設(shè)備內(nèi),均集成有視頻或音頻等多媒體處理芯片。集成多媒體處理芯片的設(shè)備 在出廠前,技術(shù)人員會(huì)對設(shè)備內(nèi)的多媒體芯片進(jìn)行各個(gè)方面的檢測,并通過FPGA驗(yàn)證芯片 的處理過程,以電視機(jī)為例,參見圖1,用于驗(yàn)證視頻處理的FPGA,在對芯片的處理功能進(jìn)行驗(yàn) 證時(shí),需要將通過FPGA的輸入或輸出的測試信號連接相應(yīng)的檢測設(shè)備,例如將視頻的輸 出信號連接各種功能的信號處理模塊,以檢測該電視機(jī)中的某個(gè)芯片是否正確處理數(shù)據(jù)并 能夠被連接的信號處理模塊進(jìn)一步處理,或連接檢測儀,如示波器,或?qū)⒃撔酒妮斎胄盘?同時(shí)連接其它電視機(jī)生產(chǎn)商的電視機(jī),以驗(yàn)證FPGA所驗(yàn)證的芯片處理功能結(jié)果與其它電 視機(jī)生產(chǎn)商的電視機(jī)處理結(jié)果是否有差異。目前上述的檢測過程是依次檢測,如將被測信號連接示波器,檢測波形后,再連接 信號處理模塊,檢測芯片的處理是否正確之后,再做其它方面的檢測。由于被測信號只有一 路輸出,不能擴(kuò)展輸出接口,只能依次進(jìn)行檢測。

實(shí)用新型內(nèi)容本實(shí)用新型旨在提供一種芯片檢測信號的分配電路,以解決上述被測芯片只有一 路輸出,不能擴(kuò)展輸出接口的問題。根據(jù)本實(shí)用新型的一個(gè)方面,提供一種芯片檢測信號的分配電路,包括第一運(yùn)算 放大器,第一運(yùn)算放大器的正輸入端連接分壓電阻和第一隔直流電容,接收芯片檢測信號; 多個(gè)相互并聯(lián)的第二運(yùn)算放大器,各第二運(yùn)算放大器的正輸入端連接至第一運(yùn)算放大器的 輸出端,各第二運(yùn)算放大器的輸出端分別連接有第二隔直流電容,經(jīng)由第二隔直流電容輸 出芯片檢測信號。進(jìn)一步地,第一運(yùn)算放大器和第二運(yùn)算放大器的輸出端分別反饋連接至其各自的 負(fù)輸入端。根本實(shí)用新型的另一個(gè)方面,還提供一種多路檢測的芯片檢測系統(tǒng),包括上述的 分配電路,分配電路的第一運(yùn)算放大器的正輸入端連接至發(fā)出芯片檢測信號的FPGA ;分配 電路的各第二運(yùn)算放大器的輸出端分別連接至檢測設(shè)備。進(jìn)一步地,檢測設(shè)備包括示波器、邏輯分析儀、多媒體設(shè)備、和具有解析音頻、視頻 數(shù)據(jù)功能的處理模塊中的至少一個(gè)。進(jìn)一步地,多媒體設(shè)備為電視機(jī)、或影碟機(jī)。根據(jù)本實(shí)用新型的另一個(gè)方面,還提供一種多路檢測的芯片檢測系統(tǒng),包括上述的分配電路,分配電路的第一運(yùn)算放大器的正輸入端連接發(fā)出芯片檢測信號的信號發(fā)生 器;分配電路的各第二運(yùn)算放大器的輸出端分別連接至檢測設(shè)備。進(jìn)一步地,檢測設(shè)備包括示波器、邏輯分析儀、驗(yàn)證被測芯片的FPGA、和基準(zhǔn)多媒 體設(shè)備中的至少一個(gè)。進(jìn)一步地,基準(zhǔn)多媒體設(shè)備為電視機(jī)、或影碟機(jī)。通過本實(shí)用新型的芯片檢測信號的分配電路,擴(kuò)展了檢測信號的輸出接口,可接 入更多的檢測設(shè)備;本實(shí)用新型的檢測系統(tǒng),通過分配電路可同時(shí)接入多個(gè)檢測設(shè)備進(jìn)行 檢測,由于實(shí)現(xiàn)對芯片同時(shí)進(jìn)行多項(xiàng)檢測,提高了檢測芯片的效率,縮短了檢測芯片的時(shí) 間。

附圖用來提供對本實(shí)用新型的進(jìn)一步理解,構(gòu)成本申請的一部分,本實(shí)用新型的 示意性實(shí)施例及其說明用于解釋本實(shí)用新型,并不構(gòu)成對本實(shí)用新型的不當(dāng)限定。在附圖 中圖1示出了檢測芯片時(shí)的信號傳輸示意圖;圖2示出了本實(shí)用新型的第一種檢測系統(tǒng)的示意圖;圖3示出了本實(shí)用新型的第二種檢測系統(tǒng)的示意圖;圖4示出了本實(shí)用新型的分配電路原理圖。
具體實(shí)施方式
為清楚說明本實(shí)用新型的方案,下面給出優(yōu)選的實(shí)施例并結(jié)合附圖詳細(xì)說明本實(shí) 用新型。參見圖2,圖2是本實(shí)用新型的第一種檢測系統(tǒng)示意圖,在通過FPGA進(jìn)行檢測時(shí), 從FPGA處理后輸出的芯片檢測信號通過分配電路產(chǎn)生多路輸出,F(xiàn)PGA芯片驗(yàn)證平臺可通 過分配電路連接多媒體設(shè)備,多媒體設(shè)備可以是電視機(jī)、或影碟機(jī)等,均可通過分配電路進(jìn) 行多路輸出,應(yīng)用范圍廣泛。分配電路的輸出端分別連接示波器、邏輯分析儀、多媒體設(shè)備 和/或處理模塊等檢測設(shè)備,處理模塊為各類不同廠商的解析音頻、或視頻功能的處理模 塊。各個(gè)檢測設(shè)備可同時(shí)進(jìn)行檢測,獲得各個(gè)檢測結(jié)果,由于不同廠商的處理模塊的技術(shù)不 同,可以驗(yàn)證FPGA平臺中的芯片功能的輸出結(jié)果是否具有通用性。對于不同的檢測,該分配電路還可將檢測信號輸出至被測的芯片,如圖3所示,圖 3是本實(shí)用新型的第二種檢測系統(tǒng)的示意圖,來自信號發(fā)生器的輸入至芯片的檢測信號經(jīng) 過分配電路,分別輸出至基準(zhǔn)多媒體設(shè)備和FPGA驗(yàn)證平臺,F(xiàn)PGA用于各種多媒體設(shè)備內(nèi)芯 片的驗(yàn)證,多媒體設(shè)備可以是影碟機(jī)、電視機(jī)等,應(yīng)用范圍廣泛。如果多媒體設(shè)備為電視機(jī), 則圖3中的基準(zhǔn)多媒體設(shè)備為另外一個(gè)性能符合要求的基準(zhǔn)電視機(jī)或其它生產(chǎn)商的電視 機(jī),以驗(yàn)證此FPGA芯片的處理效果是否與基準(zhǔn)電視機(jī)的處理效果相同、是否與其它生產(chǎn)商 的電視機(jī)的處理效果相同。由于分配電路具有多路輸出,還可以連接示波器、邏輯分析儀、 和/或處理模塊等檢測設(shè)備。本實(shí)用新型中芯片檢測信號的分配電路可選擇四運(yùn)放、六運(yùn)放等多種形式的運(yùn)算 放大芯片,以滿足輸出信號的一致性且各路信號互相沒有干擾。下面給出一種實(shí)施例,該實(shí)
4施例中的電路采用四運(yùn)放、三分配的形式,并應(yīng)用到電視機(jī)內(nèi)處理交流視頻信號芯片的檢 測中,電路結(jié)構(gòu)的原理圖可參見圖4,由于電視機(jī)的芯片檢測信號為交流信號,所以輸入的 芯片檢測信號經(jīng)過VIN輸入后,通過隔直流電容Cl過濾直流信號后,經(jīng)過運(yùn)算放大器UlA 的正輸入端3腳,通過1腳輸出至三個(gè)并聯(lián)的運(yùn)算放大器UlB的正輸入端5腳、運(yùn)算放大器 UlC的正輸入端10腳和運(yùn)算放大器UlD的正輸入端12腳。運(yùn)算放大器UlA為第一運(yùn)算放 大器,運(yùn)算放大器U1B、U1C和UlD為第二運(yùn)算放大器,第一運(yùn)算放大器和各個(gè)第二運(yùn)算放大 器之間相互串聯(lián)。運(yùn)算放大器UlB的輸出端7腳輸出信號后經(jīng)過隔直流電容C2輸出,相應(yīng)的,運(yùn)算 放大器UlC的輸出端8腳輸出信號后經(jīng)過隔直流電容C3輸出,運(yùn)算放大器UlD的輸出端14 腳輸出信號后經(jīng)過隔直流電容C4輸出。在運(yùn)算放大器UlA的正輸入端還連接有分壓電阻 R1、R2,以滿足靜態(tài)工作點(diǎn)電壓。芯片檢測信號傳遞至三個(gè)輸出端V01、V02和V03,每個(gè)輸出端可連接一個(gè)檢測設(shè) 備、驗(yàn)證芯片功能的FPGA平臺或基準(zhǔn)多媒體設(shè)備等。每個(gè)運(yùn)算放大器的輸出端均反饋至其 負(fù)輸入端。運(yùn)算放大器UlA的輸出端1腳反饋至其負(fù)輸入端2腳,運(yùn)算放大器UlB的輸出 端7腳反饋至其負(fù)輸入端6腳,運(yùn)算放大器UlC的輸出端8腳反饋至其負(fù)輸入端9腳,運(yùn)算 放大器UlD的輸出端14腳反饋至其負(fù)輸入端13腳。從而實(shí)現(xiàn)信號的1 1輸出,從滿足 信號輸出的一致性。對于多路檢測時(shí),也可根據(jù)實(shí)際情況選擇N運(yùn)放、N-I分配形式的電路;還可以采 用多個(gè)分配芯片檢測信號的電路,從而實(shí)現(xiàn)多路輸出。例如圖4中所示的分配電路可分配 三路檢測信號,如果需要分配多路的視頻信號,也可采用此分配電路搭建多路輸出,如在其 中的運(yùn)算放大器UlB的7腳輸出上再連接一個(gè)分配電路,可實(shí)現(xiàn)五路輸出。通過本實(shí)用新型的芯片檢測信號的分配電路,擴(kuò)展了被測芯片的輸入和輸出接 口,可同時(shí)接入多路檢測設(shè)備;本實(shí)用新型的多路芯片檢測系統(tǒng),可實(shí)現(xiàn)對芯片功能同時(shí)進(jìn) 行多項(xiàng)檢測,提高了檢測芯片的效率,縮短了檢測芯片的時(shí)間;通過連接不同的檢測設(shè)備, 實(shí)現(xiàn)較強(qiáng)的通用性及多種并行的檢測過程。以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例而已,并不用于限制本實(shí)用新型,對于本 領(lǐng)域的技術(shù)人員來說,本實(shí)用新型可以有各種更改和變化。凡在本實(shí)用新型的精神和原則 之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的保護(hù)范圍之內(nèi)。
權(quán)利要求一種芯片檢測信號的分配電路,其特征在于,包括第一運(yùn)算放大器,所述第一運(yùn)算放大器的正輸入端連接分壓電阻和第一隔直流電容,接收所述芯片檢測信號;多個(gè)相互并聯(lián)的第二運(yùn)算放大器,各所述第二運(yùn)算放大器的正輸入端連接至所述第一運(yùn)算放大器的輸出端,各所述第二運(yùn)算放大器的輸出端分別連接有第二隔直流電容,經(jīng)由所述第二隔直流電容輸出所述芯片檢測信號。
2.根據(jù)權(quán)利要求1所述的分配電路,其特征在于,所述第一運(yùn)算放大器和第二運(yùn)算放 大器的輸出端分別反饋連接至其各自的負(fù)輸入端。
3.一種多路檢測的芯片檢測系統(tǒng),其特征在于,包括權(quán)利要求1所述的分配電路,所述 分配電路的第一運(yùn)算放大器的正輸入端連接至發(fā)出所述芯片檢測信號的FPGA ;所述分配 電路的各第二運(yùn)算放大器的輸出端分別連接至檢測設(shè)備。
4.根據(jù)權(quán)利要求3所述的芯片檢測系統(tǒng),其特征在于,所述檢測設(shè)備包括示波器、邏輯 分析儀、多媒體設(shè)備、和具有解析音頻、視頻數(shù)據(jù)功能的處理模塊中的至少一個(gè)。 6、根據(jù)權(quán)利要求3所述的芯片檢測系統(tǒng),其特征在于,所述多媒體設(shè)備為電視機(jī)、或影 碟機(jī)。
5.一種多路檢測的芯片檢測系統(tǒng),其特征在于,包括權(quán)利要求1所述的分配電路,所述 分配電路的第一運(yùn)算放大器的正輸入端連接發(fā)出所述芯片檢測信號的信號發(fā)生器;所述分 配電路的各第二運(yùn)算放大器的輸出端分別連接至檢測設(shè)備。
6.根據(jù)權(quán)利要求5所述的芯片檢測系統(tǒng),其特征在于,所述檢測設(shè)備包括示波器、邏輯 分析儀、驗(yàn)證被測芯片的FPGA、和基準(zhǔn)多媒體設(shè)備中的至少一個(gè)。
7.根據(jù)權(quán)利要求5所述的芯片檢測系統(tǒng),其特征在于,所述基準(zhǔn)多媒體設(shè)備為電視機(jī)、 或影碟機(jī)。
專利摘要本實(shí)用新型公開了一種芯片檢測信號的分配電路及多路檢測的芯片檢測系統(tǒng),分配電路包括第一運(yùn)算放大器,所述第一運(yùn)算放大器的正輸入端連接分壓電阻和第一隔直流電容,接收所述芯片檢測信號;多個(gè)相互并聯(lián)的第二運(yùn)算放大器,各所述第二運(yùn)算放大器的正輸入端連接至所述第一運(yùn)算放大器的輸出端,各所述第二運(yùn)算放大器的輸出端分別連接有第二隔直流電容,經(jīng)由所述第二隔直流電容輸出所述芯片檢測信號。檢測設(shè)備包括示波器、邏輯分析儀、驗(yàn)證被測芯片的FPGA、和基準(zhǔn)多媒體設(shè)備中的至少一個(gè)。通過本實(shí)用新型的芯片檢測信號的分配電路及檢測系統(tǒng),可實(shí)現(xiàn)對芯片同時(shí)進(jìn)行多項(xiàng)檢測,提高了檢測芯片的效率,縮短了檢測芯片的時(shí)間。
文檔編號G01R31/28GK201654183SQ20102015241
公開日2010年11月24日 申請日期2010年3月24日 優(yōu)先權(quán)日2010年3月24日
發(fā)明者關(guān)爽 申請人:青島海信電器股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
1