專利名稱:一種用于內電路測試點的傳輸線的制作方法
技術領域:
本發(fā)明涉及一種傳輸線,尤其涉及一種用于內電路測試點的傳輸線。
背景技術:
內電路測試(In-Circuit Test;ICT)是應用于印刷電路板(PrintedCircuit Board;PCB)制造過程中的測試操作,其使用針床式的內電路測試設備來接觸印刷電路板的電路節(jié)點以便測量元件的效能或參數(shù),而可忽略是否有其它的元件連結至被測量的元件。
通過依序地測量每個元件來檢查元件是否有正確的參數(shù)值,例如電阻值、電容值等,以及就像大部分印刷電路板在制造過程中會出現(xiàn)的差錯,例如開路、短路或元件錯誤等,甚至是因靜電傷害而失效的集成電路(IntegratedCircuit;IC)也可利用內電路測試檢測出來。當然,內電路測試的本意并非是用來為印刷電路板做功能性的測試,然而,若針對于此做適當?shù)碾娐房偝桑部蛇_到此要求。
內電路測試設備包括多個驅動器與多個探測器,驅動器與探測器通常為一對一搭配設置而用以執(zhí)行電路檢測,顧名思義,驅動器提供電壓或電流以驅動電路上的節(jié)點使其致能至一特定的預期狀態(tài),于此,驅動器具有相當高的能力方能驅動節(jié)點而可忽略且不影響該節(jié)點的周遭電路,而且驅動器必須具有相當?shù)偷淖杩共拍軌蜈厔与娐窚y量而不影響到驅動節(jié)點的自然的輸出狀態(tài)。另一方面,探測器用來做參數(shù)測量,如同其它的測量裝置,其必須具有非常高的阻抗才不致影響到被測量的電路。
然而,在印刷電路板中,為了增加量產時產品的可靠度與優(yōu)良率,必須在電路的信號線上增加內電路測試點,如圖1所示,為現(xiàn)有的增加內電路測試點101在傳輸線102上的示意圖,內電路測試點101用以驗證是否存在著未預期的開路或短路。由于內電路測試點101具有電容性的低阻抗特性,因此,如果增加更多的內電路測試點101于傳輸線102上,勢必加深傳輸線阻抗不連續(xù)性的效應,進而在高速數(shù)字電路上產生明顯的信號反射現(xiàn)象。
目前并不能夠降低內電路測試點所造成的阻抗不連續(xù)性,因此有時為了不影響信號完整性(Signal Integrity),必須將傳輸線上的內電路測試點移除,但是,對于被移除內電路測試點的信號線便不能驗證導線上是否存在著未預期的開路或短路。
發(fā)明內容
本發(fā)明所要解決的技術問題在于提供一種用于內電路測試點的傳輸線,本發(fā)明利用阻抗匹配的觀念,利用史密斯圖(Smith Chart)依據(jù)預期頻率來調整單根傳輸線最佳化的線長與線寬,以改變連接到內電路測試點的傳輸線部分線段的寬度,使其呈現(xiàn)電感性的高阻抗特性,達到頻率點的阻抗匹配,進而改善內電路測試點電容性的低阻抗特性所造成不連續(xù)的效應,并在不移除內電路測試點與不增加成本的條件下,改善信號反射損失。
為實現(xiàn)上述目的,本發(fā)明所提供了一種用于內電路測試點的傳輸線,該傳輸線設置于一印刷電路板上并且具有至少一內電路測試點,用以提供電路測量,該傳輸線在連接該內電路測試點的至少一側配置一第一線長與一第一線寬的至少一第一線段,該傳輸線位于該內電路測試點的至少一側的部分線段配置一第二線長與一第二線寬的至少一第二線段,該第二線段連接該內電路測試點與該第一線段。
本發(fā)明利用阻抗匹配的觀念以最佳化連接到內電路測試點的傳輸線部分線段的線長與線寬,使該部分線段呈現(xiàn)電感性的高阻抗特性,達到頻率點的阻抗匹配,進而改善內電路測試點電容性的低阻抗特性所造成不連續(xù)的效應。
以下結合附圖和具體實施例對本發(fā)明進行詳細描述,但不作為對本發(fā)明的限定。
圖1為現(xiàn)有的增加內電路測試點在傳輸線上的示意圖;圖2為本發(fā)明的改變傳輸線部份線長與線寬的示意圖;圖3為本發(fā)明的未補償測試點與補償后測試點的反射損失曲線圖;及圖4為本發(fā)明的未補償測試點與補償后測試點的眼圖。
其中,附圖標記101,201內電路測試點102傳輸線202第一線段203第二線段301補償后信號的反射損失曲線302未補償?shù)膫鬏斁€的信號的反射損失曲線401補償后信號的眼圖402未補償傳輸線的信號的眼圖具體實施方式
以下在實施方式中詳細敘述本發(fā)明的詳細特征以及優(yōu)點,其內容足以使任何本領域的技術人員了解本發(fā)明的技術內容并據(jù)以實施,且根據(jù)本說明書所揭露的內容、申請專利范圍及圖式,任何本領域的技術人員可輕易地理解本發(fā)明相關的目的及優(yōu)點。
本發(fā)明是利用阻抗匹配的觀念,以改變傳輸線長度與寬度的方式,使連接到內電路測試點的傳輸線部分線段呈現(xiàn)電感性的高阻抗特性,達到頻率點的阻抗匹配,進而改善內電路測試點電容性的低阻抗特性所造成不連續(xù)的效應。
如圖2所示,為本發(fā)明的改變傳輸線202部分線長與線寬的示意圖,如圖所示,印刷電路板外層的傳輸線的第一線段202的第一線寬如同現(xiàn)有技術在圖1中所示傳輸線102的線寬,由于內電路測試點201的阻抗并不匹配于原先傳輸線102的線寬,因此改變內電路測試點201至少一端的第二線段203的傳輸線的線長與線寬,分別為第二線長與第二線寬,第二線段203再與原先的第一線段202連接,即對第二線段203取適當線長并縮小線寬來達到頻率點的阻抗匹配。根據(jù)本發(fā)明的實施例,利用史密斯圖(Smith Chart)依據(jù)預期頻率來調整單根傳輸線最佳化的線長與線寬,以達到阻抗匹配,例如,本發(fā)明一實施例中,訂定頻率為2.2GHz,若第一線寬為5密爾(mil;千分之一英寸),利用史密斯圖則得到第二線段203的第二線長為90密爾及第二線寬為3.5密爾,而內電路測試點201兩端的第二線段203不用有對稱的長度。根據(jù)本發(fā)明的實施例,此內電路測試點201的阻抗匹配方式可同時適用于單端(Single-End)傳輸及差模(Differential Mode)傳輸電路。
補償電路的第二線段203的線寬需小于正常繞線的線寬,線寬越窄,阻抗越大,電感性越大。此外,補償線路的長度越長,電感性也越大,也即內電路測試點尺寸越大,阻抗越低,則需在選用更為細長的補償線路實現(xiàn)此匹配?;旧?,選用工藝上最細的線寬可用最短的長度達成所需的匹配電感。否則就需要更長的線長來滿足所需的補償電感。
如圖3所示,為本發(fā)明的未補償測試點與補償后測試點的反射損失曲線圖,在內電路測試點的差模信號上使用史密斯圖得到頻率0~10GHz的傳輸線的線長與線寬,測量予以補償后信號的反射損失曲線301并與未補償?shù)膫鬏斁€的信號的反射損失曲線302作一比較,如圖所示,在低于10GHz的頻率下,各頻率的信號的反射損失都有所改善,尤其在2~5GHz時,反射損失約可減少7dB。
如圖4所示,為本發(fā)明的未補償測試點與補償后測試點的眼圖,在具有內電路測試點的差模信號上使用史密斯圖得到頻率3GHz的傳輸線的線長與線寬,測量予以補償后信號的眼圖401并與未補償傳輸線的信號的眼圖402作一比較,如圖所示,未補償傳輸線的信號的眼圖402較為嚴重。
當然,本發(fā)明還可有其它多種實施例,在不背離本發(fā)明精神及其實質的情況下,熟悉本領域的技術人員當可根據(jù)本發(fā)明作出各種相應的改變和變形,但這些相應的改變和變形都應屬于本發(fā)明所附的權利要求的保護范圍。
權利要求
1.一種用于內電路測試點的傳輸線,該傳輸線設置于一印刷電路板上并且具有至少一內電路測試點,用以提供電路測量,該傳輸線在連接該內電路測試點的至少一側配置一第一線長與一第一線寬的至少一第一線段,其特征在于,該傳輸線位于該內電路測試點的至少一側的部分線段配置一第二線長與一第二線寬的至少一第二線段,該第二線段連接該內電路測試點與該第一線段。
2.根據(jù)權利要求1所述的用于內電路測試點的傳輸線,其特征在于,該第二線寬小于該第一線寬。
3.根據(jù)權利要求1所述的用于內電路測試點的傳輸線,其特征在于,該傳輸線用于一單端傳輸。
4.根據(jù)權利要求1所述的用于內電路測試點的傳輸線,其特征在于,該傳輸線用于一差模傳輸。
5.根據(jù)權利要求1所述的用于內電路測試點的傳輸線,其特征在于,該第二線長為90密爾并且該第二線寬為3.5密爾。
全文摘要
本發(fā)明公開了一種用于內電路測試點的傳輸線,該傳輸線設置于一印刷電路板上并且具有至少一內電路測試點,用以提供電路測量,該傳輸線在連接該內電路測試點的至少一側配置一第一線長與一第一線寬的至少一第一線段,該傳輸線位于該內電路測試點的至少一側的部分線段配置一第二線長與一第二線寬的至少一第二線段,該第二線段連接該內電路測試點與該第一線段。本發(fā)明利用阻抗匹配的觀念以最佳化連接到內電路測試點的傳輸線部分線段的線長與線寬,使該部分線段呈現(xiàn)電感性的高阻抗特性,達到頻率點的阻抗匹配,進而改善內電路測試點電容性的低阻抗特性所造成不連續(xù)的效應。
文檔編號G01R31/00GK101082638SQ20061008376
公開日2007年12月5日 申請日期2006年6月1日 優(yōu)先權日2006年6月1日
發(fā)明者楊志明, 陳彥豪 申請人:英業(yè)達股份有限公司