專利名稱:工作模式設(shè)置電路的制作方法
相關(guān)申請(qǐng)交叉參考根據(jù)35 USC§119,本申請(qǐng)基于并要求2004年2月26日提交的、日本專利申請(qǐng)?zhí)?004-51016的優(yōu)先權(quán)利益,其全部內(nèi)容通過引用而結(jié)合于此。
背景技術(shù):
本發(fā)明涉及工作模式設(shè)置電路,尤其涉及半導(dǎo)體集成電路中緊接著電源接通之后設(shè)置工作模式的電路。
半導(dǎo)體集成電路一般具有專用于測試的集成電路,并包括與正常工作模式不同的測試模式,以便于測試。
然而,由于測試模式與正常工作模式不同,用戶不在該測試模式中操作半導(dǎo)體集成電路。因此,如果測試模式由于某種原因而開始,而同時(shí)用戶正在操作半導(dǎo)體集成電路,則該測試模式被認(rèn)為是工作錯(cuò)誤。
因此,半導(dǎo)體集成電路的設(shè)計(jì)要求某種“機(jī)制”,防止在用戶正在正常地操作半導(dǎo)體集成電路的同時(shí)防止切換到測試模式。
作為這種“機(jī)制”的例子,圖5示出了常規(guī)工作模式設(shè)置電路的配置。
4位工作模式設(shè)置信號(hào)“模式位0至3”從CPU或另一外部電路(都未示出)輸入到四個(gè)測試模式輸入端子IN101至IN104。通過這些4位信號(hào)的組合來切換正常工作模式和測試模式。
圖6示出了由4位工作模式設(shè)置信號(hào)的組合確定的工作模式。
在正常工作模式中,所有的模式位0至3都取邏輯值“0”。為了輸入任一個(gè)測試模式A至C,模式位3取邏輯值“1”。由剩下的模式位0、1和2中的邏輯值“1”和“0”的組合確定測試模式。
由于在所有模式位0至3中,強(qiáng)制用戶固定地使用邏輯值“0”,半導(dǎo)體集成電路不會(huì)由于錯(cuò)誤而進(jìn)入任何測試模式。
下面將參考圖5描述常規(guī)工作模式設(shè)置電路的工作。
對(duì)于輸入到輸入端子IN101至IN104的工作模式0至3,模式位0和3保持不變,模式位1和2被反相器IV101和IV102分別反轉(zhuǎn),然后輸入到與門電路AD101。與門AD101的輸出提供給鎖存電路LC101。鎖存電路LC101以與時(shí)鐘產(chǎn)生器CG101提供的時(shí)鐘CLK相同步的定時(shí)對(duì)與門電路AD101的輸出進(jìn)行鎖存和輸出。該輸出從輸出端OT101輸出到例如CPU(未示出)。
如果與門電路AD101的輸出是邏輯值“1”,則工作模式是測試模式A。如果輸出是邏輯值“0”,則工作模式是正常工作模式和測試模式B至D中的任一個(gè)。注意,在下面的闡述中,測試模式A用作為測試模式,并且將描述必須區(qū)分正常工作模式和測試模式A的情況。
下面是揭示關(guān)于常規(guī)工作模式設(shè)置電路的技術(shù)的參考文件。
日本專利特許公開號(hào)2001-273054。
不幸的是,上述的常規(guī)工作模式設(shè)置電路具有下列問題。
緊接著電源接通之后,鎖存電路LC101的輸出電平是不穩(wěn)定的,輸出既不是邏輯值“1”也不是“0”。
這是因?yàn)殒i存電路LC101需要用以鎖存數(shù)據(jù)的時(shí)鐘CLK并非緊接著電源接通而產(chǎn)生。
直到半導(dǎo)體集成電路中的所有電路都變?yōu)檎9ぷ鲿r(shí),即直到產(chǎn)生時(shí)鐘CLK的時(shí)鐘產(chǎn)生器CG101的晶振在電源接通后變?yōu)榉€(wěn)定工作時(shí),才產(chǎn)生時(shí)鐘CLK。
為了消除緊接著電源接通之后發(fā)生的該現(xiàn)象,添加通電清零電路POC,在電源接通后將鎖存電路的輸出固定在“0”。
圖7示出了通電清零電路POC添加到圖5所示的鎖存電路LC101的例子。
當(dāng)電源接通時(shí),通電清零電路以電源電壓上升的定時(shí)輸出脈沖。該脈沖提供給鎖存電路LC101的復(fù)位端子R,從鎖存電路LC101的輸出固定為“0”。
因此,在電源接通之后,半導(dǎo)體集成電路進(jìn)入到正常工作模式,并且不切換到測試模式A。
然而,即使在包括上述通電清零電路POC的這種配置中,有些時(shí)候不可能消除上述現(xiàn)象,即在電源接通后,鎖存電路LC101的輸出不穩(wěn)定。該原因如下解釋。
通電清零電路POC感測電源電壓的上升,并相應(yīng)地產(chǎn)生一個(gè)脈沖。因此,通電清零電路的特性極大地受到電源電壓的上升時(shí)間的影響。
如圖8所示,通電清零電路一般具有電容器C、電阻器R和開關(guān)晶體管T。如圖9所示,在電源電壓VDD上升之后,通電清零電路通過對(duì)電容器C放電而產(chǎn)生脈沖POCP。
如果電源電壓VDD緩慢上升,則所產(chǎn)生的脈沖POCP峰值高度不夠,從而在某些情況下鎖存電路LC101的輸出不能復(fù)位。
因此,鎖存電路LC101的輸出有時(shí)在電源接通之后變?yōu)檫壿嬛怠?”。一旦該輸出變?yōu)檫壿嬛怠?”,則該“1”輸出狀態(tài)不能復(fù)位,除非時(shí)鐘CLK提供給時(shí)鐘端子L。
結(jié)果,半導(dǎo)體集成電路進(jìn)入測試模式A。然而,這對(duì)于用戶來說是工作錯(cuò)誤,增加了用戶系統(tǒng)中的不良操作的可能性。
為了避免這種情況,必須定義電源電壓的上升時(shí)間的最大值,并使用戶可靠地執(zhí)行該操作。此外,用戶必須設(shè)計(jì)系統(tǒng)板,使得上升時(shí)間等于或小于該最大值。該操作對(duì)于用戶來說是麻煩的,并增加了成本。
發(fā)明概述根據(jù)本發(fā)明的一個(gè)方面,提供一種工作模式設(shè)置電路,包括多個(gè)鎖存電路,每個(gè)鎖存電路接收包含于用于設(shè)置工作模式的工作模式設(shè)置信號(hào)中的至少兩個(gè)位中的一個(gè),并與時(shí)鐘相同步地對(duì)該位進(jìn)行鎖存和輸出;反相器,該反相器對(duì)所述鎖存電路的至少一個(gè)輸出信號(hào)進(jìn)行反轉(zhuǎn);以及邏輯電路,該邏輯電路接收所述鎖存電路的輸出信號(hào)和經(jīng)所述反相器反轉(zhuǎn)的信號(hào),進(jìn)行預(yù)定的邏輯操作,并輸出結(jié)果。
根據(jù)本發(fā)明的一個(gè)方面,提供一種工作模式設(shè)置電路,包括多個(gè)鎖存電路,每個(gè)鎖存電路接收包含于用于設(shè)置工作模式的工作模式設(shè)置信號(hào)中的至少兩個(gè)位中的一個(gè),并與一時(shí)鐘相同步地對(duì)該位進(jìn)行鎖存和輸出;輸入反相器,所述輸入反相器對(duì)輸入到所述鎖存電路的至少一個(gè)工作模式設(shè)置信號(hào)進(jìn)行反轉(zhuǎn),并將反轉(zhuǎn)的信號(hào)提供給對(duì)應(yīng)的一個(gè)所述鎖存電路;輸出反相器,所述輸出反相器將所述鎖存電路的至少一個(gè)輸出信號(hào)進(jìn)行反轉(zhuǎn);以及邏輯電路,該邏輯電路接收所述鎖存電路的輸出信號(hào)和經(jīng)所述反相器反轉(zhuǎn)的信號(hào),進(jìn)行預(yù)定的邏輯操作,并輸出結(jié)果,其中所述鎖存電路包括輸入端具有所述輸入反相器而輸出端不具有所述輸出反相器的鎖存電路,以及輸入端不具有所述輸入反相器而輸出端具有所述輸出反相器的鎖存電路。
附圖簡述
圖1是示出根據(jù)本發(fā)明的第一實(shí)施例的工作模式設(shè)置電路的配置的電路圖;圖2是示出根據(jù)本發(fā)明的第二實(shí)施例的工作模式設(shè)置電路的配置的電路圖;圖3是示出根據(jù)本發(fā)明的第三實(shí)施例的工作模式設(shè)置電路的配置的電路圖;圖4是示出根據(jù)本發(fā)明的第四實(shí)施例的工作模式設(shè)置電路的配置的電路圖;圖5是示出根據(jù)本發(fā)明的第一實(shí)施例的常規(guī)工作模式設(shè)置電路的配置的電路圖;圖6是示出用于選擇正常工作模式和測試模式A至C中的任一個(gè)的工作模式設(shè)置信號(hào)的位0至3的值的示圖;圖7是示出另一常規(guī)工作模式設(shè)置電路的配置的電路圖;圖8是示出圖7所示的通電清零電路的配置的電路圖;圖9是示出圖8所示的通電清零電路產(chǎn)生的脈沖與電源電壓之間的關(guān)系的圖。
發(fā)明的詳細(xì)描述下面將參考附圖描述本發(fā)明的實(shí)施例。
(1)第一實(shí)施例圖1示出了根據(jù)本發(fā)明的第一實(shí)施例的工作模式設(shè)置電路的配置。
如圖4所示的電路中,將在下面描述在電源接通時(shí)通過使用圖5中所示的具有四個(gè)模式位0至3的工作模式設(shè)置信號(hào)來區(qū)分正常工作模式和測試模式A的操作。
在第一實(shí)施例中,鎖存電路LC1至LC4配置成與工作模式設(shè)置信號(hào)的四個(gè)模式位0至3一一對(duì)應(yīng)。
鎖存電路LC1至LC4連接至公共的電源電壓線VDD1和公共的接地電壓線VSS1。
模式位0至3輸入到輸入端子IN1至IN4,模式位0和1直接分別輸入到鎖存電路LC1和LC2的數(shù)據(jù)端子D。模式位2和3分別經(jīng)反相器IV1和IV2反轉(zhuǎn)后分別輸入到鎖存電路LC3和LC4的數(shù)據(jù)端子D。
時(shí)鐘產(chǎn)生器CG1產(chǎn)生的的時(shí)鐘CLK提供給鎖存電路LC1至LC4,并用作定義數(shù)據(jù)鎖存定時(shí)的信號(hào)。
對(duì)于鎖存電路LC1至LC4,模式位0和2分別輸入的鎖存電路LC1和LC3的輸出直接輸入到與門電路AD1。模式位1和3分別輸入的鎖存電路LC2和LC4的輸出經(jīng)反相器IV3和IV4反轉(zhuǎn)后分別輸入到與門電路AD1。與門電路AD1對(duì)輸入數(shù)據(jù)進(jìn)行與運(yùn)算,從輸出端子OT1輸出結(jié)果。
當(dāng)輸入用于設(shè)置正常工作模式的工作模式設(shè)置信號(hào)(模式位0,1,2,3)=(0,0,0,0)時(shí),(0,0,1,1)輸入到鎖存電路LC1。當(dāng)提供時(shí)鐘CLK時(shí),鎖存電路LC1對(duì)該數(shù)據(jù)進(jìn)行鎖存,并且鎖存電路LC1的輸出也為(0,0,1,1)。當(dāng)輸入到與門電路AD1時(shí),該輸出經(jīng)反相器IV3和IV4反轉(zhuǎn)成(0,1,1,0)。因此,從與門電路AD1輸出邏輯值“0”。
另一方面,當(dāng)輸入用于設(shè)置測試模式A的工作模式設(shè)置信號(hào)(模式位0,1,2,3)=(1,0,0,1)時(shí),(1,0,1,0)輸入到鎖存電路LC1。當(dāng)提供時(shí)鐘CLK時(shí),鎖存電路LC1對(duì)該數(shù)據(jù)進(jìn)行鎖存,并且鎖存電路LC1的輸出也為(1,0,1,0)。當(dāng)輸入到與門電路AD1時(shí),該輸出經(jīng)反相器IV3和IV4反轉(zhuǎn)成(1,1,1,1)。因此,從與門電路AD!輸出邏輯值“1”。
因此,當(dāng)與門電路AD1輸出邏輯值“0”時(shí),工作模式切換到正常工作模式;當(dāng)輸出邏輯值“1”時(shí),工作模式切換到測試模式。
具有上述配置的第一實(shí)施例的工作模式設(shè)置電路能夠消除與如上所述的緊接著電源接通之后的模式選擇有關(guān)的操作錯(cuò)誤。下面將描述第一實(shí)施例的操作。
首先,假設(shè)四個(gè)鎖存電路LC1至LC4是具有基本相同的電路配置和布局的等效電路。
還假設(shè)在半導(dǎo)體集成電路中,四個(gè)鎖存電路LC1和LC4彼此相鄰配置或盡可能近地配置。
鎖存電路LC1至LC4連接至來自公共電源電壓線VDD1和公共接地電壓線VSS1的分支線。注意,電源電壓線VDD1和接地電壓線VSS1不一定總是公共線路,即它們中的一個(gè)需要是公共線路。
注意,四個(gè)鎖存電路LC1至LC4以模式位權(quán)重的升序排列,即以模式位0,1,2,3的順序排列。
下面將解釋如上所述的電路配置和布局中電源電壓VDD上升的情況。
如上所述,緊接著電源接通之后,鎖存電路LC1至LC4的輸出是不穩(wěn)定的。然而,通過實(shí)驗(yàn)知道具有相同配置和布局并連接至相同電源線VDD1和相同接地電壓線VSS1的鎖存電路LC1至LC4輸出相同的數(shù)據(jù)。
因此,期望鎖存電路LC1至LC4的輸出為(模式位0,1,2,3)=(0,0,0,0)或(1,1,1,1)。在該情況下,(0,1,1,0)或(1,0,0,1)輸出到與門電路AD1。也就是說,由于總是輸入邏輯值“0”的數(shù)據(jù),輸出是邏輯值“0”,從而確保了工作模式不會(huì)切換到測試模式A而是正常工作模式。
這是因?yàn)?,在鎖存電路LC1至LC4的輸出端,分別存在不具有反相器的鎖存電路LC1和LC3以及具有反相器IV3和IV4的鎖存電路LC2和LC4。
難于預(yù)測鎖存電路LC1至LC4的輸出是變?yōu)?0,0,0,0)還是(1,1,1,1)。然而,這些輸出接通很大程度上依賴于電源電壓VDD上升的方式。
也就是說,根據(jù)電源電壓VDD上升的方式,鎖存電路LC1至LC4的輸出可以為(0,0,0,0)或(1,1,1,1)。因此,根據(jù)鎖存電路LC1至LC4之間的物理位置關(guān)系,“1”和“0”可能混合,即可在電源接通后輸出(0,0,1,1)、(1,1,0,0)等等。
然而,即使在該情況下,多個(gè)“1”或“0”常常連續(xù),而諸如(0,1,0,1)或(1,0,1,0)之類的交替互補(bǔ)值序列很少出現(xiàn),從而可以把這種序列出現(xiàn)的可能性看作基本為零。
在上述的第一實(shí)施例中,為了分開地檢測至少兩個(gè)特定的碼“如用于設(shè)置正常工作模式的(0,0,0,0)或用于設(shè)置測試模式的(1,0,0,1)”,如果緊接著電源接通之后所有的彼此相鄰的鎖存電路的輸出都相同,則工作模式切換到正常工作模式,而如果這些輸出是互補(bǔ)的值,則切換到測試模式A。因此,就可能可靠地防止緊接著電源接通之后由錯(cuò)誤引起的切換到測試模式A。
(2)第二實(shí)施例下面將參考圖2描述根據(jù)本發(fā)明的第二實(shí)施例的半導(dǎo)體集成電路。
第二實(shí)施例相當(dāng)于增加鎖存電路的數(shù)量,以便以比第一實(shí)施例更高的可能性防止操作錯(cuò)誤。
除了圖1所示的第一實(shí)施例的四個(gè)鎖存電路LC1至LC4和四個(gè)反相器IV1至IV4之外,第二實(shí)施例包括具有與第一實(shí)施例相同連接關(guān)系的四個(gè)鎖存電路LC11至LC14和四個(gè)反相器IV11至IV14。又,用8輸入與門電路AD11代替4輸入與門電路AD1。其它組件,即輸入端子IN1至IN4、輸出端子OT1、以及時(shí)鐘產(chǎn)生器CG1以第一實(shí)施例中相同的參考標(biāo)號(hào)標(biāo)注,并將省略對(duì)其的描述。
如第一實(shí)施例中那樣,四個(gè)鎖存電路LC1至LC4是具有基本相同電路配置和布局的等效電路,并且在半導(dǎo)體集成電路中彼此相鄰配置或盡可能近地配置。
同樣,四個(gè)鎖存電路LC11至LC14是具有基本相同電路配置和布局的等效電路,并且在半導(dǎo)體集成電路中彼此相鄰配置或盡可能近地配置。
鎖存電路LC11至LC14連接至來自公共電源電壓線VDD1和公共接地電壓線VSS1的分支線。
又,如第一實(shí)施例中那樣,四個(gè)鎖存電路LC1至LC4以模式位權(quán)重的升序排列,即以模式位0,1,2,3的順序排列。
同樣,四個(gè)鎖存電路LC11至LC14以模式位權(quán)重的升序排列,即以模式位0,1,2,3的順序排列。
下面將解釋緊接著電源電壓VDD上升之后具有上述配置的第二實(shí)施例進(jìn)行的操作。
如第一實(shí)施例中所述的那樣,緊接著電源接通之后,鎖存電路LC1至LC4以及LC11至LC14的輸出是不穩(wěn)定的。然而,通過實(shí)驗(yàn)知道具有相同配置和布局并連接至相同電源線VDD1和相同接地電壓線VSS1的鎖存電路LC1至LC4以及LC11至LC14以高可能性輸出相同的數(shù)據(jù)。
因此,期望鎖存電路LC1至LC4輸出(模式位0,1,2,3)=(0,0,0,0)或(1,1,1,1),鎖存電路LC11至LC14類似地輸出(模式位0,1,2,3)=(0,0,0,0)或(1,1,1,1)。
在該情況下,與門電路AD11接收從鎖存電路LC1至LC4分別經(jīng)反相器IV3和IV4的輸出(0,1,1,0)或(1,0,0,1),以及從鎖存電路LC11至LC14分別經(jīng)反相器IV13和IV14的輸出(0,1,1,0)或(1,0,0,1)。
也就是說,與門電路AD1 1接收(0,1,1,0)和(0,1,1,0)、(1,0,0,1)和(1,0,0,1)、或(0,1,1,0)和(1,0,0,1)。在任一種情況下,與門電路AD11輸出邏輯值“0”,這使得可靠地切換到正常工作模式成為可能。
僅當(dāng)鎖存電路LC1至LC4以及LC11至LC14的所有輸出互補(bǔ)連續(xù),即僅當(dāng)輸出(0,1,0,1,0,1,0,1)時(shí),切換到正常工作模式失敗,而測試模式A開始。
緊接著電源接通之后,鎖存電路的輸出極其偶然地取這些值,所以其可能性可被認(rèn)為是基本為零。
因此,第二實(shí)施例可以比第一實(shí)施例更可靠地避免緊接著電源接通之后的操作錯(cuò)誤。
注意,在第二實(shí)施例中,兩組(8位)鎖存電路LC1至LC4以及LC11至LC14用于具有四位(模式位0至3)的工作模式設(shè)置信號(hào)。然而,也可能將鎖存電路的數(shù)量增加到三組(12位)、四組(16位)……等等。
(3)第三實(shí)施例下面將參考圖3描述本發(fā)明的第三實(shí)施例。
在上述的第二實(shí)施例中,所有的鎖存電路LC1至LC4以及LC11至LC14都連接至公共電源電壓線VDD1和公共接地電壓線VSS1的分支線。
該配置具有高的空間利用率,因?yàn)樗械慕M件可以集成在芯片上的特定部分中。然而,在芯片上的該特定區(qū)域中,切換到測試模式A的可能性可能比在其它區(qū)域中的要高。
相反,在第三實(shí)施例中,鎖存電路LC1至LC4連接至電源電壓線VDD11和接地電壓線VSS11的分支線,而鎖存電路LC11至LC14連接至電源電壓線VDD12和接地電壓線VSS12的分支線。
在該配置中,不需要將組件集成在芯片上的特定區(qū)域中,從而與任何特定區(qū)域無關(guān)地將操作錯(cuò)誤分散開來。結(jié)果,工作模式可穩(wěn)定地進(jìn)入到正常工作模式。
(4)第四實(shí)施例下面將參考圖4描述本發(fā)明的第四實(shí)施例。
早先描述的第一實(shí)施例包括鎖存電路LC1至LC4,用于工作模式設(shè)置信號(hào)的所有四個(gè)位。又,第二和第三實(shí)施例中的每一個(gè)都包括鎖存電路LC1至LC4以及LC11至LC14,用于8個(gè)位。
然而,沒有必要對(duì)工作模式設(shè)置信號(hào)的所有位都配備鎖存電路。在圖4所示的第四實(shí)施例中,對(duì)于4位工作模式設(shè)置信號(hào)(模式位0至3),對(duì)模式位0至2配備鎖存電路L1至LC3,而對(duì)模式位3不配備鎖存電路。
模式位0和1的數(shù)據(jù)直接輸入到鎖存電路LC1和LC2,模式位2的數(shù)據(jù)經(jīng)反相器IV1反轉(zhuǎn)后輸入到鎖存電路LC3。雖然模式位3的數(shù)據(jù)輸入到輸入端子IN4,但是該數(shù)據(jù)不用于信號(hào)處理。
與時(shí)鐘CLK相同步,輸出鎖存電路LC1至LC3中鎖存的數(shù)據(jù)。對(duì)于輸出數(shù)據(jù),僅有鎖存電路LC2輸出的數(shù)據(jù)被反相器IV3反轉(zhuǎn),然后輸入到與門電路AD1。
僅當(dāng)鎖存電路LC1至LC3以很低的可能性輸出互補(bǔ)值(模式位0,1,2,3)=(0,1,0)時(shí),與門電路AD1輸出邏輯值“1”以進(jìn)入到測試模式A。如果所有這些值都相同,則正常工作模式開始。因此,在第四實(shí)施例中也可能可靠地防止與緊接著電源接通之后工作模式設(shè)置有關(guān)的操作錯(cuò)誤。
在上述實(shí)施例中,工作模式設(shè)置信號(hào)的各個(gè)位從輸入端子IN1至IN4輸入。模式位0和1直接分別輸入到鎖存電路LC1和LC2,模式位2和3直接分別輸入到鎖存電路LC3和LC4。與時(shí)鐘CLK相同步,模式位0和2直接輸出到與門電路AD1,模式位1和3經(jīng)反轉(zhuǎn)后輸入到與門電路AD1。與門電路AD1對(duì)這些模式位進(jìn)行與運(yùn)算。
緊接著電源接通之后,所有鎖存電路LC1至LC4可能以高可能性輸出“1”或“0”。然而,在上述實(shí)施例的工作模式設(shè)置電路中,這些輸出的模式位2和3分別被反相器IV3和IV4互補(bǔ)反轉(zhuǎn)。以此方式,至少一個(gè)模式位被反相器反轉(zhuǎn),鎖存電路的輸出和反相器反轉(zhuǎn)的信號(hào)被進(jìn)行與運(yùn)算。這就使得能夠區(qū)分所有鎖存電路輸出相同值(緊接著電源接通之后)的情況和不是如此的情況。因此,就能夠可靠地防止與工作模式設(shè)置有關(guān)的操作錯(cuò)誤,即防止緊接著電源接通之后錯(cuò)誤地切換到測試模式。
上述實(shí)施例的每一個(gè)都僅僅是示例性的,不是對(duì)本發(fā)明的限制。因此,可對(duì)這些實(shí)施例作出各種修改。
權(quán)利要求
1.一種工作模式設(shè)置電路,其特征在于,包括多個(gè)鎖存電路,每個(gè)鎖存電路接收包含在用于設(shè)置工作模式的工作模式設(shè)置信號(hào)中的至少兩個(gè)位中的一個(gè),并與時(shí)鐘相同步地對(duì)該位進(jìn)行鎖存和輸出;對(duì)所述鎖存電路的至少一個(gè)輸出信號(hào)進(jìn)行反轉(zhuǎn)的反相器;以及接收所述鎖存電路的輸出信號(hào)和所述反相器反轉(zhuǎn)的信號(hào),進(jìn)行預(yù)定的邏輯操作,并輸出結(jié)果的邏輯電路。
2.如權(quán)利要求1所述的電路,其特征在于,所述鎖存電路具有電氣上等效的配置,并根據(jù)工作模式設(shè)置信號(hào)的位順序而彼此相鄰配置。
3.如權(quán)利要求1所述的電路,其特征在于,所述反相器配置成根據(jù)所述工作模式設(shè)置信號(hào)的位順序使得所述鎖存電路的輸出信號(hào)的值成為至少一種互補(bǔ)組合。
4.如權(quán)利要求2所述的電路,其特征在于,所述反相器配置成根據(jù)所述工作模式設(shè)置信號(hào)的位順序使得所述鎖存電路的輸出信號(hào)的值成為至少一種互補(bǔ)組合。
5.如權(quán)利要求1所述的電路,其特征在于,所述鎖存電路電氣連接至公共電源電壓線和/或公共接地電壓線。
6.如權(quán)利要求2所述的電路,其特征在于,所述鎖存電路電氣連接至公共電源電壓線和/或公共接地電壓線。
7.如權(quán)利要求1所述的電路,其特征在于,工作模式設(shè)置信號(hào)具有第1至第n個(gè)(n是不少于2的整數(shù))位,以及配置與第1至第n個(gè)位一一對(duì)應(yīng)形成的n個(gè)鎖存電路的m(m是不小于1的整數(shù))組,所述n個(gè)鎖存電路的每一個(gè)給予所述工作模式設(shè)置信號(hào)中的一個(gè)位。
8.如權(quán)利要求1所述的電路,其特征在于,當(dāng)所有輸入信號(hào)具有相同的值時(shí),所述邏輯電路輸出用于切換到正常工作模式的信號(hào)。
9.如權(quán)利要求2所述的電路,其特征在于,當(dāng)所有輸入信號(hào)具有相同的值時(shí),所述邏輯電路輸出用于切換到正常工作模式的信號(hào)。
10.如權(quán)利要求1所述的電路,其特征在于,僅在輸入信號(hào)具有預(yù)定的值的組合、除了所有輸入信號(hào)具有相同值的情況之外的情況中,所述邏輯電路輸出用于切換到測試模式的信號(hào)。
11.一種工作模式設(shè)置電路,其特征在于,包括多個(gè)鎖存電路,每個(gè)鎖存電路接收包含在用于設(shè)置工作模式的工作模式設(shè)置信號(hào)中的至少兩個(gè)位中的一個(gè),并與時(shí)鐘相同步地對(duì)該位進(jìn)行鎖存和輸出;輸入反相器,所述輸入反相器對(duì)輸入到所述鎖存電路的至少一個(gè)工作模式設(shè)置信號(hào)進(jìn)行反轉(zhuǎn),并將反轉(zhuǎn)的信號(hào)提供給對(duì)應(yīng)的一個(gè)所述鎖存電路;輸出反相器,所述輸出反相器將所述鎖存電路的至少一個(gè)輸出信號(hào)進(jìn)行反轉(zhuǎn);以及邏輯電路,該邏輯電路接收所述鎖存電路的輸出信號(hào)和經(jīng)所述反相器反轉(zhuǎn)的信號(hào),進(jìn)行預(yù)定的邏輯操作,并輸出結(jié)果,其中所述鎖存電路包括輸入端具有所述輸入反相器而輸出端不具有輸出反相器的鎖存電路,以及輸入端不具有輸入反相器而輸出端具有所述輸出反相器的鎖存電路。
12.如權(quán)利要求11所述的電路,其特征在于,所述鎖存電路具有電氣上等效的配置,并根據(jù)工作模式設(shè)置信號(hào)的位順序而彼此相鄰配置。
13.如權(quán)利要求11所述的電路,其特征在于,所述輸入反相器和輸出反相器配置成根據(jù)所述工作模式設(shè)置信號(hào)的位順序使得所述鎖存電路的輸出信號(hào)的值成為至少一種互補(bǔ)組合。
14.如權(quán)利要求12所述的電路,其特征在于,所述輸入反相器和輸出反相器配置成根據(jù)所述工作模式設(shè)置信號(hào)的位順序使得所述鎖存電路的輸出信號(hào)的值成為至少一種互補(bǔ)組合。
15.如權(quán)利要求11所述的電路,其特征在于,所述鎖存電路電氣連接至公共電源電壓線和/或公共接地電壓線。
16.如權(quán)利要求12所述的電路,其特征在于,所述鎖存電路電氣連接至公共電源電壓線和/或公共接地電壓線。
17.如權(quán)利要求11所述的電路,其特征在于,工作模式設(shè)置信號(hào)具有第1至第n(n是不少于2的整數(shù))個(gè)位,以及配置與第1至第n個(gè)位一一對(duì)應(yīng)形成的n個(gè)鎖存電路的m(m是不小于1的整數(shù))組,所述n個(gè)鎖存電路的每一個(gè)給予所述工作模式設(shè)置信號(hào)中的一個(gè)位。
18.如權(quán)利要求11所述的電路,其特征在于,當(dāng)所有輸入信號(hào)具有相同的值時(shí),所述邏輯電路輸出用于切換到正常工作模式的信號(hào)。
19.如權(quán)利要求12所述的電路,其特征在于,當(dāng)所有輸入信號(hào)具有相同的值時(shí),所述邏輯電路輸出用于切換到正常工作模式的信號(hào)。
20.如權(quán)利要求11所述的電路,其特征在于,僅在輸入信號(hào)具有預(yù)定的值的組合、除了所有輸入信號(hào)具有相同值的情況之外的情況中,所述邏輯電路輸出用于切換到測試模式的信號(hào)。
全文摘要
根據(jù)本發(fā)明,提供一種工作模式設(shè)置電路,包括多個(gè)鎖存電路,每個(gè)鎖存電路接收包含在用于設(shè)置工作模式的工作模式設(shè)置信號(hào)中的至少兩個(gè)位中的一個(gè),并與時(shí)鐘相同步地對(duì)該位進(jìn)行鎖存和輸出;對(duì)所述鎖存電路的至少一個(gè)輸出信號(hào)進(jìn)行反轉(zhuǎn)的反相器;以及接收所述鎖存電路的輸出信號(hào)和所述反相器反轉(zhuǎn)的信號(hào),進(jìn)行預(yù)定的邏輯操作,并輸出結(jié)果的邏輯電路。
文檔編號(hào)G01R31/28GK1661919SQ20051005283
公開日2005年8月31日 申請(qǐng)日期2005年2月25日 優(yōu)先權(quán)日2004年2月26日
發(fā)明者佐伯幸弘 申請(qǐng)人:株式會(huì)社東芝