一種液晶顯示器陣列基板及相應(yīng)的液晶顯示器的制造方法
【專利摘要】本發(fā)明實(shí)施例公開了一種陣列基板,包括:基板;在基板上形成的多個(gè)像素結(jié)構(gòu),其中,每一像素結(jié)構(gòu)包括有:配置于所述基板上的柵線、共用電極線;位于所述柵線以及共用電極線之上并與兩者相交的兩條數(shù)據(jù)線;薄膜晶體管組件,電連接于所述數(shù)據(jù)線以及所述柵線;像素電極,電連接于所述薄膜晶體管組件,配置于所述柵線與所述共用電極線之間;其中,所述像素結(jié)構(gòu)沿所述數(shù)據(jù)線延伸的方向成多行排列,相鄰兩行的所述像素結(jié)構(gòu)以相反的方向依序排列,至少有相鄰兩行的所述像素結(jié)構(gòu)共用所述共用電極線。本發(fā)明實(shí)施例還公開了相應(yīng)的液晶顯示器。本發(fā)明實(shí)施例的液晶顯示器,可以降低數(shù)據(jù)線的電阻電容延遲,增加像素的供電率。
【專利說明】一種液晶顯示器陣列基板及相應(yīng)的液晶顯示器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及薄膜晶體管液晶顯示器(Thin Film Transistor liquid crystaldisplay, TFT-1XD)領(lǐng)域,特別涉及一種液晶顯示器陣列基板及相應(yīng)的液晶顯示器。
【背景技術(shù)】
[0002]對(duì)于TFT-LCD,其驅(qū)動(dòng)電路一般都含有柵線(Gate)、數(shù)據(jù)線(Data)、薄膜晶體管(TFT)以及共用電極線(Com)等必需元件。在現(xiàn)有的一種光刻工藝中,柵線和共用電極線經(jīng)常使用同層金屬來制備。
[0003]如圖1所示,示出了現(xiàn)有的一種液晶顯示器陣列基板上的像素的結(jié)構(gòu)示意圖。該像素結(jié)構(gòu)是在陣列基板上采用五道光刻(5Mask)制程的過程中形成的,其中,該像素I在基板上形成,其中,該像素I的像素結(jié)構(gòu)16的大小以一方框標(biāo)出,該像素結(jié)構(gòu)16包括:
[0004]在基板上面的第一層金屬層上,形成有柵線10和共用電極線11 ;
[0005]在第二層金屬層上,形成有兩條數(shù)據(jù)線12,該兩條數(shù)據(jù)線12位于柵線10以及共用電極線11之上并與兩者相交;
[0006]薄膜晶體管組件13,電連接于數(shù)據(jù)線12以及柵線11 ;
[0007]像素電極15,電連接于所述薄膜晶體管組件13,配置于柵線10與數(shù)據(jù)線12之間,其可以采用氧化銦錫(ITO)電極;
[0008]其中,薄膜晶體管組件13包括通過非晶硅層制作的有源層,以及由第二層金屬層形成的源極和漏極,通過一個(gè)過孔14將第一層金屬層與第二層金屬層連接起來。
[0009]如圖2所示,示出了現(xiàn)有的一種液晶顯示器的陣列基板的結(jié)構(gòu)示意圖。在現(xiàn)有的這種陣列基板中,多個(gè)像素結(jié)構(gòu)16沿?cái)?shù)據(jù)線12延伸的方向成多行排列,以及沿?cái)?shù)據(jù)線12的垂直方向成多列排列。相鄰兩行的像素結(jié)構(gòu)以相同的方向依序排列。
[0010]由于在這種陣列基板上,柵線10和共用電極線11由同層金屬形成,故,柵線10和共用電極線11只能平行走線。假設(shè)該液晶顯示器有N行像素(圖中僅示出了 4行),則必有N行柵線10和N行共用電極線11。對(duì)于每根數(shù)據(jù)線12而言,它均會(huì)跨過這N行柵線10和N行共用電極線11。分別形成N個(gè)數(shù)據(jù)線/柵線寄生電容(圖中以虛線圓圈A示出)和N個(gè)數(shù)據(jù)線/共用電極線寄生電容(圖中以虛線圓圈B示出)。
[0011]上述的缺陷在于,寄生電容會(huì)引起電阻電容延遲(RC Delay),會(huì)造成數(shù)據(jù)線上的信號(hào)波形出現(xiàn)失真,從而導(dǎo)致像素充電異常(如,充電不足或錯(cuò)充)。
【發(fā)明內(nèi)容】
[0012]本發(fā)明所要解決的技術(shù)問題在于,提供一種液晶顯示器陣列基板及相應(yīng)的液晶顯示器,可以降低數(shù)據(jù)線的電阻電容延遲,增加像素的供電率。
[0013]為了解決上述技術(shù)問題,本發(fā)明的實(shí)施例的一方面提供了一種液晶顯示器陣列基板,包括:
[0014]基板;[0015]在基板上形成的多個(gè)像素結(jié)構(gòu),其中,每一像素結(jié)構(gòu)包括有:
[0016]配置于基板上由同層金屬形成的柵線、共用電極線;
[0017]位于柵線以及共用電極線之上并與兩者相交的數(shù)據(jù)線;
[0018]薄膜晶體管組件,電連接于數(shù)據(jù)線以及柵線;
[0019]像素電極,電連接于薄膜晶體管組件,配置于柵線與共用電極線之間;
[0020]其中,像素結(jié)構(gòu)沿?cái)?shù)據(jù)線延伸的方向成多行排列,相鄰兩行的像素結(jié)構(gòu)以相反的方向依序排列,至少有相鄰兩行的像素結(jié)構(gòu)共用共用電極線。
[0021]其中,像素結(jié)構(gòu)沿與數(shù)據(jù)線垂直的方向成多列排列,相鄰兩列的像素結(jié)構(gòu)以相同的方向依序排列。
[0022]其中,像素結(jié)構(gòu)中柵線與共用電極線分別位于兩端部,且其中柵線相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)共用共用電極線。
[0023]其中,共用電極線的寬度處于2-30um之間。
[0024]其中,第一像素電極為一透明電極。
[0025]相應(yīng)地,本發(fā)明的實(shí)施例的另一方面提供了一種液晶顯示器,包括:
[0026]陣列基板;
[0027]彩色濾光片基板,與陣列基板相對(duì);以及
[0028]液晶層,配置于陣列基板與彩色濾光片基板之間;
[0029]其中,陣列基板,包括:
[0030]基板;
[0031]在基板上形成的多個(gè)像素結(jié)構(gòu),其中,每一像素結(jié)構(gòu)包括有:
[0032]配置于基板上由同層金屬形成的柵線、共用電極線;
[0033]位于柵線以及共用電極線之上并與兩者相交的兩條數(shù)據(jù)線;
[0034]薄膜晶體管組件,電連接于數(shù)據(jù)線以及柵線;
[0035]像素電極,電連接于薄膜晶體管組件,配置于柵線與共用電極線之間;
[0036]其中,像素結(jié)構(gòu)沿?cái)?shù)據(jù)線延伸的方向成多行排列,相鄰兩行的像素結(jié)構(gòu)以相反的方向依序排列,至少有相鄰兩行的像素結(jié)構(gòu)共用共用電極線。
[0037]其中,像素結(jié)構(gòu)沿與數(shù)據(jù)線垂直的方向成多列排列,相鄰兩列的像素結(jié)構(gòu)以相同的方向依序排列。
[0038]其中,像素結(jié)構(gòu)中柵線與共用電極線分別位于兩端部,且其中柵線相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)共用的共用電極線。
[0039]其中,共用電極線的寬度處于2-20um之間。
[0040]其中,第一像素電極為一透明電極。
[0041]實(shí)施本發(fā)明的實(shí)施例,具有如下的有益效果:
[0042]本發(fā)明的實(shí)施例中,通過將配置于陣列基板上的像素結(jié)構(gòu)沿?cái)?shù)據(jù)線延伸的方向成多行排列,相鄰兩行的像素結(jié)構(gòu)以相反的方向依序排列,使其中柵線相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)會(huì)共用其共用電極線。從而減少了整個(gè)陣列基板上的數(shù)據(jù)線相交共用電極線的次數(shù),從而降低了數(shù)據(jù)線/共用電極線寄生電容的數(shù)量;可以降低數(shù)據(jù)線的電阻電容延遲(RCDelay),增加像素的供電率?!緦@綀D】
【附圖說明】
[0043]為了更清楚地說明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其它的附圖。
[0044]圖1為現(xiàn)有的一種液晶顯示器陣列基板上的像素結(jié)構(gòu)的結(jié)構(gòu)示意圖;
[0045]圖2為現(xiàn)有的一種液晶顯示器的陣列基板的結(jié)構(gòu)示意圖;
[0046]圖3為本發(fā)明提供的一種液晶顯示器陣列基板上的像素結(jié)構(gòu)的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖;
[0047]圖4為本發(fā)明的一種液晶顯示器的陣列基板的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖;
[0048]圖5為本發(fā)明與現(xiàn)有技術(shù)的電性比較圖。
【具體實(shí)施方式】
[0049]以下各實(shí)施例的說明是參考附圖,用以式例本發(fā)明可以用以實(shí)施的特定實(shí)施例。本發(fā)明所提到的方向用語,例如「上」、「下」、「前」、「后」、「左」、「右」、「內(nèi)」、「外」、「偵愐」等,僅是參考附加圖式的方向。因此,使用的方向用語是用以說明及理解本發(fā)明,而非用以限制本發(fā)明。
[0050]如圖3所示,示出了本發(fā)明提供的一種液晶顯示器陣列基板上的像素結(jié)構(gòu)的結(jié)構(gòu)示意圖。該像素結(jié)構(gòu)460在基板上形成,其中,該像素結(jié)構(gòu)460是由相鄰兩條數(shù)據(jù)線42、柵線40以及共用電極線41互相交錯(cuò)形成的區(qū)域,其中,數(shù)據(jù)線42用以傳送對(duì)應(yīng)像素的信號(hào),柵線40用以傳送掃描信號(hào),共用電級(jí)線41則用于為像素提供的共用電壓。
[0051 ] 具體地,該像素結(jié)構(gòu)46包括:
[0052]配置于陣列基板上由同層金屬(第一層金屬層)形成的柵線40和共用電極線41,其中,40柵線與共用電極線41分別位于該像素結(jié)構(gòu)46的兩端部;
[0053]在第二層金屬層上,形成有兩條數(shù)據(jù)線42,該兩條數(shù)據(jù)線42位于柵線40以及共用電極線41之上并與兩者相交;
[0054]薄膜晶體管組件43,電連接于數(shù)據(jù)線42以及柵線41上;
[0055]像素電極45,電連接于所述薄膜晶體管組件43,配置于柵線40與數(shù)據(jù)線42之間,其為一透明電極,材料優(yōu)選為氧化銦錫(Indium Tin Oxide, ITO);
[0056]其中,薄膜晶體管組件43包括通過非晶硅層制作的有源層,以及由第二層金屬層形成的源極和漏極,通過一個(gè)過孔41將第一層金屬層與第二層金屬層連接起來。
[0057]如圖4所示,示出了本發(fā)明的一種液晶顯示器的陣列基板的一個(gè)實(shí)施例的結(jié)構(gòu)示意圖。在該實(shí)施例中,配置于陣列基板50上的像素結(jié)構(gòu)沿?cái)?shù)據(jù)線42延伸的方向成多行排列,相鄰兩行的像素結(jié)構(gòu)以相反的方向依序排列,也就是說,在陣列基板500上的像素結(jié)構(gòu)460、461、462、463呈現(xiàn)一上一下的依序排列。在此種排列方式下,其中會(huì)有至少一部的相鄰兩行的像素結(jié)構(gòu)的共用該共用電極線11。而多個(gè)像素結(jié)構(gòu)沿與數(shù)據(jù)線42垂直的方向成多列排列,相鄰兩列的像素結(jié)構(gòu)以相同的方向依序排列。
[0058]在此種排列方式下,其中柵線40相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)會(huì)共用其共用電極線41。從圖中可以看出,相鄰的像素結(jié)構(gòu)460和461,以及像素結(jié)構(gòu)462和像素結(jié)構(gòu)463會(huì)共用兩者的共用電極線11 ;而像素結(jié)構(gòu)461和像素結(jié)構(gòu)462的共用電極線11會(huì)遠(yuǎn)離。即在本實(shí)施例中,選擇使柵線11相互遠(yuǎn)離的兩個(gè)像素結(jié)構(gòu)461和462 (或462和463)共用同一條共用電極線41,其中,該共用電極線41的寬度處于2um?20um之間。
[0059]由于這樣的設(shè)計(jì),與前述現(xiàn)有技術(shù)圖2中示出的陣列基板相比,雖然數(shù)據(jù)線/柵線寄生電容的數(shù)量不變,仍為N個(gè)(見圖中虛線圓圈A所示,圖中每列為4個(gè));但可以使整個(gè)陣列基板50上的數(shù)據(jù)線42相交共用電極線41的次數(shù)減半,意即數(shù)據(jù)線42與共用電極線41形成的數(shù)據(jù)線/共用電極線寄生電容大小減半,大約為N/2個(gè)(見圖中虛線圈B,圖中每列減為兩個(gè)),其中,N為像素結(jié)構(gòu)的數(shù)量。因?yàn)?,減少了數(shù)據(jù)線/共用電極線寄生電容的數(shù)量,從而可以減小數(shù)據(jù)線的電阻電容延遲(RC Delay),故可以提高像素的充電率,以及減輕錯(cuò)充的機(jī)會(huì)。
[0060]如圖5所示,示出了本發(fā)明與現(xiàn)有技術(shù)中的電性比較圖。其中,方形脈沖波形為理論上理想的數(shù)據(jù)線的信號(hào)波形,實(shí)線為對(duì)本發(fā)明的一個(gè)實(shí)施例中的陣列基板所量測(cè)到的數(shù)據(jù)線的信號(hào)波形,虛線為對(duì)現(xiàn)有設(shè)計(jì)中的一種陣列基板所量測(cè)到的數(shù)據(jù)線的信號(hào)波形。從中可以看出,本發(fā)明實(shí)施例所提供的陣列基板所測(cè)到的的信號(hào)波形更接近理想波形,其電阻電容延遲(RC Delay)更小,而像素充電率更高,錯(cuò)充減輕。
[0061]本發(fā)明還涉及一種液晶顯示器包括:如本發(fā)明的圖3和圖4所描述的陣列基板;彩色濾光片基板,其與所述陣列基板相對(duì);以及液晶層,垂直配向于所述陣列基板與所述彩色濾光片基板之間。
[0062]實(shí)施本發(fā)明,具有如下的有益效果:
[0063]本發(fā)明的實(shí)施例中,通過將配置于陣列基板上的像素結(jié)構(gòu)沿?cái)?shù)據(jù)線延伸的方向成多行排列,相鄰兩行的像素結(jié)構(gòu)以相反的方向依序排列,使其中柵線相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)會(huì)共用其共用電極線。從而減少了整個(gè)陣列基板上的數(shù)據(jù)線相交共用電極線的次數(shù),從而降低了數(shù)據(jù)線/共用電極線寄生電容的數(shù)量;減小了數(shù)據(jù)線的電阻電容延遲(RCDelay),故可以提高像素的充電率,以及減輕了錯(cuò)充。
[0064]本發(fā)明的液晶顯示器相較于現(xiàn)有技術(shù)的液晶顯示器具有更低的數(shù)據(jù)線的電阻電容延遲,因此,不但可得到更高的像素的充電率,也可減少額外拉線的成本。
[0065]以上所揭露的僅為本發(fā)明較佳實(shí)施例而已,當(dāng)然不能以此來限定本發(fā)明之權(quán)利范圍,因此等同變化,仍屬本發(fā)明所涵蓋的范圍。
【權(quán)利要求】
1.一種液晶顯示器陣列基板,其特征在于,包括: 基板; 在基板上形成的多個(gè)像素結(jié)構(gòu),其中,每一像素結(jié)構(gòu)包括有: 配置于所述基板上由同層金屬形成的柵線、共用電極線; 位于所述柵線以及共用電極線之上并與兩者相交的數(shù)據(jù)線; 薄膜晶體管組件,電連接于所述數(shù)據(jù)線以及所述柵線; 像素電極,電連接于所述薄膜晶體管組件,配置于所述柵線與所述共用電極線之間;其中,所述像素結(jié)構(gòu)沿所述數(shù)據(jù)線延伸的方向成多行排列,相鄰兩行的所述像素結(jié)構(gòu)以相反的方向依序排列,至少有相鄰兩行的所述像素結(jié)構(gòu)共用所述共用電極線。
2.根據(jù)權(quán)利要求1所述的液晶顯示器陣列基板,其特征在于,所述像素結(jié)構(gòu)沿與所述數(shù)據(jù)線垂直的方向成多列排列,相鄰兩列的所述像素結(jié)構(gòu)以相同的方向依序排列。
3.根據(jù)權(quán)利 要求2所述的液晶顯示器陣列基板,其特征在于,所述像素結(jié)構(gòu)中所述柵線與所述共用電極線分別位于兩端部,且其中柵線相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)共用所述共用電極線。
4.根據(jù)權(quán)利要求3所述的液晶顯示器陣列基板,其特征在,所述共用電極線的寬度處于2-20um之間。
5.根據(jù)權(quán)利要求1至4任一項(xiàng)所述的液晶顯示器陣列基板,其特征在于,所述第一像素電極為一透明電極。
6.—種液晶顯不器,包括: 陣列基板; 彩色濾光片基板,與所述陣列基板相對(duì);以及 液晶層,配置于所述陣列基板與所述彩色濾光片基板之間; 其特征在于,所述陣列基板,包括: 基板; 在基板上形成的多個(gè)像素結(jié)構(gòu),其中,每一像素結(jié)構(gòu)包括有: 配置于所述基板上由同層金屬形成的柵線、共用電極線; 位于所述柵線以及共用電極線之上并與兩者相交的兩條數(shù)據(jù)線; 薄膜晶體管組件,電連接于所述數(shù)據(jù)線以及所述柵線; 像素電極,電連接于所述薄膜晶體管組件,配置于所述柵線與所述共用電極線之間;其中,所述像素結(jié)構(gòu)沿所述數(shù)據(jù)線延伸的方向成多行排列,相鄰兩行的所述像素結(jié)構(gòu)以相反的方向依序排列,至少有相鄰兩行的所述像素結(jié)構(gòu)共用所述共用電極線。
7.根據(jù)權(quán)利要求6所述的液晶顯示器,其特征在于,所述像素結(jié)構(gòu)沿與所述數(shù)據(jù)線垂直的方向成多列排列,相鄰兩列的所述像素結(jié)構(gòu)以相同的方向依序排列。
8.根據(jù)權(quán)利要求7所述的液晶顯示器,其特征在于,所述像素結(jié)構(gòu)中所述柵線與所述共用電極線分別位于兩端部,且其中柵線相互遠(yuǎn)離的相鄰兩行像素結(jié)構(gòu)共用所述的共用電極線。
9.根據(jù)權(quán)利要求8所述的液晶顯示器,其特征在,所述共用電極線的寬度處于2-20um之間。
10.根據(jù)權(quán)利要求6至9任一項(xiàng)所述的液晶顯示器,其特征在于,所述第一像素電極為一透明電極 。
【文檔編號(hào)】G02F1/1368GK103744245SQ201310753035
【公開日】2014年4月23日 申請(qǐng)日期:2013年12月31日 優(yōu)先權(quán)日:2013年12月31日
【發(fā)明者】鄭華 申請(qǐng)人:深圳市華星光電技術(shù)有限公司