專利名稱:顯示面板、與減少顯示面板所使用的數據線的方法
技術領域:
本發(fā)明屬于顯示面板領域,尤其涉及一種顯示面板、與減少顯示面板所使用的數 據線的方法。
背景技術:
請參閱圖1,其為一般液晶顯示器模組100的簡略示意圖。液晶顯示器模組100 包括一顯示面板110、一掃描驅動單元120、一數據驅動單元130、一時序控制器(Timing Controller) 140、一參考電壓源150、一背光驅動單元160、及一背光模組170。時序控制器 140將數據輸出至數據驅動單元130,并將控制信號輸出至掃描驅動單元120,以控制顯示 面板110上晶體管及像素電極的驅動。掃描驅動單元120及數據驅動單元130所需的電源 由參考電壓源150所提供。顯示面板110所需的光源也由背光驅動單元160控制背光模組 170來提供。在圖1中,數據驅動單元130所包括的多個數據線以Sn表示,且掃描驅動單 元120所包括的多個掃描線以Gn表示。當顯示面板110上的某一晶體管及與的電性連接 的像素電極將被啟動時,該多個掃描線Gn上其中之一對應到該晶體管的掃描線會被掃描 驅動單元120所觸發(fā),且該多個數據線Sn上其中之一對應到該晶體管的數據線會接收被數 據驅動單元130由對應的數據所轉換而成的電壓,以將該像素電極充電或放電至相對應灰 階的電壓。請再參閱圖2,其為圖1所示的顯示面板110、掃描驅動單元120、及數據驅動單元 130的簡略示意圖。如圖2所示,顯示面板110顯示三種不同顏色的子像素,包括紅色子像素 R、綠色子像素G、藍色子像素B ;并假設顯示面板110上可顯示的子像素總數為480*3*272 個,其中480*3代表顯示面板110上同一列480個像素乘以每個像素所包括的三種不同顏 色子像素,并代表數據驅動單元130所使用的多個數據線Sn及對應的驅動集成電路單元的 數量為1440 ;272代表顯示面板110上所包括的272列的像素,并代表掃描驅動單元120所 使用的多個掃描線Gn的數量及對應的驅動集成電路單元的數量為272。由以上假設可知, 對單一顯示面板110來說,需要在數據驅動單元130中設置1440個驅動集成電路單元,并 在掃描驅動單元120中設置272個驅動集成電路單元,才能夠讓顯示面板110順利的進行 顯示像素的工作;然而,在顯示面板朝輕量化的制程方向下,上述驅動集成電路單元的數量 也需要被減少。請注意,在一般的顯示面板中,數據線的數量遠較掃描線來的多,且上述對 于數據線及掃描線數量的假設也是基于此特征而論述。
發(fā)明內容
本發(fā)明的目的在于提供一種顯示面板,旨在解決現(xiàn)有技術提供的顯示面板的數據 線的數量多的問題。本發(fā)明是這樣實現(xiàn)的,一種顯示面板,所述顯示面板包括多個列晶體管組、一第一掃描線組、一第二掃描線組、及多個數據線。所述多個列晶體管組排列為一晶體管矩陣。所述多個列晶體管組的每一列晶體管
7組以列(Row)方式排列于所述晶體管矩陣上。所述多個列晶體管組的每一列晶體管組包 括多個奇子像素晶體管模組(OddSub-pixel Transistor Module);及多個偶子像素晶體管模組(EvenSub-pixel Transistor Module)。所述多個偶子像素晶體管模組與所述多個奇子像素晶體管模組交錯排列,且所述 多個偶子像素晶體管模組分別對應于所述多個奇子像素晶體管模組。所述第一掃描線組包括多個第一掃描線。所述多個第一掃描線的每一第一掃描線分別對應于所述多個列晶體管組,且所述 多個第一掃描線的每一第一掃描線電性連接于所述多個列晶體管組的其中之一所包括的 多個奇子像素晶體管模組。所述第二掃描線組包括多個第二掃描線。所述多個第二掃描線的每一第二掃描線分別對應于所述多個列晶體管組,且所述 多個第二掃描線的每一第二掃描線電性連接于所述多個列晶體管組的其中之一所包括的 多個偶子像素晶體管模組。所述多個數據線的每一數據線在所述晶體管矩陣中以行(Column)方式排列,且 所述多個數據線的每一數據線電性連接于所述多個列晶體管組的每一列晶體管組中的一 奇子像素晶體管模組及一偶子像素晶體管模組。在同一列晶體管組中被所述多個數據線的每一數據線所電性連接的所述奇子像 素晶體管模組與所述偶子像素晶體管模組彼此相鄰于所述列晶體管組中而形成一晶體管 單元。本發(fā)明的另一目的在于提供一種減少顯示面板所使用的數據線的方法,所述方法 包括下述步驟在一顯示面板上,將多個列晶體管組的每一列晶體管組中的多個奇子像素晶體管 模組及與所述多個奇子像素晶體管模組分別相鄰的多個偶子像素晶體管模組分別以同一 數據線電性連接,而形成多個晶體管單元;對所述多個列晶體管組的每一列晶體管組所包括的每一晶體管單元,以一第一 掃描線電性連接于所述多個晶體管單元的每一晶體管單元所包括的一奇子像素晶體管模 組;對所述多個列晶體管組的每一列晶體管組所包括的每一晶體管單元,以一第二 掃描線電性連接于所述多個晶體管單元的每一晶體管單元所包括的一偶子像素晶體管模 組;對所述多個列晶體管組的每一列晶體管組的一開啟時間內,輪流開啟所述第一掃 描線及所述第二掃描線;及根據開啟所述第一掃描線或所述第二掃描線,并根據一極性控制信號,在電性 連接于所述奇子像素晶體管模組及所述偶子像素晶體管模組的一數據在線提供一電壓,以 將所述電壓寫入所述奇子像素晶體管模組或所述偶子像素晶體管模組。本發(fā)明的另一目的在于提供一種在顯示面板上減少數據線的液晶顯示器模組,所 述液晶顯示器模組包括一顯示面板、一掃描驅動單元、及一數據驅動單元。
所述顯示面板包括多個列晶體管組、一第一掃描線組、一第二掃描線組、及多個數據線。所述多個列晶體管組排列為一晶體管矩陣。所述多個列晶體管組的每一列晶體管組以列方式排列于所述晶體管矩陣上。所述多個列晶體管組的每一列晶體管組包括多個奇子像素晶體管模組及多個偶子像素晶體管模組所述多個偶子像素晶體管模組與所述多個奇子像素晶體管模組交錯排列,且所述 多個偶子像素晶體管模組分別對應于所述多個奇子像素晶體管模組。所述第一掃描線組包括多個第一掃描線。所述多個第一掃描線的每一第一掃描線分別對應于所述多個列晶體管組,且所述 多個第一掃描線的每一第一掃描線電性連接于所述多個列晶體管組的其中之一所包括的 多個奇子像素晶體管模組。所述第二掃描線組包括多個第二掃描線。所述多個第二掃描線的每一第二掃描線分別對應于所述多個列晶體管組,且所述 多個第二掃描線的每一第二掃描線電性連接于所述多個列晶體管組的其中之一所包括的 多個偶子像素晶體管模組。所述多個數據線的每一數據線在所述晶體管矩陣中以行方式排列,且所述多個數 據線的每一數據線電性連接于所述多個列晶體管組的每一列晶體管組中的一奇子像素晶 體管模組及一偶子像素晶體管模組。在同一列晶體管組中被所述多個數據線的每一數據線所電性連接的一奇子像素 晶體管模組與一偶子像素晶體管模組彼此相鄰于所述列晶體管組中而形成一晶體管單元。所述掃描驅動單元電性連接于所述第一掃描線組及所述第二掃描線組。所述掃描驅動單元用來輪流開啟所述第一掃描線組及所述第二掃描線組,以交互 驅動所述多個列晶體管組的每一列晶體管組中的所述多個奇子像素晶體管模組及所述多 個偶子像素晶體管模組的輸出及極性反轉。所述數據驅動單元電性連接于所述多個數據線。所述數據驅動單元根據開啟所述第一掃描線或所述第二掃描線,并根據一極性控 制信號,提供一電壓,以將所述電壓寫入所述奇子像素晶體管模組或所述偶子像素晶體管 模組并實施極性反轉。在本發(fā)明中,將每一列晶體管組中兩兩相鄰的子像素晶體管模組電性連接至同一 數據線,使得顯示面板所使用的數據線數量減半。
圖1為一般液晶顯示器模組的簡略示意圖;圖2為圖1所示的顯示面板、掃描驅動單元、及數據驅動單元的簡略示意圖;圖3為根據本發(fā)明的一實施例所揭露的一液晶顯示器模組的簡略示意圖;圖4為根據本發(fā)明的一實施例,所揭露圖3所示的顯示面板210的示意圖;圖5為根據本發(fā)明的一實施例所揭露圖4中顯示面板所包括的一晶體管單元的示 意圖6為圖3及圖4所示的顯示面板上的數據轉移示意圖;圖7為圖3及圖4所示的顯示面板上的波形操作圖;圖8為根據圖7的波形操作圖所得到二個連續(xù)播放的畫面的極性反轉示意圖;圖9、圖10、圖11為根據本發(fā)明的其它實施例,所圖示本發(fā)明的顯示面板所包括的 用來防止垂直線現(xiàn)象的晶體管單元的示意圖;圖12為根據本發(fā)明的一實施例所揭露的在顯示面板上減少數據線的方法的流程 圖。
具體實施例方式為了使本發(fā)明的目的、技術方案及優(yōu)點更加清楚明白,以下結合附圖及實施例,對 本發(fā)明進行進一步詳細說明。應當理解,此處所描述的具體實施例僅用以解釋本發(fā)明,并不 用于限定本發(fā)明。在說明書及后續(xù)的申請專利范圍當中使用了某些詞匯來指稱特定的組件。所屬領 域中具有通常知識者應可理解,制造商可能會用不同的名詞來稱呼同樣的組件。本說明書 及后續(xù)的申請專利范圍并不以名稱的差異來作為區(qū)別組件的方式,而是以組件在功能上的 差異來作為區(qū)別的基準。在通篇說明書及后續(xù)的權利要求當中所提及的「包括」為一開放 式的用語,故應解釋成「包括但不限定于」。此外,「電性連接」一詞在此包括任何直接及間 接的電氣連接手段。因此,若文中描述一第一裝置電性連接于一第二裝置,則代表該第一裝 置可直接連接于該第二裝置,或通過其它裝置或連接手段間接地連接至該第二裝置。在本發(fā)明實施例中,為了改進顯示面板制程,并避免現(xiàn)有技術中顯示面板發(fā)生的 垂直線現(xiàn)象,本發(fā)明揭露一種減少數據線的顯示面板、包括該顯示面板的液晶顯示器模組、 及相關方法。在本發(fā)明所揭露的顯示面板中,主要采用同一數據線同時電性連接至一奇子 像素晶體管模組及一偶子像素晶體管模組、配合掃描線來控制奇偶子像素顯示、以及同時 控制極性反轉的做法,來達到減少數據線及對應的驅動集成電路單元的數量的目的。除此 以外,本發(fā)明也對被同一數據線所電性連接的一對奇子像素晶體管模組及偶子像素晶體管 模組各自所包括的奇/偶子像素晶體管的配置使用彼此相對且分散的設計,使得子像素晶 體管的透光量可以被均勻分散來降低垂直線現(xiàn)象,而使顯示面板的觀察者不易查覺到垂直 線。請參閱圖3,其為根據本發(fā)明的一實施例所揭露的一液晶顯示器模組200的簡略 示意圖。如圖3所示,液晶顯示器模組200包括一顯示面板210、一掃描驅動單元220、一數 據驅動單元230、及一時序控制器240。顯示面板210與圖1、圖2所示的顯示面板110所 包括的子像素晶體管個數相同,但是與數據驅動單元230之間的數據線僅有包括Si、S2、
S3.....S718、S719、S720的720條,亦即僅包括圖2所示的數據線Sn共1440條的一半數
量的數據線;且顯示面板210與掃描驅動單元220之間的掃描線包括G1、G2、G3.....G543、
G544共544條,亦即包括圖2所示的掃描線Gn共272條的二倍數量的掃描線。雖然相較于 圖2所示的顯示面板110,顯示面板210增加了一倍的掃描線,但是因為數目遠較掃描線為 多的數據線的數目減少了一半,因此整體而言,顯示面板210所使用的線仍然是減少的;換 言之,顯示面板210所需要使用的驅動集成電路單元的數目也會減少。時序控制器240提 供一極性控制信號POL、一啟動信號STH、一奇偶控制信號0ΕΗ、及一數據信號DATA給數據驅
10動單元230,時序控制器240也根據奇偶控制信號OEH來控制掃描驅動單元220所開啟的掃 描線,上述這些信號的功能會在之后另行說明。請參閱圖4,其為根據本發(fā)明的一實施例,所揭露圖3所示的顯示面板210的示意
圖。如圖4所示,顯示面板210包括了多個列晶體管組Rl、R2.....R271、R272,且多個列晶
體管組R1、R2.....R27UR272以晶體管矩陣的方式排列,且每一列晶體管組以列方式排列
于顯示面板210上所形成的該晶體管矩陣。多個列晶體管組R1、R2.....R27UR272的每一
列晶體管組包括多個奇子像素晶體管模組(Odd Sub-pixel Transistor Module)0B及多個 偶子像素晶體管模組(Even Sub-pixel Transistor Module)EB。觀察圖4可知,在每一列晶 體管組中,多個奇子像素晶體管模組OB與多個偶子像素晶體管模組EB交錯排列并分別對 應。在單一列晶體管組中,一對電性連接于同一數據線而相鄰的奇子像素晶體管模組及偶 子像素晶體管模組可被視為一晶體管單元;舉例來說,在列晶體管組Rl中,晶體管單元121 所包括的一對奇子像素晶體管模組OB與偶子像素晶體管模組EB皆電性連接于數據線Sl 并彼此相鄰;同理,晶體管單元 122、123、12718、12719、12720、341、342、343、34718、34719、 34720、5415421、5415422、5415423、541542718、541542719、541542720、5435441、5435442、 5435443、543544718、543544719、543544720所包括的一對奇子像素晶體管模組OB與偶子 像素晶體管模組EB皆電性連接于同一數據線而彼此相鄰。請注意,雖然圖4所示的每一晶 體管單元中,奇子像素晶體管模組OB位于左側,而偶子像素晶體管模組EB位于右側,然晶 體管單元僅為一種用來解釋同一數據線電性連接于二個相鄰的奇子像素晶體管模組及偶 子像素晶體管模組而陳述的概念,且在本發(fā)明的其它實施例中,奇子像素晶體管模組OB可 位于晶體管單元的右側,且偶子像素晶體管模組EB可位于晶體管單元的左側,差別僅在于 對應的二條掃描在線下互換,且不受圖4的圖示的限制。掃描線G1、G3、G5、. . .、G541、G543分別對應并電性連接于顯示面板210上每一列 晶體管組所包括的多個奇子像素晶體管模組,以分別啟動對應的列晶體管組所包括的所述
多個奇子像素晶體管模組;掃描線Gl、G3、G5.....G541、G543所形成的集合可被視為一第
一掃描線組。同理,掃描線G2、G4.....G540、G542、G544分別對應并電性連接于顯示面板
210上每一列晶體管組所包括的多個偶子像素晶體管模組以分別啟動;掃描線G2、G4.....
G540、G542、G544所形成的集合可被視為一第二掃描線組。多個數據線Si、S2、S3、...、S718、S719、S720的每一數據線在顯示面板210所形
成的該晶體管矩陣上以行(Column)方式排列。多個數據線Si、S2、S3.....S718、S719、
S720的每一數據線電性連接于多個列晶體管組R1、R2.....R27UR272的每一列晶體管組
中的一奇子像素晶體管模組及一偶子像素晶體管模組。請參閱圖5,其為根據本發(fā)明的一實施例所揭露圖4中顯示面板210所包括的一 晶體管單元的示意圖。請注意,在圖5中以圖4所示晶體管單元342為例示,然實質上圖5 也等效圖示了圖4所示的其它晶體管單元所包括的組件與布置方式。如圖5所示,晶體管 單元342包括一奇子像素晶體管組OB與一偶子像素晶體管模組EB。奇子像素晶體管模組 OB包括一奇子像素晶體管OT及一像素電極(Pixel Electrode) 0ΡΕ,其中像素電極OPE電 性連接于奇子像素晶體管OT ;偶子像素晶體管模組EB包括一偶子像素晶體管ET及一像素 電極EPE,其中像素電極EPE電性連接于偶子像素晶體管ET。掃描線G3電性連接于奇子像 素晶體管模組OB及其所包括的奇子像素晶體管0T,以控制奇子像素晶體管OT的開關狀態(tài);同理,掃描線G4電性連接于偶子像素晶體管模組EB及其所包括的偶子像素晶體管ET,以控 制偶子像素晶體管ET的開關狀態(tài)。掃描驅動單元220僅需控制掃描線G3及G4的開啟時 間,便可輕易的在一固定時間內輪流開啟奇子像素晶體管OT與偶子像素晶體管ET,而使數 據線S2上的電壓可對像素電極OPE或EPE在掃描線G3及G4的開啟時間內充電或放電。請參閱圖6及圖7。圖6為圖3及圖4所示的顯示面板210上的數據轉移示意圖, 且圖7為圖3及圖4所示的顯示面板210上的波形操作圖。圖6及圖7用來說明顯示面板 210上的晶體管控制方式。數據驅動單元230中在某一時間內假設包括有1440筆緩沖數
據,并在圖6中以Bi、B2.....B1440的方式表示,這些緩沖數據是經由時序控制器240所
提供的數據信號DATA所產生。接著緩沖數據Bi、B2.....B1440會根據奇偶控制信號OEH
的選擇依序被讀入數據線Si、S2、S3.....S719、S720中,以當做多個數字轉模擬信號DAC_
output。請注意,圖6所示的奇偶控制信號OEH雖然以多任務器的方式表現(xiàn)其在不同時間 內被選擇的緩沖數據,然而實質上奇偶控制信號OEH并不需要以多任務器來實施,亦即圖6 所示的多任務器僅為解說用途所圖示。圖7所示的同步信號SYNC為時序控制器240所使 用。啟動信號STH用來啟動每一晶體管單元被掃描線所開啟的程序,且啟動信號STH的二 個高電位脈沖(Pulse)之間對應于單一晶體管單元被開啟的時間長度。奇偶控制信號OEH 用來在單一晶體管單元被開啟的期間,決定該晶體管單元所包括的一對奇子像素晶體管模 組及偶子像素晶體管模組被輪流驅動的順序跟時間長度。數字轉模擬信號DAC_0utput為 單一晶體管被開啟的期間,該晶體管所對應的數據在線的電位,用來指示被充電或放電的 像素電極所顯示的灰階。掃描線61、62、63、...的電位為高電位時,將會開啟與之電性連 接的各奇子像素晶體管模組或各偶子像素晶體管模組。極性控制信號POL用來控制顯示面板210上所包括的所有奇子像素晶體管模組及 偶子像素晶體管模組所包括的多個像素電極的極性反轉。請參閱圖8,其為根據圖7的波 形操作圖所得到二個連續(xù)播放的畫面(Frame)F(Ii)及F(n+1)的極性反轉示意圖。圖8中 簡易圖示單一畫面中各奇數數據(即奇像素)與偶數數據(即偶像素)的極性變化,并以 +符號來代表正極性,以_符號來代表負極性。如圖7所示,當掃描線Gl處于高電位時,將 會使與掃描線Gl電性連接的各偶子像素晶體管被開啟,此時,數字轉模擬信號DAC_0utput 如圖8所示以正極性來輸出偶數數據。而當掃描線G2處于高電位時,與掃描線G2電性連 接的各奇子像素晶體管被開啟,此時,數字轉模擬信號DAC_0utput如圖8所示以負極性來 輸出奇數數據。接著當掃描線G3處于高電位時,與掃描線G3電性連接的各偶子像素晶體 管將會被開啟,且此時極性控制信號POL會由高電位轉為低電位,且數字轉模擬信號DAC_ output如圖8所示輸出負極性的偶數數據。同理,當掃描線G4處于高電位時,與掃描線G4 電性連接的各奇子像素晶體管被開啟,且數字轉模擬信號DAC_0utput如圖8所示輸出正極 性的奇數數據。依此類推,最后所得到的極性驅動變化如圖8所示。通過圖7所示極性控制信號POL的控制機制,除了可以阻止直流殘留以外,也可降 低功率消耗、降低閃爍(Flicker)、以及避免串訊(Crosstalk)。如圖7所示,在由起始信號STH所開啟的單一晶體管單元的開啟時間中(圖7以 IH表示該開啟時間),奇偶控制信號OEH的高電位占據了一半的該開啟時間,而低電位占據 了另外一半的該開啟時間;在奇偶控制信號OEH處于高電位時,由被開啟的掃描線決定被 開啟的奇子像素晶體管模組;反的,當奇偶控制信號OEH處于低電位時,由被開啟的掃描線決定被開啟的偶子像素晶體管模組。請注意,在本發(fā)明的其它實施例中,也可使奇偶控制信 號OEH處于高電位時來開啟偶子像素晶體管模組,而奇偶控制信號OEH處于低電位時開啟 奇子像素晶體管模組,而不受圖7所示的奇偶開啟模式所限制。除此以外,雖然在圖7中, 在單一晶體管單元的啟動時間內,奇偶控制信號OEH先進入低電位后才轉為高電位,但是 在本發(fā)明的其它實施例中也可使奇偶控制信號OEH先進入高電位后才轉為低電位,而不受 圖7所示的限制。簡言的,將圖7中所示的奇偶控制信號OEH在單一晶體管單元的開啟時 間內的高低電位變化與奇/偶子像素晶體管模組的對應開啟觀系或是奇偶控制信號OEH的 高低電位先后順序進行合理的排列組合而產生的各種實施例仍應屬于本發(fā)明的范疇。圖5所示的晶體管單元的結構也可用來防止之前所提及的垂直線現(xiàn)象。由于奇子 像素晶體管模組OB所包括的奇子像素晶體管OT與偶子像素晶體管模組EB所包括的偶子 像素晶體管ET在晶體管單元中以彼此相對(Opposed)且分散(S印arated)的方式分布,也 即如圖5中所示奇子像素晶體管OT位于奇子像素晶體管模組EB的左上角,且偶子像素晶 體管ET位于偶子像素晶體管模組EB的左下角的方式,來平均分散二子像素晶體管在顯示 面板210上的透光量,使得顯示面板210上不會出現(xiàn)垂直線現(xiàn)象。請注意,若將圖5中所示 的奇子像素晶體管OT布置在奇子像素晶體管模組OB中的其它位置,則會使得奇子像素晶 體管OT與其它相鄰的晶體管單元所包括的偶子像素晶體管ET的透光量較為集中,而使得 垂直線現(xiàn)象再次發(fā)生。請參閱圖9、圖10、圖11,其為根據本發(fā)明的其它實施例,繪示本發(fā) 明的顯示面板所包括的用來防止垂直線現(xiàn)象的晶體管單元的示意圖。如圖9所示,奇子像 素晶體管OT在奇子像素晶體管模組OB中位于左下方,且偶子像素晶體管ET在偶子像素晶 體管模組EB中位于左上方。如圖10所示,奇子像素晶體管OT在奇子像素晶體管模組OB 中位于右上方,且偶子像素晶體管ET在偶子像素晶體管模組EB中位于右下方。如圖11所 示,奇子像素晶體管OT在奇子像素晶體管模組OB中位于右下方,且偶子像素晶體管ET在 偶子像素晶體管模組EB中位于右上方。圖9、圖10、圖11中奇子像素晶體管OT與偶子像 素晶體管ET的間也采用彼此相對且分散的設計,以平均兩者的間以及與其它晶體管單元 的間的透光量,而避免垂直線現(xiàn)象的發(fā)生。請參閱圖12,其為根據本發(fā)明的一實施例所揭露的在顯示面板上減少數據線的方 法的流程圖。圖12所述的步驟為上述圖3到圖11的敘述的總結,故不在此再次加以贅述。 如圖12所示,本發(fā)明所揭露的在顯示面板上減少數據線的方法包括的步驟如下步驟300 在一顯示面板上,將多個列晶體管組的每一列晶體管組中的多個相鄰 奇子像素晶體管模組及與分別相鄰的多個偶子像素晶體管模組分別以同一數據線電性連 接而形成多個晶體管單元;步驟302 對該每一列晶體管組所包括的每一晶體管單元,以一第一掃描線電性 連接于該每一晶體管單元所包括的一奇子像素晶體管模組;步驟304 對該每一列晶體管組所包括的每一晶體管單元,以一第二掃描線電性 連接于該每一晶體管單元所包括的一偶子像素晶體管模組;步驟306 對該每一列晶體管組的一開啟時間內,輪流開啟該第一掃描線及該第 二掃描線;及步驟308 根據開啟該第一掃描線或該第二掃描線,并根據一極性控制訊號,在電 性連接于該奇子像素晶體管模組及該偶子像素晶體管模組的一數據在線提供一電壓,以將該電壓寫入該奇子像素晶體管模組或該偶子像素晶體管模組。圖12所示的流程圖所包括的各步驟僅為本發(fā)明的一較佳實施例,且將圖12所示 的各步驟進行合理的組合與排列所產生的其它實施例仍應屬于本發(fā)明的范疇。本發(fā)明揭露一種減少數據線數量的顯示面板、包括該顯示面板的液晶顯示器模組 與方法。在本發(fā)明所揭露的顯示面板及方法中,將每一列晶體管組中兩兩相鄰的子像素晶 體管模組電性連接至同一數據線,使得顯示面板所使用的數據線數量減半;雖然會伴隨著 掃描線數量加倍的代價,但是由于一般顯示面板的數據線數量遠大于掃描線數量的特性, 因此整體而言本發(fā)明所揭露的顯示面板所使用的驅動集成電路單元數量仍然會大幅度的 減少。在本發(fā)明的顯示面板及方法中,也將數據在線的電壓配合極性控制信號來實現(xiàn)極性 反轉,以避免直流殘留的缺點,并通過此降低功率消耗、降低閃爍、以及避免串訊。除此以 外,在本發(fā)明所揭露的顯示面板中所包括的每一晶體管單元,各自所包括的子像素晶體管 也通過彼此相對且分散的布置方式來克服因為子像素晶體管本身透光量較高而導致垂直 線現(xiàn)象發(fā)生的缺點。以上所述僅為本發(fā)明的較佳實施例而已,并不用以限制本發(fā)明,凡在本發(fā)明的精 神和原則之內所作的任何修改、等同替換和改進等,均應包括在本發(fā)明的保護范圍之內。
權利要求
1.一種顯示面板,其特征在于,所述顯示面板包括多個列晶體管組,排列為一晶體管矩陣,所述多個列晶體管組的每一列晶體管組以列 方式排列于所述晶體管矩陣上,所述多個列晶體管組的每一列晶體管組包括 多個奇子像素晶體管模組;及多個偶子像素晶體管模組,與所述多個奇子像素晶體管模組交錯排列,且所述多個偶 子像素晶體管模組分別對應于所述多個奇子像素晶體管模組;一第一掃描線組,包括多個第一掃描線,所述多個第一掃描線的每一第一掃描線分別 對應于所述多個列晶體管組,且所述多個第一掃描線的每一第一掃描線電性連接于所述多 個列晶體管組的其中之一所包括的多個奇子像素晶體管模組;一第二掃描線組,包括多個第二掃描線,所述多個第二掃描線的每一第二掃描線分別 對應于所述多個列晶體管組,且所述多個第二掃描線的每一第二掃描線電性連接于所述多 個列晶體管組的其中之一所包括的多個偶子像素晶體管模組;及多個數據線,所述多個數據線的每一數據線在所述晶體管矩陣中以行方式排列,且所 述多個數據線的每一數據線電性連接于所述多個列晶體管組的每一列晶體管組中的一奇 子像素晶體管模組及一偶子像素晶體管模組,其中在同一列晶體管組中被所述多個數據線 的每一數據線所電性連接的所述奇子像素晶體管模組與所述偶子像素晶體管模組彼此相 鄰于所述列晶體管組中而形成一晶體管單元。
2.如權利要求1所述的顯示面板,其特征在于,在所述多個列晶體管組的每一列晶體 管組中,所述多個奇子像素晶體管模組的每一奇子像素晶體管模組包括一奇子像素晶體管;及一第一像素電極,電性連接于所述奇子像素晶體管;其中在所述多個列晶體管組的每一列晶體管組中,所述多個偶子像素晶體管模組的每 一偶子像素晶體管模組包括 一偶子像素晶體管;及一第二像素電極,電性連接于所述偶子像素晶體管;其中一數據驅動單元電性連接于所述多個數據線,且一掃描驅動單元電性連接于所述 第一掃描線組及所述第二掃描線組;所述掃描驅動單元根據一奇偶控制信號輪流開啟所述第一掃描線組及所述第二掃描 線組,以交互驅動所述多個列晶體管組的每一列晶體管組中的所述多個奇子像素晶體管模 組及所述多個偶子像素晶體管模組;所述數據驅動單元根據一數據信號決定所述多個奇子像素晶體管模組及所述多個偶 子像素晶體管模組所輸出的灰階,并根據一極性控制信號來實施極性反轉。
3.如權利要求2所述的顯示面板,其特征在于,在所述晶體管單元中,所述奇子像素晶 體管模組所包括的所述奇子像素晶體管與所述偶子像素晶體管模組所包括的所述偶子像 素晶體管以彼此相對且分散的方式布置。
4.如權利要求3所述的顯示面板,其特征在于,在所述晶體管單元中,所述奇子像素晶 體管模組布置于所述晶體管單元的左方,且所述偶子像素晶體管模組布置于所述晶體管單 元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組的左上角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的左下角;在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的左下角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的左上角;在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的右上角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的右下角;在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的右下角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的右上角。
5.一種減少權利要求1至4任一項所述的顯示面板所使用的數據線的方法,其特征在 于,所述方法包括下述步驟在一顯示面板上,將多個列晶體管組的每一列晶體管組中的多個奇子像素晶體管模組 及與所述多個奇子像素晶體管模組分別相鄰的多個偶子像素晶體管模組分別以同一數據 線電性連接,而形成多個晶體管單元;對所述多個列晶體管組的每一列晶體管組所包括的每一晶體管單元,以一第一掃描線 電性連接于所述多個晶體管單元的每一晶體管單元所包括的一奇子像素晶體管模組;對所述多個列晶體管組的每一列晶體管組所包括的每一晶體管單元,以一第二掃描線 電性連接于所述多個晶體管單元的每一晶體管單元所包括的一偶子像素晶體管模組;對所述多個列晶體管組的每一列晶體管組的一開啟時間內,輪流開啟所述第一掃描線 及所述第二掃描線;及根據開啟所述第一掃描線或所述第二掃描線,并根據一極性控制信號,在電性連接于 所述奇子像素晶體管模組及所述偶子像素晶體管模組的一數據在線提供一電壓,以將所述 電壓寫入所述奇子像素晶體管模組或所述偶子像素晶體管模組。
6.如權利要求5所述的方法,其特征在于,所述奇子像素晶體管模組包括 一奇子像素晶體管;及一第一像素電極,電性連接于所述奇子像素晶體管; 其中所述偶子像素晶體管模組包括 一偶子像素晶體管;及一第二像素電極,電性連接于所述偶子像素晶體管;對所述多個列晶體管組的每一列晶體管組的所述開啟時間內,輪流開啟所述第一掃描線及所述第二掃描線包括輪流開啟所述奇子像素晶體管及所述偶子像素晶體管;根據開啟所述第一掃描線或所述第二掃描線,并根據所述極性控制信號,在電性連接 于所述奇子像素晶體管模組及所述偶子像素晶體管模組的所述數據在線提供一電壓,以將 所述電壓寫入所述奇子像素晶體管模組或所述偶子像素晶體管模組包括 將所述電壓寫入所述第一像素電極或所述第二像素電極;對所述多個列晶體管組的每一列晶體管組的所述開啟時間內,輪流開啟所述第一掃描 線及所述第二掃描線的步驟具體包括一掃描控制單元輪流開啟所述第一掃描線及所述第二掃描線; 根據開啟所述第一掃描線或所述第二掃描線,并根據所述極性控制信號,在電性連接 于所述奇子像素晶體管模組及所述偶子像素晶體管模組的所述數據在線提供所述電壓,以 將所述電壓寫入所述奇子像素晶體管模組或所述偶子像素晶體管模組包括一數據控制單元根據開啟所述第一掃描線或所述第二掃描線,并根據所述極性控制信 號,提供所述電壓。
7.如權利要求6所述的方法,其特征在于,在所述晶體管單元中,所述奇子像素晶體管 模組所包括的所述奇子像素晶體管與所述偶子像素晶體管模組所包括的所述偶子像素晶 體管以彼此相對且分散的方式布置。
8.如權利要求7所述的方法,其特征在于,在所述晶體管單元中,所述奇子像素晶體管 模組布置于所述晶體管單元的左方,且所述偶子像素晶體管模組布置于所述晶體管單元的 右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的左上角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的左下角;在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的左下角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的左上角;在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的右上角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的右下角;在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的右下角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的右上角。
9.一種液晶顯示器模組,其特征在于,所述液晶顯示器模組包括 一顯示面板,所述顯示面板包括多個列晶體管組,排列為一晶體管矩陣,所述多個列晶體管組的每一列晶體管組以列 方式排列于所述晶體管矩陣上,所述多個列晶體管組的每一列晶體管組包括 多個奇子像素晶體管模組;及多個偶子像素晶體管模組,與所述多個奇子像素晶體管模組交錯排列,且所述多個偶 子像素晶體管模組分別對應于所述多個奇子像素晶體管模組;一第一掃描線組,包括多個第一掃描線,所述多個第一掃描線的每一第一掃描線分別 對應于所述多個列晶體管組,且所述多個第一掃描線的每一所述多個第一掃描線電性連接 于所述多個列晶體管組的其中之一所包括的多個奇子像素晶體管模組;一第二掃描線組,包括多個第二掃描線,所述多個第二掃描線的每一所述多個第二掃 描線分別對應于所述多個列晶體管組,且所述多個第二掃描線的每一第二掃描線電性連接 于所述多個列晶體管組的其中之一所包括的多個偶子像素晶體管模組;及多個數據線,所述多個數據線的每一數據線在所述晶體管矩陣中以行方式排列,且所 述多個數據線的每一數據線電性連接于所述多個列晶體管組的每一列晶體管組中的一奇 子像素晶體管模組及一偶子像素晶體管模組,其中在同一列晶體管組中被所述多個數據線 的每一數據線所電性連接的一奇子像素晶體管模組與一偶子像素晶體管模組彼此相鄰于 所述列晶體管組中而形成一晶體管單元;一掃描驅動單元,電性連接于所述第一掃描線組及所述第二掃描線組,所述掃描驅動 單元用來輪流開啟所述第一掃描線組及所述第二掃描線組,以交互驅動所述多個列晶體管 組的每一列晶體管組中的所述多個奇子像素晶體管模組及所述多個偶子像素晶體管模組 的輸出及極性反轉;及一數據驅動單元,電性連接于所述多個數據線,所述數據驅動單元根據開啟所述第一 掃描線或所述第二掃描線,并根據一極性控制信號,提供一電壓,以將所述電壓寫入所述奇 子像素晶體管模組或所述偶子像素晶體管模組并實施極性反轉。
10.如權利要求9所述的液晶顯示器模組,其特征在于,所述液晶顯示器模組還包括 一時序控制器,用來提供一數據信號、所述極性控制信號、一啟動信號、及一奇偶控制信號給所述數據驅動單元,并根據所述奇偶控制信號來控制所述掃描驅動單元所開啟的掃 描線;在所述多個晶體管單元的每一晶體管單元中,所述數據信信號用來控制所述奇子像素 晶體管模組或所述偶子像素晶體管模組所顯示的灰階,所述啟動信號用來啟動所述多個晶 體管單元的每一晶體管單元被對應的掃描線所開啟的程序;所述掃描驅動單元根據所述奇偶控制信號輪流開啟所述第一掃描線組及所述第二掃 描線組,以交互驅動所述多個列晶體管組的每一列晶體管組中的所述多個奇子像素晶體管 模組及所述多個偶子像素晶體管模組;在所述多個列晶體管組的每一列晶體管組中,所述多個奇子像素晶體管模組的每一奇 子像素晶體管模組包括 一奇子像素晶體管;及一第一像素電極,電性連接于所述奇子像素晶體管;其中在所述多個列晶體管組的每一列晶體管組中,所述多個偶子像素晶體管模組的每 一偶子像素晶體管模組包括一偶子像素晶體管;及一第二像素電極,電性連接于所述偶子像素晶體管。
11.如權利要求10所述的液晶顯示器模組,其特征在于,在所述晶體管單元中,所述奇 子像素晶體管模組所包括的所述奇子像素晶體管與所述偶子像素晶體管模組所包括的所 述偶子像素晶體管以彼此相對且分散的方式布置。
12.如權利要求11所述的液晶顯示器模組,其特征在于,在所述晶體管單元中,所述奇 子像素晶體管模組布置于所述晶體管單元的左方,且所述偶子像素晶體管模組布置于所述 晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的左上角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的左下角;模組在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的左方, 且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的左下角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的左上角;模組在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的 左方,且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的右上角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的右下角;模組在所述晶體管單元中,所述奇子像素晶體管模組布置于所述晶體管單元的 左方,且所述偶子像素晶體管模組布置于所述晶體管單元的右方;在所述奇子像素晶體管模組中,所述奇子像素晶體管布置于所述奇子像素晶體管模組 的右下角;在所述偶子像素晶體管模組中,所述偶子像素晶體管布置于所述偶子像素晶體管模組 的右上角。
全文摘要
本發(fā)明適用于顯示面板領域,提供了一種顯示面板,在顯示面板上,將每一列晶體管組中兩兩相鄰的子像素晶體管模組電性連接至同一數據線,使得顯示面板所使用的數據線數量減半,并使得顯示面板所使用的驅動集成電路單元數量大幅度的減少。將顯示面板上數據線的電壓配合極性控制信號來實現(xiàn)極性反轉以避免直流殘留,并通過此降低功率消耗、降低閃爍、以及避免串訊。顯示面板所包括的每一晶體管單元,各自所包括的子像素晶體管通過彼此相對且分散的布置方式來克服因為子像素晶體管本身透光量較高而導致垂直線現(xiàn)象發(fā)生的缺點。
文檔編號G02F1/1362GK101995718SQ200910189769
公開日2011年3月30日 申請日期2009年8月27日 優(yōu)先權日2009年8月27日
發(fā)明者呂家億, 張倫銘 申請人:深圳華映顯示科技有限公司;中華映管股份有限公司