專利名稱:液晶顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種液晶顯示器。
背景技術(shù):
傳統(tǒng)的液晶顯示器通過(guò)使用電場(chǎng)控制液晶的光透射來(lái)描繪(portray)圖 像。為此,所述液晶顯示器包括其中液晶元件按矩陣形式排列的液晶面板和 用于驅(qū)動(dòng)液晶顯示面板的驅(qū)動(dòng)電路。在如圖1所示的液晶顯示器100中,配 備有薄膜晶體管(TFT)的液晶顯示面板140用于驅(qū)動(dòng)處于交叉部分的液晶 元件CIX,其中連接到數(shù)據(jù)驅(qū)動(dòng)器120的數(shù)據(jù)線Data[l]至Data[m]和連接到 柵極驅(qū)動(dòng)器110的柵極線Gate[l]至Gate[n]相互交叉。液晶顯示面板還配備
有存儲(chǔ)電容Cst,用于維持液晶元件Qx的電壓。液晶元件Qx通過(guò)以其液晶 層(layer)中的電場(chǎng)改變液晶分子的排列來(lái)控制透射的或遮擋的光量。所述 電場(chǎng)在數(shù)據(jù)電壓從數(shù)據(jù)驅(qū)動(dòng)器120提供給像素電極141且公共電壓Vcom從 公共電壓源130提供時(shí)產(chǎn)生。
在液晶顯示器100中,公共電壓線在液晶顯示面板中以短結(jié)構(gòu)(short structure )形成。當(dāng)公共電壓被施加到公共電極142 ,且柵極電壓被輸入以將 數(shù)據(jù)電壓施加到像素電極141時(shí),連接在公共電極142和像素電極141之間 的存儲(chǔ)電容Cst充入兩者之間電壓差所對(duì)應(yīng)的電量。但是,當(dāng)柵極電壓從最 左端的像素移到最右端的像素時(shí),會(huì)發(fā)生延遲誤差,于是,由于該延遲,在 施加到左端像素電極的數(shù)據(jù)電壓值和施加到右端像素電極的數(shù)據(jù)電壓值之 間發(fā)生誤差。為了最小化該延遲誤差,通過(guò)縮短公共電壓線的兩端,公共電 壓被施加到液晶顯示器的兩端。當(dāng)前,延遲誤差不會(huì)在第一個(gè)像素或最后一 個(gè)像素發(fā)生。但是,延遲誤差會(huì)在連接到中間列(central column )的像素中發(fā)生,即,數(shù)據(jù)線Data[m/2]。即使公共電壓同時(shí)施加到公共電壓線的兩端, 像素越接近液晶顯示器的中間列,每個(gè)像素的電量就變得越不均勻。當(dāng)圖案 改變時(shí),由于電量的不均勻而產(chǎn)生余像(afterimage),同時(shí)由于不必要的電 量而產(chǎn)生殘留電壓。
發(fā)明內(nèi)容
本發(fā)明涉及一種液晶顯示器。根據(jù)示例性實(shí)施例的一個(gè)方面,液晶顯示 器通過(guò)均勻地保持像素中的電量,可以防止或減少由于每個(gè)像素中不均勻的 電量引起的余像現(xiàn)象的產(chǎn)生及殘余電壓。
在根據(jù)本發(fā)明的一個(gè)示例性實(shí)施例中,提供一種液晶顯示器,包括在第 一方向延伸的多條數(shù)據(jù)線、用于提供柵極電壓的柵極驅(qū)動(dòng)器、用于提供公共 電壓的公共電壓源、在第二方向上在液晶顯示器的第一側(cè)和第二側(cè)之間延伸 并與數(shù)據(jù)線交叉的多條柵極線,柵極線包括偶數(shù)柵極線和奇數(shù)柵極線,偶數(shù) 槺極線在第一側(cè)附近位置連接到柵極驅(qū)動(dòng)器,而奇數(shù)柵極線在第二側(cè)附近位 置連接到柵極驅(qū)動(dòng)器,以及與數(shù)據(jù)線交叉并和柵極線平行的多條公共電壓 線,所述公共電壓線包括偶數(shù)公共電壓線和奇數(shù)公共電壓線,奇數(shù)公共電壓 線在第一側(cè)附近位置連接到公共電壓,偶數(shù)公共電壓線在第二側(cè)附近位置連 接到公共電壓。
奇數(shù)柵極線可以被配置為將柵極電壓從第二側(cè)附近傳輸?shù)降?一側(cè),偶數(shù) 柵極線可以被配置為將柵極電壓從第 一側(cè)附近傳輸?shù)降诙?cè)。
奇數(shù)公共電壓線可以被配置為將公共電壓從第一側(cè)附近傳輸?shù)降诙?cè), 偶數(shù)公共電壓線可以被配置為將公共電壓從第二側(cè)附近傳輸?shù)降?一側(cè)。
奇數(shù)柵極線可以被配置為將柵極電壓從第 一側(cè)附近傳輸?shù)降诙?cè),偶數(shù) 柵極線可以被配置為將柵極電壓從第二側(cè)附近傳輸?shù)降?一側(cè)。
奇數(shù)公共電壓線可以被配置為將公共電壓從第二側(cè)附近傳輸?shù)降?一側(cè), 偶數(shù)公共電壓線可以被配置為將公共電壓從第一側(cè)附近傳輸?shù)降诙?cè)。
液晶顯示器還可以包括多個(gè)像素,多個(gè)像素中的每一個(gè)連接到多條數(shù)據(jù) 線的一條、多條柵極線中的一條和多條公共電壓線中的一條,并被配置為接 收數(shù)據(jù)電壓、^3^極電壓和公共電壓,以對(duì)其中的液晶元件進(jìn)行操作。
多個(gè)像素中的每 一 個(gè)可以位于所述多條數(shù)據(jù)線中的 一 條垂直于所述多 條柵極線中的一條和所述多條公共電壓線中的一條的位置。多個(gè)像素中的每一個(gè)可以包括連接在所述多條數(shù)據(jù)線中的 一條和像素 電極之間的薄膜晶體管、連接在像素電極和公共電極之間的液晶元件、以及 連接在像素電極和公共電極之間的存儲(chǔ)電容。
薄膜晶體管可以包括連接到所述多條柵極線中的 一條的控制電極、連接 到所述多條數(shù)據(jù)線中的一條的第一電極、以及連接到像素電極的第二電極。
當(dāng)柵極電壓被施加到控制電極時(shí),薄膜晶體管可以被導(dǎo)通,以使數(shù)據(jù)電 壓施加到像素電極。
公共電極可以連接到所述多條公共電壓線中的 一條。
由偶數(shù)柵極線提供的柵極電壓可以從第一側(cè)附近施加到第二側(cè),由偶數(shù) 公共電壓線提供的公共電壓可以從第二側(cè)附近施加到第 一側(cè),以互相外卜償, 從而在多個(gè)像素的每一個(gè)中的電量基本保持均勻。
由奇數(shù)柵極線提供的柵極電壓可以從第二側(cè)附近施加到第 一側(cè),由奇數(shù) 公共電壓線提供的公共電壓可以從第 一側(cè)附近施加到第二側(cè),以互相補(bǔ)償, 從而在多個(gè)像素的每一個(gè)中的電量基本保持均勻。
在位于第一側(cè)附近且連接到偶數(shù)柵極線和偶數(shù)公共電壓線的像素中,電 量可以基本保持均衡,柵極電壓補(bǔ)償了施加到第 一側(cè)附近的像素的公共電壓 的延遲。
在位于第二側(cè)附近且連接到偶數(shù)柵極線和偶數(shù)公共電壓線的像素中,電 量可以基本保持均勻,公共電壓補(bǔ)償了施加到第二側(cè)附近的像素的柵極電壓 的延遲。
在位于第一側(cè)附近且連接到奇數(shù)柵極線和奇數(shù)公共電壓線的像素中,電 量可以基本保持均勻,公共電壓補(bǔ)償了施加到第一側(cè)附近的像素的柵極電壓 的延遲。
在位于第二側(cè)附近且連接到奇數(shù)柵極線和奇數(shù)公共電壓線的像素中,電 量可以基本保持均勻,柵極電壓補(bǔ)償了施加到第二側(cè)附近的像素的公共電壓 的延遲。
在根據(jù)本發(fā)明的另一個(gè)示例性實(shí)施例中,提供一種液晶顯示器,包括在 第一方向延伸的多條數(shù)據(jù)線、用于提供柵極電壓的柵極驅(qū)動(dòng)器、用于提供公 共電壓的公共電壓源、在第二方向上在液晶顯示器的第一側(cè)和第二側(cè)之間延 伸并與數(shù)據(jù)線交叉的多條柵極線,柵極線包括偶數(shù)柵極線和奇數(shù)柵極線,偶 數(shù)柵極線在第二側(cè)附近位置連接到柵極驅(qū)動(dòng)器,奇數(shù)柵極線在第一側(cè)附近位置連接到柵極驅(qū)動(dòng)器連接,與數(shù)據(jù)線交叉并和柵極線平行的多條公共電壓 線,公共電壓線包括偶數(shù)公共電壓線和奇數(shù)公共電壓線,奇數(shù)公共電壓線在 第二側(cè)附近位置連接到公共電壓,偶數(shù)公共電壓線在第 一側(cè)附近位置連接到 公共電壓,以及多個(gè)像素,多個(gè)像素中的每一個(gè)連接到多條數(shù)據(jù)線中一條、 多條柵極線中的一條、以及多條公共電壓線中的一條,并被配置為接收數(shù)據(jù) 電壓、柵極電壓和公共電壓,以對(duì)其中液晶元件進(jìn)行操作。
由偶數(shù)柵極線提供的柵極電壓可以被從第二側(cè)附近施加向第 一側(cè),由偶 數(shù)公共電壓線提供的公共電壓可以被從第一側(cè)附近施加向第二側(cè),以互相補(bǔ) 償,從而在多個(gè)像素的每一個(gè)中的電量基本保持均勻。
由奇數(shù)柵極線提供的柵極電壓可以被從第 一側(cè)附近施加向第二側(cè),由奇 數(shù)公共電壓線提供的公共電壓可以被從第二側(cè)附近施加向第 一側(cè)被,以互相 補(bǔ)償,從而在多個(gè)像素的每一個(gè)中的電量基本保持均勻。
如上所述的根據(jù)本發(fā)明實(shí)施例的液晶顯示器通過(guò)均勻地保持像素中的 電量,可以防止或減少由于每個(gè)像素中的不均勻電量引起的余像現(xiàn)象的產(chǎn)生 及殘余電壓。 .
通過(guò)結(jié)合下面的附圖對(duì)本發(fā)明進(jìn)行詳細(xì)描述,本發(fā)明的上述和其它方
面、特征將變得更加清楚,附圖中
圖1是說(shuō)明傳統(tǒng)液晶顯示器的框圖2是說(shuō)明根據(jù)本發(fā)明的 一個(gè)實(shí)施例的液晶顯示器的框圖; 圖3是以等效電路說(shuō)明圖2中液晶顯示器的像素的電路圖; 圖4A是說(shuō)明圖2中液晶顯示器中連接奇數(shù)像素的數(shù)據(jù)線和奇數(shù)像素的
電量之間的關(guān)系的圖。
圖4B是說(shuō)明圖2中液晶顯示器中連接偶數(shù)像素的數(shù)據(jù)線和偶數(shù)像素的
電量之間的關(guān)系的圖。
圖5是說(shuō)明根據(jù)本發(fā)明另 一 個(gè)實(shí)施例的液晶顯示器的框圖6是以等效電路說(shuō)明圖5中液晶顯示器的像素的電路圖;以及
圖7A是說(shuō)明圖5中液晶顯示器中連接奇數(shù)像素的數(shù)據(jù)線和奇數(shù)像素的
電量之間的關(guān)系的圖。
圖7B是說(shuō)明圖5中液晶顯示器中連接偶數(shù)像素的數(shù)據(jù)線和偶數(shù)像素的電量之間的關(guān)系的圖。
具體實(shí)施例方式
在下文中,將參考附圖對(duì)本發(fā)明的實(shí)施例進(jìn)行更詳細(xì)的說(shuō)明,從而本領(lǐng) 域技術(shù)人員可以方便地實(shí)現(xiàn)本發(fā)明的實(shí)施例。
在這里,在整個(gè)說(shuō)明書中,相似的參考標(biāo)號(hào)表示有類似組成結(jié)構(gòu)和操作 的部分。另外,當(dāng)某個(gè)部分被描述為連接到其它部分,該部分可能被直接連 接或可能經(jīng)由其間的另外一個(gè)或多個(gè)部分而間接連接,同時(shí)可能包括物理連
接和/或電連接(electrical coupling )。
參考圖2,說(shuō)明了根據(jù)本發(fā)明一個(gè)實(shí)施例的液晶顯示器。
在圖2中,液晶顯示器IO(T包括柵極驅(qū)動(dòng)器110'、數(shù)據(jù)驅(qū)動(dòng)器120、
7〉共電壓源130'和液晶顯示面才反140'。
數(shù)據(jù)驅(qū)動(dòng)器120通過(guò)多條數(shù)據(jù)線Data[l]、 Data[2]..... Data[m]向液晶
顯示面板140'提供數(shù)據(jù)電壓。多條數(shù)據(jù)線Data[l]、 Data[2]..... Data[ni]
在液晶顯示面板140'的第一方向延伸并連接到多個(gè)像素。圖2中,第一方
向是垂直方向。
柵極驅(qū)動(dòng)器110'通過(guò)多條柵極線Gate[l]、 Gate[2]、 ...、 Gate[n]向液晶
顯示面板140'順序提供柵極電壓。多條柵極線Gate[l]、 Gate[2].....Gate[n〕
在液晶顯示面板140'的第二方向的第一側(cè)(即,左側(cè))和第二側(cè)(即,右 側(cè))之間延伸,與多條數(shù)據(jù)線交叉并與多個(gè)像素連接。圖2中,第二方向是 水平方向。奇數(shù)柵極線被配置為從液晶顯示面板靠近第m條數(shù)據(jù)線Data[m] 的第二側(cè)向液晶顯示面板靠近第 一條數(shù)據(jù)線Data[ 1 ]的第 一側(cè)傳輸柵極電壓。 偶數(shù)柵極線被配置為從液晶顯示面板靠近第 一條數(shù)據(jù)線Data[ 1 ]的第 一側(cè)向 液晶顯示面板靠近第m條數(shù)據(jù)線Data[m]的第二側(cè)傳輸柵極電壓。換句話說(shuō), 奇數(shù)柵極線從連接到第m條數(shù)據(jù)線Data[m]的像素向連接到第一條數(shù)據(jù)線 Data[l]的像素施加?xùn)艠O電壓,而偶數(shù)柵極線從連接到第一條數(shù)據(jù)線Data[l] 的像素向連接到第m條數(shù)據(jù)線Data[m]的像素施加?xùn)艠O電壓。在連接到奇數(shù) 柵極線的像素中,連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的 延遲最短,而連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極電壓的延遲 最長(zhǎng)。在連接到偶數(shù)柵極線的像素中,連接到第一條數(shù)據(jù)線Data[l]的像素 被施加的柵極電壓的延遲最短,而連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲最長(zhǎng)。
公共電壓源130'產(chǎn)生公共電壓Vcom,該電壓是對(duì)液晶顯示單元進(jìn)行 操作時(shí)的參考電壓,并且公共電壓源13(T通過(guò)公共電壓線Vcom—OL(奇數(shù) 公共電壓線)和Vcom—EL (偶數(shù)公共電壓線)提供公共電壓。公共電壓線 Vcom—OL和Vcom—EL在液晶顯示面板140'的第二方向延伸并連接到多個(gè) 像素。奇數(shù)公共電壓線Vcom_OL被配置為從液晶顯示面板靠近第一條數(shù)據(jù) 線Data[ 1 ]的第 一側(cè)向液晶顯示面板靠近第m條數(shù)據(jù)線Data[m]的第二側(cè)傳輸 公共電壓,而偶數(shù)公共電壓線Vcom_EL被配置為從液晶顯示面板靠近第m 條數(shù)據(jù)線Data[m]的第二側(cè)向液晶顯示面板靠近第 一條數(shù)據(jù)線Data[ 1 ]的第一 側(cè)傳輸公共電壓。換句話說(shuō),奇數(shù)公共電壓線Vcom—OL從連接到第一條數(shù) 據(jù)線Data[l]的像素向連接到第m條數(shù)據(jù)線Data[m]的像素施加公共電壓,而 偶數(shù)公共電壓線Vcom_EL從連接到第m條數(shù)據(jù)線Data[m]的像素向連接到 第一條數(shù)據(jù)線Data[l]的像素施加公共電壓。在連接到奇數(shù)公共電壓線 Vcom—OL的像素中,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的公共電壓 的延遲最短,而連接到第m條數(shù)據(jù)線Data[m]的像素被施加的公共電壓的延 遲最長(zhǎng)。在連接到偶數(shù)公共電壓線Vcom—EL的像素中,連接到第一條數(shù)據(jù) 線Data[l]的像素被施加的公共電壓的延遲最長(zhǎng),而連接到第m條數(shù)據(jù)線 Data[m]的像素被施加的公共電壓的延遲最短。
液晶顯示面板14(T包括在第一方向上延伸的多條數(shù)據(jù)線Data[l]、
Data[2].....Data[m],在第二方向上延伸的多條柵極線Gate[l]、 Gate[2].....
Gate[n]和公共電壓線Vcom—OL、 Vcom—EL,以及由多條柵極線Gate[l]、
Gate[2]..... Gate[n]、公共電壓線Vcom—OL、 Vcom—EL、以及多條數(shù)據(jù)線
Data[l]、 Data[2]..... Data[m]所定義的像素P。
在這里,每個(gè)像素可以在一個(gè)由兩條相鄰的柵極線(或公共電壓線)和 兩條相鄰的數(shù)據(jù)線所定義的像素區(qū)域內(nèi)形成。如上所述,柵極線Gate[l]、
Gate[2].....Gate[n]可以由柵極驅(qū)動(dòng)器110'提供柵極電壓,數(shù)據(jù)線Data[l]、
Data[2]..... Data[m]可以由數(shù)據(jù)驅(qū)動(dòng)器120提供數(shù)據(jù)電壓,以及公共電壓
線Vcom—OL 、 Vcom_EL可以由公共電壓驅(qū)動(dòng)器130'提供公共電壓。
參考圖3,給出了以等效電路說(shuō)明圖2中液晶顯示器的像素的電路圖。
圖3中液晶顯示器上的多個(gè)像素中的每一個(gè)包括薄膜晶體管、液晶元件 Qx和存儲(chǔ)電容Cu。
10所述薄膜晶體管(在下文中,稱之為"TFT")包括柵極、第一電極和第
二電極。柵極連接到多條柵極線Gate[l]、 Gate[2]..... Gate[n]中對(duì)應(yīng)的一
條柵極線,第一電極(漏極或源極)連接到多條數(shù)據(jù)線Data[l]、 Data[2].....
Data[m]中對(duì)應(yīng)的一條數(shù)據(jù)線,而第二電極(源極或漏極)連接到像素電極 141。當(dāng)柵才及電壓的高電平被施加到柵極時(shí),TFT被導(dǎo)通,以便從數(shù)據(jù)線 Data[l]、 Data[2]..... Data[m]向像素電極141傳輸數(shù)據(jù)電壓。
液晶元件Cu;包括第一電極和第二電極。第一電極連接到像素電極141, 而第二電極連接公共電極142。液晶元件dx通過(guò)以其液晶層(layer)中的 電場(chǎng)改變液晶分子的排列來(lái)控制透射的或遮擋的光量。所述電場(chǎng)在數(shù)據(jù)電壓 施加到像素電極141且公共電壓Vcom由公共電壓源130'施加時(shí)產(chǎn)生。
存儲(chǔ)電容Cst包括第一電極和第二電^L。第一電極連接到像素電極141, 而第二電極連接到公共電極142。換句話說(shuō),存儲(chǔ)電容Cst平行地連接到液晶 元件CLC 。當(dāng)柵極電壓的高電平施加到TFT的柵極時(shí),TFT被導(dǎo)通。當(dāng)TFT 被導(dǎo)通時(shí),數(shù)據(jù)電壓被施加到像素電極141,并且存儲(chǔ)電容C,t存儲(chǔ)與像素電 極141和公用電極142之間的電壓差相等的電量。當(dāng)TFT被截止時(shí),先前存 儲(chǔ)在存儲(chǔ)電容Cst中的電量被提供給像素電極141,由此維持液晶元件的操 作。
參考圖4A和4B,給出了說(shuō)明在連接到圖2中液晶顯示器中的像素的數(shù) 據(jù)線和像素中的電量之間的關(guān)系的圖。
圖4A是說(shuō)明連接到奇數(shù)柵極線Gate[l]、 Gate[3]..... Gate[n-l]的奇數(shù)
像素中的電量的圖。這些像素連接到在第一方向上延伸的數(shù)據(jù)線Data[l]、 Data[2]、 ...、 Data[m]以及在第二方向上在液晶顯示器的第 一側(cè)和第二側(cè)之
間延伸并與多條數(shù)據(jù)線交叉的奇數(shù)柵極線Gate[l]、 Gate[3]..... Gate[n-1]
和奇數(shù)公共電壓線Vcom一OL。這里,奇數(shù)柵極線從第二側(cè)附近延伸到第一 側(cè),而奇數(shù)公共電壓線Vcom—OL從第 一側(cè)附近延伸到第二側(cè)。
參考奇數(shù)像素中的電量,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的
柵極電壓的延遲時(shí)間要長(zhǎng)于連接到其它數(shù)據(jù)線Data[2]、 Data[3].....Data[m]
的像素被施加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要短于連接到
其它數(shù)據(jù)線Data[2]、 Data[3]..... Data[m]的像素被施加的公共電壓的延遲
時(shí)間。此外,連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲
時(shí)間要短于連接到其它數(shù)據(jù)線Data[l]、 Data[2]..... Data[m-l]的像素被施加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要長(zhǎng)于連接到其它數(shù)據(jù)線
Data[l]、 Data[2]..... Data[m-l]的像素被施加的公共電壓的延遲時(shí)間。
這里,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極電壓的延遲時(shí) 間和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲時(shí)間之間 的差,與連接到第一條數(shù)據(jù)線Data[l]的像素被所施加的公共電壓的延遲時(shí) 間和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的公共電壓的延遲時(shí)間之間 的差基本相同。換句話說(shuō),連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵 極電壓的延遲時(shí)間被公共電壓的延遲時(shí)間補(bǔ)償。類似地,連接到第m條數(shù)據(jù)
償,于是,每個(gè)像素具有基本相同的電量。因此日,對(duì)每個(gè)連接到多條數(shù)據(jù)線 中任一條的像素,柵極電壓的延遲時(shí)間和公共電壓的延遲時(shí)間互相補(bǔ)償。像 素具有基本相同的電量可以防止或減少由像素中的不均勻電量引起的余像 現(xiàn)象及殘余電壓。在一個(gè)實(shí)施例中,由于公共電壓線Vcom—OL和奇數(shù)柵極
線Gate[l]、 Gate[3].....Gate[n-l]在制作時(shí)使用具有相同延遲特征的相同金
屬線,因此與距離對(duì)應(yīng)的延遲時(shí)間基本相同。
圖4B是說(shuō)明連接到偶數(shù)柵極線Gate[2]、 Gate[4].....Gate[n]的偶數(shù)像
素中的電量的圖。這些像素連接到在第一方向上延伸的多條數(shù)據(jù)線、以及在 第二方向上在液晶顯示器的第一側(cè)和第二側(cè)之間延伸并與多條數(shù)據(jù)線交叉 的偶數(shù)柵極線和偶數(shù)公共電壓線Vcom—EL。這里,偶數(shù)柵極線從第一側(cè)附 近向第二側(cè)延伸,而偶數(shù)公共電壓線Vcom一EL從第二側(cè)附近向第 一側(cè)延伸。
參考偶數(shù)像素中的電量,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的
柵極電壓的延遲時(shí)間要短于連接到其它數(shù)據(jù)線Data[2]、 Data[3].....Data[mJ
的像素被施加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要長(zhǎng)于連接到
其它數(shù)據(jù)線Data[2]、 Data[3]..... Data[m]的像素被施加的公共電壓的延遲
時(shí)間。此外,連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲
時(shí)間要長(zhǎng)于連接到其它數(shù)據(jù)線Data[l]、 Data[2]..... Data[m-l]的像素被施
加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要短于連接到其它數(shù)據(jù)線 Data[l]、 Data[2]..... Data[m-l]的像素被施加的公共電壓的延遲時(shí)間。
這里,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極電壓的延遲時(shí) 間和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲時(shí)間之間 的差,與連接到第一條數(shù)據(jù)線Data[l]的像素被施加的公共電壓的延遲時(shí)間和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的公共電壓的延遲時(shí)間之間的 差基本相同。換句話說(shuō),連接到第一條數(shù)據(jù)線Data[l]的像素被施加的公共 電壓的延遲時(shí)間被柵極電壓的延遲時(shí)間補(bǔ)償。類似地,連接到第m條數(shù)據(jù)線 Data[m]的像素被施加的柵極電壓的延遲時(shí)間被公共電壓的延遲時(shí)間補(bǔ)償, 于是,每個(gè)像素具有基本相同的電量。因此,對(duì)每個(gè)連接到多條數(shù)據(jù)線中任 一條的像素,柵極電壓的延遲時(shí)間和公共電壓的延遲時(shí)間互相補(bǔ)償。像素具 有基本相同的電量可以防止或減少余像現(xiàn)象及由像素中的不均勻電量引起 的殘余電壓。在一個(gè)實(shí)施例中,由于公共電壓線Vcom_EL和偶數(shù)柵極線
Gate[2]、 Gate[4].....Gate[n]在制作時(shí)使用具有相同延遲特征的相同金屬線,
因此與距離對(duì)應(yīng)的延遲時(shí)間基本相同。
參考圖5,說(shuō)明了根據(jù)本發(fā)明的另一個(gè)實(shí)施例的液晶顯示器。 在圖5中,液晶顯示器100〃包括柵極驅(qū)動(dòng)器110〃 、數(shù)據(jù)驅(qū)動(dòng)器120、 公共電壓源130〃和液晶顯示面板140〃 。
數(shù)據(jù)驅(qū)動(dòng)器120通過(guò)多條數(shù)據(jù)線Data[l]、 Data[2]..... Data[m]向液晶
顯示面板140〃提供數(shù)據(jù)電壓。多條數(shù)據(jù)線Data[l]、 Data[2]..... Data[m]
在液晶顯示面板140〃的第一方向延伸并連接到多個(gè)像素。圖5中,第一方 向是垂直方向。
柵極驅(qū)動(dòng)器110〃通過(guò)多條柵極線Gate[l]、 Gate[2].....Gate[n]向液晶
顯示面板140〃順序提供柵極電壓。多條柵極線Gate[l]、 Gate[2].....Gate[n]
在液晶顯示面板140〃的第二方向的第一側(cè)(即,左側(cè))和第二側(cè)(即,右 側(cè))之間延伸,與多條數(shù)據(jù)線交叉,并連接到多個(gè)像素。圖5中,第二方向 是水平方向。
奇數(shù)柵極線被配置為從液晶顯示面板靠近第 一條數(shù)據(jù)線Data[ 1 ]的第一 側(cè)向液晶顯示面板靠近第m條數(shù)據(jù)線Data[m]的第二側(cè)傳輸柵極電壓,而偶 數(shù)柵極線被配置為從液晶顯示面板靠近第m條數(shù)據(jù)線Data[m]的第二側(cè)向液 晶顯示面板靠近第一條數(shù)據(jù)線Data[l]的第一側(cè)傳輸柵極電壓。換句話說(shuō), 奇數(shù)柵極線因此從連接到第一條數(shù)據(jù)線Data[l]的像素向連接到第m條數(shù)據(jù) 線Data[m]的像素施加?xùn)艠O電壓,而偶數(shù)柵極線從連接到第m條數(shù)據(jù)線 Data[m]的像素向連接到第一條數(shù)據(jù)線Data[l]的像素施加?xùn)艠O電壓。在連接 到奇數(shù)柵極線的像素中,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極 電壓的延遲最短,而連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲最長(zhǎng)。在連接到偶數(shù)柵極線的像素中,連接到第m條數(shù)據(jù)線Data[m] 的像素被施加的柵極電壓的延遲最短,而連接到第一條數(shù)據(jù)線Data[l]的像 素被施加的柵極電壓的延遲最長(zhǎng)。
公共電壓源130〃產(chǎn)生公共電壓Vcom,該電壓是對(duì)液晶顯示單元進(jìn)行 操作時(shí)的參考電壓,并通過(guò)公共電壓線Vcom—OL (奇數(shù)公共電壓線)和 Vcom_EL (偶數(shù)公共電壓線)施加該公共電壓。7>共電壓線Vcom一OL和 Vcom—EL在液晶顯示面板140〃的第二方向延伸并連接到多個(gè)像素。
奇數(shù)公共電壓線Vcom_OL被配置為從液晶顯示面板靠近第m條數(shù)據(jù)線 Data[m]的第二側(cè)向液晶顯示面板靠近第一條數(shù)據(jù)線Data[l]的第一側(cè)傳輸公 共電壓。偶數(shù)公共電壓線Vcom_EL被配置為從液晶顯示面板靠近第一條數(shù) 據(jù)線Data[l]的第一側(cè)向液晶顯示面板靠近第m條數(shù)據(jù)線Data[m]的第二側(cè)傳 輸公共電壓。換句話說(shuō),奇數(shù)公共電壓線Vcom一OL從連接到第m條數(shù)據(jù)線 Data[m]的像素向連接到第一條數(shù)據(jù)線Data[l]的像素施加公共電壓,而偶數(shù) 公共電壓線Vcom一EL從連接到第 一條數(shù)據(jù)線Data[ 1 ]的像素向連接到第m條 數(shù)據(jù)線Data[m]的像素施加公共電壓。在連接到奇數(shù)公共電壓線Vcom—OL 的像素中,連接到第m條數(shù)據(jù)線Data[m]的像素被施加的公共電壓的延遲最 短,而連接到第一條數(shù)據(jù)線Data[l]的像素被施加的公共電壓的延遲最長(zhǎng)。 在連接到偶數(shù)公共電壓線Vcom_EL的像素中,連接到第m條數(shù)據(jù)線Data[m] 的像素被施加的公共電壓的延遲最長(zhǎng),而連接到第一條數(shù)據(jù)線Data[l的像素 被施加的公共電壓的延遲最短。
液晶顯示面板140〃包括在第一方向上延伸的多條數(shù)據(jù)線Data[l]、
Data[2].....Data[m],在第二方向上延伸的多條柵極線Gate[l]、 Gate[2]、...、
Gate[n]和公共電壓線Vcom—OL、 Vcom—EL,以及由多條柵極線Gate[l]、
Gate[2]..... Gate[n]、公共電壓線Vcom—OL、 Vcom—EL以及多條數(shù)據(jù)線
Data[ 1 ] 、 Data[2]..... Data[m]所定義的像素P 。
在這里,每個(gè)像素可能在一個(gè)由兩條相鄰的柵極線(或公共電壓線)和 兩條相鄰的數(shù)據(jù)線所定義的像素區(qū)域內(nèi)形成。如上所述,柵極線Gate[l]、
Gate[2].....Gate[n]可以由柵極驅(qū)動(dòng)器110〃提供柵極電壓,數(shù)據(jù)線Data[l]、
Data[2]..... Data[m]可以由數(shù)據(jù)驅(qū)動(dòng)器120提供數(shù)據(jù)電壓,以及公共電壓
線Vcom—OL、 Vcom一EL可以由公共電壓驅(qū)動(dòng)器130〃提供公共電壓。
參考圖6,給出了以等效電路說(shuō)明圖5中液晶顯示器的像素的電路圖。圖6中液晶顯示器上的多個(gè)像素中的每一個(gè)包括TFT、液晶元件Q丄和 存儲(chǔ)電容Cst。
所述TFT包括柵極、第一電極和第二電極。柵極連接到多條柵極線
Gate[ 1 ] 、 Gate[2].....Gate[n]中對(duì)應(yīng)的 一條柵極線,第 一 電極(漏極或源極)
連接到多條數(shù)據(jù)線Data[l]、 Data[2]、 ...、 Data[m]中對(duì)應(yīng)的一條數(shù)據(jù)線,而 第二電極(源極或漏極)連接到像素電極141。當(dāng)柵極電壓的高電平被施加
到柵極時(shí),TFT被導(dǎo)通以從數(shù)據(jù)線Data[l]、 Data[2]..... Data[m]向像素電
極141傳輸數(shù)據(jù)電壓。
液晶元件Cw包括第一電極和第二電極。第一電^l電連接到像素電極 141,而第二電極連接公共電極142 。液晶元件CLC通過(guò)以其液晶層(layer) 中的電場(chǎng)改變液晶分子的排列來(lái)控制透射的或遮擋的光量。所述電場(chǎng)在數(shù)據(jù) 電壓施加到像素電極141且公共電壓Vcom由公共電壓源130〃提供時(shí)產(chǎn)生。 存儲(chǔ)電容C,t包括第一電極和第二電極。第一電極連接到像素電極141,而第 二電極連接到公共電極142。換句話說(shuō),存儲(chǔ)電容C^平行地連接到液晶元件 CLC。當(dāng)柵極電壓的高電平施加到TFT的柵極時(shí),TFT被導(dǎo)通。當(dāng)TFT被導(dǎo) 通時(shí),數(shù)據(jù)電壓被施加到像素電極141,并且存儲(chǔ)電容C;t存儲(chǔ)與像素電極 141和公共電極142之間的電壓差相等的電量。當(dāng)TFT被截止時(shí),之前存儲(chǔ) 在存儲(chǔ)電容Ca中的電量被提供給像素電極141,由此維持液晶元件的操作。
參考圖7A和7B,給出了說(shuō)明連接到圖5中液晶顯示器中的像素的數(shù)據(jù) 線和像素中的電量之間的關(guān)系的圖。
圖7A是說(shuō)明連接到奇數(shù)柵極線Gate[l]、 Gate[3]..... Gate[n-l]的奇數(shù)
像素中的電量的圖。這些像素連接到在第一方向上延伸的數(shù)據(jù)線Data[]]、
Data[2]..... Data[m]、以及在第二方向上在液晶顯示器的第 一 側(cè)和第二側(cè)
之間延伸并與多條數(shù)據(jù)線交叉的奇數(shù)柵極線Gate[l]、 Gate[3]、 ...、 Gate[n-1] 和奇數(shù)公共電壓線Vcom—OL。這里,奇^:柵極線從第一側(cè)附近向第二側(cè)延 伸,而奇數(shù)公共電壓線Vcom一OL從第二側(cè)附近向第一側(cè)延伸。
參考奇數(shù)像素中的電量,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的
柵極電壓的延遲時(shí)間要短于連接到其它數(shù)據(jù)線Data[2]、 Data[3].....Data[m]
的像素被施加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要長(zhǎng)于連接到
其它數(shù)據(jù)線Data[2]、 Data[3]..... Data[m]的像素被施加的公共電壓的延遲
時(shí)間。此外,連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲時(shí)間要長(zhǎng)于連接到其它數(shù)據(jù)線Data[l]、 Data[2]..... Data[m-l]的像素被施
加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要短于連接到其它數(shù)據(jù)線
Data[l]、 Data[2]..... Data[m-l]的像素被施加的公共電壓的延遲時(shí)間。
這里,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極電壓的延遲時(shí) 間和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲時(shí)間之間 的差,與連接到第一條數(shù)據(jù)線Data[l]的像素被施加的公共電壓的延遲時(shí)間 和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的公共電壓的延遲時(shí)間之間的 差基本相同。換句話說(shuō),連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極 電壓的延遲時(shí)間被公共電壓的延遲時(shí)間補(bǔ)償。類似地,連接到第m條數(shù)據(jù)線
于是,每個(gè)像素具有基本相同的電量。因此,對(duì)每個(gè)連接到多條數(shù)據(jù)線中任 一條相的像素,柵極電壓的延遲時(shí)間和公共電壓的延遲時(shí)間互相補(bǔ)償。像素 具有基本相同的電量可以防止或減少余像現(xiàn)象及由每個(gè)像素中的不均勻電 量引起的殘余電壓。在一個(gè)實(shí)施例中,由于公共電壓線Vcomj:)L和奇數(shù)柵
極線Gate[l]、 Gate[3].....Gate[n-l]在制作時(shí)使用具有相同延遲特征的相同
金屬線,因此與距離對(duì)應(yīng)的延遲時(shí)間基本相同。
圖7B是說(shuō)明連接到偶數(shù)柵極線Gate[2]、 Gate[4].....Gate[n]的偶數(shù)像
素中的電量的圖。這些像素連接到在第 一方向上延伸的多條數(shù)據(jù)線Data[l]、 Data[2]、…、Data[m]、以及在第二方向上在液晶顯示器的第一側(cè)和第二側(cè) 之間延伸并與多條數(shù)據(jù)線交叉的偶數(shù)公共電壓線Vcom—EL。這里,偶數(shù)柵 極線從第二側(cè)附近向第一側(cè)延伸,而偶數(shù)公共電壓線Vcom一EL從第二側(cè)附 近向第一側(cè)延伸。
參考偶數(shù)像素中的電量,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的
柵極電壓的延遲時(shí)間要長(zhǎng)于連接到其它數(shù)據(jù)線Data[2]、 Data[3].....Data[ml
的像素被施加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要短于連接到
其它數(shù)據(jù)線Data[2]、 Data[3]..... Data[m]的像素被施加的公共電壓的延遲
時(shí)間。此外,連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲
時(shí)間要短于連接到其它數(shù)據(jù)線Data[l]、 Data[2]..... Data[m-l]的像素被施
加的柵極電壓的延遲時(shí)間,而公共電壓的延遲時(shí)間要長(zhǎng)于連接到其它數(shù)據(jù)線 Data[l]、 Data[2]..... Data[m-l]的像素被施加的公共電壓的延遲時(shí)間。
這里,連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極電壓的延遲時(shí)間和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的柵極電壓的延遲時(shí)間之間 的差,與連接到第一條數(shù)據(jù)線Data[l]的像素被施加的公共電壓的延遲時(shí)間 和連接到第m條數(shù)據(jù)線Data[m]的像素被施加的公共電壓的延遲時(shí)間之間的 差基本相同。換句話說(shuō),連接到第一條數(shù)據(jù)線Data[l]的像素被施加的柵極 電壓的延遲時(shí)間被公共電壓的延遲時(shí)間補(bǔ)償。類似地,連接到第m條數(shù)據(jù)線 Data[m]的像素被施加的公共電壓的延遲時(shí)間被柵極電壓的延遲時(shí)間補(bǔ)償, 于是,每個(gè)像素具有基本相同的電量。因此,對(duì)每個(gè)連接到多條數(shù)據(jù)線中任 一條的像素,柵極電壓的延遲時(shí)間和公共電壓的延遲時(shí)間互相補(bǔ)償。像素具 有基本相同的電量可以防止或減少由每個(gè)像素中的不均勻電量引起的余像 現(xiàn)象及殘余電壓。.在一個(gè)實(shí)施例中,由于/^共電壓線VcomJEL和偶數(shù);f冊(cè)極
線Gate[2]、 Gate[4]..... Gate[n]在制作時(shí)使用具有相同延遲特征的相同金
屬線,因此與距離對(duì)應(yīng)的延遲時(shí)間基本相同。
如上所述,根據(jù)本發(fā)明的示例性實(shí)施例的液晶顯示器通過(guò)在像素中均勻 地維持電量,可以防止或減少由每個(gè)像素中的不均勻電量引起的余像現(xiàn)象及 殘余電壓。
以上說(shuō)明僅對(duì)應(yīng)根據(jù)本發(fā)明示例性實(shí)施例的液晶顯示器的示例性實(shí)施 例,因而本發(fā)明不限于此。因此,本領(lǐng)域技術(shù)人員可以理解,在不背離本發(fā) 明在權(quán)利要求書及其等價(jià)物中限定的原則和精神的范圍內(nèi),可以對(duì)本示例性 實(shí)施例進(jìn)行^奮改。
權(quán)利要求
1. 一種液晶顯示器,包括多條數(shù)據(jù)線,在第一方向上延伸;柵極驅(qū)動(dòng)器,用于提供柵極電壓;公共電壓源,用于提供公共電壓;多條柵極線,在第二方向上在液晶顯示器的第一側(cè)和第二側(cè)之間延伸并與所述數(shù)據(jù)線交叉,所述柵極線包括偶數(shù)柵極線和奇數(shù)柵極線,所述偶數(shù)柵極線在第一側(cè)附近位置連接到柵極驅(qū)動(dòng)器,而所述奇數(shù)柵極線在第二側(cè)附近位置連接到柵極驅(qū)動(dòng)器;以及多條公共電壓線,與數(shù)據(jù)線交叉并與柵極線平行,所述公共電壓線包括偶數(shù)公共電壓線和奇數(shù)公共電壓線,所述奇數(shù)公共電壓線在第一側(cè)附近位置連接到公共電壓源,而所述偶數(shù)公共電壓線在第二側(cè)附近位置連接到公共電壓源。
2. 如權(quán)利要求1所述的液晶顯示器,其中所述奇數(shù)柵極線被配置為從 第二側(cè)附近向第一側(cè)傳輸柵極電壓,而所述偶數(shù)柵極線被配置為從第一側(cè)附 近向第二側(cè)傳輸柵極電壓。
3. 如權(quán)利要求1所述的液晶顯示器,其中所述奇數(shù)公共電壓線被配置 為從第 一側(cè)附近向第二側(cè)傳輸公共電壓,而所述偶數(shù)公共電壓線被配置為從 第二側(cè)附近向第 一側(cè)傳輸公共電壓。
4. 如權(quán)利要求1所述的液晶顯示器,其中所述奇數(shù)柵極線被配置為從 第 一側(cè)附近向第二側(cè)傳輸柵極電壓,而所述偶數(shù)柵極線被配置為從第二側(cè)附 近向第 一側(cè)傳輸柵極電壓。
5. 如權(quán)利要求1所述的液晶顯示器,其中所述奇數(shù)公共電壓線被配置 為從第二側(cè)附近向第 一側(cè)傳輸公共電壓,而所述偶數(shù)公共電壓線被配置為從 第 一側(cè)附近向第二側(cè)傳輸公共電壓。
6. 如權(quán)利要求1所述的液晶顯示器,還包括多個(gè)像素,所述多個(gè)像素 的每一個(gè)連接到多條數(shù)據(jù)線中的一條、多條柵極線中的 一條以及多條公共電 壓線中的一條,并被配置來(lái)接收數(shù)據(jù)電壓、柵極電壓和公共電壓,以操作其 中的液晶元件。
7. 如權(quán)利要求6所述的液晶顯示器,其中所述多個(gè)像素中的每一個(gè)位于所述多條數(shù)據(jù)線中的 一條垂直于所述多條柵極線中的一條和所述多條公 共電壓線中的一條的區(qū)域。
8. 如權(quán)利要求6所述的液晶顯示器,其中所述多個(gè)像素中的每一個(gè)包括薄膜晶體管,連接在所述多條數(shù)據(jù)線中的 一條和像素電極之間; 液晶元件,連接在所述像素電極和公共電極之間;以及 存儲(chǔ)電容,連接在所述像素電極和所述公共電極之間。
9. 如權(quán)利要求8所述的液晶顯示器,其中所述薄膜晶體管包括連接到 所述多條柵極線中的一條的控制電極、連接到所述多條數(shù)據(jù)線中的一條的第 一電極、以及連接到所述像素電極的第二電極。
10. 如權(quán)利要求9所述的液晶顯示器,其中所述薄膜晶體管在柵極電壓 被施加到控制電極時(shí)被導(dǎo)通,以便將數(shù)據(jù)電壓施加到像素電極。
11. 如權(quán)利要求8所述的液晶顯示器,其中所述公共電極被連接到所述 多條公共電壓線中的一條。
12. 如權(quán)利要求6所述的液晶顯示器,其中由偶數(shù)柵極線提供的柵極電 壓被從第 一側(cè)附近施加向第二側(cè),而由奇數(shù)柵極線提供的片冊(cè)極電壓被從第二 側(cè)附近施加向第 一側(cè),由偶數(shù)公共電壓線提供的公共電壓被從第二側(cè)附近施 加向第 一側(cè),而由奇數(shù)公共電壓線提供的公共電壓被從第 一側(cè)附近施加向第 二側(cè),從而互相補(bǔ)償,以使得電量在多個(gè)像素的每一個(gè)中基本保持均勻。
13. 如權(quán)利要求12所述的液晶顯示器,其中在第一側(cè)附近并連接到偶 數(shù)柵極線和偶數(shù)公共電壓線的像素中電量基本保持均勻,所述柵極電壓補(bǔ)償 了提供給第一側(cè)附近的像素的公共電壓的延遲。
14. 如權(quán)利要求13所述的液晶顯示器,其中在第二側(cè)附近并連接到偶 數(shù)柵極線和偶數(shù)公共電壓線的像素中電量基本保持均勻,所述公共電壓補(bǔ)償 了提供給第二側(cè)附近的像素的柵極電壓的延遲。
15. 如權(quán)利要求14所述的液晶顯示器,其中在第一側(cè)附近并連接到奇 數(shù)柵極線和奇數(shù)公共電壓線的像素中電量基本保持均勻,所述公共電壓補(bǔ)償 了提供給第 一側(cè)附近的像素的柵極電壓的延遲。
16. 如權(quán)利要求15所述的液晶顯示器,其中在第二側(cè)附近并連接到奇 數(shù)柵極線和奇數(shù)公共電壓線的像素中電量基本保持均勻,所述柵極電壓補(bǔ)償 了提供給第二側(cè)附近的像素的公共電壓的延遲。
17. —種液晶顯示器,包括多條數(shù)據(jù)線,在第一方向上延伸; 柵極驅(qū)動(dòng)器,用于提供柵極電壓; 公共電壓源,用于提供公共電壓;多條柵極線,在第二方向上在液晶顯示器的第一側(cè)和第二側(cè)之間延伸并 與數(shù)據(jù)線交叉,所述柵極線包括偶數(shù)柵極線和奇數(shù)柵極線,所述偶數(shù)柵極線 在第二側(cè)附近位置連接到柵極驅(qū)動(dòng)器,而所述奇數(shù)柵極線在第 一側(cè)附近位置 連接到柵極驅(qū)動(dòng)器;多條公共電壓線,與數(shù)據(jù)線交叉并與柵極線平行,所述公共電壓線包括 偶數(shù)公共電壓線和奇數(shù)公共電壓線,所述奇數(shù)公共電壓線在第二側(cè)附近位置 連接到公共電壓源,而所述偶數(shù)公共電壓線在第 一側(cè)附近位置連接到公共電 壓源;以及多個(gè)像素,所述多個(gè)像素的每一個(gè)連接到多條數(shù)據(jù)線中的一條、多條柵 極線中的一條以及多條公共電壓線中的一條,并被配置來(lái)接收數(shù)據(jù)電壓、柵 極電壓和公共電壓,以操作其中的液晶元件。
18. 如權(quán)利要求17所述的液晶顯示器,其中由偶數(shù)柵極線提供的柵極 電壓被從第二側(cè)附近施加向第 一側(cè),而由偶數(shù)公共電壓線提供的公共電壓被 從第一側(cè)附近施加向第二側(cè),從而互相補(bǔ)償,使得電量在多個(gè)像素的每一個(gè) 中基本保持均勻。
19. 如權(quán)利要求18所述的液晶顯示器,其中由奇數(shù)柵極線提供的柵極 電壓被從第 一側(cè)附近施加向第二側(cè),而由奇數(shù)公共電壓線提供的公共電壓被 從第二側(cè)附近施加向第一側(cè),從而互相補(bǔ)償,使得電量在多個(gè)像素的每一個(gè) 中基本保持均勻。
全文摘要
一種液晶顯示器,包括在第一方向上延伸的數(shù)據(jù)線、在第二方向上在液晶顯示器第一側(cè)和第二側(cè)之間延伸并與數(shù)據(jù)線交叉的柵極線、以及與數(shù)據(jù)線交叉并與柵極線平行的公共電壓線。所述柵極線包括在第一側(cè)附近連接到柵極驅(qū)動(dòng)器的偶數(shù)柵極線和在第二側(cè)附近連接到柵極驅(qū)動(dòng)器的奇數(shù)柵極線。所述公共電壓線包括在第二側(cè)附近連接到公共電壓源的偶數(shù)公共電壓線和在第一側(cè)附近連接到公共電壓源的奇數(shù)公共電壓線。
文檔編號(hào)G02F1/133GK101295113SQ20081009433
公開日2008年10月29日 申請(qǐng)日期2008年4月28日 優(yōu)先權(quán)日2007年4月27日
發(fā)明者金敏佑, 金旻亨 申請(qǐng)人:三星Sdi株式會(huì)社