專利名稱:用于顯示裝置的驅(qū)動器以及具有該驅(qū)動器的顯示裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種用于顯示裝置的驅(qū)動器以及一種具有該驅(qū)動器的顯示裝置。
背景技術(shù):
一般來說,液晶顯示(LCD)裝置包括兩個設(shè)置有像素電極和共電極的面板、以及設(shè)置在兩個面板之間具有介電各向異性的液晶層。像素電極以矩陣形式排列。像素電極連接至諸如薄膜晶體管(“TFT”)的開關(guān)元件,從而以像素行為單位順序地被施加有數(shù)據(jù)電壓。共電極設(shè)置在面板的整個表面的上方,并被施加有共電壓。根據(jù)電路原理,像素電極、共電極、以及介于其間的液晶層組成液成液晶電容器。液晶電容器與連接于此的開關(guān)元件一起組成像素單元。
在液晶顯示裝置中,對兩個電極(例如,像素電極和共電極)施加電壓,以在液晶層中生成電場。通過控制電場的強度調(diào)節(jié)穿過液晶層的光的透射率,獲得期望的圖像。如果在很長的一段時間內(nèi)在一個方向上對液晶層施加電壓,圖像質(zhì)量會發(fā)生劣化。因此,需要以幀、像素行、或像素為單位相對于施加給共電極的共電壓來反轉(zhuǎn)數(shù)據(jù)電壓的極性。
液晶顯示裝置包括柵極驅(qū)動器,用于將選通信號傳輸至柵極線,以開啟或關(guān)閉各個像素的開關(guān)元件;灰度電壓發(fā)生器,用于生成多個灰度電壓;數(shù)據(jù)驅(qū)動器,用于從灰度電壓中選取對應(yīng)于圖像數(shù)據(jù)的電壓,并將數(shù)據(jù)電壓施加給顯示信號線中的數(shù)據(jù)線;以及信號控制器,用于控制這些部件。
以與用于形成像素的開關(guān)元件相同的工藝形成柵極驅(qū)動器,隨后將柵極驅(qū)動器集成在面板中。通過減半來減小數(shù)據(jù)線的數(shù)量,而不是使柵極線的數(shù)量加倍,從而實現(xiàn)了相同的分辨率并降低了成本。此外,在面板的左側(cè)和右側(cè)設(shè)置一對相對的柵極驅(qū)動器,以施加選通信號。為了在一幀期間施加選通信號,在施加前一選通信號之后,通過在經(jīng)過預(yù)定時間之后將下一選通信號與前一選通信號重疊來傳輸下一選通信號。
當信號線重疊時,在像素中形成寄生電容。在施加數(shù)據(jù)電壓之后,由于由寄生電容在下降沿所生成的反沖電壓(kickback voltage),數(shù)據(jù)電壓輕微地減小,此后,由于在下一選通信號的下降沿所生成的反沖電壓,數(shù)據(jù)電壓再次減小。這樣就造成正像素電壓和負像素電壓之間的電壓差,從而導(dǎo)致閃爍。此外,由于殘留的圖像或指紋可能會使屏幕產(chǎn)生斑點(stain)。
因此,期望一種可以防止屏幕閃爍或斑點的用于顯示裝置的驅(qū)動器以及一種具有該驅(qū)動器的顯示裝置。
發(fā)明內(nèi)容
本發(fā)明目的在于提供一種用于顯示裝置的驅(qū)動器和一種具有該驅(qū)動器的顯示裝置,其具有防止屏幕閃爍或污染的優(yōu)點。
本發(fā)明的示例性實施例提供了一種用于顯示裝置的驅(qū)動器。
根據(jù)本發(fā)明的示例性實施例,用于顯示裝置的驅(qū)動器包括多條柵極線,用于傳輸選通信號;以及第一和第二柵極驅(qū)動器,分別連接至多條柵極線中的奇數(shù)和偶數(shù)柵極線,第一和第二柵極驅(qū)動器基于多個時鐘信號生成選通信號。多個時鐘信號中的兩個相鄰時鐘信號具有等于或大于180°且小于360°的相位差。
此外,多個時鐘信號中的兩個不相鄰的時鐘信號可以具有180°的相位差。
多個時鐘信號均可具有50%的占空比。
多個時鐘信號包括第一至第四時鐘信號,第一和第二時鐘信號或第三和第四時鐘信號可以具有等于或大于180°且小于360°的相位差。
第一和第三時鐘信號或第二和第四時鐘信號可以具有180°的相位差。
第一和第三時鐘信號可以輸入至第一柵極驅(qū)動器,第二和第四時鐘信號可以輸入至第二柵極驅(qū)動器,第一和第二輸出起始信號可以分別輸入至第一和第二柵極驅(qū)動器,以及第一和第二輸出起始信號可以具有等于或大于180°且小于360°的相位差。
本發(fā)明的另一個示例性實施例提供了一種顯示裝置,其包括多個像素,呈矩陣排列;多條柵極線,用于將選通信號傳輸至像素;多條數(shù)據(jù)線,用于將數(shù)據(jù)信號傳輸至像素;以及第一和第二柵極驅(qū)動器,分別連接至多條柵極線中的奇數(shù)和偶數(shù)柵極線,第一和第二柵極驅(qū)動器基于多個時鐘信號生成選通信號。多個時鐘信號中的兩個相鄰時鐘信號具有等于或大于180°且小于360°的相位差。
此外,多個時鐘信號中的兩個不相鄰的時鐘信號可以具有180°的相位差。
多個時鐘信號均可具有50%的占空比。
多個時鐘信號可以包括第一至第四時鐘信號,并且第一和第二時鐘信號或第三和第四時鐘信號可以具有等于或大于180°且小于360°的相位差。
第一和第三時鐘信號或第二和第四時鐘信號可以具有180°的相位差。
第一和第三時鐘信號可以輸入至第一柵極驅(qū)動器,以及第二和第四時鐘信號可以輸入至第二柵極驅(qū)動器。
第一和第二輸出起始信號可以分別輸入至第一和第二柵極驅(qū)動器,以及第一和第二輸出起始信號可以具有等于或大于180°且小于360°的相位差。
在多個像素中的兩個相鄰數(shù)據(jù)線之間沿行方向設(shè)置的兩個鄰接像素(一對相鄰像素)可以連接至相同的數(shù)據(jù)線,以及這兩個像素可以連接至彼此不同的柵極線。
顯示裝置還可以包括用于生成數(shù)據(jù)信號的數(shù)據(jù)驅(qū)動器,其中,數(shù)據(jù)驅(qū)動器將數(shù)據(jù)信號施加給像素,該像素首先接收位于沿列方向排列的多個像素行中的第一像素行的兩個鄰接像素之間的數(shù)據(jù)信號。
第一個第二柵極驅(qū)動器可以集成在顯示裝置中。
通過參照附圖更加詳細地描述示例性實施例,本發(fā)明的上述和其它特征和優(yōu)點將變得顯而易見,其中圖1是示出根據(jù)本發(fā)明示例性實施例的液晶顯示裝置的框圖;圖2是示出根據(jù)本發(fā)明示例性實施例的液晶顯示裝置的像素的等效電路示意圖;圖3示出根據(jù)本發(fā)明示例性實施例的液晶顯示裝置的結(jié)構(gòu);圖4是根據(jù)本發(fā)明示例性實施例的柵極驅(qū)動器的框圖;圖5是根據(jù)本發(fā)明示例性實施例的用于柵極驅(qū)動器的移位寄存器的第j級的電路示意圖;圖6A和6B示出圖4的柵極驅(qū)動器的信號波形;圖7A和7B分別示出根據(jù)本發(fā)明的示例性實施例和現(xiàn)有技術(shù)的選通信號和數(shù)據(jù)電壓的波形;以及圖8示出根據(jù)本發(fā)明示例性實施例的柵極驅(qū)動器的選通信號輸出的部分波形。
具體實施例方式
下面將參照附圖更加全面的描述本發(fā)明。然而,本發(fā)明可以以多種不同的方式來實現(xiàn),而不局限于在此描述的實施例。相反地,對本領(lǐng)域的技術(shù)人員來說,提供這些實施例,使得本發(fā)明充分公開并且完全覆蓋本發(fā)明的范圍。相同的標號表示類似的元件。
應(yīng)該明白,當提到元件“位于”另一元件上時,其可直接位于其它元件上或者也可以存在插入元件。相反地,當提到元件“直接位于”另一個元件上時,不存在插入元件。在此,術(shù)語“和/或”包括一個或多個相關(guān)的所列術(shù)語的任意和所有結(jié)合。
應(yīng)當理解,盡管在此可能使用術(shù)語第一、第二、第三等來描述不同的元件、部件、區(qū)域、層、和/或部,但是這些元件、部件、區(qū)域、層、和/或部并不局限于這些術(shù)語。這些術(shù)語僅用于將一個元件、部件、區(qū)域、層、或部與另一個區(qū)域、層、或部相區(qū)分。因此,在不背離本發(fā)明宗旨的情況下,下文所述的第一元件、部件、區(qū)域、層、或部可以稱為第二元件、部件、區(qū)域、層、或部。
在此使用的術(shù)語僅用于描述特定實施例而不是限制本發(fā)明。正如在此使用的,單數(shù)形式的“一個”、“這個”也包括復(fù)數(shù)形式,除非文中另有其它明確指示。應(yīng)當進一步理解,當在本申請文件中使用術(shù)語“包括”和/或“包含”時,是指存在所聲稱的特征、區(qū)域、整數(shù)、步驟、操作、元件、和/或部件,但是并不排除還存在或附加一個或多個其它的特征、區(qū)域、整數(shù)、步驟、操作、元件、部件、和/或其組合。
此外,在此可能使用諸如“在...之下”、“在...下面”、“下面的”、“在...上面”、以及“上面的”等空間關(guān)系術(shù)語,以描述如圖中所示的一個元件與另一元件的關(guān)系。應(yīng)當理解,除圖中所示的方位之外,空間關(guān)系術(shù)語將包括裝置的不同方位。例如,如果翻轉(zhuǎn)一幅圖中的裝置,則被描述為在其他元件“下面”的元件將被定位為在其他元件的“上面”。因此,示例性術(shù)語“在...下面”可以根據(jù)圖的特定方位包括在上面和在下面的方位。類似地,如果翻轉(zhuǎn)一幅圖中的裝置,則被描述為在其它元件“下面”或“之下”的元件將被定位為在其它元件的“上面”。因此,示例性術(shù)語“下面”或“之下”可以包含上面和下面的方位。
除非特別限定,在此所使用的所有術(shù)語(包括技術(shù)術(shù)語和科技術(shù)語)具有與本發(fā)明所屬領(lǐng)域的普通技術(shù)人員通常所理解的意思相同的解釋。還應(yīng)進一步理解,諸如在通用字典中所定義的術(shù)語應(yīng)該被解釋為與其在相關(guān)技術(shù)上下文中的意思相一致,并且除非在此進行特別限定,不應(yīng)理想化的或過于正式的對其進行解釋。
下面,將參照附圖描述本發(fā)明。
首先,將參照圖1至圖3以液晶顯示裝置做為實例描述根據(jù)本發(fā)明示例性實施例的液晶顯示裝置。
圖1是示出根據(jù)本發(fā)明示例性實施例的液晶顯示裝置的框圖。圖2是示出根據(jù)本發(fā)明示例性實施例的液晶顯示裝置的像素的等效電路示意圖。圖3示出根據(jù)本發(fā)明示例性實施例的液晶顯示裝置的結(jié)構(gòu)。
如圖1所示,根據(jù)本發(fā)明示例性實施例的液晶顯示裝置包括液晶面板組件300、連接至液晶面板組件300的柵極驅(qū)動器400L和400R以及數(shù)據(jù)驅(qū)動器500、連接至數(shù)據(jù)驅(qū)動器500的灰度電壓發(fā)生器800、以及用于控制這些部件的信號控制器600。
從圖1和圖3中可以很好地看出,液晶面板組件300包括多條信號線G1至G2n、D1至Dm、L1和L2。此外,多個連接至信號線的像素基本上呈矩陣排列。
信號線G1至G2n、D1至Dm、L1和L2包括多條柵極線G1至G2n,用于傳輸選通信號(有時稱為“掃描信號”);以及多條數(shù)據(jù)線D1至Dm和偽線(dummy line)L1和L2,用于傳輸數(shù)據(jù)信號。柵極線G1至G2n在行方向上基本上互相平行地延伸,以及數(shù)據(jù)線D1至Dm和偽線L1和L2在列方向上基本上互相平行地延伸。
如圖3所示,印刷電路板(“PCB”)550設(shè)置在包括柵極線G1至G2n、數(shù)據(jù)線D1至Dm、和偽線L1和L2的液晶面板組件300的上部。PCB 550包括諸如用于驅(qū)動液晶顯示裝置的信號控制器600、驅(qū)動電壓發(fā)生器、以及灰度電壓發(fā)生器(均未示出)的電路元件。偽線L1和L2分別在液晶面板組件300的最左邊和最右邊沿列方向基本互相平行地延伸,并且基本上與數(shù)據(jù)線D1至Dm平行。
液晶面板組件300和PCB 500通過柔性印刷電路(FPC)基板510彼此電連接和物理連接。
FPC基板510安裝有組成數(shù)據(jù)驅(qū)動器500的數(shù)據(jù)驅(qū)動集成電路芯片540,并形成為具有多條數(shù)據(jù)傳輸線521。數(shù)據(jù)傳輸線521通過接觸部C1分別連接至在液晶面板組件300上形成的數(shù)據(jù)線D1至Dm,以傳輸相應(yīng)的數(shù)據(jù)電壓。
在FPC基板510中,在數(shù)據(jù)驅(qū)動集成電路芯片540的最左和最右的位置處形成信號傳輸線522a、522b、523a、和523b。信號傳輸線522a、522b、523a、和523b通過對應(yīng)的接觸部C3連接至在PCB550中形成的信號傳輸線551a和551b。
在FPC基板510最左側(cè)形成的信號傳輸線522a通過接觸部C2連接至最左側(cè)的數(shù)據(jù)線D1,并且通過接觸部C3連接至信號傳輸線551a和523a,以通過接觸部C1連接至偽線L2。
在基板510最右側(cè)形成的信號傳輸線523b通過接觸部C2連接至最右側(cè)的數(shù)據(jù)線Dm,并且通過接觸部C3連接至信號傳輸線551b和523a,以通過接觸部C1連接至偽線L1。
從圖2和圖3中可以看出,每個像素均包括連接至顯示信號線G1至G2n、D1至Dm、和偽線L1和L2的開關(guān)元件Q、連接于此的液晶電容器Clc、以及存儲電容器Cst。然而,可以選擇性地將存儲電容器Cst省略。
開關(guān)元件Q(例如,薄膜晶體管)設(shè)置在薄膜晶體管面板的下部面板100上。作為三端口(three-port)裝置,其控制端連接至柵極線G1至G2n其中之一,其輸入端連接至數(shù)據(jù)線D1至Dm以及偽線L1和L2其中之一,以及其輸出端連接至液晶電容器Clc和存儲電容器Cst。
液晶電容器Clc的兩個端為下部面板100的像素電極191和上部面板200的共電極270,該上部面板為共電極面板。夾置在兩個電極191和270之間的液晶層3作為介電元件。像素電極191連接至開關(guān)元件Q,以及共電極270設(shè)置在上部面板200的整個表面上,以接收共電壓Vcom。不同于圖2所示,共電極270可以設(shè)置在下部面板100上,而不是設(shè)置在上部面板200上,在這種情況下,兩個電極191和270中的至少一個可以以線形或條形形成。
通過將單獨的信號線(未示出)和設(shè)置在下部面板100上的像素電極191重疊來構(gòu)造具有對于液晶電容器Clc的輔助功能的存儲電容器Cst,其中,在單獨的信號線與像素電極之間夾置有絕緣件,以及將諸如共電壓Vcom的預(yù)定電壓施加給單獨的信號線??蛇x地,可以通過將像素電極191和設(shè)置在其上方的先前柵極線進行重疊來構(gòu)造存儲電容器Cst,其中,在像素電極和先前柵極線之間夾置有絕緣件。
如圖3所示,一對柵極線Gj+1和Gj+2、和Gj+3和Gj+4分別設(shè)置在像素電極191的單個行的上方和下方。此外,每一條數(shù)據(jù)線D1至Dm均設(shè)置在像素電極191的兩個相鄰列之間。也就是,一條數(shù)據(jù)線設(shè)置在一對像素列之間?,F(xiàn)在,將詳細描述柵極線G1至G2n和像素電極191之間的連接、以及數(shù)據(jù)線D1至Dm和像素電極191之間的連接。
連接在像素電極191上方和下方的多對柵極線G1至G2n通過設(shè)置在每個像素電極191的上方和下方的開關(guān)元件Q連接于此。
也就是,在奇數(shù)像素行中,設(shè)置在各條數(shù)據(jù)線D1至Dm左側(cè)的開關(guān)元件Q連接至上部柵極線G1、G5、...、G4m+1,而設(shè)置在各條數(shù)據(jù)線D1至Dm右側(cè)的開關(guān)元件Q連接至下部柵極線G2、G6、...、G4m+2。另一方面,在偶數(shù)像素行中,上部柵極線G3、G7、...、G4m-1和下部柵極線G4、G8、...、G4m以相對于奇數(shù)像素行相反的方式連接至開關(guān)元件Q。也就是,設(shè)置在數(shù)據(jù)線D1至Dm右側(cè)的開關(guān)元件Q連接至上部柵極線G3、G7、...、G4m-1而設(shè)置在數(shù)據(jù)線D1至Dm左側(cè)的開關(guān)元件Q連接至下部柵極線G4、G8、...、G4m。
在奇數(shù)行中,設(shè)置在數(shù)據(jù)線D1至Dm左側(cè)的像素電極191通過其開關(guān)元件Q連接至第一相鄰數(shù)據(jù)線D1至Dm而設(shè)置在數(shù)據(jù)線D1至Dm右側(cè)的像素電極191連接至第二相鄰數(shù)據(jù)線D1至Dm。在偶數(shù)行中,設(shè)置在數(shù)據(jù)線D1至Dm左側(cè)的像素電極191通過其開關(guān)元件Q連接至先前相鄰數(shù)據(jù)線D1至Dm,而設(shè)置在數(shù)據(jù)線D1至Dm右側(cè)的像素電極191連接至第一相鄰數(shù)據(jù)線D1至Dm。此外,在第一列和偶數(shù)行中的像素電極191連接至偽線L1,該偽線連接至最后一條數(shù)據(jù)線Dm而在最后一列和奇數(shù)行中的像素電極191連接至偽線L2,該偽線連接至第一條數(shù)據(jù)線D1。
如上所述,在每個像素PX中分別形成的開關(guān)元件Q以這樣的方式形成它們可以輕易地連接至數(shù)據(jù)線D1至Dm或偽線L1和L2,即,它們具有盡可能短的連接距離。因此,在圖3中,開關(guān)元件Q在每一像素行和列中設(shè)置在不同的位置。也就是,在奇數(shù)像素對中,在設(shè)置在數(shù)據(jù)線D1至Dm左側(cè)的像素PX的右上側(cè)形成開關(guān)元件Q,而在設(shè)置在數(shù)據(jù)線D1至Dm右側(cè)的像素PX的右下側(cè)形成開關(guān)元件Q。
另一方面,設(shè)置在偶數(shù)行中的像素PX的開關(guān)元件Q形成在相對于其相鄰像素行相對的位置。也就是,在偶數(shù)像素對中,設(shè)置在數(shù)據(jù)線D1至Dm左側(cè)的像素PX在左下部具有其開關(guān)元件Q,以及設(shè)置在數(shù)據(jù)線D1至Dm右側(cè)的像素PX在左上部具有其開關(guān)元件Q。
簡單來說,在圖3的像素電極191和數(shù)據(jù)線D1至Dm中,設(shè)置在每個像素行的兩條相鄰數(shù)據(jù)線之間的兩個像素PX的開關(guān)元件Q連接至相同的數(shù)據(jù)線。也就是,在奇數(shù)像素行中,在兩條數(shù)據(jù)線之間形成的兩個像素PX的開關(guān)元件Q連接至右側(cè)數(shù)據(jù)線,以及在偶數(shù)像素行中,在兩條數(shù)據(jù)線之間形成的兩個像素PX的開關(guān)元件Q連接至左側(cè)數(shù)據(jù)線。
圖3的布置僅是一個實例,因此,像素電極191、奇數(shù)和偶數(shù)數(shù)據(jù)線D1至Dm、以及數(shù)據(jù)線G1至G2n都可以以不同的方式連接。
另一方面,為了實現(xiàn)彩色顯示,每個像素PX唯一地顯示一種原色(空間分割),或者每個像素PX根據(jù)時間交替地顯示原色(時間分割)。
通過原色的空間或時間組合可以獲得期望的顏色。圖2示出空間分割的實例,其中,在對應(yīng)于像素電極191的區(qū)域中,每個像素PX均包括紅、綠、或藍濾色器230。濾色器230可以如圖2所示設(shè)置在下部面板100上方,或可選地設(shè)置在下部面板100下方。
在圖3中,在行方向上以原色中的紅色、綠色、和藍色為順序配置用于相應(yīng)像素PX的每個濾色器230,以及每個像素列以條形方式線性地配置,其中,像素列的每個濾色器230僅包括原色中的一種顏色。
在兩個面板100和200中至少一個的外表面上設(shè)置有至少一個用于使光偏振的偏光器(未示出)。
再次參照圖1,灰度電壓發(fā)生器800生成對應(yīng)于像素PX的透射率的兩個灰度電壓組(基準灰度組)。一個灰度組相對于共電壓Vcom具有正值,以及另一個灰度電壓組相對于共電壓Vcom具有負值。
一對柵極驅(qū)動器400L和400R分別設(shè)置在液晶面板組件300的左側(cè)和右側(cè),以及分別連接至奇數(shù)柵極線G1、G3、...、G2n-1和偶數(shù)柵極線G2、G4、...、G2n,以將選通信號施加給柵極線G1至G2n,其中,選通信號由外部柵極導(dǎo)通電壓Von和外部柵極截止電壓Voff組成。柵極驅(qū)動器400L和400R包括基本上呈行排列的多個級(stage),作為移位寄存器,并且以與形成像素PX的開關(guān)元件Q相同的工藝形成和集成。然而,柵極驅(qū)動器400L和400R可以以集成電路(“IC”)的形式設(shè)置。
數(shù)據(jù)驅(qū)動器500連接至液晶面板組件300的數(shù)據(jù)線D1至Dm,以從灰度電壓發(fā)生器800中選取灰度電壓,并將灰度電壓作為數(shù)據(jù)信號施加給數(shù)據(jù)線D1至Dm??蛇x地,在灰度電壓發(fā)生器800僅生成預(yù)定數(shù)量的基準灰度電壓而不是生成所有灰度電壓的情況下,數(shù)據(jù)驅(qū)動器500可以通過劃分基準灰度電壓并在生成的灰度電壓中選取數(shù)據(jù)信號來生成對于所有灰度的灰度電壓。
信號控制器600控制柵極驅(qū)動器400L和400R、數(shù)據(jù)驅(qū)動器500、和灰度電壓發(fā)生器800。
每個驅(qū)動器500、600、和800均可以一個或多個驅(qū)動IC芯片的形式直接安裝在LCD面板組件300上??蛇x地,驅(qū)動器500、600、和800可以帶載封裝(“TCP”)的形式安裝在LCD面板組件300中的柔性印刷電路(“FPC”)膜(未示出)上,或可以安裝在單獨的印刷電路板(未示出)中。可選地,驅(qū)動器500、600、和800可以與顯示信號線G1至G2n和D1至Dm、以及薄膜晶體管開關(guān)元件Q一起直接安裝在LCD面板組件300上。
此外,驅(qū)動器400、500、600、和800可以以單個芯片的形式集成,在這種情況下,至少一個驅(qū)動器或其中至少一個電路元件可以出現(xiàn)在單個芯片的外部。
現(xiàn)在,將參照圖1描述液晶顯示裝置的操作。
信號控制器600從外部圖形控制器(未示出)中接收輸入圖像信號R、G、和B以及用于控制其顯示的輸入控制信號。作為輸入控制信號的實例,具有垂直同步信號Vsync、水平同步信號Hsync、主時鐘信號MCLK、以及數(shù)據(jù)使能信號DE。
信號控制器600基于輸入控制信號和輸入圖像信號R、G、和B,根據(jù)液晶面板組件300的操作條件處理輸入圖像信號R、G、和B,以生成柵極控制信號CONT1、數(shù)據(jù)控制信號CONT2等,隨后,將生成的柵極控制信號CONT1傳輸至柵極驅(qū)動器400L和400R,以及將生成的數(shù)據(jù)控制信號CONT2和處理過的圖像數(shù)據(jù)DAT傳輸至數(shù)據(jù)驅(qū)動器500。
柵極控制信號CONT1包括用于指示掃描開始的掃描起始信號STV和至少一個用于控制柵極導(dǎo)通電壓Von的輸出周期的時鐘信號。柵極控制信號CONT1還可以包括用于限定柵極導(dǎo)通電壓Von的持續(xù)時間的輸出使能信號OE。
數(shù)據(jù)控制信號CONT2包括水平同步起始信號STH,用于指示(一對)一個像素行的數(shù)據(jù)傳輸;加載信號LOAD,用于命令將相關(guān)數(shù)據(jù)電壓施加給數(shù)據(jù)線D1至Dm;以及數(shù)據(jù)時鐘信號HCLK。數(shù)據(jù)控制信號CONT2還可以包括反轉(zhuǎn)信號RVS,用于相對于共電壓Vcom反轉(zhuǎn)數(shù)據(jù)信號的電壓極性(下文中,“相對于共電壓Vcom的數(shù)據(jù)信號的電壓極性”簡稱為“數(shù)據(jù)信號極性”)。
響應(yīng)于來自信號控制器600的數(shù)據(jù)控制信號CONT2,數(shù)據(jù)驅(qū)動器500接收(一對)一個像素行的數(shù)字圖像信號DAT,并選取對應(yīng)于數(shù)字圖像信號DAT的灰度電壓,使得數(shù)字圖像信號DAT被轉(zhuǎn)換為相關(guān)模擬數(shù)據(jù)信號。隨后,模擬信號被施加給相關(guān)的數(shù)據(jù)線D1至Dm。
柵極驅(qū)動器400L和400R根據(jù)來自信號控制器600的柵極控制信號CONT1將柵極導(dǎo)通電壓Von施加給柵極線G1至G2n,以使連接至柵極線G1至G2n的開關(guān)元件Q導(dǎo)通。結(jié)果,施加給數(shù)據(jù)線D1至Dm的數(shù)據(jù)信號通過導(dǎo)通的開關(guān)元件Q被施加給相關(guān)的像素PX。
施加給像素PX的數(shù)據(jù)信號的電壓和共電壓Vcom之間的差成為液晶電容器Clc的電荷電壓,即,像素電壓。液晶分子的定向根據(jù)像素電壓的強度而變化。因此,改變了穿過液晶層3的光的偏振。由于附著至液晶面板組件300的偏光器,偏振的改變導(dǎo)致了光的透射率的改變。
以一個水平周期(即,水平同步信號Hsync和數(shù)據(jù)使能信號DE的一個周期)(或1H)為單位,重復(fù)執(zhí)行前述操作,以順序地將柵極導(dǎo)通電壓Von施加給所有的柵極線G1至G2n,從而將數(shù)據(jù)信號施加給所有的像素。結(jié)果,顯示一幀的圖像。
當一幀結(jié)束時,下一幀開始,并且控制施加給數(shù)據(jù)驅(qū)動器500的反轉(zhuǎn)信號RVS的狀態(tài),使得施加給每個像素的數(shù)據(jù)信號的極性與在前一幀中的極性相反(幀反轉(zhuǎn))。此時,即使在一幀中,根據(jù)反轉(zhuǎn)信號RVS的特性,流過一條數(shù)據(jù)線的數(shù)據(jù)信號的極性也可以被反轉(zhuǎn)(例如,行反轉(zhuǎn)和點反轉(zhuǎn))。此外,施加給一個像素行的數(shù)據(jù)信號的極性可以彼此不同(例如,列反轉(zhuǎn)和點反轉(zhuǎn))。
現(xiàn)在,將參照圖4至圖6描述根據(jù)本發(fā)明示例性實施例的液晶顯示裝置。
圖4是根據(jù)本發(fā)明示例性實施例的柵極驅(qū)動器的框圖。圖5是根據(jù)本發(fā)明示例性實施例的用于柵極驅(qū)動器的移位寄存器的第j級的電路示意圖。圖6A和6B示出圖4的柵極驅(qū)動器的信號波形。
柵極驅(qū)動器包括分別為圖4的移位寄存器400L和400R的第一和第二柵極驅(qū)動器400L和400R。移位寄存器400L和400R分別接收第一和第二掃描起始信號LSTV和RSTV、以及相應(yīng)的第一至第四時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2。每一個移位寄存器400L和400R均包括呈列排列的多個級410L和410R,以及多個級410L和410R中的每一個分別連接至相應(yīng)的柵極線。
如圖6A所示,在輸入到左移位寄存器400L的第一掃描起始信號LSTV和輸入到右移位寄存器400R的第二掃描起始信號RSTV中,具有1H寬度的一個脈沖包括在一幀中。第二掃描起始信號RSTV相對于第一掃描起始信號LSTV被延遲預(yù)定時間t。第一至第四時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2中的每一個均具有50%的占空比以及2H的周期。第一時鐘信號LCLK 1和第二時鐘信號RCLK1具有等于或大于180°的相位差。第三時鐘信號LCLK2和第四時鐘信號RCLK2也具有等于或大于180°的相位差。另一方面,第一時鐘信號LCLK1和第三時鐘信號LCLK2、以及第二時鐘信號RCLK1和第四時鐘信號RCLK2分別具有180°的相位差。
當?shù)谝粫r鐘信號LCLK1為低電平時,輸入到左移位寄存器400L的第一級410L的第一垂直同步信號LSTV為高電平,并且當?shù)谝粫r鐘信號LCLK1變?yōu)楦唠娖綍r其變?yōu)榈碗娖健4送?,當?shù)诙r鐘信號RCLK1為低電平時,輸入到右移位寄存器400R的第一級410R的第二垂直同步信號RSTV為高電平,并且當?shù)诙r鐘信號RCLK1變?yōu)楦唠娖綍r其變?yōu)榈碗娖健?br>
各個移位寄存器400L和400R的兩級410L和410R分別接收彼此不同的時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2。例如,將第一時鐘信號LCLK1輸入至左移位寄存器400L的第一級,將第三時鐘信號LCLK2輸入至左移位寄存器400L的第二級,將第二時鐘信號RCLK1輸入至右移位寄存器400R的第一級,以及將第四時鐘信號RCLK2輸入至右移位寄存器400R的第二級。
為了驅(qū)動像素的開關(guān)元件Q,每個時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2在高電平期間均可以為柵極導(dǎo)通電壓Von,以及在低電平期間可以為柵極截止電壓Voff。
每一級410L和410R均具有設(shè)置端S、柵極電壓端GV、一對時鐘端CK1和CK2、復(fù)位端R、幀復(fù)位端FR、柵極輸出端OUT1、以及進位輸出端OUT2。
在每一級中,例如,在第j級ST(j)中,設(shè)置端S被施加有前一級ST(j-2)的進位輸出,即,前一級的進位輸出Cout(j-2),以及復(fù)位端R被施加有下一級ST(j+2)的柵極輸出,即,下一級的柵極輸出Cout(j+2)。此外,時鐘端CK1和CK2分別被施加有時鐘信號LCLK1和LCLK2,以及柵極電壓端GV被施加有柵極截止電壓Voff。柵極輸出端OUT1傳輸柵極輸出Gout(j),以及進位輸出端OUT2將進位輸出Gout(j)傳輸至下一級ST(j+2)的設(shè)置端S。
然而,級組的第一級410L和410R分別被施加有掃描起始信號LSTV和RSTV而不是前一級柵極輸出。當?shù)趈級ST(j)的時鐘端CK1和CK2分別被施加有時鐘信號LCLK1和LCLK2時,與第j級ST(j)相鄰的第(j-2)級和第(j+2)級ST(j-2)和ST(j+2)的時鐘端分別被施加有時鐘信號LCLK2和LCLK1。
參照圖5,根據(jù)本發(fā)明示例性實施例的柵極驅(qū)動器400中的每一級(例如,第j級)均包括輸入部420、上拉(pull-up)驅(qū)動器430、下拉(pull-down)驅(qū)動器440、以及輸出部450。上述元件中的每一個均包括一個或多個NMOS晶體管T1至T14。上拉驅(qū)動器430和輸出部450還包括電容器C1至C3。可以用PMOS晶體管來代替NMOS晶體管T1至T14。此外,電容器C1至C3可以為在制造工藝過程中在漏極和源極之間形成的寄生電容。
輸入部420包括三個分別串聯(lián)連接至設(shè)置端S和柵極電壓端GV的晶體管T11、T10和T5。晶體管T11和T5的柵極連接至?xí)r鐘端CK2,以及晶體管T10的柵極連接至?xí)r鐘端CK1。晶體管T11和晶體管T10之間的接觸點連接至接觸點J1,以及晶體管T10和晶體管T5之間的接觸點連接至接觸點J2。
上拉驅(qū)動器430包括連接在設(shè)置端S和接觸點J1之間的晶體管T4、連接在時鐘端CK1和接觸點J3之間的晶體管T12、以及連接在時鐘端CK1和接觸點J4之間的晶體管T7。晶體管T4的柵極和漏極共同連接至設(shè)置端S,且其源極連接至接觸點J1。晶體管T12的柵極和漏極共同連接至?xí)r鐘端CK1,且其源極連接至接觸點J3。晶體管T7的柵極連接至接觸點J3,且通過電容器C1連接至?xí)r鐘端CK1,其漏極連接至?xí)r鐘端CK1,以及其源極連接至接觸點J4。電容器C2連接在接觸點J3和接觸點J4之間。
下拉驅(qū)動器440包括多個晶體管T6、T9、T13、T8、T3、以及T2,通過它們的源極接收柵極截止電壓Voff,以輸出至接觸點J1、J2、J3、和J4。晶體管T6的柵極連接至幀復(fù)位端FR,且其漏極連接至接觸點J1。晶體管T9的柵極連接至復(fù)位端R,且其漏極連接至接觸點J1。晶體管T13和T8的柵極共同連接至接觸點J2,且它們的漏極分別連接至接觸點J3和J4。晶體管T3的柵極連接至接觸點J4和晶體管T8的漏極,以及晶體管T2的柵極連接至復(fù)位端R。兩個晶體管T3和T2的漏極連接至接觸點J2。
輸出部450包括一對晶體管T1和T14,它們的漏極和源極分別連接至?xí)r鐘端CK1以及輸出端OUT1和OUT2之間,且它們的柵極連接至接觸點J1。電容器C3連接在晶體管T1的柵極和漏極之間,即,在接觸點J1和接觸點J2之間。
現(xiàn)在,將描述級的操作。
為了更好地理解且易于描述,對應(yīng)于高電平的時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2的電壓稱為高電壓,以及對應(yīng)于低電平的時鐘信號LCLK1、RCLK1、LCLK2、和RCLK2的電壓稱為低電壓,其等于柵極截止電壓Voff。
首先,當時鐘信號LCLK2和前一級進位輸出Cout(j-2)處于高電平時,則晶體管T11、T5、和T4導(dǎo)通。因此,兩個晶體管T11和T4將高電壓傳輸至接觸點J1,以及晶體管T5將低電壓傳輸至接觸點J2。結(jié)果,晶體管T1和T14導(dǎo)通,并且將時鐘信號LCLK1輸出至輸出端OUT1和OUT2。此時,由于接觸點J2和時鐘信號LCLK1均具有低電壓,所以輸出電壓Gout(j)和Cout(j)變?yōu)榈碗妷?。同時,電容器C3充有與高電壓和低電壓之間的差相對應(yīng)的電壓。
此時,時鐘信號LCLK1和下一級柵極輸出Gout(j+2)處于低電平,以及接觸點J2也處于低電平,所以柵極連接至?xí)r鐘信號LCLK1或下一級柵極輸出Gout(j+2)的所有晶體管T10、T9、T12、T13、T8、和T2均處于截止狀態(tài)。
隨后,當時鐘信號LCLK2處于低電平時,晶體管T11和T5截止。在這種狀態(tài)下,如果時鐘信號LCLK1變成高電平,則晶體管T1的輸出電壓和接觸點J2處的電壓變成高電壓。此時,將高電壓施加給晶體管T10的柵極,但是其連接至接觸點J2的源極也具有相同的高電壓。結(jié)果,柵極和源級之間的電位差變成0,因此,晶體管T10保持截止狀態(tài)。因此,接觸點J1變?yōu)楦≈脿顟B(tài)(floatingstate),因此接觸點J1的電位由于高電壓而增加。
同時,由于時鐘信號LCLK1和接觸點J2的電位為高電壓,所以晶體管T12、T13、和T8導(dǎo)通。在這種狀態(tài)下,晶體管T12和T13串聯(lián)連接,以具有高電壓和低電壓之間的電壓,因此,接觸點J3處的電位具有由兩個晶體管T12和T13的導(dǎo)通電阻值劃分的電壓。如果晶體管T13的導(dǎo)通電阻值確定為顯著高于晶體管T12的導(dǎo)通電阻值,例如,高出大約10,000倍,那么接觸點J3處的電壓幾乎與高電壓一樣。因此,晶體管T7導(dǎo)通,因此串聯(lián)連接至晶體管T8。結(jié)果,接觸點J4具有與由兩個晶體管T7和T8的導(dǎo)通電阻值劃分的電壓相對應(yīng)的電位。在這種情況下,如果確定兩個晶體管T7和T8的導(dǎo)通電阻值幾乎相同,那么接觸點J4具有與高電壓和低電壓之間的中間值相對應(yīng)的電位,因此,晶體管T3保持截止狀態(tài)。此時,由于下一柵極輸出Gout(j+2)仍然處于低電平,所以晶體管T9和T2還保持截止狀態(tài)。因此,輸出端OUT1和OUT2僅連接至?xí)r鐘信號LCLK1,并且將輸出端與低電壓阻斷,從而傳輸高電壓。
電容器C1和C2分別充有與其兩個端口之間的電位差相對應(yīng)的電壓。這里,接觸點J3處的電壓低于接觸點J5處的電壓。
接下來,下一柵極輸出Gout(j+2)和時鐘信號LCLK2處于高電平,以及時鐘信號LCLK1處于低電平,從而晶體管T9和T2導(dǎo)通,以將低電壓傳輸至接觸點J1和J2。在這種情況下,通過電容器C3將接觸點J1處的電壓釋放,并減小到低電壓。由于電容器C3的充電時間,使得電壓完全減小到低電壓需要占用一些時間。由于這個原因,在下一柵極輸出Gout(j+2)變成高電平之后,兩個晶體管T1和T14暫時處于導(dǎo)通狀態(tài),因此輸出端OUT1和OUT2連接至?xí)r鐘信號LCLK1,從而傳輸?shù)碗妷?。接下來,當電容器C3被完全放電,并且接觸點J1處的電位達到低電壓時,晶體管T14截止,且將輸出端OUT2與時鐘信號LCLK1阻斷。結(jié)果,進位輸出Cout(j)變成浮置狀態(tài),從而維持低電壓。由于即使當晶體管T1截止時輸出端OUT1通過晶體管T2連接至低電壓,所以輸出端OUT1連續(xù)地傳輸?shù)碗妷骸?br>
由于晶體管T12和T13截止,所以接觸點J3變成浮置狀態(tài)。此外,接觸點J5處的電壓變得低于接觸點J4處的電壓,以及接觸點J3處的電壓保持低于接觸點J5處的電壓,從而晶體管T7截止。在這種情況下,由于晶體管T8還轉(zhuǎn)換為截止狀態(tài),所以接觸點J4處的電壓同樣地減小,并且晶體管T3仍然維持截止狀態(tài)。此外,晶體管T10的柵極連接至低電壓的時鐘信號LCLK1,以及接觸點J2處的電壓處于低電平。因此,晶體管T10仍然維持截止狀態(tài)。
接下來,當時鐘信號LCLK1處于高電平時,晶體管T12和T7導(dǎo)通,并且接觸點J4處的電壓增加。結(jié)果,晶體管T3導(dǎo)通,從而將低電壓傳輸至接觸點J2,因此輸出端OUT1連續(xù)傳輸?shù)碗妷?。也就是,即使當下一柵極輸出Gout(j+2)處于低電平時,接觸點J2處的電壓也可能為低電壓。
同時,晶體管T10的柵極連接至高電壓的時鐘信號LCLK1,以及接觸點J2處的電壓為低電壓。因此,晶體管T10導(dǎo)通,以將接觸點J2處的低電壓傳輸至接觸點J1。兩個晶體管T1和T14的漏極與時鐘端CK1連接,以連續(xù)接收時鐘信號LCLK1。具體地,晶體管T1的尺寸相對大于其他晶體管的尺寸,這樣可能增加其柵極和漏極之間的寄生電容。因此,漏極的電壓改變可能會影響柵極電壓。因此,當時鐘信號LCLK1變成高電平時,由于柵極和漏極之間的寄生電容,可能增加?xùn)艠O電壓,從而晶體管T1導(dǎo)通。因此,通過將接觸點J2處的電壓傳輸至接觸點J1,晶體管T1的柵極電壓可以維持為低電壓,從而防止晶體管T1導(dǎo)通。
此后,接觸點J1處的電壓保持在低電壓,直到前一級進位輸出Cout(j-2)變成高電平。當時鐘信號LCLK1處于高電平,且時鐘信號LCLK2處于低電平時,接觸點J2處的電壓通過晶體管T3變成低電壓。此外,接觸點J1處的電壓通過晶體管T4保持在低電壓。
晶體管T6接收由最后一個偽狀態(tài)(dummy-state)(未示出)生成的初始化信號INT,并將柵極截止電壓Voff傳輸至接觸點J1,使得接觸點J1處的電壓再次保持在低電壓。
以這種方式,級410L基于前一級進位輸出Cout(j-2)和下一柵極輸出Gout(j+2)與時鐘信號LCLK1和LCLK2同步地生成進位輸出Cout(j)和柵極輸出Gout(j)。
圖7A示出根據(jù)本發(fā)明示例性實施例的選通信號和數(shù)據(jù)電壓的波形。圖7B示出根據(jù)現(xiàn)有技術(shù)的選通信號和數(shù)據(jù)電壓的波形。
如圖3所示,選通信號表示施加給像素組(Pa,Pb)的第j個輸出Gout(j)和第(j+1)個輸出Gout(j+1),該像素組組成位于相同像素行并連接至相同的數(shù)據(jù)線D1至Dm的一個像素。此外,數(shù)據(jù)電壓表示施加給每個像素組(Pa,Pb)的正數(shù)據(jù)電壓和負數(shù)據(jù)電壓Vda和Vdb(以“-”或“+”表示)。
參照圖7A,第一時鐘信號LCLK1和第二時鐘信號RCLK1彼此分開預(yù)定時間t。預(yù)定時間t可以等于或大于0且小于IH。按相位差來說,可以等于或大于180°且小于360°。如圖中所示的實例,預(yù)定時間t為表示第一時鐘信號LCLK1和第二時鐘信號RCLK1之間間隔的1H/2,即,270°。
在像素組(Pa,Pb)中,隨后施加有選通信號的像素Pb的數(shù)據(jù)電壓基本上不受寄生電容的影響。其同樣適用于圖7B。然而,首先施加有選通信號的像素Pa的數(shù)據(jù)電壓由于反沖電壓而增加或減小。
也就是,對于施加給像素Pa的數(shù)據(jù)電壓Vda,當柵極輸出Gout(j)從低電平轉(zhuǎn)換為高電平時,首先施加預(yù)充電電壓,隨后,當高電平的柵極輸出Gout(j)的前半級(或1H/2)過去時施加目標電壓。此后,執(zhí)行主充電。
接下來,當柵極輸出Gout(j)從高電平轉(zhuǎn)換為低電平時,由于布線之間的寄生電容所生成的反沖電壓使得像素電壓減小。然而,當預(yù)定時間t過去之后下一級柵極輸出Gout(j+1)從低電平轉(zhuǎn)換為高電平時,點P1處生成的反沖電壓提升像素電壓(正反沖電壓)。同樣地,當下一級柵極輸出Gout(j+1)處于低電平時點P2處生成的反沖電壓減小像素電壓(負反沖電壓),從而返回到提升之前的像素電壓。然后,如圖7A所示,正像素電壓Vap和負像素電壓Van基本相同,從而防止了閃爍或斑點。在這種情況下,因為通過考慮由于一次發(fā)生的反沖電壓所造成的電壓減小來預(yù)先確定共電壓Vcom,所以正像素電壓Vap和負像素電壓Van變得基本相同。
此外,如果預(yù)定時間t為0,即,柵極輸出Gout(j)的下降沿與柵極輸出Gout(j+1)的上升沿一致,正反沖電壓和負反沖電壓在上升和下降時彼此抵消,因此數(shù)據(jù)電壓不會增加或減小。由于負反沖電壓僅在柵極輸出Gout(j+1)的下降沿生成,所以其結(jié)果與具有預(yù)定時間t的情況相同,從而僅減小數(shù)據(jù)電壓一次。
參照圖7B,兩個選通信號Gout(j)和Gout(j+1)中的每一個的一部分都互相重疊。因此,如圖所示,電壓不但在當柵極輸出Gout(j)下降時減小,而且當下一個柵極輸出Gout(j+1)下降時也減小。從而,發(fā)生兩次電壓減小,由此正像素電壓Vap和負像素電壓Van之間的電壓差變得遠大于圖7A的電壓差。正像素電壓Vap和負像素電壓Van之間的電壓差可能引起閃爍。
圖8示出根據(jù)本發(fā)明示例性實施例的第一至第八柵極輸出Gout1至Gout8。
參照圖8,第二柵極輸出Gout2與第三柵極輸出Gout3和第五柵極輸出Gout5重疊。此外,第四柵極輸出Gout4部分地與第五柵極輸出Gout5和第七柵極輸出Gout7重疊。當將數(shù)據(jù)電壓施加給接收第三柵極輸出Gout3的像素時,接收第二柵極輸出Gout2的像素進行預(yù)充電。當將數(shù)據(jù)電壓施加給接收第二柵極輸出Gout2的像素時,接收第五柵極輸出Gout5的像素進行預(yù)充電。類似地,第五和第七柵極輸出Gout5和Gout7以同樣的方式進行預(yù)充電。
然而,沒有信號與第一柵極輸出Gout1重疊。此外,在高電壓的前半級1H/2,沒有信號與第三柵極輸出Gout3重疊。因此,在這種情況下,接收柵極輸出Gout1和Gout3的像素沒有進行預(yù)充電。為了解決這個問題,可以將數(shù)據(jù)電壓施加給等于或大于1H(例如,3H/2)的第一像素行。通過這么做,通過向像素自身施加數(shù)據(jù)電壓來對第一像素行的像素進行預(yù)充電,以及通過向第一像素行施加數(shù)據(jù)電壓來對第三像素行的像素進行預(yù)充電。
以這種方式,通過以預(yù)定延時將選通信號分別施加給像素組(Pa,Pb),由寄生電容引起的壓降僅發(fā)生一次。因此,負像素電壓可以與正像素電壓相同,從而防止了閃爍或斑點。
盡管描述了本發(fā)明的示例性實施例和修改的實例,但是本發(fā)明不限于示例性實施例和實例,而是在不背離所附權(quán)利要求、詳細的描述、以及本發(fā)明的附圖范圍的情況下,可以作出各種形式的修改。因此,很自然地,這樣的修改在本發(fā)明的范圍之內(nèi)。
權(quán)利要求
1.一種用于顯示裝置的驅(qū)動器,包括多條柵極線,用于傳輸選通信號;以及第一柵極驅(qū)動器和第二柵極驅(qū)動器,分別連接至所述多條柵極線中的奇數(shù)和偶數(shù)的柵極線,所述第一柵極驅(qū)動器和所述第二柵極驅(qū)動器基于多個時鐘信號生成所述選通信號,其中,所述多個時鐘信號中的兩個相鄰時鐘信號具有等于或大于180°且小于360°的相位差。
2.根據(jù)權(quán)利要求1所述的驅(qū)動器,其中,所述多個時鐘信號中的兩個不相鄰的時鐘信號具有180°的相位差。
3.根據(jù)權(quán)利要求2所述的驅(qū)動器,其中,所述多個時鐘信號均具有50%的占空比。
4.根據(jù)權(quán)利要求1所述的驅(qū)動器,其中,所述多個時鐘信號包括第一時鐘信號至第四時鐘信號,以及所述第一時鐘信號和所述第二時鐘信號或所述第三時鐘信號和所述第四時鐘信號具有等于或大于180°且小于360°的相位差。
5.根據(jù)權(quán)利要求4所述的驅(qū)動器,其中,所述第一時鐘信號和所述第三時鐘信號或所述第二時鐘信號和所述第四時鐘信號具有180°的相位差。
6.根據(jù)權(quán)利要求5所述的驅(qū)動器,其中,所述第一時鐘信號和所述第三時鐘信號被輸入至所述第一柵極驅(qū)動器,以及所述第二時鐘信號和所述第四時鐘信號被輸入至所述第二柵極驅(qū)動器。
7.根據(jù)權(quán)利要求6所述的驅(qū)動器,其中,第一輸出起始信號和第二輸出起始信號分別被輸入至所述第一柵極驅(qū)動器和所述第二柵極驅(qū)動器。
8.根據(jù)權(quán)利要求7所述的驅(qū)動器,其中,所述第一輸出起始信號和所述第二輸出起始信號具有等于或大于180°且小于360°的相位差。
9.一種顯示裝置,包括多個像素,呈矩陣排列;多條柵極線,用于將選通信號傳輸至所述像素;多條數(shù)據(jù)線,用于將數(shù)據(jù)信號傳輸至所述像素;以及第一柵極驅(qū)動器和第二柵極驅(qū)動器,分別連接至所述多條柵極線中的奇數(shù)和偶數(shù)的柵極線,所述第一柵極驅(qū)動器和所述第二柵極驅(qū)動器基于多個時鐘信號生成所述選通信號,其中,所述多個時鐘信號中的兩個相鄰時鐘信號具有等于或大于180°且小于360°的相位差。
10.根據(jù)權(quán)利要求9所述的顯示裝置,其中,所述多個時鐘信號中的兩個不相鄰的時鐘信號具有180°的相位差。
11.根據(jù)權(quán)利要求10所述的顯示裝置,其中,所述多個時鐘信號均具有50%的占空比。
12.根據(jù)權(quán)利要求9所述的顯示裝置,其中,所述多個時鐘信號包括第一時鐘信號至第四時鐘信號,以及所述第一時鐘信號和所述第二時鐘信號或所述第三時鐘信號和所述第四時鐘信號具有等于或大于180°且小于360°的相位差。
13.根據(jù)權(quán)利要求12所述的顯示裝置,其中,所述第一時鐘信號和所述第三時鐘信號或所述第二時鐘信號和所述第四時鐘信號具有180°的相位差。
14.根據(jù)權(quán)利要求13所述的顯示裝置,其中,所述第一時鐘信號和所述第三時鐘信號被輸入至所述第一柵極驅(qū)動器,以及所述第二時鐘信號和所述第四時鐘信號被輸入至所述第二柵極驅(qū)動器。
15.根據(jù)權(quán)利要求14所述的顯示裝置,其中,第一輸出起始信號和第二輸出起始信號分別被輸入至所述第一柵極驅(qū)動器和所述第二柵極驅(qū)動器。
16.根據(jù)權(quán)利要求15所述的顯示裝置,其中,所述第一輸出起始信號和所述第二輸出起始信號具有等于或大于180°且小于360°的相位差。
17.根據(jù)權(quán)利要求16所述的顯示裝置,其中,在所述多個像素中的兩條相鄰數(shù)據(jù)線之間沿行方向設(shè)置的兩個鄰接像素連接至相同的數(shù)據(jù)線。
18.根據(jù)權(quán)利要求17所述的顯示裝置,其中,所述兩個鄰接像素連接至彼此不同的柵極線。
19.根據(jù)權(quán)利要求18的顯示裝置,還包括用于生成所述數(shù)據(jù)信號的數(shù)據(jù)驅(qū)動器,其中,所述數(shù)據(jù)驅(qū)動器將所述數(shù)據(jù)信號施加給像素,所述像素首先接收位于沿列方向排列的多個像素行中的第一像素行中的所述兩個鄰接像素之間的所述選通信號。
20.根據(jù)權(quán)利要求9所述的顯示裝置,其中,所述第一柵極驅(qū)動器和所述第二柵極驅(qū)動器被集成在所述顯示裝置中。
全文摘要
本發(fā)明提供了一種用于顯示裝置的驅(qū)動器和一種具有該驅(qū)動器的顯示裝置。該驅(qū)動器包括多條柵極線,用于傳輸選通信號;以及第一柵極驅(qū)動器和第二柵極驅(qū)動器,分別連接至多條柵極線中的奇數(shù)和偶數(shù)的柵極線,并基于多個時鐘信號生成選通信號,其中,多個時鐘信號中的兩個相鄰時鐘信號具有等于或大于180°且小于360°的相位差。因此,通過使兩個相鄰的時鐘信號彼此具有不同的預(yù)定延時,使得由反沖電壓產(chǎn)生的壓降僅發(fā)生一次,所以正數(shù)據(jù)電壓和負數(shù)據(jù)電壓相同,從而防止了閃爍或斑點。
文檔編號G02F1/133GK1928981SQ20061012693
公開日2007年3月14日 申請日期2006年9月6日 優(yōu)先權(quán)日2005年9月7日
發(fā)明者金圣萬 申請人:三星電子株式會社