專利名稱:Pwm信號生成電路及顯示驅(qū)動器的制作方法
技術領域:
本發(fā)明涉及一種PWM信號生成電路及顯示驅(qū)動器。
背景技術:
在表現(xiàn)顯示面板中間灰階的電路中,人們所熟知的有PWM(脈寬調(diào)制)電路(參照專利文獻1)。PWM可以在每一幀通過以與所需的灰階值對應的脈沖幅度進行電壓驅(qū)動而進行灰階的顯示。
但是,如果希望通過PWM實現(xiàn)多灰階時,需要使其以更高頻率生成灰階時鐘脈沖信號(GCP信號)以作為設定脈沖幅度調(diào)制信號變化點用的基準,這樣存在導致功耗增大的問題。
近年,便攜電話等小型儀器的高品質(zhì)圖像顯示面板的需求正在不斷提高。用于驅(qū)動組裝在諸如小型儀器上的顯示面板的電路,需要解決縮小電路規(guī)模、實現(xiàn)低功耗、能對應各種顯示面板的適應性等問題。
專利文獻日本專利特開2003-150121號公報發(fā)明內(nèi)容鑒于上述技術缺陷,本發(fā)明的目的在于提供一種可以靈活地用于顯示面板的灰階設定的,電路規(guī)模小、功耗低的PWM信號生成電路及顯示驅(qū)動器。
本發(fā)明提供一種PWM信號生成電路,包括存儲用于生成PWM信號的灰階時鐘脈沖的脈沖變化時序的變化定時存儲電路、第一灰階時鐘脈沖生成電路、第二灰階時鐘脈沖生成電路、選擇器、計時器、運算電路、灰階計數(shù)器、以及灰階重合檢測電路。所述變化定時存儲電路包括N個(N為大于等于2的整數(shù))定時寄存器,所述N個定時寄存器的各自存儲m位(m為大于等于2的整數(shù))的規(guī)定變化時序;所述計時器與時鐘同步在遞增方向或遞減方向的任一方向上更新第一計數(shù)值并輸出;所述第一灰階時鐘脈沖生成電路在每次判定存儲在所述N個定時寄存器的各定時寄存器中的所述變化時序值與第一計數(shù)值為重合時,生成灰階脈沖,將依次生成的所述灰階脈沖作為第一灰階時鐘脈沖輸出到所述選擇器;所述運算電路對上述第一計數(shù)值進行運算處理,輸出在與上述一方向不同的另一方向上更新的第二計數(shù)值;所述第二灰階時鐘脈沖生成電路在每次判定所述N個定時寄存器各自存儲的所述變化時序值與第二計數(shù)值重合時,生成灰階脈沖,將依次生成的所述灰階脈沖作為第二灰階時鐘脈沖輸出到所述選擇器;所述選擇器在每一水平掃描期間,將從所述第一或第二灰階時鐘脈沖生成電路輸出的所述第一或第二灰階時鐘脈沖的任意一個交替作為所述灰階時鐘脈沖,輸出至所述灰階計數(shù)器;所述灰階計數(shù)器根據(jù)從所述選擇器輸出的所述灰階時鐘脈沖,在遞增方向或遞減方向的任一方向上更新灰階計數(shù)值;所述灰階重合檢測電路將灰階重合檢測電路輸入的灰階數(shù)據(jù)和所述灰階計數(shù)值的關系加以比較,當所述灰階數(shù)據(jù)與所述灰階計數(shù)值的關系滿足規(guī)定的關系時,使所述PWM信號的電壓電平發(fā)生變化。由此,可以降低功耗,縮小電路規(guī)模。
而且,根據(jù)本發(fā)明,所述變化定時存儲電路包括第一減法電路,所述第一減法電路可以從所述變化時序值減去第一調(diào)整用數(shù)據(jù),并將其結果輸入到所述計時器。
此外,在本發(fā)明中,所述第一調(diào)整用數(shù)據(jù)的值也可以為1。
同時,本發(fā)明所涉及的運算電路也可以與分辨率存儲電路連接。所述分辨率存儲電路存儲決定灰階時鐘脈沖的變化時序的設定精度。由此,可以靈活對應于各種顯示面板。
此外,根據(jù)本發(fā)明的所述運算電路也可以包括加法電路和第二減法電路。所述加法電路將從所述計時器輸出的所述第一計數(shù)值與第二調(diào)整用數(shù)據(jù)進行加法運算,并將其加算結果輸出到所述第二減法電路;所述第二減法電路從所述分辨率值中減去所述加法電路的輸出值,并將其減算結果作為第二計數(shù)值輸出到所述第二灰階時鐘脈沖生成電路。由此,第二灰階時鐘脈沖生成電路可以輸出第二灰階時鐘脈沖。
此外,根據(jù)本發(fā)明的所述第二調(diào)整用數(shù)據(jù)的值可以是1。
此外,根據(jù)本發(fā)明的所述分辨率也可以是2m。
還有,在本發(fā)明中,所述第一灰階時鐘脈沖生成電路包括N個第一時鐘重合檢測電路,所述第二灰階時鐘脈沖生成電路包括N個第二時鐘重合檢測電路,所述變化定時存儲電路的所述N個定時寄存器也可以連接于所述N個第一時鐘重合檢測電路以及N個第二時鐘重合檢測電路。由此,可以減小電路的大小。
而且,根據(jù)本發(fā)明,所述第一灰階時鐘脈沖生成電路可以包括第一“或”電路。所述第一“或”電路將所述N個第一時鐘重合檢測電路中的至少(N-1)個第一時鐘重合檢測電路的輸出進行邏輯和運算,并將其運算結果輸出到所述選擇器。
而且,根據(jù)本發(fā)明,所述選擇器也可以設定成不將所述N個第一時鐘重合檢測電路中的至少一個第一時鐘重合檢測電路的輸出輸出給所述灰階計數(shù)器,而是輸出到所述灰階重合檢測電路的輸出端的數(shù)據(jù)線驅(qū)動電路。
此外,在本發(fā)明中,也可以將0值存入與所述至少一個第一時鐘重合檢測電路連接的所述定時寄存器中。由此,通過選擇器將第一灰階時鐘脈沖輸出到灰階計數(shù)器時,可以自由設定灰階數(shù)據(jù)為0值時的PWM信號電壓電平的變化時刻。
同時,根據(jù)本發(fā)明,所述第二灰階時鐘脈沖生成電路也可以包括第二“或”電路。所述第二“或”電路將所述N個第二時鐘重合檢測電路中的至少(N-1)個第二時鐘重合檢測電路的輸出進行邏輯和運算,并將運算結果輸出到所述選擇器。
此外,根據(jù)本發(fā)明的所述選擇器也可以將所述N個第二時鐘重合檢測電路中的至少一個第二時鐘重合檢測電路的輸出不輸出給所述灰階計數(shù)器,而是輸出到灰階重合檢測電路的輸出端的所述數(shù)據(jù)線驅(qū)動電路。
還有,在本發(fā)明中,也可以將所述變化時序值中的更接近于2m的值存入與所述至少一個第二時鐘重合檢測電路連接的所述定時寄存器。由此,通過選擇器將第二灰階時鐘脈沖輸出到灰階計數(shù)器時,可以自由設定灰階數(shù)據(jù)為N值時的PWM信號電壓電平的變化時序。
此外,根據(jù)本發(fā)明的所述灰階重合檢測電路是將所述灰階計數(shù)值作為n位第一數(shù)字信號而接受,將所述灰階數(shù)據(jù)作為n位第二數(shù)字信號而接受,將所述n位第一數(shù)字信號和所述n位第二數(shù)字信號進行比較,從而檢測出所述第一數(shù)字信號和第二數(shù)字信號已變?yōu)橐?guī)定的關系的狀態(tài)的重合檢測電路;包括第一導電型的第一至第n的晶體管,將所述第一數(shù)字信號的各位信號輸入到其各晶體管的柵極電極、而且被串行連接;串行連接的第一導電型的第n+1至第2n的晶體管,將所述第二數(shù)字信號的各位信號輸入到其各晶體管的柵極電極、將其各晶體管的源極端子及漏極端子連接到所述第一至第n的各晶體管的源極端子及漏極端子;第一預充電電路,連接到連接所述第一、第n+1晶體管的漏極端子的第一節(jié)點上,當預充電信號變?yōu)橛行顟B(tài)時,將所述第一節(jié)點預充電到第一電源電位;連接電路,其連接到連接所述第n、第2n晶體管的漏極端子的第二節(jié)點上,當所述預充電信號變?yōu)榉怯行顟B(tài)時,進行所述第二節(jié)點和第二電源電位之間的連接;保持電路,用于保持第一節(jié)點電位;至少一個第二預充電電路,其連接到連接第K、第K+n(K為1<K<n的自然數(shù))晶體管的源極端子的中間節(jié)點,當所述預充電信號變?yōu)橛行r,將所述中間節(jié)點預充電到第一電源電位。也可以是,將至少一個所述第二預充電電路連接到變?yōu)榫哂兴^K為2≤K≤n-2的關系的中間節(jié)點。由此,可以進行灰階數(shù)據(jù)與灰階計數(shù)值的重合檢測。
此外,根據(jù)本發(fā)明的顯示驅(qū)動器包括所述任一PWM信號生成電路以及驅(qū)動多條數(shù)據(jù)線的數(shù)據(jù)線驅(qū)動電路。該數(shù)據(jù)線驅(qū)動電路接受所述PWM信號,可以根據(jù)所述PWM信號,控制數(shù)據(jù)線的灰階。
而且,根據(jù)本發(fā)明的顯示驅(qū)動器包括顯示數(shù)據(jù)存儲電路,用于存儲至少一個畫面大小的顯示數(shù)據(jù)。該灰階重合檢測電路對包括在存儲于顯示數(shù)據(jù)存儲電路的顯示數(shù)據(jù)中的所述灰階數(shù)據(jù)與所述灰階計數(shù)值的關系進行比較,當所述灰階數(shù)據(jù)與所述灰階計數(shù)值的關系滿足規(guī)定的關系時,可以向所述數(shù)據(jù)線驅(qū)動電路輸出所述PWM信號。由此,數(shù)據(jù)線驅(qū)動電路可以根據(jù)對應于顯示數(shù)據(jù)的灰階,驅(qū)動數(shù)據(jù)線。
而且,根據(jù)本發(fā)明的顯示驅(qū)動器包括第三“或”電路,向所述數(shù)據(jù)線驅(qū)動電路輸出鎖存脈沖。所述選擇器在每一水平掃描期間交替選擇第一及第二灰階時鐘脈沖生成電路,當選擇所述第一灰階時鐘脈沖生成電路,將至少一個所述第一時序重合檢測電路的輸出不向所述灰階計數(shù)器輸出,而是輸出到所述第三“或”電路,將其他所述第一時序重合檢測電路的輸出向所述灰階計數(shù)器及所述第三“或”電路輸出;如果選擇所述第二灰階時鐘脈沖生成電路,將至少一個所述第二時序重合檢測電路的輸出不向所述灰階計數(shù)器輸出,而是輸出到所述第三“或”電路,將其他所述第二時序重合檢測電路的輸出向所述灰階計數(shù)器及所述第三“或”電路輸出;所述第三“或”電路可以將輸入值進行邏輯和運算,并將其運算結果作為所述鎖存脈沖向所述數(shù)據(jù)線驅(qū)動電路輸出。由此,可以自由設定灰階數(shù)據(jù)為0值時的PWM信號的電壓電平的變化時序。
圖1為采用了根據(jù)本實施例的PWM信號生成電路的電光學裝置的框圖;圖2為表示根據(jù)本實施例的PWM信號生成電路的局部框圖;圖3為根據(jù)本實施例的變化定時存儲電路100內(nèi)的定時寄存器示意圖;圖4為根據(jù)本實施例的第一灰階時鐘脈沖生成電路的框圖;圖5為根據(jù)本實施例的第二灰階時鐘脈沖生成電路的框圖;圖6為表示根據(jù)本實施例的計數(shù)值、翻轉計數(shù)值、灰階時鐘脈沖的關系的時序波方圖;圖7為根據(jù)本實施例的一個水平掃描期間的灰階時鐘脈沖示意圖;圖8為表示根據(jù)本實施例的第一灰階時鐘脈沖生成電路的鎖存脈沖和灰階的關系的波方圖;圖9為表示根據(jù)本實施例的第二灰階時鐘脈沖生成電路的鎖存脈沖和灰階的關系的波方圖;
圖10為表示根據(jù)本實施例的數(shù)據(jù)線驅(qū)動信號的每個水平掃描期間的變化的波方圖;圖11為根據(jù)本實施例的灰階重合檢測電路的電路圖;圖12為根據(jù)本實施例的比較例圖。
符號說明1電光學裝置、2 PWM信號生成電路、10顯示面板、20數(shù)據(jù)線驅(qū)動電路、30灰階誒重合檢測電路、40顯示數(shù)據(jù)存儲電路、100變化定時存儲電路、110定時寄存器、120第一減法電路、200第一灰階時鐘脈沖生成電路、210第一時序重合檢測電路、300第二灰階時鐘脈沖生成電路、310第二時序重合檢測電路、400計時器、500運算電路、510加法電路、520第二減法電路、600選擇器、700灰階計數(shù)器、800分辨率存儲電路、OR3“或”電路(第三“或”電路)、OR1“或”電路(第一“或”電路)、OR1“或”電路(第二“或”電路)具體實施方式
下面,關于本發(fā)明的一實施方式,參照圖示進行說明。另外,以下說明的實施方式并不是對權利要求范圍所述的本發(fā)明內(nèi)容的不當限定。而且,在以下所說明的構成,不必全部作為本發(fā)明的必要構成要件加以采用。
電光學裝置及PWM信號生成電路圖1表示應用根據(jù)本實施方式的PWM(脈沖幅度調(diào)制)信號生成電路2的電光學裝置1的框圖。電光學裝置1包括顯示面板10、數(shù)據(jù)線驅(qū)動電路20、灰階重合檢測電路30、顯示數(shù)據(jù)存儲電路40、變化定時存儲電路100、第一灰階時鐘脈沖生成電路200、第二灰階時鐘脈沖生成電路300、計時器400、運算電路500、選擇器600、灰階計數(shù)器700及“或”電路OR3(第三“或”電路)。還有,顯示驅(qū)動器3包括PWM信號生成電路2、數(shù)據(jù)線驅(qū)動電路20及顯示數(shù)據(jù)存儲電路40,但是,也可以采用不包括顯示數(shù)據(jù)存儲電路40的結構。
變化定時存儲電路100包括N個定時寄存器110。各定時寄存器110可以存儲m位信息。第一灰階時鐘脈沖生成電路200包括N個第一時序重合檢測電路210。第二灰階時鐘脈沖生成電路300包括N個第二時序重合檢測電路310。N個第一時序重合檢測電路210及N個第二時序重合檢測電路310與N個定時寄存器110連接。在下面的圖示中,相同符號的部分表示同樣的意義。
第一灰階時鐘脈沖生成電路200內(nèi)的各個第一時序重合檢測電路210接受計時器400輸出的計數(shù)值CT(廣義為第一計數(shù)值),將其計數(shù)值CT和存儲在定時寄存器110的值(變化時序值)進行比較。當計數(shù)值CT和存儲在定時寄存器110的值(變化時序值)重合時,第一灰階時鐘脈沖生成電路200生成灰階脈沖。計時器400依次更新計數(shù)值CT,并將更新后的計數(shù)值CT輸入到第一灰階時鐘脈沖生成電路200及運算電路500。
即,每當?shù)谝换译A時鐘脈沖生成電路200將依次更新計數(shù)值CT及存儲在N個定時寄存器110的各定時寄存器的值(變化時序值)通過第一時序重合檢測電路210進行重合檢測時,生成灰階脈沖。在由第一灰階時鐘脈沖生成電路200生成的N個灰階脈沖中,(N-1)個灰階脈沖作為第一灰階時鐘脈沖GCP1通過輸出線GQ1-2向選擇器600輸出。剩余的一個灰階脈沖GP1-1不包括在第一灰階時鐘脈沖GCP1中,而是通過其他系統(tǒng)(通過輸出線GQ1-1)向選擇器600輸出。
運算電路500從計時器400接受計數(shù)值CT,對其計數(shù)值CT進行運算處理,并將其結果作為翻轉計數(shù)值ICT(廣義為第二計數(shù)值)輸出到第二灰階時鐘脈沖生成電路300。還有,與依次更新的計數(shù)值CT對應,通過運算電路500依次更新翻轉計數(shù)值ICT,向第二灰階時鐘脈沖生成電路300輸出。
第二灰階時鐘脈沖生成電路300內(nèi)的各個第二時序重合檢測電路310接受從運算電路500輸出的計數(shù)值ICT,將其翻轉計數(shù)值ICT和存儲在定時寄存器110的值(變化時序值)進行比較。當翻轉計數(shù)值ICT與存儲在定時寄存器110中的值重合時,第二灰階時鐘脈沖生成電路300生成灰階脈沖。
即,每當?shù)诙译A時鐘脈沖生成電路300將依次更新計翻轉計數(shù)值ICT及存儲在N個定時寄存器110的各定時寄存器的值通過第二時序重合檢測電路310進行重合檢測時,生成灰階脈沖。通過第二灰階時鐘脈沖生成電路300生成的N個灰階脈沖中,(N-1)個灰階脈沖作為第二灰階時鐘脈沖GCP2通過輸出線GQ2-2向選擇器600輸出。剩余的一個灰階脈沖GP2-1不包括在第一灰階時鐘脈沖GCP1中,而是通過其他系統(tǒng)(通過輸出線GQ2-1)向選擇器600輸出。
選擇器600,例如,在每一個水平掃描期間交替選擇來自于第一灰階時鐘脈沖生成電路200的輸出和來自于第二灰階時鐘脈沖生成電路300的輸出,將從所選擇的灰階時鐘脈沖生成電路輸出的第一或第二灰階時鐘脈沖GCP1、GCP2作為灰階時鐘脈沖(GCPGray-Scale-Clock-Pulse)GCP3向灰階計數(shù)器700及“或”電路OR3輸出。還有,選擇器600將從所選擇的灰階時鐘脈沖生成電路輸出的灰階脈沖GP1-1或灰階脈沖GP2-1輸出到“或”電路OR3?!盎颉彪娐稯R3將輸入的脈沖進行邏輯和運算,并作為鎖存脈沖PL輸出到數(shù)據(jù)線驅(qū)動電路20。
灰階計數(shù)器700,在每次輸入的灰階時鐘脈沖GCP3的電壓變化時,例如按照遞增方向(也可以遞減方向)更新灰階計數(shù)值GCT,并向灰階重合檢測電路30依次輸出更新后的灰階計數(shù)值GCT。
灰階重合檢測電路30對包含在存儲于顯示數(shù)據(jù)存儲電路的顯示數(shù)據(jù)中的灰階數(shù)據(jù)和從灰階計數(shù)器700輸出的灰階計數(shù)值GCT進行比較。當被比較的雙方的值滿足指定的關系時,灰階重合檢測電路30使輸出到數(shù)據(jù)線驅(qū)動電路20的PWM信號的電壓電產(chǎn)生變化。關于指定的關系,將在后面敘述。
數(shù)據(jù)線驅(qū)動電路20接受來自于灰階重合檢測電路30的PWM信號,根據(jù)來自于“或”電路OR3的鎖存脈沖PL驅(qū)動顯示面板10。
下面,為了說明本實施方式,特以其一與N=16的16灰階對應的PWM信號生成電路為例,進行說明。
PWM信號生成電路圖2表示本實施方式所涉及的PWM信號生成電路的局部框圖。圖2的電路還包括向運算電路500輸出分辨率值的分辨率存儲電路800。按規(guī)定的單位時間分割一個水平掃描期間時得到的分割數(shù),相當于分辨率值?;译A時鐘脈沖的電壓變化時刻受分辨率值影響。即,如果希望更高精度地設定PWM信號的變化時序時,可以將分辨率設定得高一些。變化定時存儲電路100包括16個(廣義為N個)定時存儲器110,還包括第一減法電路120。初始設定時,在變化定時存儲電路100的輸入IN1中,輸入用于確定灰階時鐘脈沖GCP3的變化時序(PWM信號的變化時間)的八位(廣義為m位)數(shù)據(jù)。
第一減法電路120將輸入到變化定時存儲電路100的m位數(shù)據(jù)進行減法運算,并向定時寄存器110輸出。具體地講,第一減法電路120進行從所輸入的數(shù)據(jù)值減1的值(廣義為第一調(diào)整用數(shù)據(jù))的減法運算,并將其減法運算結果輸出到定時寄存器110。由于向變化定時存儲電路100依次輸入分別與16個定時寄存器110對應的8位數(shù)據(jù),所以,依次輸入的m位數(shù)據(jù)分別被減法運算處理,并向各個定時寄存器110輸出。
16個定時寄存器110的各定時寄存器連接到第一灰階時鐘脈沖生成電路200及第二灰階時鐘脈沖生成電路300上。
第一灰階時鐘脈沖生成電路200將存儲在各定時寄存器110的8位數(shù)據(jù)值和依次被更新的計數(shù)值CT進行比較,雙方每重合一次就生成灰階脈沖。
運算電路500包括加法電路510、第二減法電路520。加法電路510從計時器400接受計數(shù)值CT,并對其計數(shù)值CT進行加法運算后輸出到第二減法運算電路520。具體地講,加法電路510對所輸入的計數(shù)值CT加上1,進行數(shù)值(廣義為第二調(diào)整用數(shù)據(jù))的加法運算,并將其加法運算結果輸入到第二減法運算電路520。
第二減法運算電路從作為分辨率存儲電路800輸出值的分辨率減去加法電路510的輸出值,并將其減法運算結果作為翻轉計數(shù)值ICT輸出到第二灰階時鐘脈沖生成電路300。例如,在顯示16灰階的情況下,將一個水平掃描期間進行256階分割時的分辨率為255。此時,如果計數(shù)值CT為1,翻轉計數(shù)值ICT則為255-(1+1)=253。每更新一次計數(shù)值CT,通過運算電路500依次更新翻轉計數(shù)值ICT。
第二灰階時鐘脈沖生成電路300將存儲在各個定時寄存器110的8位數(shù)據(jù)和依次更新的翻轉計數(shù)值ICT進行比較,雙方每重合一次,即生成灰階脈沖。
圖3表示根據(jù)本實施方式的變化定時存儲電路100內(nèi)的16個定時寄存器110。符號REG01~REG16分別表示定時寄存器110。通過輸入IN2向各定時寄存器REG01~REG16輸入8位數(shù)據(jù)。各選擇線S1~S16以1對1的方式連接到各定時寄存器REG01~REG16。例如,如果向定時寄存器REG01寫入數(shù)據(jù)時,選擇線S1被激活,8位數(shù)據(jù)被寫入定時寄存器REG01。
初始設定時,向各定時寄存器REG01~REG16寫入8位數(shù)據(jù)。即,在各定時寄存器REG01~REG16內(nèi)寫入決定灰階時鐘脈沖GCP3的變化時刻(PWM信號的變化定時)。各定時寄存器REG01~REG16的輸出被輸出到各輸出線Q1~Q16。
圖4表示根據(jù)本實施方式的第一灰階時鐘脈沖生成電路200的框圖。輸出存儲在各個定時寄存器110的數(shù)據(jù)的各個輸出線Q1~Q16連接到各個第一時序重合檢測電路210-1~210-16。例如,輸出線Q1連接到第一時序重合檢測電路210-1。還有,通過輸入IN3將來自于計時器400的計數(shù)值CT輸入到各個第一時序重合檢測電路210-1~210-16。各個第一時序重合檢測電路210-1~210-16將各輸出線Q1~Q16的輸出值和計數(shù)值CT進行比較,當雙方重合時,以灰階脈沖輸出脈沖。即,依次更新的計數(shù)值CT與存儲在各個定時寄存器110的任一個8位數(shù)據(jù)每重合一次,就輸出灰階脈沖。
通過各第一時序重合檢測電路210-1~210-16中的各個第一時序重合檢測電路210-2~210-16輸出的灰階脈沖,被輸出到“或”電路OR1(廣義為第一“或”電路)。還有,被第一時序重合檢測電路210-1輸出的灰階脈沖GP1-1,通過其他系統(tǒng)(通過輸出線GQ1-1)輸出到選擇器600。
“或”電路OR1將所輸入的灰階脈沖作為第一灰階時鐘脈沖GCP1由輸出線GQ1-2輸出到選擇器600。
圖5表示根據(jù)本實施方式的第二灰階時鐘脈沖生成電路300的框圖。輸出存儲在各個定時寄存器110的數(shù)據(jù)的各個輸出線Q1~Q16分別與第二時序重合檢測電路310-1~310-16連接。例如,輸出線Q1連接到第二時序重合檢測電路310-1。還有,通過輸入IN4將來自于運算電路500的翻轉計數(shù)值ICT輸入到各個第二時序重合檢測電路310-1~310-16。各個第二時序重合檢測電路310-1~310-16將各輸出線Q1~Q16的輸出值和翻轉計數(shù)值ICT進行比較,當雙方重合時,輸出灰階脈沖。即,依次更新的翻轉計數(shù)值ICT與存儲在各個定時寄存器110中的任一個8位數(shù)據(jù)每次重合,都輸出灰階脈沖。
在各個第二時序重合檢測電路310-1~310-16中,將通過各個第二時序重合檢測電路310-1~310-16輸出的灰階脈沖輸出到“或”電路OR2(廣義為第二“或”電路)。而由第二時序重合檢測電路310-16輸出的灰階脈沖GP2-1,則由其他系統(tǒng)(通過輸出線GQ2-1)輸出到選擇器600。
“或”電路OR2將所輸入的灰階脈沖作為第二灰階時鐘脈沖GCP2通過輸出線GQ2-2輸出到選擇器600。
選擇器600在每一個水平掃描期間交替選擇來自于第一灰階時鐘脈沖生成電路200的輸出和來自于第二灰階時鐘脈沖生成電路300的輸出。例如,當選擇來自于第一灰階時鐘脈沖生成電路200的輸出時,選擇器600將來自于圖4“或”電路OR1的第一灰階時鐘脈沖GCP1輸出到圖2所示的灰階計數(shù)器700及圖2的“或”電路OR3。還有,當選擇來自于第一灰階時鐘脈沖生成電路200的輸出時,選擇器600將來自于第一時序重合檢測電路210-1的輸出脈沖(灰階脈沖GP1-1)輸出到圖2的“或”電路OR3。同樣,當選擇來自于第二灰階時鐘脈沖生成電路300時,選擇器600將來自于圖5的“或”電路OR2的第二灰階時鐘脈沖GCP2輸出到灰階計數(shù)器700及“或”電路OR3。將圖5的第二時序重合檢測電路310-16的輸出脈沖(灰階脈沖GP2-1)輸出到“或”電路OR3。
即,灰階計數(shù)器700以第一或第二灰階時鐘脈沖GCP1、GCP2的任一個為對像,對脈沖的上升進行計數(shù)。在本實施方式中,雖然是在脈沖的上升時刻更新計數(shù)值,但是,也可以在脈沖的下降時刻更新計數(shù)值。
接下來,對于根據(jù)本實施方式的計數(shù)值CT、翻轉計數(shù)值ICT、灰階時鐘脈沖GCP1、GCP2及灰階計數(shù)值GCT的關系進行說明。
圖6表示本實施方式所涉及的計數(shù)值CT、翻轉計數(shù)值ICT、灰階時鐘脈沖(GCP1-1、GCP1-2、GCP2-1、GCP2-2)的關系的時序波形圖?;译A時鐘脈沖GCP1-1是灰階時鐘脈沖GCP1中的從第一時序重合檢測電路210-2輸出的脈沖;灰階時鐘脈沖GCP1-2是灰階時鐘脈沖GCP1中的從第一時序重合檢測電路210-3輸出的脈沖。同樣,灰階時鐘脈沖GCP2-1是灰階時鐘脈沖GCP2中的從第二時序重合檢測電路310-2輸出的脈沖;灰階時鐘脈沖GCP2-2是從第二時序重合檢測電路310-3輸出的脈沖。為了用圖6進行說明,將計數(shù)值CT設定成在一個水平掃描期間內(nèi)產(chǎn)生0~1F的32個階段的變化。但并不限于此。在本實施方式中,為了表示0~31的32個階段,分辨率存儲電路800將1F(16位制)作為分辨率值存儲。時鐘信號CLK是用于輸出計數(shù)值CT的同步信號。與時鐘信號CLK同步,依次更新計數(shù)值CT。
例如,向連接于第一時序重合檢測電路210-2的圖3的定時寄存器REG02寫入1。此時,如由圖6的A1所示,當計數(shù)值CT為1時,第一時鐘重合檢測電路210-2對計數(shù)值CT和定時寄存器REG02的值進行判定,其結果,輸出由A2所表示的灰階脈沖P1。
同樣,例如,向圖3的定時寄存器REG03寫入2。所以,如A3所示,當計數(shù)值CT為2時,輸出由A4所表示的灰階脈沖P2。
根據(jù)圖6,當計數(shù)值CT為0時,翻轉計數(shù)值ICT如A5所示為1E(如果是十進制,為30)。這是將通過運算電路500對0的計數(shù)值CT進行運算處理的結果作為翻轉計數(shù)值ICT,向第二灰階時鐘脈沖生成電路300輸出1E。首先,將0計數(shù)值CT從圖2的計時器400輸出到運算電路500的加法電路510。加法電路510在0計數(shù)值CT上加1,將加法運算結果(0+1)輸出到第二減法運算電路520。第二減法運算電路520從分辨率存儲電路800接受分辨率值(例如1F),從辨率值(例如1F)減去來自于加法電路510的輸出值(1)其運算結果(1F-1=1E)作為翻轉計數(shù)值ICT輸出到第二灰階時鐘脈沖生成電路300。即,計數(shù)值CT為0時的翻轉計數(shù)值ICT為1E。同樣,當計數(shù)值CT為1時,翻轉計數(shù)值ICT則為(1F-2=1D)。
即,如果計數(shù)值CT在遞增方向上更新,翻轉計數(shù)值ICT則在與計數(shù)值CT的更新方向相反的、遞減方向上更新。在本實施方式中,計數(shù)值CT在遞增方向上更新,但是,也可以在遞減方向上更新。
例如,將1存儲在定時寄存器REG02,所以,被更新翻轉計數(shù)值ICT如同由A6所示為1時,第二時鐘重合檢測電路310-2輸出由A7所示的脈沖MP1。還有,例如,將2存儲在定時寄存器REG03,所以,被更新翻轉計數(shù)值ICT如同由A8所示為2時,第二時鐘重合檢測電路310-3輸出由A9所示的脈沖MP2。
圖7表示本實施方式所涉及的一個水平掃描期間的灰階時鐘脈沖圖。B1所表示的灰階脈沖P0為通過圖4的第一時鐘重合檢測電路210-1輸出的脈沖。例如,如果將0寫入圖3所示的定時寄存器REG01,當計數(shù)值CT如由B2所示為0時,第一時鐘重合檢測電路210-1判定定時寄存器REG01的值和計數(shù)值CT的值重合,然后輸出由B1所示的灰階脈沖P0。此時,如前所述,灰階脈沖P0作為灰階脈沖GP1-1,通過第一灰階時鐘脈沖GCP1以外的系統(tǒng)(通過輸出線GQ1-1),輸出到選擇器600。各灰階脈沖P1~P15作為第一灰階時鐘脈沖GCP1向選擇器600輸出。
由B4所示的脈沖MP15是由圖5所示的第二時鐘重合檢測電路310-16輸出的脈沖。例如,如果1C寫入圖3的定時寄存器REG016,當翻轉計數(shù)值ICT如由B3所示為1C時,第二時鐘重合檢測電路310-16判定定時寄存器REG16的值和翻轉計數(shù)值ICT的值重合,然后輸出由B4所示的脈沖MP15。此時,如前所述,脈沖MP15作為灰階脈沖GP2-1,通過所謂第二灰階時鐘脈沖GCP2以外的系統(tǒng)(通過輸出線GQ2-1)輸出到選擇器600。各脈沖MP1~MP14作為第二灰階時鐘脈沖GCP2輸出到選擇器600。
圖8表示本實施方式所涉及的第一灰階時鐘脈沖生成電路的鎖存脈沖LP和灰階的關系的波方圖。數(shù)據(jù)線驅(qū)動信號DS1-0為與灰階值0對應的數(shù)據(jù)線驅(qū)動信號。同樣,數(shù)據(jù)線驅(qū)動信號DS1-1~DS1-15分別為與灰階值1至15對應的數(shù)據(jù)線驅(qū)動信號。通過數(shù)據(jù)線驅(qū)動信號的電壓電平變化時序表示灰階。如果改變從圖1的灰階重合檢測電路30輸出的PWM信號的電壓電平,與鎖存脈沖LP的上升同步,數(shù)據(jù)線驅(qū)動信號的電壓電平將改變。
如果向灰階計數(shù)器700輸入灰階脈沖P1,灰階計數(shù)器700將灰階計數(shù)值GCT從0更新為1。將依次更新的灰階計數(shù)值GCT更新到與灰階脈沖P15對應的15。為了表示16個灰階,需要準備16個PWM信號的電壓電平的變化點,所以,灰階脈沖P0與灰階脈沖P1~P15共同作為鎖存脈沖LP而被輸出。而且,通過使灰階脈沖P0包括在鎖存脈沖LP中,也可以任意設定與灰階值0對應的PWM信號的電壓電平的變化時序。
圖9表示本實施方式所涉及的第二灰階時鐘脈沖生成電路300的鎖存脈沖LP和灰階的關系的波方圖。如上所述,數(shù)據(jù)線驅(qū)動信號DS2-0~DS2-15分別為與灰階值0~灰階值15對應的數(shù)據(jù)線驅(qū)動信號。與圖8的說明具有同樣的道理,將脈沖MP0~MP15作為鎖存脈沖LP而被輸出。而且,通過使脈沖MP15包括在鎖存脈沖LP中,也可以任意設定與灰階值15對應的PWM信號的電壓電平的變化時序。
例如,如果將灰階值13作為灰階數(shù)據(jù)存儲在顯示數(shù)據(jù)存儲電路40,灰階重合檢測電路30將從灰階計數(shù)器700依次更新并輸出的灰階計數(shù)值GCT和灰階數(shù)據(jù)(灰階值13)進行比較。當灰階計數(shù)值GCT為13時,灰階重合檢測電路30使PWM信號的電壓電平變化。數(shù)據(jù)線驅(qū)動電路20接受PWM信號電壓電平的變化,與鎖存脈沖LP同步,如同數(shù)據(jù)線驅(qū)動信號DS1-13或DS2-13,使數(shù)據(jù)線驅(qū)動信號的電壓電平變化。
如果比較圖7的灰階脈沖P0和圖7的脈沖MP0的各個上升時刻,雙方的上升時刻具有以一個水平掃描期間的中間為軸的線對稱關系。關于灰階脈沖P1和灰階脈沖MP1也是同樣。此外,圖8的數(shù)據(jù)線驅(qū)動信號DS1-0和圖9的數(shù)據(jù)線驅(qū)動信號DS2-0與灰階值0對應。即,由于圖7的灰階脈沖P0和圖7的脈沖MP0的各個上升時刻以水平掃描期間的中間為軸呈線對稱,所以,關于數(shù)據(jù)線驅(qū)動信號DS1-0和DS2-0,數(shù)據(jù)線驅(qū)動信號電壓電平的高電平的期間是相同的。同樣,數(shù)據(jù)線驅(qū)動信號DS1-1~DS1-15的對應的灰階值分別與數(shù)據(jù)線驅(qū)動信號DS2-2~DS2-15的對應的灰階值相同。下面說明將兩種電壓變化時刻互相對稱的數(shù)據(jù)線驅(qū)動信號被同一灰階值所使用的理由。
圖10表示根據(jù)本實施方式的數(shù)據(jù)線驅(qū)動信號的每一個水平掃描期間的變化的波方圖。在水平掃描期間1H中,數(shù)據(jù)線驅(qū)動信號DSM的電壓電平從高電平變化到低電平。圖1的選擇器600交替選擇輸出第一灰階時鐘脈沖GCP1和第二灰階時鐘脈沖GCP2,所以,在水平掃描期間2H中,數(shù)據(jù)線驅(qū)動信號DSM的電壓電平從低電平變化到高電平;在水平掃描期間3H中,數(shù)據(jù)線驅(qū)動信號DSM的電壓電平從高電平變化到低電平。此時,在水平掃描期間2H和水平掃描期間3H的邊界,數(shù)據(jù)線驅(qū)動信號DSM的電壓電平不變,所以,可以節(jié)省電壓電平的轉換次數(shù)。從而可以降低功耗。
灰階重合檢測電路圖11為根據(jù)本實施方式的灰階重合檢測電路30的電路圖。在本實施方式中,作為一個實施例,設(n=6、K=3),構成灰階重合檢測電路30。
例如,每一個水平掃描期間,預充電信號PRE從高電平暫時變?yōu)榈碗娖?,之后上升到高電平。由此,晶體管TR13、TR15導通,節(jié)點ND1及中間節(jié)點MD被預充電。當將節(jié)點ND1被預充電時,保持電路31保持高電平的電壓,使PWM信號PWMS為高電平。
向晶體管TR1~TR6的各個柵電極輸入第一數(shù)字信號的每一位信號CA0~CA5。在本實施方式中,將從灰階計數(shù)器700依次更新的灰階計數(shù)值GCT作為第一數(shù)字信號而被輸入。以下,將灰階計數(shù)值GCT的各位信號分別稱之為數(shù)字信號CA0~CA5。向晶體管TR7~TR12的各個柵電極輸入第二數(shù)字信號的每一位信號DI0~DI5。在本實施方式中,將包括在顯示數(shù)據(jù)存儲電路40存儲的顯示數(shù)據(jù)的灰階數(shù)據(jù)的各位進行翻轉,并作為第二數(shù)字信號而被輸入。以下,將灰階數(shù)據(jù)的各位的翻轉信號分別稱之為數(shù)字信號DI0~DI5。
如果灰階數(shù)據(jù)是“8”=(000100),則數(shù)字信號DI0~DI5為(111011)。因此,將數(shù)字信號DI3輸入到柵電極的晶體管TR10斷開,晶體管TR7~TE9、TR11、TR12導通。在這種狀態(tài)下,如果數(shù)字信號CA0~CA5成為(000100),晶體管TR4導通,從節(jié)點ND1至節(jié)點ND2的路線電導通。而且,晶體管TR14導通。
由此,節(jié)點ND2成為低電平(VSS),PWM信號PWMS下降到低電平。因此,灰階重合檢測電路30可以將與灰階數(shù)據(jù)“8”對應的PWM信號向數(shù)據(jù)線驅(qū)動電路20輸出。
如上所述,灰階重合檢測電路30通過檢測第一數(shù)字信號CA0~CA5和第二數(shù)字信號DI0~DI5達到指定關系的狀態(tài),進行灰階數(shù)據(jù)和灰階計數(shù)值GCT的重合檢測。所謂達到指定關系的狀態(tài),例如,第一數(shù)字信號的各位和第二數(shù)字信號各位為互補狀態(tài)。即,互補關系是指,各位的一方的值為“1”時,另一方的值為“0”;一方的值為“0”時,另一方的值為“1”。例如,如果數(shù)字信號CA0~CA5為(100000),當信號DI0~DI5為(011111)時,灰階重合檢測電路30檢測出二者為互補關系。而且,例如,如果數(shù)字信號CA0~CA5為(110000),當信號DI0~DI5為(001111)時,灰階重合檢測電路30檢測出二者為互補關系。
與比較例的對比圖12表示本實施方式所涉及的比較例。將決定PWM信號電壓電平的變化時序的信息通過輸入IN5寫入定時寄存器101。運算電路501對決定由IN5輸入的PWM信號電壓電平的變化時序的信息進行運算處理,并輸出到定時寄存器102。運算電路501將一個水平掃描期間的中間位置作為中心軸,對于由IN5輸入的信息進行運算處理。所述運算處理是指,由輸入到定時寄存器101的信息決定變化的時序和由輸入到定時寄存器102的信息決定變化的時序變?yōu)榫€對稱。
計時器401,例如,在遞增方向更新計數(shù)值CT,并向各個重合檢測電路201、301輸出。重合檢測電路201比較計數(shù)值CT和存儲在定時寄存器101的值,當雙方重合時,向選擇器601輸出灰階脈沖。同樣,重合檢測電路301比較計數(shù)值CT和存儲在定時寄存器102的值,當雙方重合時,向選擇器601輸出灰階脈沖。每一個水平掃描期間,選擇器601交替選擇從各個重合檢測電路201、301輸出的灰階脈沖,并作為灰階時鐘脈沖GCP輸出。
在表示16灰階時,例如,比較例必須向各個定時寄存器101、102設置16個寄存器。即,將共計32個寄存器進行組合。但是,在本實施方式中,在表示同樣的16灰階時,設置比較例一半的16個寄存器。可以將寄存器的數(shù)量控制在半數(shù)范圍內(nèi),能夠縮小電路面積就可以發(fā)揮降低功耗和提高畫面品質(zhì)的雙重的最大效果。
在本實施方式中,作為一個實施例,敘述了與16灰階對應的PWM信號生成電路。但并不限于此。如果需要與64灰階對應的PWM信號生成電路時,例如設N=64,也可以進行設計。
隨著近年顯示面板的高品質(zhì)化,需要一種可以顯示高灰階的顯示驅(qū)動器。所以,如果用PWM方式提高灰階數(shù),則該部分的寄存器的數(shù)量將增大。但是,本實施方式的寄存器數(shù)量僅為比較例的二分之一,所以,可以容易地匹配于小型儀器,滿足降低功耗的要求。
此外,作為其他實施方式,還可以構成與16灰階和64灰階對應的PWM信號生成電路。在這種情況下,將16灰階用變化定時存儲電路100、第一灰階時鐘脈沖生成電路200及第二灰階時鐘脈沖生成電路300和64灰階用變化定時存儲電路100、第一灰階時鐘脈沖生成電路200及第二灰階時鐘脈沖生成電路300進行組合就可以。如果將計時器400的計數(shù)值CT的范圍設定為大于等于64,計時器400可以同時用于16灰階和64灰階。
另外,本發(fā)明不限于通過上述實施方式說明的內(nèi)容,可以進行各種變方。例如,對于在說明書或圖示的描述中作為廣義的或同義的用語所引用的用語,即使在說明書或圖示的其他描述中,也可以替換為廣義的、同義的用語。
以上所述僅為本發(fā)明的優(yōu)選實施例而已,并不用于限制本發(fā)明,對于本領域的技術人員來說,本發(fā)明可以有各種更改和變化。凡在本發(fā)明的精神和原則之內(nèi),所作的任何修改、等同替換、改進等,均應包含在本發(fā)明的權利要求范圍之內(nèi)。
權利要求
1.一種PWM信號生成電路,其特征在于,包括變化定時存儲電路,存儲用于生成PWM信號的灰階時鐘脈沖的脈沖變化時序、第一灰階時鐘脈沖生成電路、第二灰階時鐘脈沖生成電路、選擇器、計時器、運算電路、灰階計數(shù)器,以及灰階重合檢測電路;所述變化定時存儲電路包括N個(N為大于等于2的整數(shù))定時寄存器;所述N個定時寄存器,分別存儲m位(為大于等于2的整數(shù))的規(guī)定變化時序值;所述計時器,與時鐘同步,在遞增方向或遞減方向的任一方向上更新并輸出第一計數(shù)值;所述第一灰階時鐘脈沖生成電路,在每次判定所述N個定時寄存器中各自存儲的所述變化時間值和所述第一計數(shù)值重合時,生成灰階脈沖,將依次生成的所述灰階脈沖作為第一灰階時鐘脈沖輸出到選擇器;所述運算電路對所述第一計數(shù)值進行運算處理,輸出在所述一個方向不同的另一方向上更新的第二計數(shù)值;所述第二灰階時鐘脈沖生成電路,每次判定在所述N個定時寄存器中各自存儲的所述變化時序值和所述第二計數(shù)值為重合時,生成灰階脈沖,將依次生成的所述灰階脈沖作為第二灰階時鐘脈沖輸出到選擇器;所述選擇器,在每一個水平掃描期間,將從所述第一或第二灰階時鐘脈沖生成電路輸出的所述第一或第二灰階時鐘脈沖的任意一個交替作為所述灰階時鐘脈沖,輸出到所述灰階計數(shù)器;所述灰階計數(shù)器,根據(jù)從所述選擇器輸出的所述灰階時鐘脈沖,在遞增方向和遞減方向的任一方向上更新灰階計數(shù)值;所述灰階重合檢測電路,將灰階重合檢測電路輸入的灰階數(shù)據(jù)和所述灰階計數(shù)值的關系進行比較,當所述灰階數(shù)據(jù)和所述灰階計數(shù)值的關系滿足規(guī)定關系時,使所述PWM信號的電壓電平變化。
2.根據(jù)權利要求1所述的PWM信號生成電路,其特征在于所述變化定時存儲電路包括第一減法電路;所述第一減法電路從所述變化時序值減去第一調(diào)整用數(shù)據(jù),并將其結果輸出到所述定時寄存器。
3.根據(jù)權利要求2所述的PWM信號生成電路,其特征在于所述第一調(diào)整用數(shù)據(jù)的值為1。
4.根據(jù)權利要求1所述的PWM信號生成電路,其特征在于所述運算電路與分辨率存儲電路連接,所述分辨率存儲電路用于存儲決定灰階時鐘脈沖的變化時序的設定精度的分辨率值。
5.根據(jù)權利要求4所述的PWM信號生成電路,其特征在于所述運算電路包括加法電路和第二減法電路;所述加法電路,在從所述計時器輸出的所述第一計數(shù)值上加上第二調(diào)整用數(shù)據(jù),并將其加法運算結果輸出到所述第二減法電路;所述第二減法電路,從所述分辨率值減去所述加法電路的輸出值,將其運算結果作為所述第二計數(shù)值輸出到所述第二灰階時鐘脈沖生成電路。
6.根據(jù)權利要求5所述的PWM信號生成電路,其特征在于所述第二調(diào)整用數(shù)據(jù)的值為1。
7.根據(jù)權利要求4所述的PWM信號生成電路,其特征在于分辨率值為2m。
8.根據(jù)權利要求1所述的PWM信號生成電路,其特征在于所述第一灰階時鐘脈沖生成電路包括N個第一時序重合檢測電路;所述第二灰階時鐘脈沖生成電路包括N個第二時序重合檢測電路;所述變化定時存儲電路的所述N個定時寄存器連接于所述N個第一時序重合檢測電路及所述N個第二時序重合檢測電路。
9.根據(jù)權利要求8所述的PWM信號生成電路,其特征在于所述第一灰階時鐘脈沖生成電路包括第一“或”電路;所述第一“或”電路,將所述N個第一時序重合檢測電路中至少(N-1)個第一時序重合檢測電路的輸出進行邏輯和運算,并將其運算結果輸出到所述選擇器。
10.根據(jù)權利要求9所述的PWM信號生成電路,其特征在于所述選擇器,將所述N個第一時序重合檢測電路中至少一個第一時序重合檢測電路的輸出不向所述灰階計數(shù)器輸出,而是輸出到所述灰階重合檢測電路的輸出目的地的數(shù)據(jù)線驅(qū)動電路。
11.根據(jù)權利要求10所述的PWM信號生成電路,其特征在于,在連接于所述至少一個第一時序重合檢測電路的所述定時寄存器中存入0值。
12.根據(jù)權利要求8所述的PWM信號生成電路,其特征在于所述第二灰階時鐘脈沖生成電路包括第二“或”電路;所述第二“或”電路,將所述N個第二時序重合檢測電路中至少(N-1)個第二時序重合檢測電路的輸出進行邏輯和運算,并將其運算結果輸出到所述選擇器。
13.根據(jù)權利要求12所述的PWM信號生成電路,其特征在于所述選擇器,將所述N個第二時序重合檢測電路中的至少一個第二時序重合檢測電路的輸出不向所述灰階計數(shù)器輸出,而是輸出到所述灰階重合檢測電路的輸出目的地的數(shù)據(jù)線驅(qū)動電路。
14.根據(jù)權利要求13所述的PWM信號生成電路,其特征在于,將所述變化時序值中最接近于2m的值存儲到與所述至少一個第二時序重合檢測電路連接的所述定時寄存器中。
15.根據(jù)權利要求1所述的PWM信號生成電路,其特征在于所述灰階重合檢測電路,是將所述灰階計數(shù)值作為n位第一數(shù)字信號而接受,將所述灰階數(shù)據(jù)作為n位第二數(shù)字信號而接受,將所述n位第一數(shù)字信號和所述n位第二數(shù)字信號進行比較,從而檢測出所述第一數(shù)字信號和所述第二數(shù)字信號已變?yōu)橐?guī)定的關系的狀態(tài)的重合檢測電路;包括串行連接的第一導電型的第一至第n晶體管,向各晶體管的柵極電極輸入所述第一數(shù)字信號的各位信號;串行連接的第一導電型的第n+1至第2n的晶體管,各晶體管的源極端子及漏極端子與所述第一至第n的各晶體管的源極端子及漏極端子連接,用于向各晶體管的柵極電極輸入所述第二數(shù)字信號的各位信號;第一預充電電路,被連接到連接所述第一及第n+1晶體管的漏極端子的第一節(jié)點上,當預充電信號變?yōu)橛行顟B(tài)時,將所述第一節(jié)點預充電到第一電源電位;連接電路,被連接到連接所述第n、第2n晶體管的漏極端子的第二節(jié)點上,當所述預充電信號變?yōu)闊o效時,進行所述第二節(jié)點和第二電源電位之間的連接;保持電路,用于保持第一節(jié)點電位;至少一個第二預充電電路,被連接到連接第K、第K+n(K為1<K<n的自然數(shù))晶體管的源極端子的中間節(jié)點上,當所述預充電信號變?yōu)橛行顟B(tài)時,將所述中間節(jié)點預充電到第一電源電位;至少一個的所述第二預充電電路與形成具有K為2≤K≤n-2的關系的中間節(jié)點連接。
16.一種顯示驅(qū)動器,其特征在于包括權利要求1至15任一項所述的PWM信號生成電路、及驅(qū)動多條數(shù)據(jù)線的數(shù)據(jù)線驅(qū)動電路;所述數(shù)據(jù)線驅(qū)動電路接收所述PWM信號,并根據(jù)所述PWM信號,控制數(shù)據(jù)線的灰階。
17.根據(jù)權利要求16所述的顯示驅(qū)動器,其特征在于包括顯示數(shù)據(jù)存儲電路,用于存儲至少一個畫面大小的顯示數(shù)據(jù);所述灰階重合檢測電路,對包括在由所述顯示數(shù)據(jù)存儲電路存儲的顯示數(shù)據(jù)中的所述灰階數(shù)據(jù)與所述灰階計數(shù)值的關系進行比較,當所述灰階數(shù)據(jù)和所述灰階計數(shù)值的關系滿足規(guī)定的關系時,將所述PWM信號輸出到所述數(shù)據(jù)線驅(qū)動電路。
18.根據(jù)權利要求17所述的顯示驅(qū)動器,其特征在于包括向所述數(shù)據(jù)線驅(qū)動電路輸出鎖存脈沖的第三“或”電路;所述選擇器在每一水平掃描期間交替選擇第一及第二灰階時鐘脈沖生成電路;在所述第一灰階時鐘脈沖生成電路被選中時,至少一個所述第一時序重合檢測電路的輸出不輸出給所述灰階計數(shù)器,而是輸出到所述第三“或”電路,將其他所述第一時序重合檢測電路的輸出輸出到所述灰階計數(shù)器及所述第三“或”電路;在所述第二灰階時鐘脈沖生成電路被選中時,至少一個所述第二時序重合檢測電路的輸出不輸出給所述灰階計數(shù)器,而是輸出到所述第三“或”電路,將其他所述第二時序重合檢測電路的輸出輸出到所述灰階計數(shù)器及所述第三“或”電路;所述第三“或”電路對輸入值進行邏輯和運算,并將其運算結果作為所述鎖存脈沖輸出到所述數(shù)據(jù)線驅(qū)動電路。
全文摘要
本發(fā)明本發(fā)明披露了一種低功耗、小規(guī)模電路的PWM信號生成電路及顯示驅(qū)動器。第一灰階時鐘脈沖生成電路(200)將存儲在各個定時寄存器(110)的值與第一計數(shù)值進行比較,并向選擇器(600)輸出第一灰階時鐘脈沖;運算電路(500)對第一計數(shù)值進行運算,并輸出第二運算值;第二灰階時鐘脈沖生成電路(300)將各個定時寄存器(110)存儲的值與第二計數(shù)值進行比較,并向選擇器(600)輸出第二灰階時鐘脈沖;灰階計數(shù)器(700)根據(jù)每一個水平掃描期間從選擇器(600)所選擇輸出的第一或第二灰階時鐘脈沖GCP2,更新灰階計數(shù)值GCT;灰階重合檢測電路(30)在輸入到灰階重合檢測電路(30)的灰階數(shù)據(jù)和灰階計數(shù)值GCT的關系滿足規(guī)定關系時,使PWM信號的電壓電平變化。
文檔編號G02F1/13GK1627344SQ200410086669
公開日2005年6月15日 申請日期2004年12月10日 優(yōu)先權日2003年12月10日
發(fā)明者伊藤拓也 申請人:精工愛普生株式會社