亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

液晶顯示器的制作方法

文檔序號(hào):2763326閱讀:170來源:國知局
專利名稱:液晶顯示器的制作方法
技術(shù)領(lǐng)域
本發(fā)明總的涉及一種液晶顯示器(LCD),并尤其涉及一種能夠通過缺陷比例被減到最小而減小整體尺寸的LCD。
背景技術(shù)
當(dāng)前擁有的信息處理裝置已經(jīng)被迅速開發(fā)得具有各種結(jié)構(gòu)、各種功能和更快的信息處理速度。在這些信息處理裝置中處理的信息具有電信號(hào)形式。為了通過視覺確認(rèn)信息處理裝置中處理的信息,典型的做法是將顯示裝置設(shè)置為界面。
與傳統(tǒng)的陰極射線管(CRT)相比,液晶顯示器(LCD)有一定的優(yōu)點(diǎn),如重量輕、尺寸小、分辨率高和功耗低。另外,LCD很容易適于指定的環(huán)境并還能夠顯示全顏色范圍。這些優(yōu)點(diǎn)使得LCD能夠取代CRT并成為下一代顯示器中的亮點(diǎn)。
一般地,LCD采用兩個(gè)基底,兩個(gè)基底上分別具有電極和切換向電極施加的電源的薄膜晶體管TFT(TFT-LCD)。TFT-LCD可以包括非晶硅TFT-LCD(a-Si TFT-LCD)或多晶硅TFT-LCD(poly-Si TFT-LCD)。與a-Si TFT-LCD相比,poly-Si TFT-LCD具有低功耗和低價(jià)格的優(yōu)點(diǎn)。但poly-Si TFT-LCD的缺點(diǎn)在于它有比較復(fù)雜的制造過程。因而poly-Si TFT-LCD主要用在小尺寸的顯示裝置、如移位電話中。另一方面,非晶硅-Si TFT LCD典型地用在大屏幕顯示裝置如筆記本電腦、LCD監(jiān)視器、高清晰度(HD)電視接收器等中。
圖1是根據(jù)常規(guī)技術(shù)的a-Si TFT-LCD的液晶顯示板的簡化示意圖。
參見圖1,a-Si TFT-LCD50包括具有象素陣列的LCD板10,用于向LCD板10提供驅(qū)動(dòng)信號(hào)的驅(qū)動(dòng)印刷電路板36和42,以及將LCD板10電連接到驅(qū)動(dòng)印刷電路板36和42的帶式載體封裝(TCP)32和38。
驅(qū)動(dòng)印刷電路板36和42包括用于驅(qū)動(dòng)形成在LCD板10中的多條數(shù)據(jù)線的數(shù)據(jù)印刷電路板36和用于驅(qū)動(dòng)形成在LCD板10中的多條柵極線的柵極印刷電路板42。數(shù)據(jù)印刷電路板36經(jīng)數(shù)據(jù)側(cè)TCP32連接到多條數(shù)據(jù)線連接端,柵極印刷電路板42經(jīng)柵極側(cè)TCP38連接到多條柵極線連接端。
根據(jù)COF(膜上芯片)技術(shù),a-Si TFT-LCD有一個(gè)形成在數(shù)據(jù)側(cè)TCP32的數(shù)據(jù)驅(qū)動(dòng)芯片34,并且還有通過COF形成在柵極側(cè)TCP38上的柵極驅(qū)動(dòng)芯片40。
近來,已經(jīng)通過在a-Si TFT-LCD和p-Si TFT-LCD中的玻璃基底上同時(shí)形成數(shù)據(jù)驅(qū)動(dòng)電路和柵極驅(qū)動(dòng)電路以及象素陣列而盡力地減少了組裝過程的步驟數(shù)。
圖2是表示根據(jù)常規(guī)技術(shù)的其上設(shè)置有數(shù)據(jù)和柵極驅(qū)動(dòng)芯片的a-SiTFT-LCD板的簡化示意圖。
參見圖2,a-Si TFT-LCD90包括具有顯示區(qū)60a和周邊區(qū)60b的玻璃基底,顯示區(qū)60a中形成有象素陣列,周邊區(qū)60b與顯示區(qū)60a相鄰。在周邊區(qū)60b上形成有多個(gè)數(shù)據(jù)驅(qū)動(dòng)芯片61和多個(gè)柵極驅(qū)動(dòng)芯片62。多個(gè)數(shù)據(jù)驅(qū)動(dòng)芯片61中的每個(gè)輸出端連接到多條數(shù)據(jù)線中的一對(duì)應(yīng)數(shù)據(jù)線,并且多個(gè)柵極驅(qū)動(dòng)芯片62中的每個(gè)輸出端連接到多條柵極線中的一對(duì)應(yīng)柵極線。數(shù)據(jù)和柵極驅(qū)動(dòng)芯片61和62的輸出端經(jīng)撓性印刷電路板70連接到印刷集成電路板(未示出)。
撓性印刷電路板70包括控制驅(qū)動(dòng)芯片71和公共電壓發(fā)生器72??刂乞?qū)動(dòng)芯片71分別向數(shù)據(jù)驅(qū)動(dòng)芯片61和柵極驅(qū)動(dòng)芯片62提供定時(shí)信號(hào)和圖像數(shù)據(jù)信號(hào)。公共電壓發(fā)生器72產(chǎn)生公共電壓。
數(shù)據(jù)和柵極驅(qū)動(dòng)芯片61和62形成在玻璃基底60上的結(jié)構(gòu)由于驅(qū)動(dòng)電路的集成化而降低了LCD的成本并還將功耗降到最低。但是,當(dāng)在如圖2所示的玻璃基底上形成多個(gè)驅(qū)動(dòng)芯片時(shí),出現(xiàn)幾個(gè)問題。首先,當(dāng)在玻璃基底上形成多個(gè)驅(qū)動(dòng)芯片時(shí),缺陷比例與形成在基底上的芯片數(shù)量成比例地增加。結(jié)果是因?yàn)榧词苟鄠€(gè)驅(qū)動(dòng)芯片中的單個(gè)芯片有故障LCD模塊也不能夠使用。此外,缺陷比例增加時(shí),使得LCD的產(chǎn)量下降,LCD的加工時(shí)間變長,并且其生產(chǎn)率降低。
其次,從設(shè)備結(jié)構(gòu)的觀點(diǎn)看,由于在玻璃基底上安置多個(gè)芯片而增大了LCD的最終尺寸。這是因?yàn)橐纬稍诓AЩ咨系膱D案數(shù)量隨芯片數(shù)量的增加而增加,并且因而LCD板的尺寸不得不增大以獲得形成該圖案的空間。因此,在有限制尺寸要求的LCD中,不能實(shí)現(xiàn)所需的高分辨率。
第三,因?yàn)槎鄠€(gè)芯片形成在鄰近LCD板的一側(cè)部分中,LCD板的結(jié)構(gòu)變得不平衡,并且LCD的總體大小變大。
第四,從透過LCD板的圖像顯示特性的觀點(diǎn)看,由于多個(gè)芯片和玻璃基底之間的接觸電阻而不能維持圖像的均勻性。

發(fā)明內(nèi)容
本發(fā)明的實(shí)施例提供一種能夠減少形成液晶顯示器所需的處理時(shí)間并減小總體尺寸的液晶顯示器。
本發(fā)明的另一實(shí)施例提供一種具有集成驅(qū)動(dòng)芯片的液晶顯示器,其中集成電路芯片中的通道端與數(shù)據(jù)線兼容。
本發(fā)明的另一實(shí)施例提供了一種能夠應(yīng)用到具有高垂直分辨率的顯示設(shè)備的液晶顯示器。
本發(fā)明的另一實(shí)施例提供了一種能夠增大有效顯示面積的液晶顯示器。
提供的液晶顯示裝置包括具有顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)中的第一基底,面對(duì)第一基底的第二基底,以及夾置在第一和第二基底之間的液晶。
第一基底包括多個(gè)開關(guān)器件、多個(gè)像素電極、多條柵極線、多條數(shù)據(jù)線、柵極驅(qū)動(dòng)電路和集成驅(qū)動(dòng)芯片。多個(gè)開關(guān)器件以矩陣形式形成在顯示區(qū)中。在顯示區(qū)中以矩陣形式地形成多個(gè)像素電極,并且多個(gè)像素電極中的每一個(gè)都連接到多個(gè)開關(guān)器件中每一個(gè)的第一電流電極。多條柵極線成行分布,并且多條柵極線中的每一條公共連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極。多條數(shù)據(jù)線成列分布,并且多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極。柵極驅(qū)動(dòng)電路形成在周邊區(qū)中的第一區(qū)中,多條柵極線的第一端延伸到該區(qū)并依次掃描多條柵極線。在周邊區(qū)中的第二區(qū)中形成集成驅(qū)動(dòng)芯片,多條數(shù)據(jù)線的第一端延伸到該區(qū),響應(yīng)于外圖像數(shù)據(jù)和外控制信號(hào)向柵極驅(qū)動(dòng)電路提供驅(qū)動(dòng)控制信號(hào),并且分別向多條數(shù)據(jù)線提供模擬信號(hào)。
在另一實(shí)施例中,提供了一種液晶顯示裝置,其包括具有顯示區(qū)和鄰近顯示區(qū)的周邊區(qū)中的第一基底,面對(duì)第一基底的第二基底,和夾置在第一和第二基底之間的液晶。
第一基底包括多個(gè)開關(guān)器件,多個(gè)像素電極,多條柵極線,多條數(shù)據(jù)線,柵極驅(qū)動(dòng)電路,線塊(line block)選擇電路和集成驅(qū)動(dòng)芯片。多個(gè)開關(guān)器件以矩陣形式形成在顯示區(qū)中。多個(gè)像素電極以矩陣形式形成在顯示區(qū)中,并且多個(gè)像素電極中的每一個(gè)連接到多個(gè)開關(guān)器件中每個(gè)開關(guān)器件的第一電流電極。多個(gè)柵極線成行分布,并且多條柵極線中的每一條共同連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極。多條數(shù)據(jù)線成列分布,并且多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極。柵極驅(qū)動(dòng)電流形成在周邊區(qū)中的第一區(qū)中,多條柵極線的第一端延伸到該區(qū)并依次掃描多條柵極線。在周邊區(qū)中的第二區(qū)中形成線塊選擇電路,多條數(shù)據(jù)線的第一端延伸到該區(qū),接收以塊為單元的模擬驅(qū)動(dòng)信號(hào),選擇多條數(shù)據(jù)線的一個(gè)線塊,并且將以塊為單元的模擬驅(qū)動(dòng)信號(hào)切換到選取線塊的數(shù)據(jù)線。集成驅(qū)動(dòng)芯片形成在第二區(qū)中,響應(yīng)于外圖像數(shù)據(jù)和外控制信號(hào)提供驅(qū)動(dòng)控制信號(hào)給柵極驅(qū)動(dòng)電路,并提供線塊選擇信號(hào)和以塊為單元的模擬信號(hào)給線塊選擇電路。
集成驅(qū)動(dòng)芯片包括接口部分,用于聯(lián)系外圖像數(shù)據(jù)和外控制信號(hào);存儲(chǔ)器,用于儲(chǔ)存外圖像數(shù)據(jù);源極驅(qū)動(dòng)器,用于響應(yīng)于從存儲(chǔ)器中逐塊讀出的以塊為單元的圖像數(shù)據(jù)輸出以塊為單元的模擬驅(qū)動(dòng)信號(hào);電平移位器,移位驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào)的電平;和控制器,用于響應(yīng)于從接口部分輸入的外控制信號(hào)將外圖像數(shù)據(jù)儲(chǔ)存到存儲(chǔ)器中,產(chǎn)生驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào),向電平移位器提供驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào),從存儲(chǔ)器中逐塊讀取圖像數(shù)據(jù)塊并向源極驅(qū)動(dòng)器提供逐塊讀出的圖像數(shù)據(jù)。
集成驅(qū)動(dòng)芯片還包括公共電壓發(fā)生器,用于產(chǎn)生公共電壓并對(duì)形成在液晶板上的公共電極線提供公共電壓;DC/DC轉(zhuǎn)換器,用于接收外電壓,上拉或下拉外電壓,并向控制器、電平移位器、源極驅(qū)動(dòng)器和公共電壓發(fā)生器提供上拉或下拉外電壓。
控制信號(hào)包括主時(shí)鐘信號(hào)、水平同步信號(hào)、垂直同步信號(hào)、數(shù)據(jù)啟動(dòng)信號(hào)和模式選擇信號(hào),控制器響應(yīng)于模式選擇信號(hào)產(chǎn)生線塊選擇信號(hào)。
當(dāng)塊具有對(duì)應(yīng)于1/2水平分辨率的大小時(shí)第一線塊包括包括奇數(shù)條數(shù)據(jù)線、并且第二線塊包括偶數(shù)條數(shù)據(jù)線。
線塊選擇電路包括多個(gè)第一選擇晶體管和多個(gè)第二選擇晶體管。第一選擇晶體管中的每個(gè)第一電流電極連接到輸出集成驅(qū)動(dòng)芯片的模擬驅(qū)動(dòng)信號(hào)的第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到奇數(shù)條數(shù)據(jù)線中的一對(duì)應(yīng)奇數(shù)數(shù)據(jù)線,每個(gè)控制電極連接到輸出第一線塊選擇信號(hào)的第二輸出端中的一對(duì)應(yīng)第二輸出端。每個(gè)第一電流電極連接到第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到偶數(shù)條數(shù)據(jù)線中的一對(duì)應(yīng)偶數(shù)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第二線塊選擇信號(hào)的第三輸出端中的一對(duì)應(yīng)第三輸出端。
當(dāng)塊具有對(duì)應(yīng)于1/3水平分辨率的大小時(shí),第一線塊包括(3n-2)條數(shù)據(jù)線,第二線塊包括(3n-1)條數(shù)據(jù)線,第三線塊包括(3n)條數(shù)據(jù)線,其中n是自然數(shù)。
線塊選擇電路包括多個(gè)第一選擇晶體管,多個(gè)第二選擇晶體管和多個(gè)第三選擇晶體管。第一選擇晶體管中的每個(gè)第一電流電極連接到輸出集成驅(qū)動(dòng)芯片的模擬驅(qū)動(dòng)信號(hào)的第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到(3n-2)條數(shù)據(jù)線中的一對(duì)應(yīng)(3n-2)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第一線塊選擇信號(hào)的第二輸出端中的一對(duì)應(yīng)第二輸出端。每個(gè)第一電流電極連接到第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到(3n-1)條數(shù)據(jù)線中的一對(duì)應(yīng)(3n-1)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第二線塊選擇信號(hào)的第三輸出端中的一對(duì)應(yīng)第三輸出端。每個(gè)第一電流電極連接到第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到(3n)條數(shù)據(jù)線中的一對(duì)應(yīng)(3n)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第三線塊選擇信號(hào)的第四輸出端中的一對(duì)應(yīng)第四輸出端。
在另一實(shí)施例中,提供了一種液晶顯示裝置,該裝置包括具有顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)中的第一基底,與第一基底面對(duì)的第二基底,和夾置在第一和第二基底之間的液晶。
第一基底包括多個(gè)開關(guān)器件,多個(gè)像素電極,多條柵極線,多條數(shù)據(jù)線,第一柵極驅(qū)動(dòng)電路,第二柵極驅(qū)動(dòng)電路,線塊選擇電路,和集成驅(qū)動(dòng)芯片。多個(gè)開關(guān)器件以矩陣形式形成在顯示區(qū)中,并且多個(gè)像素電極中的每一個(gè)連接到多個(gè)開關(guān)器件中的每個(gè)開關(guān)器件的第一電流電極。多條柵極線成行分布,并且多條柵極線中的每一條共同連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極。多條數(shù)據(jù)線成列分布,多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極。第一柵極驅(qū)動(dòng)電路形成在周邊區(qū)中的第一區(qū)中,多條柵極線的第一端延伸到該區(qū),并且驅(qū)動(dòng)多條柵極線中的奇數(shù)柵極線。第二柵極驅(qū)動(dòng)電路形成在周邊區(qū)中的第二區(qū)中,多條柵極線的第二端延伸到該區(qū),驅(qū)動(dòng)多條柵極線中的偶數(shù)柵極線,并經(jīng)多條柵極線連接到第一柵極驅(qū)動(dòng)電路,以便依次掃描多條柵極線。線塊選擇電路形成在周邊區(qū)中的第三區(qū),多條數(shù)據(jù)線的第一端延伸到該區(qū),接收以塊為單元的模擬驅(qū)動(dòng)信號(hào),選擇多條數(shù)據(jù)線的一個(gè)線塊,并將線塊的模擬驅(qū)動(dòng)信號(hào)切換到選取線塊的數(shù)據(jù)線。集成驅(qū)動(dòng)芯片形成在第三區(qū)中,響應(yīng)于外圖像數(shù)據(jù)和外控制信號(hào)對(duì)第一和第二柵極驅(qū)動(dòng)電路提供驅(qū)動(dòng)控制信號(hào),并向線塊選擇電路提供線塊選擇信號(hào)和以塊為單元的模擬信號(hào)。
在另一實(shí)施例中,提供了一種液晶顯示裝置,包括具有顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)中的第一基底,與第一基底面對(duì)的第二基底,和夾置在第一和第二基底之間的液晶。
第一基底包括多個(gè)開關(guān)器件,多個(gè)像素電極,多條柵極線,多條數(shù)據(jù)線,線塊選擇電路和集成驅(qū)動(dòng)芯片。多個(gè)開關(guān)器件以矩陣形式形成在顯示區(qū)中。多個(gè)像素電極以矩陣形式形成在顯示區(qū)中,并且多個(gè)像素電極中的每一個(gè)連接到多個(gè)開關(guān)器件中的每個(gè)開關(guān)器件的第一電流電極。多條柵極線成行分布,并且多條柵極線中的每一條共同連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極。多條數(shù)據(jù)線成列分布,多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極。線塊選擇電路形成在周邊區(qū)中,多條數(shù)據(jù)線的第一端延伸到該區(qū),接收以塊為單元的模擬驅(qū)動(dòng)信號(hào),選擇多條數(shù)據(jù)線的一個(gè)線塊,并將線塊的模擬驅(qū)動(dòng)信號(hào)切換到選取線塊的數(shù)據(jù)線。集成驅(qū)動(dòng)芯片形成在塊選擇電路所在的周邊區(qū)中,接收外圖像數(shù)據(jù)和外控制信號(hào),對(duì)多條柵極線中的奇數(shù)柵極線提供第一柵極驅(qū)動(dòng)信號(hào),對(duì)其偶數(shù)柵極線提供第二柵極驅(qū)動(dòng)信號(hào),并對(duì)線塊選擇電路提供線塊選擇信號(hào)和以塊為單元的模擬驅(qū)動(dòng)信號(hào)。
集成驅(qū)動(dòng)芯片包括接口部分;存儲(chǔ)器,用于儲(chǔ)存外圖像數(shù)據(jù);源極驅(qū)動(dòng)器;電平移位器;第一柵極驅(qū)動(dòng)器;第二柵極驅(qū)動(dòng)器和控制器。接口部分聯(lián)系外圖像數(shù)據(jù)和外控制信號(hào)。源極驅(qū)動(dòng)器響應(yīng)于從存儲(chǔ)器中逐塊讀出的以塊為單元的圖像數(shù)據(jù)輸出以塊為單元的模擬驅(qū)動(dòng)信號(hào)。電平移位器移位第一驅(qū)動(dòng)控制信號(hào)、第二驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào)的電平。第一柵極驅(qū)動(dòng)器響應(yīng)于第一驅(qū)動(dòng)控制信號(hào)對(duì)多條柵極線中的奇數(shù)柵極線提供第一柵極驅(qū)動(dòng)信號(hào)。第二柵極驅(qū)動(dòng)器響應(yīng)于第二驅(qū)動(dòng)控制信號(hào)對(duì)多條柵極線中的偶數(shù)柵極線提供第二柵極驅(qū)動(dòng)信號(hào)??刂破黜憫?yīng)于從接口部分輸入的外控制信號(hào)將外圖像數(shù)據(jù)儲(chǔ)存到存儲(chǔ)器中,產(chǎn)生第一和第二驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào),給電平移位器提供第一和第二驅(qū)動(dòng)控制信號(hào)及線塊選擇信號(hào),從存儲(chǔ)器中逐塊讀出圖像數(shù)據(jù),并對(duì)源極驅(qū)動(dòng)器提供逐塊讀出的圖像數(shù)據(jù)。根據(jù)前述的LCD,在顯示區(qū)的周邊區(qū)中只設(shè)置一個(gè)用于驅(qū)動(dòng)LCD板的集成驅(qū)動(dòng)芯片,由此減短處理時(shí)間,將缺陷比例減到最小并減小LCD板的總體尺寸。
另外,只通過一個(gè)過程形成線塊選擇電路和TFT晶體管,其中線塊選擇電路形成在顯示區(qū)的周邊區(qū)中,TFT晶體管形成在顯示區(qū)中。通過線塊選擇電路以分時(shí)法驅(qū)動(dòng)對(duì)應(yīng)于一條線的像素?cái)?shù)據(jù)。由此使得集成驅(qū)動(dòng)芯片的通道端與數(shù)據(jù)線兼容。
另外,只通過一個(gè)過程形成柵極線驅(qū)動(dòng)電路和TFT晶體管,其中柵極線驅(qū)動(dòng)電路形成在顯示區(qū)的周邊區(qū)的左右側(cè),TFT晶體管形成在顯示區(qū)中。柵極線驅(qū)動(dòng)電路形成為Z字形,以便于柵極驅(qū)動(dòng)電路對(duì)稱地形成在周邊區(qū)的左右側(cè)。另外,可以將柵極線驅(qū)動(dòng)電路應(yīng)用到具有高垂直分辨率的LCD。
另外,在LCD板上設(shè)置集成驅(qū)動(dòng)芯片,該芯片具有用于驅(qū)動(dòng)多條柵極線的柵極驅(qū)動(dòng)器和用于驅(qū)動(dòng)多條數(shù)據(jù)線的源極驅(qū)動(dòng)器,由此增大LCD板的有效顯示區(qū)。


通過下面結(jié)合附圖對(duì)優(yōu)選實(shí)施例的詳細(xì)描述,本發(fā)明的上述目的及其它優(yōu)點(diǎn)將變得更加清晰,其中圖1是根據(jù)常規(guī)技術(shù)的a-Si TFT-LCD的液晶顯示板的簡化示意圖;圖2是根據(jù)常規(guī)技術(shù)的a-Si TFT-LCD板的簡化示意圖,其中在a-SiTFT-LCD板上設(shè)置了數(shù)據(jù)和柵極驅(qū)動(dòng)芯片;圖3是根據(jù)本發(fā)明實(shí)施例的LCD的分解透示意圖;圖4是圖3所示TFT基底的第一實(shí)施例示意圖;圖5是圖3所示TFT基底的第二實(shí)施例示意圖;圖6是圖3所示集成驅(qū)動(dòng)芯片的第一實(shí)施例框圖;圖7是根據(jù)本發(fā)明另一實(shí)施例的集成驅(qū)動(dòng)芯片的第二實(shí)施例框圖;圖8是選擇性驅(qū)動(dòng)分成兩塊的多條數(shù)據(jù)線的第一線塊選擇電路的電路圖;圖9是圖8所示第一線塊選擇性驅(qū)動(dòng)電路的輸出波形圖;圖10是選擇性驅(qū)動(dòng)分成兩塊的多條數(shù)據(jù)線的第二線塊選擇電路的電路圖;圖11是圖10所示第二線塊選擇電路的輸出波形圖;圖12是選擇性驅(qū)動(dòng)分成四塊的多條數(shù)據(jù)線的第三線塊選擇電路的電路圖;圖13是圖12所示第三線塊選擇電路的輸出波形圖;圖14是根據(jù)本發(fā)明第一實(shí)施例,圖5所示的柵極驅(qū)動(dòng)電路中第一移位寄存器的框圖;圖15是圖14所示第一移位寄存器的詳細(xì)電路圖;圖16是圖14所示第一移位寄存器的輸出波形圖;圖17是根據(jù)本發(fā)明第二實(shí)施例,圖5所示的柵極驅(qū)動(dòng)電路中第二移位寄存器的框圖;圖18是根據(jù)本發(fā)明第三實(shí)施例,圖5所示的柵極驅(qū)動(dòng)電路中第三移位寄存器的框圖;圖19是圖18所示第三移位寄存器的電路圖;圖20是圖3所示FPC的結(jié)構(gòu)透示意圖;圖21是根據(jù)本發(fā)明另一實(shí)施例的LCD板的示意圖;圖22是圖21中所示第一和第二柵極驅(qū)動(dòng)電路的第四和第五移位寄存器的框圖;圖23是圖22所示的第四和第五移位寄存器的輸出波形圖;圖24是根據(jù)本發(fā)明另一實(shí)施例的LCD板示意圖;圖25是圖24所示集成驅(qū)動(dòng)芯片的框圖。
具體實(shí)施例方式
現(xiàn)在詳細(xì)描述在附圖中表示的本發(fā)明的優(yōu)選實(shí)施例示例的示范性優(yōu)選實(shí)施例。下面結(jié)合附圖詳細(xì)描述本發(fā)明的實(shí)施例。
圖3是根據(jù)本發(fā)明實(shí)施例的LCD的分解透示意圖。
參見圖3,LCD500包括LCD板組件100,背光組件200、底座300和蓋板400。
LCD組件100包括LCD板110、撓性印刷電路板(以下稱作“FPC”)190和集成驅(qū)動(dòng)芯片180。LCD板110包括做為下基底的TFT基底120,設(shè)置在TFT基底120上的彩色濾光片基底130,和液晶。液晶注入到TFT基底120和彩色濾光片基底130之間,并再密封液晶的注入口。在TFT基底120上設(shè)置一個(gè)顯示單元陣列電路、柵極驅(qū)動(dòng)電路和集成驅(qū)動(dòng)芯片180。TFT基底120面對(duì)彩色濾光片基底130。集成驅(qū)動(dòng)芯片180經(jīng)FPC190電連接到外電路基底(未示出)。
在彩色濾光片基底130上形成RGB(紅、綠、藍(lán))像素和透明的公共電極。
背光組件200包括燈光組件220、光導(dǎo)板240、一系列光學(xué)片260、反射板280和模框290。
圖4是根據(jù)本發(fā)明的圖3所示TFT基底的第一實(shí)施例示意圖。
參見圖4,TFT基底120被分成對(duì)應(yīng)于彩色濾光片基底130的第一區(qū)和不對(duì)應(yīng)于彩色濾光片基底130的第二區(qū)。第一區(qū)包括顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)。在顯示區(qū)上分布多條沿行方向延伸的多條數(shù)據(jù)線DL和多條沿列方向延伸的柵極線GL。柵極驅(qū)動(dòng)電路140集成在周邊區(qū)的左側(cè)并連接到多條柵極線GL。
在TFT基底120的第二區(qū)中分布用于控制LCD板110的操作的集成驅(qū)動(dòng)芯片180。集成驅(qū)動(dòng)芯片180從與LCD板110分開設(shè)置的外電路基底接收外圖像數(shù)據(jù)信號(hào)181a和外控制信號(hào)181b。集成驅(qū)動(dòng)芯片180對(duì)柵極驅(qū)動(dòng)電路140提供驅(qū)動(dòng)控制信號(hào)GC,并對(duì)多條數(shù)據(jù)線D1提供模擬驅(qū)動(dòng)信號(hào)(或模擬像素?cái)?shù)據(jù))。集成驅(qū)動(dòng)芯片180的第一和第二外連接端連接到FPC190,該FPC190電連接外電路基底和集成驅(qū)動(dòng)芯片180。外圖像數(shù)據(jù)信號(hào)181a經(jīng)第一外連連接端輸入,并且外控制信號(hào)181b經(jīng)第二外連接端輸入。
在集成驅(qū)動(dòng)芯片180的多個(gè)輸出端中,用于輸出驅(qū)動(dòng)控制信號(hào)GC中的每個(gè)輸出端連接到柵極驅(qū)動(dòng)電路140的一個(gè)對(duì)應(yīng)輸入端。每個(gè)通道端CH連接到多條數(shù)據(jù)線DL中對(duì)應(yīng)的一個(gè)。另外,用于輸出驅(qū)動(dòng)控制信號(hào)輸出GC的連接端還包括啟動(dòng)信號(hào)輸出端、第一時(shí)鐘信號(hào)輸出端、第二時(shí)鐘信號(hào)輸出端、第一電源電壓連接端和第二電源電壓連接端。
圖5是根據(jù)本發(fā)明圖3所示TFT基底的第二實(shí)施例示意圖。
參見圖5,TFT基底120被分成對(duì)應(yīng)于彩色濾光片基底130的第一區(qū)和不對(duì)應(yīng)于彩色濾光片基底130的第二區(qū)。TFT基底120被分成對(duì)應(yīng)于彩色濾光片基底130的第一區(qū)和不對(duì)應(yīng)于彩色濾光片基底130的第二區(qū)。第一區(qū)包括顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)。在顯示區(qū)上分布多條沿行方向延伸的數(shù)據(jù)線DL和多條沿列方向延伸的柵極線GL。柵極驅(qū)動(dòng)電路140集成在與顯示區(qū)相鄰的周邊區(qū)的左側(cè)并柵極驅(qū)動(dòng)電路140連接到多條柵極線GL。線塊選擇電路150集成在周邊區(qū)的上側(cè)并連接到多條數(shù)據(jù)線DL。
在TFT基底120的第二區(qū)中分布用于控制LCD板110的操作的集成驅(qū)動(dòng)芯片180。集成驅(qū)動(dòng)芯片180從與LCD板110分開設(shè)置的外電路基底接收外圖像數(shù)據(jù)信號(hào)181a和外控制信號(hào)181b。集成驅(qū)動(dòng)芯片180分別對(duì)柵極驅(qū)動(dòng)電路140和多條數(shù)據(jù)線D1提供驅(qū)動(dòng)控制信號(hào)GC和模擬驅(qū)動(dòng)信號(hào)。集成驅(qū)動(dòng)芯片180的第一和第二外連接端連接到FPC190,該FPC190電連接外電路基底和集成驅(qū)動(dòng)芯片180。外圖像數(shù)據(jù)信號(hào)181a經(jīng)第一外連連接端輸入,并外控制信號(hào)181b經(jīng)第二外連接端輸入。
在集成驅(qū)動(dòng)芯片180的多個(gè)輸出端中,用于輸出驅(qū)動(dòng)控制信號(hào)GC中的每個(gè)輸出端連接到柵極驅(qū)動(dòng)電路140中的一個(gè)對(duì)應(yīng)輸入端。線塊選擇信號(hào)TG的輸出端連接到柵極驅(qū)動(dòng)電路140的控制端。每個(gè)通道端CH連接到線塊選擇電路150中的一個(gè)對(duì)應(yīng)的輸入端。線塊選擇電路150中的每個(gè)輸出端連接到多條數(shù)據(jù)線DL中對(duì)應(yīng)的一條。數(shù)據(jù)線DL的數(shù)量大于集成驅(qū)動(dòng)芯片180的通道端CH的數(shù)量N倍,此處N是整數(shù)。
圖6是圖4和5中所示集成驅(qū)動(dòng)芯片的第一實(shí)施例框圖。
參見圖6,集成驅(qū)動(dòng)芯片180包括接口部分181、存儲(chǔ)器183、源極驅(qū)動(dòng)器185、電平移位器184、公共電壓發(fā)生器186和控制器182。
接口部分181接收外圖像數(shù)據(jù)信號(hào)181a和外控制信號(hào)181b,并且聯(lián)系控制器182與外裝置。接口部分181與CPU接口、視頻圖形板接口和多媒體Q接口兼容。
控制器182從接口部分181接收外圖像數(shù)據(jù)信號(hào)181a和外控制信號(hào)181b,并且將外圖像數(shù)據(jù)信號(hào)181a儲(chǔ)存到存儲(chǔ)器183中。外控制信號(hào)181b包括水平和垂直同步信號(hào)、主時(shí)鐘信號(hào)、數(shù)據(jù)啟動(dòng)信號(hào)和模式選擇信號(hào)??刂破?82響應(yīng)于模式選擇信號(hào)產(chǎn)生線塊選擇信號(hào)TG。
另外,控制器182向電平移位器提供驅(qū)動(dòng)控制信號(hào)GC和線塊選擇信號(hào)TG。驅(qū)動(dòng)控制信號(hào)包括啟動(dòng)信號(hào)ST、第一時(shí)鐘信號(hào)CK、第二時(shí)鐘信號(hào)CKB、第一電源電壓VSS和第二電源電壓VDD。
另外,控制器182向源極驅(qū)動(dòng)器85提供數(shù)字圖像數(shù)據(jù)。即,控制器82逐塊讀出儲(chǔ)存在存儲(chǔ)器中的外圖像數(shù)據(jù)信號(hào)181a,并向源極驅(qū)動(dòng)器85提供外圖像數(shù)據(jù)信號(hào)。
存儲(chǔ)器83暫時(shí)儲(chǔ)存從控制器182提供的外圖像數(shù)據(jù)信號(hào)。存儲(chǔ)器183逐幀或逐行儲(chǔ)存外圖像數(shù)據(jù)信號(hào)。如果把行存儲(chǔ)器用作存儲(chǔ)器83并從控制器82經(jīng)360個(gè)通道提供外圖像數(shù)據(jù)信號(hào),則存儲(chǔ)器83具有對(duì)應(yīng)于兩行、即360×3×6×2=12.960位的存儲(chǔ)容量。
源極驅(qū)動(dòng)器185從存儲(chǔ)器183逐塊接收數(shù)字圖像數(shù)據(jù)并逐塊輸出模擬驅(qū)動(dòng)信號(hào)。源極驅(qū)動(dòng)器185的每一個(gè)通道端CH連接到多個(gè)數(shù)據(jù)線DL中對(duì)應(yīng)的一個(gè)。
電平移位器184移位來自控制器182的驅(qū)動(dòng)控制信號(hào)GC和線塊選擇信號(hào)TG的電壓電平,并輸出電平移位的驅(qū)動(dòng)控制信號(hào)GC和線塊選擇信號(hào)TG。電平移位驅(qū)動(dòng)控制信號(hào)GC包括電平移位啟動(dòng)信號(hào)ST、電平移位第一時(shí)鐘信號(hào)CK、電平移位第二時(shí)鐘信號(hào)CKB、電平移位的第一電源電壓VSS和電平移位的第二電源電壓VDD。
公共電壓發(fā)生器186對(duì)平行于液晶層而形成的公共電極線施加公共電壓Vcom,以便維持液晶層的電壓。
圖7是圖4和5所示集成驅(qū)動(dòng)芯片的第二實(shí)施例框圖。
參見圖7,集成驅(qū)動(dòng)芯片180包括接口部分181、存儲(chǔ)器183、源極驅(qū)動(dòng)器185、電平移位器184、公共電壓發(fā)生器186、DC/DC轉(zhuǎn)換器187和控制器182。
DC/DC轉(zhuǎn)換器187接收從外電源(未示出)提供的第一DC電源電壓187a,并對(duì)集成驅(qū)動(dòng)芯片180中的一對(duì)應(yīng)電路部分提供第二DC電源電壓(AVDD,VSS,VDD和VCC)。一般地,DC/DC轉(zhuǎn)換器187接收第一DC電壓187a(約為7~12V),并將第一DC電源電壓轉(zhuǎn)變?yōu)榈诙﨑C電源電壓AVDD,VSS,VDD和VCC(約為5V)。
通過DC/DC轉(zhuǎn)換器187轉(zhuǎn)換的第二DC電源電壓AVDD、VSS、VDD和VCC分別提供給源極驅(qū)動(dòng)器185、電平移位器184、公共電壓發(fā)生器186和控制器182。具體地說,DC/DC轉(zhuǎn)換器187將模擬驅(qū)動(dòng)電源電壓AVDD提供給源極驅(qū)動(dòng)器185和公共電壓發(fā)生器186,并還對(duì)電平移位器184提供圖像驅(qū)動(dòng)電源電壓VSS和VDD。數(shù)字驅(qū)動(dòng)電源電壓VCC提供給控制器182。
下面將參考附圖介紹線塊選擇電路150(連接在集成驅(qū)動(dòng)芯片180的通道端CH和多條數(shù)據(jù)線DL之間用于對(duì)多條數(shù)據(jù)線DL選擇施加來自集成驅(qū)動(dòng)芯片180的象素?cái)?shù)據(jù))。
圖8是選擇性驅(qū)動(dòng)分成兩塊的數(shù)據(jù)線的第一線塊選擇電路的電路圖,而圖9是第一線塊選擇性驅(qū)動(dòng)電路的模擬輸出波形圖。
參見圖8,第一線塊選擇電路151形成在與TFT基底120相鄰的周邊區(qū)的上側(cè),并且對(duì)多條數(shù)據(jù)線(表注DL1~DL2m)周期性地逐塊施加由集成驅(qū)動(dòng)芯片180提供的模擬驅(qū)動(dòng)信號(hào)。
特別是,第一線塊選擇電路151有2m條數(shù)據(jù)線并被分成第一和第二塊BL1和BL2,每個(gè)有m條數(shù)據(jù)線。第一塊BL1包括從DL1~D2Lm的m條奇數(shù)數(shù)據(jù)線,并且第二塊BL2包括從DL2~DL2m的m條偶數(shù)數(shù)據(jù)線。
集成驅(qū)動(dòng)芯片80的通道端CH1~CHm每個(gè)都共同連接到對(duì)應(yīng)的成對(duì)數(shù)據(jù)線。例如,集成驅(qū)動(dòng)芯片180的第一通道端CH1共同連接到第一和第二數(shù)據(jù)線DL1和DL2。
連接到通道端CH1~CHm以及奇數(shù)數(shù)據(jù)線DL1~DL2的第一線塊選擇電路151的第一塊BL1包括由來自集成驅(qū)動(dòng)芯片180的第一線塊選擇信號(hào)(TG1)驅(qū)動(dòng)的第一選擇晶體管SW1。相應(yīng)地,連接到通道端CH1~CHm和偶數(shù)數(shù)據(jù)線DL2~DL2m的第二塊BL2包括由來自集成驅(qū)動(dòng)芯片180的第二線塊選擇信號(hào)(TG2)驅(qū)動(dòng)的第二選擇晶體管SW2。信號(hào)TG1和信號(hào)TG2交替處于邏輯高電平。即,信號(hào)TG1處于邏輯高電平,信號(hào)TG2處于邏輯低電平;逆之亦然。
當(dāng)信號(hào)TG1處于邏輯高電平時(shí),由此驅(qū)動(dòng)第一選擇晶體管SW1,并且來自通道端CH1~CHm的模擬驅(qū)動(dòng)信號(hào)被提供給奇數(shù)數(shù)據(jù)線DL1~DL2m-1。相反,當(dāng)信號(hào)TG2處于邏輯高電平時(shí),由此驅(qū)動(dòng)第二選擇晶體管SW2,并且來自通道端CH1~CHm的模擬驅(qū)動(dòng)信號(hào)被提供給偶數(shù)數(shù)據(jù)線DL2~DL2m。
如圖9所示,當(dāng)柵極線GL1~GLn被順序驅(qū)動(dòng)時(shí),信號(hào)TG1和TG在多條柵極線GL1~GLn的每一條的作用周期(active period)中交替地為邏輯高電平。即,信號(hào)TG1在柵極線GL1~GLn整個(gè)作用周期的一半中處于邏輯高電平,之后,信號(hào)TG2在柵極線GL1~GLn的整個(gè)周期的剩下一半中維持在邏輯高電平。因而,當(dāng)信號(hào)TG1處于邏輯高電平時(shí),由此驅(qū)動(dòng)第一選擇晶體管SW1,并且模擬驅(qū)動(dòng)信號(hào)提供給第一塊BL1的數(shù)據(jù)線DL2m-1。另外,當(dāng)信號(hào)TG2處于邏輯高電平時(shí),由此驅(qū)動(dòng)第二選擇晶體管SW2,并且將模擬驅(qū)動(dòng)信號(hào)施加到第二塊BL2de的數(shù)據(jù)線DL2m。
另外,當(dāng)信號(hào)TG1在第二柵極線GL2的作用周期中處于邏輯高電平時(shí)第一選擇晶體管SW1被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第一塊BL1的數(shù)據(jù)線DL2m-1。當(dāng)信號(hào)TG2處于邏輯高電平時(shí),第二選擇晶體管SW2被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)提供給第二塊BL2的數(shù)據(jù)線DL2m。
圖10是本實(shí)施例中選擇性驅(qū)動(dòng)分成三塊的數(shù)據(jù)線的第二線塊選擇電路的電路圖,圖11是圖10所示第二線塊選擇電路的模擬輸出波形圖。
參見圖10,在鄰近TFT基底120的周邊區(qū)的上側(cè)中形成第二線塊選擇電路152,并且對(duì)多條數(shù)據(jù)線(DL1~DL3m)逐塊周期性地施加來自集成驅(qū)動(dòng)芯片180的模擬驅(qū)動(dòng)信號(hào)。
特別是,分別將第二線塊選擇電路152(具有3m條數(shù)據(jù)線)分成第一、第二和第三塊BL1、BL2和BL3,每個(gè)塊具有與其相連的m條數(shù)據(jù)線。第一塊BL1包括高至第DL3m-2數(shù)據(jù)線的m條數(shù)據(jù)線(即,DL1,DL4,DL7等)。第二塊BL2包括高至第DL3m-1數(shù)據(jù)線的m條數(shù)據(jù)線(即,DL2,DL5,DL8等)。第三塊BL3包括高至第DL3m-數(shù)據(jù)線的m條數(shù)據(jù)線(即,DL3,DL6,DL9等)。集成驅(qū)動(dòng)芯片180中的每個(gè)通道端CH1~CHm共同連接到對(duì)應(yīng)組的三條數(shù)據(jù)線中。即,集成驅(qū)動(dòng)芯片180的第一通道端CH1共同連接到第一、第二和第三數(shù)據(jù)線(DL1,DL2,DL3)。
第二線塊選擇電路152的第一塊BL1包括第一選擇晶體管SW1,該晶體管連接到通道端CH1~CHm以及DL1~DL3m-2每條第三數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第一線塊選擇信號(hào)(TG1)驅(qū)動(dòng)。類似地,第二塊BL2包括第二選擇晶體管SW2,該晶體管連接到通道端CH1~CHm以及DL2~DL3m-1每條第三數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第二線塊選擇信號(hào)(TG2)驅(qū)動(dòng)。另外,第三塊BL3包括第三選擇晶體管SW3,該晶體管連接到通道端CH1~CHm以及DL3~DL3m每條第三數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第三線塊選擇信號(hào)(TG3)驅(qū)動(dòng)。如上所述,TG1、TG2和TG3交替地驅(qū)動(dòng)到高電平。
當(dāng)信號(hào)TG1處于邏輯高電平時(shí),由此驅(qū)動(dòng)第一選擇晶體管SW1,并且因而來自通道端CH1~CHm的模擬驅(qū)動(dòng)信號(hào)被提供給DL1,DL4,DL7,...DL3m。當(dāng)信號(hào)TG2處于邏輯高電平時(shí),由此驅(qū)動(dòng)第二選擇晶體管SW2,并且因而來自通道端CH1~CHm的模擬驅(qū)動(dòng)信號(hào)被提供給DL2,DL5,DL8,...DL3m-1。最后,當(dāng)信號(hào)TG3處于邏輯高電平時(shí),由此驅(qū)動(dòng)第三選擇晶體管SW3,并且因而來自通道端CH1~CHm的模擬驅(qū)動(dòng)信號(hào)被提供給DL3,DL6,DL9,...DL3m。
如圖11所示,當(dāng)由柵極線驅(qū)動(dòng)電路140依次驅(qū)動(dòng)?xùn)艠O線GL1~GLn時(shí),信號(hào)TG1、TG2和TG3在每條柵極線GL1~GLn的作用周期中依次處于邏輯高電平。即,信號(hào)TG1、TG2和TG3在柵極線GL1~GLn的1/3作用周期中處于邏輯高電平。
因此,當(dāng)信號(hào)TG1在第一柵極線GL1的作用周期中處于邏輯高電平時(shí),第一選擇晶體管SW1被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第一塊BL1的數(shù)據(jù)線DL3m-2。同樣,當(dāng)信號(hào)TG2處于邏輯高電平時(shí),第二選擇晶體管SW2被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第二塊BL2的數(shù)據(jù)線DL3m-1。另外,當(dāng)信號(hào)TG3處于邏輯高電平時(shí),第三選擇晶體管SW3被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第三塊BL3的數(shù)據(jù)線DL3m。
當(dāng)信號(hào)TG1在第二柵極線GL2的作用周期中處于邏輯高電平時(shí),第一選擇晶體管SW1被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第一塊BL1的數(shù)據(jù)線DL3m-2。同樣,當(dāng)信號(hào)TG2處于邏輯高電平時(shí),第二選擇晶體管SW2被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第二塊BL2的數(shù)據(jù)線DL3m-1。當(dāng)信號(hào)TG3處于邏輯高電平時(shí),第三選擇晶體管SW3被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第三塊BL3的數(shù)據(jù)線DL3m。
圖12是選擇性驅(qū)動(dòng)分成四塊的多條數(shù)據(jù)線的第三線塊選擇電路的電路圖,而圖13是圖12所示第三線塊選擇電路的模擬輸出波形圖。
參見圖12,第三線塊選擇電路153形成在與TFT基底120相鄰的周邊區(qū)的上側(cè),并且將來自集成驅(qū)動(dòng)芯片180的模擬驅(qū)動(dòng)信號(hào)周期性地逐塊施加到多條數(shù)據(jù)線(DL1~DL4m)。
特別是,第三線塊選擇電路153(有4m條數(shù)據(jù)線)被分成第一、第二、第三和第四塊BL1、BL2、BL3和BL4,每都有與其相連的m條數(shù)據(jù)線。第一塊BL1包括高至第DL4m-3的m條數(shù)據(jù)線(即,DL1,DL5,DL9等)。第二塊BL2包括高至第DL4m-2的m條數(shù)據(jù)線(即,DL2,DL6,DL10等)。第三塊BL3包括高至第DL4m-1的m條數(shù)據(jù)線(即,DL3,DL7,DL11等)。第四塊BL4包括高至第DL4m的m條數(shù)據(jù)線(即,DL4,DL8,DL12等)。集成驅(qū)動(dòng)芯片180中的每個(gè)通道端CH1~CHm共同連接到對(duì)應(yīng)組中的四條數(shù)據(jù)線。即,集成驅(qū)動(dòng)芯片180的第一通道端CH1共同連接到DL1,DL2,DL3和DL4。
第三線塊選擇電路153的第一塊BL1包括第一選擇晶體管SW1,該晶體管連接到通道端CH1~CHm以及DL1~DL4m-3每條第四數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第一線塊選擇信號(hào)(TG1)驅(qū)動(dòng)。類似地,第二塊BL2包括第二選擇晶體管SW2,該晶體管連接到通道端CH1~CH4m以及DL2~DL4m-2每條第四數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第二線塊選擇信號(hào)(TG2)驅(qū)動(dòng)。第三塊BL3包括第三選擇晶體管SW3,該晶體管連接到通道端CH1~CHm以及DL3~DL4m-1每條第四數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第三線塊選擇信號(hào)(TG3)驅(qū)動(dòng)。第四塊BL4包括第四選擇晶體管SW4,該晶體管連接到通道端CH1~CHm以及DL4~DL4m每條第四數(shù)據(jù)線,并且由來自集成驅(qū)動(dòng)芯片180的第四線塊選擇信號(hào)(TG4)驅(qū)動(dòng)。如同后面所述,TG1、TG2、TG3和TG4交替地驅(qū)動(dòng)到高電平。
當(dāng)信號(hào)TG1處于邏輯高電平時(shí),第一選擇晶體管SW1被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)從通道端CH1~CHm被提供給第一塊DL1、DL5、DL9、...、DL4m-3。當(dāng)信號(hào)TG2處于邏輯高電平時(shí),第二選擇晶體管SW2被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)從通道端CH1~CHm被提供給DL2、DL6、DL10、...DL4m-2。當(dāng)信號(hào)TG3處于邏輯高電平時(shí),第三選擇晶體管SW3被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)從通道端CH1~CHm被提供給DL3、DL3、DL11、...DL4m-1。當(dāng)信號(hào)TG4處于邏輯高電平時(shí),第四選擇晶體管SW4被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)從通道端CH1~CHm被提供給DL4、DL8、DL12、...DL4m。
如圖13所示,當(dāng)柵極線GL1~GLn被柵極線驅(qū)動(dòng)電路140依次驅(qū)動(dòng)時(shí),每個(gè)信號(hào)TG1、TG2、TG3和TG4在柵極線GL1~GLn的作用周期中依次處于邏輯高電平。即,信號(hào)TG1、TG2、TG3和TG4在GL1~GLn柵極線的1/4作用周期中處于邏輯高電平。
因此,當(dāng)在第一柵極線GL1的作用周期中信號(hào)TG1處于邏輯高電平時(shí),第一選擇晶體管SW1被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第一塊BL1的數(shù)據(jù)線DL4m-3。當(dāng)信號(hào)TG2處于邏輯高電平時(shí),第二選擇晶體管SW2被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第二塊BL4m-2的數(shù)據(jù)線DL4m-2。另外,當(dāng)信號(hào)TG3處于邏輯高電平時(shí),第三選擇晶體管SW3被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第三塊BL3的數(shù)據(jù)線DL4m-1。當(dāng)信號(hào)TG4處于邏輯高電平時(shí),第四選擇晶體管SW4被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第四塊BL4的數(shù)據(jù)線DL4m。
當(dāng)信號(hào)TG1在第二柵極線GL2的作用周期中處于邏輯高電平時(shí),第一選擇晶體管SW1被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第一塊BL1的數(shù)據(jù)線DL4m-3。同樣,當(dāng)信號(hào)TG2處于邏輯高電平時(shí),第二選擇晶體管SW2被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第二塊BL2的數(shù)據(jù)線DL4m-2。另外,當(dāng)信號(hào)TG3處于邏輯高電平時(shí),第三選擇晶體管SW3被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第三塊BL3的數(shù)據(jù)線DL4m-1。當(dāng)信號(hào)TG4處于邏輯高電平時(shí),第四選擇晶體管SW4被驅(qū)動(dòng),并且模擬驅(qū)動(dòng)信號(hào)被提供給第三塊BL3的數(shù)據(jù)線DL4m。
如圖8~13所示,雖然每個(gè)實(shí)施例的集成驅(qū)動(dòng)芯片180的通道端(CH1~CHm)數(shù)量相同,為m個(gè),但也能夠通過增加共同連接到通道端CH1~CHm的數(shù)據(jù)線的數(shù)量(如2,3,4或更多)向多條數(shù)據(jù)線提供模擬驅(qū)動(dòng)信號(hào)。因而可以實(shí)現(xiàn)不同的LCD500的分辨率。使用的數(shù)據(jù)線的具體數(shù)量根據(jù)模擬驅(qū)動(dòng)信號(hào)的充電時(shí)間決定。但是,當(dāng)主時(shí)鐘信號(hào)被分為3、4、5或更多段以便提高LCD500的分辨率時(shí),充電時(shí)間減短。因此希望LCD500的分辨率提高,同時(shí)考慮到模擬驅(qū)動(dòng)信號(hào)的充電時(shí)間。
以下將參看附圖詳細(xì)描述與LCD板相鄰的周邊區(qū)左側(cè)中形成的柵極驅(qū)動(dòng)電路140。
圖14是根據(jù)本發(fā)明第一實(shí)施例圖5所示的柵極驅(qū)動(dòng)電路中第一移位寄存器的框圖,圖15是圖14所示第一移位寄存器的詳細(xì)電路圖。圖16是圖15所示每級(jí)模擬的輸出波形圖;參見圖14,柵極驅(qū)動(dòng)電路140包括包含多個(gè)級(jí)聯(lián)級(jí)(SRC1~SRCn)的第一移位寄存器141。換言之,每級(jí)的輸出端OUT連接到下一級(jí)的輸入端。第一移位寄存器141的n級(jí)對(duì)應(yīng)于GL1~GLn的柵極線,另外還有一個(gè)模擬級(jí)SRCn+1。每個(gè)級(jí)有輸入端IN、輸出端OUT、控制端CT、時(shí)鐘信號(hào)輸入端CK、第一電源電壓端VSS和第二電源電壓端VDD。
第一級(jí)SRC1的輸入端接收啟動(dòng)信號(hào)ST。啟動(dòng)信號(hào)ST是一個(gè)與來自圖5所示控制器181的垂直同步信號(hào)VSYN同步的脈沖信號(hào)。
各級(jí)中的每個(gè)輸出端OUT1~OUTn連接到對(duì)應(yīng)的柵極線GL1~GLn。奇數(shù)級(jí)SRC1和SRC3接收第一時(shí)鐘信號(hào)CK,并且偶數(shù)級(jí)SRC2和SRC4接收第二時(shí)鐘信號(hào)CKB。第一時(shí)鐘信號(hào)CK和第二時(shí)鐘信號(hào)CKB具有彼此相反的相位。
下一級(jí)SRC2、SCR3和SRC4的輸出信號(hào)OUT2、OUT3和OUT4分別輸入到級(jí)SRC1、SRC2和SRC3的各個(gè)控制端CT做為控制信號(hào)。換言之,輸入到控制端CT的控制信號(hào)用于將前一級(jí)輸出的信號(hào)下拉到邏輯低電平。
因而,因?yàn)樵谶壿嫺唠娖降淖饔弥芷谥幸来萎a(chǎn)生各個(gè)級(jí)的輸出信號(hào),所以選取對(duì)應(yīng)于各個(gè)輸出信號(hào)的作用周期的柵極線。
參見圖15,圖中示出了第一移位寄存器141的一個(gè)示范級(jí)的電路圖。可以看到,第一移位寄存器141中的每個(gè)級(jí)包括上拉部分142、下拉部分144、上拉驅(qū)動(dòng)部分146和下拉驅(qū)動(dòng)部分148。
上拉部分142包括第一NMOS晶體管NT1,該晶體管具有連接到時(shí)鐘信號(hào)輸出端的漏極、連接到第三節(jié)點(diǎn)N3的柵極和連接到輸出端OUT的源極。
下拉部分144包括第二NMOS晶體管NT2,該晶體管具有連接到輸出端OUT的漏極、連接到第四節(jié)點(diǎn)N4的柵極和連接到第一電源電壓VSS的源極。
上拉部分146包括電容器C和NMOS晶體管NT3、NT4和NT5。電容器C連接在第三節(jié)點(diǎn)N3和輸出端OUT之間。第三NMOS晶體管NT3的漏極連接到第二電源電壓VDD,NT3的柵極連接到輸入端IN,并且NT3的源極連接到第三節(jié)點(diǎn)N3。第四晶體管NMOS晶體管NT4的漏極連接到第三節(jié)點(diǎn)N3,NT4的柵極連接到控制端CT,NT4的源極連接到第一電源電壓VSS。第五NMOS晶體管NT5的漏極連接到第三節(jié)點(diǎn)N3,NT5的柵極連接到第四節(jié)點(diǎn)N4,并且NT5的源極連接到第一電源電壓VSS。第三NMOS晶體管NT3包含的通道寬度約超過第五NMOS晶體管NT5的兩倍。
下拉驅(qū)動(dòng)部分148包括第六和第七NMOS晶體管NT6和NT7。第六NMOS晶體管NT6的漏極和柵極共同連接到第二電源電壓VDD,NT6的源極連接到第四節(jié)點(diǎn)N4。第七NMOS晶體管NT7的漏極連接到第四節(jié)點(diǎn)N4,NT7的柵極連接到第三節(jié)點(diǎn)N3,并且NT7的源極連接到第一電源電壓VSS。第六NMOS晶體管NT6大小約超過七NMOS晶體管NT7的十六倍。
如圖16所示,當(dāng)?shù)谝缓偷诙r(shí)鐘信號(hào)CK和CKB以及啟動(dòng)信號(hào)ST一起提供給移位寄存器170時(shí),第一級(jí)SRC1延遲轉(zhuǎn)變?yōu)檫壿嫺唠娖降牡谝粫r(shí)鐘信號(hào)CK的作用持續(xù)一預(yù)定的時(shí)間,直到啟動(dòng)信號(hào)ST的上升邊緣。由此,一旦CK從邏輯低電平升為邏輯高電平、隨后ST從邏輯低電平到邏輯高電平,延遲的第一輸出信號(hào)OUT1即經(jīng)輸出端OUT輸出。類似地,第二級(jí)SRC2延遲從低輯電平轉(zhuǎn)變?yōu)檫壿嫺唠娖降牡诙r(shí)鐘信號(hào)CKB的作用,直到第一級(jí)SRC1的第一輸出信號(hào)OUT1的上升邊緣。由此經(jīng)輸出端OUT輸出延遲的第二輸出信號(hào)OUT2。由此經(jīng)各個(gè)級(jí)的輸出端OUT依次產(chǎn)生第一至第N輸出信號(hào)OUT1~OUTn。
圖17是根據(jù)本發(fā)明第二實(shí)施例,圖5所示的柵極驅(qū)動(dòng)電路中第二移位寄存器的框圖。
參見圖17,柵極驅(qū)動(dòng)電路140包括包含多個(gè)級(jí)聯(lián)級(jí)(SRC1~SRCn)的第二移位寄存器142。換言之,每級(jí)的輸出端OUT連接到下一級(jí)的輸入端IN。第二移位寄存器142具體地包括對(duì)應(yīng)于柵極線GL1~GLn的n級(jí),并且還包括一個(gè)模擬(dummy)級(jí)SRCn+1。在一個(gè)幀周期中依次操作每個(gè)級(jí)時(shí),n條柵極線GL1~GLn被依次掃描。
模擬級(jí)SRCn+1對(duì)第N級(jí)SRCn的控制端CT提供控制信號(hào),并且做為最后一級(jí)工作。但因?yàn)槟M級(jí)之后沒有下一級(jí),所以因?yàn)槟M級(jí)SRCn+1的控制端CT保持在浮動(dòng)態(tài),否則模擬級(jí)SRCn+1將處于不穩(wěn)定狀態(tài)。
因而,為了防止模擬級(jí)SRCn+1在不穩(wěn)定的狀態(tài)下工作,將模擬級(jí)SRCn+1的控制端CT連接到啟動(dòng)信號(hào)輸入端以用于接收啟動(dòng)信號(hào)ST。即,模擬級(jí)SRCn+1經(jīng)控制端CT接收啟動(dòng)信號(hào)ST做為控制信號(hào)。
操作中,當(dāng)對(duì)第一級(jí)SRC1的啟動(dòng)信號(hào)輸入端施加邏輯高電平驅(qū)動(dòng)信號(hào)時(shí)(為了在一幀結(jié)束之后執(zhí)行下一幀),也對(duì)模擬級(jí)SRCn+1的控制端CT施加啟動(dòng)信號(hào)做為其控制信號(hào)。這樣做,通過使模擬級(jí)SRCn+1的控制端CT連接到第一級(jí)SRC1的輸入端IN而防止模擬級(jí)SRCn+1在不穩(wěn)定狀態(tài)下工作。另外,如圖18所示,模擬級(jí)SRCn+1的控制端CT可以交替地連接到前一級(jí)SRCn以防止模擬級(jí)SRCn+1在不穩(wěn)定狀態(tài)下工作。
更具體地說,圖18是根據(jù)本發(fā)明第三實(shí)施例,圖5所示的柵極驅(qū)動(dòng)電路中第三移位寄存器的框圖,圖19是圖18所示第三移位寄存器的電路圖。
參見圖18,柵極驅(qū)動(dòng)電路140包括包含多個(gè)級(jí)聯(lián)級(jí)(SRC1~SRCn)的第三移位寄存器143。再者,每級(jí)的輸出端OUT連接到下一級(jí)的輸入端IN和前一級(jí)的控制端CT。第三移位寄存器143包括對(duì)應(yīng)于柵極線GL1~GLn的n級(jí),并且還包括一個(gè)模擬級(jí)SRCn+1。模擬級(jí)SRCn+1對(duì)第N級(jí)SRCn的控制端CT提供控制信號(hào),并且做為最后一級(jí)工作。但因?yàn)槟M級(jí)之后沒有下一級(jí),所以模擬級(jí)SRCn+1的控制端CT連接到第N級(jí)SRCn的第四節(jié)點(diǎn)N4。
下面將參看圖19描述在第四節(jié)點(diǎn)N4處的電位。
當(dāng)從第N級(jí)SRCn向下一級(jí)SRCn+1的輸入端IN施加前一級(jí)的輸出信號(hào)時(shí),NMOS晶體管NT7導(dǎo)通。因此,第四節(jié)點(diǎn)N4的電位下降到第一電源電壓VSS電平。
雖然NMOS晶體管N7導(dǎo)通,但第四節(jié)點(diǎn)N4維持第一電源電壓VSS,因?yàn)镹MOS晶體管N6比NMOS晶體管N7大十六倍。當(dāng)模擬級(jí)SRCn+1的輸出信號(hào)(也提供給第N級(jí)SRCn的控制端CT)達(dá)到閾值電壓電平時(shí),NMOS晶體管NT7關(guān)斷。此時(shí),只有第二電源電壓VDD經(jīng)NMOS晶體管NT6施加給第四節(jié)點(diǎn)N4。因此,第四節(jié)點(diǎn)N4的電位從第一電源電壓VSS電平上升到第二電源電壓VDD電平。
當(dāng)模擬級(jí)SRCn+1的輸出信號(hào)降到低電平時(shí),NMOS晶體管NT4關(guān)斷。但第四節(jié)點(diǎn)N4仍有一個(gè)處于第二電源電壓VDD的偏壓電平,因?yàn)榈诙娫措妷篤DD通過啟動(dòng)的晶體管NT6施加到第四節(jié)點(diǎn)N4。
第四節(jié)點(diǎn)N4連接到模擬級(jí)SRCn+1的控制端CT,使得模擬級(jí)SRCn+1的第四NMOS晶體管N4由于第四節(jié)點(diǎn)N4的電位導(dǎo)通。因而,模擬級(jí)SRCn+1的輸出端輸出的信號(hào)狀態(tài)改變?yōu)殛P(guān)斷電壓,并且模擬級(jí)SRCn+1能夠在穩(wěn)態(tài)下工作。
因?yàn)槟M級(jí)SRCn+1的控制端CT連接到第N級(jí)SRCn的第四節(jié)點(diǎn)N4,所以不需要單獨(dú)的線將第一級(jí)SRC1的輸入端IN電連接到模擬級(jí)SRCn+1的控制端CT。
圖20是圖3所示的FPC只有一個(gè)圖案層的結(jié)構(gòu)透示意圖。
參見圖20,F(xiàn)PC190包括一個(gè)與LCD板110分開設(shè)置的電路基底和多個(gè)將電路基底電連接到LCD板110的圖案。FPC190執(zhí)行一種將電路基底產(chǎn)生的信號(hào)提供給集成驅(qū)動(dòng)芯片180的操作。
集成驅(qū)動(dòng)芯片180接收外圖像數(shù)據(jù)信號(hào)和外控制信號(hào)181b。具體地說,外控制信號(hào)181b包括垂直和水平同步信號(hào)VSYNC和HSYNC以及主時(shí)鐘信號(hào)MCLK。
當(dāng)在LCD板110中設(shè)置集成驅(qū)動(dòng)芯片180時(shí),經(jīng)FPC施加到LCD板110的信號(hào)數(shù)量下降,由此減少形成在FPC190中的圖案191a的數(shù)量。因此,可以形成的FPC190只有一個(gè)圖案層。
圖案191a形式在FPC190的第一膜191上,并且由面對(duì)第一膜191的第二膜192覆蓋。
圖21是根據(jù)本發(fā)明另一實(shí)施例的LCD板的示意圖。圖22是圖21中所示第一和第二柵極驅(qū)動(dòng)電路的第四和第五移位寄存器的框圖,圖23是圖22所示移位寄存器的輸出波形圖。
參見圖21,TFT基底120被分成對(duì)應(yīng)于彩色濾光片基底的30的第一區(qū)和不對(duì)應(yīng)于彩色濾光片基底130的第二區(qū)。第一區(qū)包括顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)。在顯示區(qū)上分布有多條沿行方向延伸的數(shù)據(jù)線D1和多條沿沿列方向延伸的柵極線GL。第一和第二柵極驅(qū)動(dòng)電路160和170分別集成在周邊區(qū)的左右側(cè)中。連接到多條柵極線GL中奇數(shù)柵極線的第一柵極驅(qū)動(dòng)電路160設(shè)置在周邊區(qū)的左側(cè)。連接到多條柵極線GL中偶數(shù)柵極線的第二柵極驅(qū)動(dòng)電路70設(shè)置在周邊區(qū)的右側(cè)中。在與顯示區(qū)相鄰的周邊區(qū)的上側(cè)設(shè)置連接到多條數(shù)據(jù)線的線塊選擇電路150。
在TFT基底120的第二區(qū)中,分布有用于控制LCD板110的操作的集成驅(qū)動(dòng)芯片180。集成驅(qū)動(dòng)芯片180從與LCD板110分開設(shè)置的外電路基底接收外圖像數(shù)據(jù)信號(hào)和外控制信號(hào)。集成驅(qū)動(dòng)芯片180分別提供控制第一和第二柵極驅(qū)動(dòng)電路160和170的第一和第二驅(qū)動(dòng)控制信號(hào)GC1和GC2。第一和第二驅(qū)動(dòng)控制信號(hào)GC1、GC2還對(duì)多條數(shù)據(jù)線DL的每條提供模擬驅(qū)動(dòng)信號(hào)。
在集成驅(qū)動(dòng)芯片180中的每個(gè)輸出端中,用于輸出第一和第二驅(qū)動(dòng)控制信號(hào)GC1和GC2中的每個(gè)輸出端連接到第一和第二柵極驅(qū)動(dòng)電路160和170中的一對(duì)應(yīng)輸出端。另外,用于輸出線塊選擇信號(hào)TG的輸出端連接到線塊選擇電路150的控制端。每個(gè)通道端CH連接到線塊選擇電路150中的一對(duì)應(yīng)輸入端,并且線塊選擇電路150中的每個(gè)輸出端連接到多條數(shù)據(jù)線DL中的一對(duì)應(yīng)數(shù)據(jù)線。
特別是,第一驅(qū)動(dòng)控制信號(hào)GC1包括啟動(dòng)信號(hào)ST、第一時(shí)鐘信號(hào)CK、第一電源電壓VOFF或VSS以及第二電源電壓VON或VDD。第二驅(qū)動(dòng)控制信號(hào)GC2包括第二時(shí)鐘信號(hào)CKB、第一電源電壓VODD或VSS以及第二電源電壓VON或VDD。
參見圖22,第一柵極驅(qū)動(dòng)電路160包括第一移位寄存器161。第一移位寄存器161設(shè)置在顯示區(qū)的周邊區(qū)的左側(cè),奇數(shù)柵極線GL1~GLn-1延伸到該區(qū)。第一移位寄存器161中的每個(gè)輸出端OUT1~OYTn-1連接到奇數(shù)柵極線GL1~GLn-1。第二柵極驅(qū)動(dòng)電路170包括第二移位寄存器171。第二移位寄存器171設(shè)置在顯示區(qū)的周邊區(qū)的右側(cè),偶數(shù)柵極線GL2~GLn延伸到該區(qū)。第二移位寄存器171中的每個(gè)輸出端OUT2~OUTn連接到偶數(shù)柵極線GL2~GLn。
從第一移位寄存器161的第i級(jí)SRCi輸出的信號(hào)經(jīng)第i柵極線GLi施加到設(shè)置在周邊區(qū)右側(cè)的第二移位寄存器171第j級(jí)SRCj的輸入端Inj。同時(shí),從第一移位寄存器161的第i級(jí)SRCi輸出的信號(hào)施加到第j級(jí)SRCj-1的控制端CTj-1做為控制信號(hào)。另外,從第二移位寄存器171的第j級(jí)SRCj輸出的信號(hào)施加到第一移位寄存器161第(i+1)級(jí)SRCj+1的輸入端Ini+1控制端;同時(shí),施加到第一移位寄存器161的第i級(jí)SRCi的控制端CTi做為控制信號(hào)。第一移位寄存器161的最后一級(jí)SRCn+1做為模擬級(jí)工作,并對(duì)最后一級(jí)SRCn的控制端CTn提供控制信號(hào)。
參見圖23,由啟動(dòng)信號(hào)ST依次移位奇數(shù)柵極線GL1~GLn-1和偶數(shù)柵極線GL2~GLn。與第一和第二時(shí)鐘信號(hào)CK和CKB同步地交替掃描奇數(shù)柵極線GL1~GLn-1和偶數(shù)柵極線GL2~GLn。
在包含于一個(gè)水平行中的多個(gè)像素中,每個(gè)奇數(shù)像素由奇數(shù)柵極線GL1~GLn-1中的一對(duì)應(yīng)柵極線操作,并且每個(gè)偶數(shù)像素由偶數(shù)柵極線GL2~GLn中的一對(duì)應(yīng)柵極線操作。
同時(shí)操作柵極線GL1和GL2以驅(qū)動(dòng)包含在一個(gè)水平行中的所有像素,由此將柵極線的數(shù)量增大2倍。因此,當(dāng)LCD板120包括160個(gè)水平行時(shí),320條數(shù)據(jù)線用于操作160個(gè)水平行。
根據(jù)上述柵極驅(qū)動(dòng)法,水平方向兩個(gè)水平相鄰的TFT晶體管共同連接到單條數(shù)據(jù)線,并且還連接到彼此分開的兩行。雖然像素設(shè)置在同一水平行,但奇數(shù)像素由第一柵極驅(qū)動(dòng)電路160充電,偶數(shù)像素則由第二柵極驅(qū)動(dòng)電路170充電。偶數(shù)像素的充電晚于奇數(shù)像素充電一個(gè)時(shí)鐘周期。
圖24是根據(jù)本發(fā)明另一實(shí)施例的LCD板示意圖。
參見圖24,TFT基底121被分成對(duì)應(yīng)于彩色濾光片基底130的第一區(qū)和不對(duì)應(yīng)于彩色濾光片基底130的第二區(qū)。第一區(qū)包括顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)。在顯示區(qū)上分布有多條沿行方向延伸的數(shù)據(jù)線DL和多條沿列方向延伸的柵極線。線塊選擇電路150集成在與顯示區(qū)相鄰的周邊區(qū)的上側(cè)以驅(qū)動(dòng)多條數(shù)據(jù)線DL。
在TFT基底120的第二區(qū)中,分布一個(gè)用于控制LCD板110的操作的集成驅(qū)動(dòng)芯片200。具體地說,集成驅(qū)動(dòng)芯片200接收來自與LCD板110分開設(shè)置的外電路基底的外圖像數(shù)據(jù)信號(hào)和外控制信號(hào)181b。然后,集成驅(qū)動(dòng)芯片1 80輸出第一柵極驅(qū)動(dòng)信號(hào)GD1以驅(qū)動(dòng)奇數(shù)柵極線GLn-1,并輸出第二柵極驅(qū)動(dòng)信號(hào)GD2以驅(qū)動(dòng)偶數(shù)柵極線GLn。另外,集成驅(qū)動(dòng)芯片180還分別對(duì)多條數(shù)據(jù)線DL提供模擬驅(qū)動(dòng)信號(hào)。
集成驅(qū)動(dòng)芯片200上用于輸出第一柵極驅(qū)動(dòng)信號(hào)GD1中的每個(gè)輸出端連接到奇數(shù)柵極線GLn-1中的一對(duì)應(yīng)柵極線,并且用于輸出第二柵極驅(qū)動(dòng)信號(hào)GD2中的每個(gè)輸出端連接到偶數(shù)柵極線GLn中的一對(duì)應(yīng)柵極線。集成驅(qū)動(dòng)芯片200中的每個(gè)通道端CH連接到線塊選擇電路150中的一對(duì)應(yīng)輸入端,并且從集成驅(qū)動(dòng)芯片200輸出的選擇信號(hào)TG施加到線塊選擇電路150。
圖25是圖24所示集成驅(qū)動(dòng)芯片的框圖。下文中執(zhí)行與圖7所示元件相同功能的元件具有與圖7中相同的標(biāo)號(hào),元件的功能不再贅述。
參見圖25,集成驅(qū)動(dòng)芯片200包括接口部分181、存儲(chǔ)器183、源極驅(qū)動(dòng)器185、電平移位器184、第一柵極驅(qū)動(dòng)器188、第二柵極驅(qū)動(dòng)器189和控制器182。
控制器182對(duì)電平移位器184提供第一和第二驅(qū)動(dòng)控制信號(hào)GC1和GC2以及線塊選擇信號(hào)TG。第一和第二驅(qū)動(dòng)控制信號(hào)GC1和GC2包括啟動(dòng)信號(hào)St、第一時(shí)鐘信號(hào)CK、第二時(shí)鐘信號(hào)CKB、第一電源電壓VSS和第二電源電壓VDD。
電平移位器184移位第一和第二驅(qū)動(dòng)控制信號(hào)GC1和GC2的電平,并對(duì)第一和第二柵極驅(qū)動(dòng)器188和189提供電平移位的第一和第二驅(qū)動(dòng)控制信號(hào)GC1和GC2。
第一柵極驅(qū)動(dòng)器188響應(yīng)于第一驅(qū)動(dòng)控制信號(hào)GC1輸出第一柵極驅(qū)動(dòng)信號(hào)GD1,由此通過第一柵極驅(qū)動(dòng)信號(hào)GD1驅(qū)動(dòng)奇數(shù)柵極線GLn-1。另外,第二柵極驅(qū)動(dòng)器189響應(yīng)于第二驅(qū)動(dòng)控制信號(hào)GC2輸出第二柵極驅(qū)動(dòng)信號(hào)GD2,由此通過第二柵極驅(qū)動(dòng)信號(hào)GD2驅(qū)動(dòng)偶數(shù)柵極線GLn。
另外,集成驅(qū)動(dòng)芯片200包括公共電壓發(fā)生器186和DC/DC轉(zhuǎn)換器187。公共電壓發(fā)生器186產(chǎn)生公共電壓并將公共電壓施加給形成在LCD板110上的公共電極線。DC/DC轉(zhuǎn)換器187接收來自外部源(未示出)的DC電源電壓187a,轉(zhuǎn)變DC電源電壓187a的電平,并將轉(zhuǎn)變的DC電源電壓187a分別提供給控制器182、電平移位器184、源極驅(qū)動(dòng)器185和公共電壓發(fā)生器186。
雖然以上參考實(shí)施例描述了本發(fā)明,但應(yīng)該理解,很多改型和變化對(duì)于本領(lǐng)域的技術(shù)人員來說是顯而易見的。因此本發(fā)明的實(shí)施例將包括所有落在本發(fā)明權(quán)利要求所限定的實(shí)質(zhì)和范圍內(nèi)的改型和變化。
權(quán)利要求
1.一種液晶顯示裝置,包括具有顯示器和與顯示區(qū)相鄰的周邊區(qū)中的第一基底;面對(duì)第一基底的第二基底;和夾置在第一和第二基底之間的液晶,其特征在于第一基底還包括多個(gè)開關(guān)器件,以矩陣形式形成的顯示區(qū)中;多個(gè)像素電極,以矩陣形式地形成在顯示區(qū)中,多個(gè)像素電極中的每一個(gè)都連接到多個(gè)開關(guān)器件中每一個(gè)的第一電流電極;成行分布的多條柵極線,多條柵極線中的每一條公共連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極;成列分布的多條數(shù)據(jù)線,多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極;柵極驅(qū)動(dòng)電路,形成在周邊區(qū)中的第一區(qū)中,多條柵極線的第一端延伸到該區(qū),用于依次掃描多條柵極線;以及集成驅(qū)動(dòng)芯片,形成在周邊區(qū)中的第二區(qū)中,多條數(shù)據(jù)線的第一端延伸到該區(qū),用于響應(yīng)于外圖像數(shù)據(jù)和外控制信號(hào)向柵極驅(qū)動(dòng)電路提供驅(qū)動(dòng)控制信號(hào),并且分別向多條數(shù)據(jù)線提供模擬信號(hào)。
2.一種液晶顯示裝置,包括具有顯示區(qū)和鄰近顯示區(qū)的周邊區(qū)中的第一基底;面對(duì)第一基底的第二基底;和夾置在第一和第二基底之間的液晶,其特征在于第一基底還包括多個(gè)開關(guān)器件,以矩陣形式形成在顯示區(qū)中;多個(gè)像素電極,以矩陣形式形成在顯示區(qū)中,多個(gè)像素電極中的每一個(gè)都連接到多個(gè)開關(guān)器件中每個(gè)開關(guān)器件的第一電流電極;成行分布的多條柵極線,多條柵極線中的每一條共同連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極;成列分布的多條數(shù)據(jù)線,多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極;柵極驅(qū)動(dòng)電路,形成在周邊區(qū)中的第一區(qū)中,多條柵極線的第一端延伸到該區(qū),用于依次掃描多條柵極線線塊選擇電路,形成在周邊區(qū)中的第二區(qū)中,多條數(shù)據(jù)線的第一端延伸到該區(qū),用于接收以塊為單元的模擬驅(qū)動(dòng)信號(hào),選擇多條數(shù)據(jù)線的一個(gè)線塊,并且將以塊為單元的模擬驅(qū)動(dòng)信號(hào)切換到選取線塊的數(shù)據(jù)線;和集成驅(qū)動(dòng)芯片,形成在第二區(qū)中,用于響應(yīng)于外圖像數(shù)據(jù)和外控制信號(hào)提供驅(qū)動(dòng)控制信號(hào)給柵極驅(qū)動(dòng)電路,并提供線塊選擇信號(hào)和以塊為單元的模擬信號(hào)給線塊選擇電路。
3.如權(quán)利要求2所述的裝置,其特征在于集成驅(qū)動(dòng)芯片包括接口部分,用于聯(lián)系外圖像數(shù)據(jù)和外控制信號(hào);存儲(chǔ)器,用于儲(chǔ)存外圖像數(shù)據(jù);源極驅(qū)動(dòng)器,用于響應(yīng)于從存儲(chǔ)器中逐塊讀出的以塊為單元的圖像數(shù)據(jù)輸出以塊為單元的模擬驅(qū)動(dòng)信號(hào);電平移位器,移位驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào)的電平;和控制器,用于響應(yīng)于從接口部分輸入的外控制信號(hào)將外圖像數(shù)據(jù)儲(chǔ)存到存儲(chǔ)器中,產(chǎn)生驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào),向電平移位器提供驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào),從存儲(chǔ)器中逐塊讀取圖像數(shù)據(jù)塊并向源極驅(qū)動(dòng)器提供逐塊讀出的圖像數(shù)據(jù)。
4.如權(quán)利要求3所述的裝置,其特征在于存儲(chǔ)器逐幀儲(chǔ)存外圖像數(shù)據(jù)信號(hào)。
5.如權(quán)利要求3所述的裝置,其特征在于存儲(chǔ)器按每兩行儲(chǔ)存外圖像數(shù)據(jù)信號(hào)。
6.如權(quán)利要求3所述的裝置,其特征在于接口部分與CPU接口、視頻圖形板接口和多媒體Q接口兼容。
7.如權(quán)利要求3所述的裝置,其特征在于集成驅(qū)動(dòng)芯片還包括公共電壓發(fā)生器,用于產(chǎn)生公共電壓并對(duì)形成在液晶板上的公共電極線提供公共電壓;DC/DC轉(zhuǎn)換器,用于接收外電壓,轉(zhuǎn)換外電壓,上拉或下拉外電壓,并向控制器、電平移位器、源極驅(qū)動(dòng)器和公共電壓發(fā)生器提供經(jīng)轉(zhuǎn)換的外電壓。
8.如權(quán)利要求2所述的裝置,其特征在于外圖像數(shù)據(jù)總共有18位并行數(shù)據(jù),該18位數(shù)據(jù)包括紅、綠和藍(lán)各6位,并且外控制信號(hào)包括主時(shí)鐘信號(hào)、水平同步信號(hào)、垂直同步信號(hào)、數(shù)據(jù)啟動(dòng)信號(hào)。
9.如權(quán)利要求8所述的裝置,其特征在于外控制信號(hào)還包括模式選擇信號(hào),并且控制器響應(yīng)于模式選擇信號(hào)產(chǎn)生線塊選擇信號(hào)。
10.如權(quán)利要求2所述的裝置,其特征在于該塊具有對(duì)應(yīng)于選自1/1、1/2、1/3和1/4水平分辨率其中之一的大小。
11.如權(quán)利要求10所述的裝置,其特征在于當(dāng)該塊具有對(duì)應(yīng)于1/2水平分辨率時(shí)第一線塊包括偶數(shù)條數(shù)據(jù)線并且第二線塊包括偶數(shù)條數(shù)據(jù)線。
12.如權(quán)利要求11所述的裝置,其特征在于線塊選擇電路包括多個(gè)第一選擇晶體管,第一選擇晶體管中的每個(gè)第一電流電極連接到輸出集成驅(qū)動(dòng)芯片的模擬驅(qū)動(dòng)信號(hào)的第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到奇數(shù)條數(shù)據(jù)線中的一對(duì)應(yīng)奇數(shù)數(shù)據(jù)線,每個(gè)控制電極連接到輸出第一線塊選擇信號(hào)的第二輸出端中的一對(duì)應(yīng)第二輸出端;和多個(gè)第二選擇晶體管,每個(gè)第一電流電極連接到第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到偶數(shù)條數(shù)據(jù)線中的一對(duì)應(yīng)偶數(shù)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第二線塊選擇信號(hào)的第三輸出端中的一對(duì)應(yīng)第三輸出端。
13.如權(quán)利要求10所述的裝置,其特征在于當(dāng)塊具有對(duì)應(yīng)于1/3水平分辨率的大小時(shí),第一線塊包括(3n-2)條數(shù)據(jù)線,第二線塊包括(3n-1)條數(shù)據(jù)線,第三線塊包括(3n)條數(shù)據(jù)線,其中n是自然數(shù)。
14.如權(quán)利要求13所述的裝置,其特征在于線塊選擇電路包括多個(gè)第一選擇晶體管,第一選擇晶體管中的每個(gè)第一電流電極連接到輸出集成驅(qū)動(dòng)芯片的模擬驅(qū)動(dòng)信號(hào)的第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到(3n-2)條數(shù)據(jù)線中的一對(duì)應(yīng)(3n-2)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第一線塊選擇信號(hào)的第二輸出端中的一對(duì)應(yīng)第二輸出端;多個(gè)第二選擇晶體管,每個(gè)第一電流電極連接到第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到(3n-1)條數(shù)據(jù)線中的一對(duì)應(yīng)(3n-1)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第二線塊選擇信號(hào)的第三輸出端中的一對(duì)應(yīng)第三輸出端;和多個(gè)第三選擇晶體管,每個(gè)第一電流電極連接到第一輸出端中的一對(duì)應(yīng)第一輸出端,每個(gè)第二電流電極連接到(3n)條數(shù)據(jù)線中的一對(duì)應(yīng)(3n)數(shù)據(jù)線,并且每個(gè)控制電極連接到輸出第三線塊選擇信號(hào)的第四輸出端中的一對(duì)應(yīng)第四輸出端。
15.如權(quán)利要求2所述的裝置,其特征在于驅(qū)動(dòng)控制信號(hào)包括啟動(dòng)信號(hào)、第一時(shí)鐘信號(hào)和第二時(shí)鐘信號(hào)。
16.如權(quán)利要求15所述的裝置,其特征在于柵極驅(qū)動(dòng)電路包括包含多個(gè)級(jí)聯(lián)級(jí)的移位寄存器,多個(gè)級(jí)聯(lián)級(jí)具有第一級(jí),啟動(dòng)信號(hào)施加到第一級(jí)的輸入端,并且移位寄存器利用每一級(jí)的輸出端輸出的輸出信號(hào)依次選自多條柵極線,其特征在于每一級(jí)還包括輸入端,連接到與前一級(jí)的輸出端連接的柵極線;輸出端,連接到對(duì)應(yīng)的柵極線;控制端,連接到與下一級(jí)輸出端連接的柵極線;時(shí)鐘端,對(duì)應(yīng)的時(shí)鐘信號(hào)輸入該端;上拉裝置,用于對(duì)輸出端提供第一和第二時(shí)鐘信號(hào)中的一對(duì)應(yīng)時(shí)鐘信號(hào);下拉裝置,用于對(duì)輸出端提供第一電源電壓;上拉驅(qū)動(dòng)裝置,連接到上拉裝置的輸入節(jié)點(diǎn),用于響應(yīng)于從輸入端輸入的輸入信號(hào)的上升邊緣通過對(duì)電容器充電而導(dǎo)通上拉裝置,并且響應(yīng)于驅(qū)動(dòng)信號(hào)的上升邊緣通過將電容器放電而關(guān)斷下拉裝置,其中驅(qū)動(dòng)信號(hào)是從控制端輸入,用于驅(qū)動(dòng)連接到下一級(jí)的柵極線;和下拉驅(qū)動(dòng)裝置,連接到下拉裝置的輸入節(jié)點(diǎn)并連接到上拉裝置的輸入節(jié)點(diǎn),用于響應(yīng)于用于驅(qū)動(dòng)連接到下一級(jí)的柵極線的驅(qū)動(dòng)信號(hào)關(guān)斷下拉裝置和導(dǎo)通下拉裝置。
17.如權(quán)利要求16所述的裝置,其特征在于上拉驅(qū)動(dòng)裝置包括電容器,連接在上拉裝置的輸入節(jié)點(diǎn)和輸出端之間;第一晶體管,其漏極連接到第二電源電壓,其柵極連接到輸入端,其源極連接到上拉裝置的輸入節(jié)點(diǎn);第二晶體管,其漏極連接到上拉裝置的輸入節(jié)點(diǎn),其柵極連接到控制端,其源極連接到第一電源電壓;和第三晶體管,其漏極連接到上拉裝置的輸入節(jié)點(diǎn),其柵極連接到下拉裝置的輸入節(jié)點(diǎn),其源極連接到第一電源電壓。
18.如權(quán)利要求16所述的裝置,其特征在于下拉驅(qū)動(dòng)裝置包括第四晶體管,其漏極和柵極連接到第二電源電壓,其源極連接到下拉裝置的輸入節(jié)點(diǎn);和第五晶體管,其漏極連接到下拉裝置的輸入節(jié)點(diǎn),其柵極連接到下拉裝置的輸入節(jié)點(diǎn),其源極連接到第一電源電壓。
19.如權(quán)利要求16所述的裝置,其特征在于移位寄存器最后一級(jí)的控制端連接到第一級(jí)的輸入端。
20.如權(quán)利要求16所述的裝置,其特征在于移位寄存器最后一級(jí)的控制端連接到前一級(jí)的下拉裝置的輸入節(jié)點(diǎn)。
21.如權(quán)利要求2所述的裝置,還包括一個(gè)具有圖案的撓性印刷電路板,圖案連接到第一基底,用于向集成驅(qū)動(dòng)芯片提供外圖像數(shù)據(jù)和外控制信號(hào)。
22.一種液晶顯示裝置,包括具有顯示區(qū)和與顯示區(qū)限流的周邊區(qū)中的第一基底;與第一基底面對(duì)的第二基底;和夾置在第一和第二基底之間的液晶,其特征在于第一基底還包括多個(gè)開關(guān)器件,以矩陣形式形成在顯示區(qū)中;多個(gè)像素電極,以矩陣形式形成在顯示區(qū)中,多個(gè)像素電極中的每一個(gè)連接到多個(gè)開關(guān)器件的每一個(gè)的第一電流電極;成行分布的多條柵極線,多條柵極線中的每一條共同連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極;成列分布的多條數(shù)據(jù)線,多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極;第一柵極驅(qū)動(dòng)電路,形成在周邊區(qū)中的第一區(qū)中,多條柵極線的第一端延伸到該區(qū),用于驅(qū)動(dòng)多條柵極線中的奇數(shù)柵極線;第二柵極驅(qū)動(dòng)電路,形成在周邊區(qū)中的第二區(qū)中,多條柵極線的第二端延伸到該區(qū),用于驅(qū)動(dòng)多條柵極線中的偶數(shù)柵極線,并經(jīng)多條柵極線連接到第一柵極驅(qū)動(dòng)電路,以便依次掃描多條柵極線線塊選擇電路,形成在周邊區(qū)中的第三區(qū),多條數(shù)據(jù)線的第一端延伸到該區(qū),用于接收以塊為單元的模擬驅(qū)動(dòng)信號(hào),選擇多條數(shù)據(jù)線的一個(gè)線塊,并將線塊的模擬驅(qū)動(dòng)信號(hào)切換到選取線塊的數(shù)據(jù)線;和集成驅(qū)動(dòng)芯片,形成在第三區(qū)中,響應(yīng)于外圖像數(shù)據(jù)和外控制信號(hào)對(duì)第一和第二柵極驅(qū)動(dòng)電路提供驅(qū)動(dòng)控制信號(hào),并向線塊選擇電路提供線塊選擇信號(hào)和以塊為單元的模擬信號(hào)。
23.一種液晶顯示裝置,包括具有顯示區(qū)和與顯示區(qū)相鄰的周邊區(qū)中的第一基底;與第一基底面對(duì)的第二基底;和夾置在第一和第二基底之間的液晶,其特征在于第一基底包括多個(gè)開關(guān)器件,以矩陣形式形成在顯示區(qū)中;多個(gè)像素電極,以矩陣形式形成在顯示區(qū)中,并且多個(gè)像素電極中的每一個(gè)連接到多個(gè)開關(guān)器件中的每個(gè)開關(guān)器件的第一電流電極;成行分布的多條柵極線,并且多條柵極線中的每一條共同連接到多個(gè)開關(guān)器件中成行分布的開關(guān)器件的控制電極;成列分布的多條數(shù)據(jù)線,多條數(shù)據(jù)線中的每一條共同連接到多個(gè)開關(guān)器件中成列分布的開關(guān)器件的第二電流電極;線塊選擇電路,形成在周邊區(qū)中,多條數(shù)據(jù)線的第一端延伸到該區(qū),用于接收以塊為單元的模擬驅(qū)動(dòng)信號(hào),選擇多條數(shù)據(jù)線的一個(gè)線塊,并將線塊的模擬驅(qū)動(dòng)信號(hào)切換到選取線塊的數(shù)據(jù)線;和集成驅(qū)動(dòng)芯片,形成在塊選擇電路所在的周邊區(qū)中,用于接收外圖像數(shù)據(jù)和外控制信號(hào),對(duì)多條柵極線中的奇數(shù)柵極線提供第一柵極驅(qū)動(dòng)信號(hào),對(duì)其偶數(shù)柵極線提供第二柵極驅(qū)動(dòng)信號(hào),并對(duì)線塊選擇電路提供線塊選擇信號(hào)和以塊為單元的模擬驅(qū)動(dòng)信號(hào)。
24.如權(quán)利要求23所述的裝置,其特征在于集成驅(qū)動(dòng)芯片包括接口部分,用于聯(lián)系外圖像數(shù)據(jù)和外控制信號(hào);存儲(chǔ)器,用于儲(chǔ)存外圖像數(shù)據(jù);源極驅(qū)動(dòng)器,響應(yīng)于從存儲(chǔ)器中逐塊讀出的以塊為單元的圖像數(shù)據(jù)輸出以塊為單元的模擬驅(qū)動(dòng)信號(hào);電平移位器,移位第一驅(qū)動(dòng)控制信號(hào)、第二驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào)的電平;第一柵極驅(qū)動(dòng)器,響應(yīng)于第一驅(qū)動(dòng)控制信號(hào)對(duì)多條柵極線中的奇數(shù)柵極線提供第一柵極驅(qū)動(dòng)信號(hào);第二柵極驅(qū)動(dòng)器,響應(yīng)于第二驅(qū)動(dòng)控制信號(hào)對(duì)多條柵極線中的偶數(shù)柵極線提供第二柵極驅(qū)動(dòng)信號(hào);和控制器,響應(yīng)于從接口部分輸入的外控制信號(hào)將外圖像數(shù)據(jù)儲(chǔ)存到存儲(chǔ)器中,產(chǎn)生第一和第二驅(qū)動(dòng)控制信號(hào)和線塊選擇信號(hào),給電平移位器提供第一和第二驅(qū)動(dòng)控制信號(hào)及線塊選擇信號(hào),從存儲(chǔ)器中逐塊讀出圖像數(shù)據(jù),并對(duì)源極驅(qū)動(dòng)器提供逐塊讀出的圖像數(shù)據(jù)。
25.如權(quán)利要求24所述的裝置,其特征在于用于集成驅(qū)動(dòng)芯片的第一柵極驅(qū)動(dòng)信號(hào)的輸出端連接到周邊區(qū)中多條柵極線中的奇數(shù)柵極線,多條柵極線的第一端延伸到該區(qū)。
26.如權(quán)利要求24所述的裝置,其特征在于用于集成驅(qū)動(dòng)芯片的第二柵極驅(qū)動(dòng)信號(hào)的輸出端連接到周邊區(qū)中多條柵極線中的奇數(shù)柵極線,多條柵極線的第二端延伸到該區(qū)。
27.如權(quán)利要求24所述的裝置,其特征在于集成驅(qū)動(dòng)芯片還包括公共電壓發(fā)生器,用于產(chǎn)生公共電壓,并向形成在液晶板上的公共電極線提供公共電壓;和DC/DC轉(zhuǎn)換器,用于接收外電壓,轉(zhuǎn)換外電壓,并對(duì)控制器、移位寄存器、源極驅(qū)動(dòng)器和公共電壓發(fā)生器提供經(jīng)轉(zhuǎn)換的電壓。
全文摘要
提供了一種LCD,能夠通過將整個(gè)尺寸和缺陷比例減為最小而減小,本LCD的LCD板包括驅(qū)動(dòng)沿行方向延伸形成的柵極線的柵極驅(qū)動(dòng)電路和驅(qū)動(dòng)沿列方向延伸形成的數(shù)據(jù)線的線塊選自電路。在LCD板上安置具有控制器、存儲(chǔ)器、電平移位器、公共電壓發(fā)生器、DC/DC轉(zhuǎn)換器的集成驅(qū)動(dòng)芯片。集成驅(qū)動(dòng)芯片不僅驅(qū)動(dòng)?xùn)艠O驅(qū)動(dòng)電路和行列選擇電路,而且還控制LCD板的操作以顯示圖像。因而其配置減小了LCD板的結(jié)構(gòu)和缺陷比例,并且其整體尺寸也減小。
文檔編號(hào)G02F1/133GK1561469SQ02819366
公開日2005年1月5日 申請(qǐng)日期2002年8月9日 優(yōu)先權(quán)日2001年11月15日
發(fā)明者金炯杰, 李東浩, 馬元錫 申請(qǐng)人:三星電子株式會(huì)社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1