一種移位寄存器和柵極驅(qū)動(dòng)電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及液晶顯示領(lǐng)域,尤其涉及一種移位寄存器和柵極驅(qū)動(dòng)電路。
【背景技術(shù)】
[0002]在液晶顯示裝置(Liquid Crystal Display,LCD)、有機(jī)發(fā)光二極管顯示裝置(Organic Light Emitting D1de,0LED)等平板顯示裝置的陣列基板中,柵極線可由柵極驅(qū)動(dòng)電路(Gate driver On Array,G0A)控制。柵極驅(qū)動(dòng)電路包括多個(gè)級(jí)聯(lián)的移位寄存器,這些移位寄存器通過(guò)一個(gè)或多個(gè)脈沖的時(shí)鐘信號(hào)控制。其中,每級(jí)移位寄存器的輸出端連接一條柵極線,并連接其下一級(jí)移位移位寄存器的輸入端,當(dāng)某級(jí)移位寄存器輸出導(dǎo)通電壓時(shí),也會(huì)觸發(fā)下一級(jí)的移位寄存器,使下一級(jí)移位寄存器在下一時(shí)刻輸出導(dǎo)通電壓,從而實(shí)現(xiàn)各柵極線輪流導(dǎo)通的目的。
[0003]現(xiàn)有技術(shù)中,低溫多晶硅有源矩陣有機(jī)發(fā)光二極管顯示器(Low TemperaturePoly-Silicon Active Matrix Organic Light Emitting D1de,LTPS_AM0LED)通常米用輸出正邏輯的移位寄存器結(jié)構(gòu),該種移位寄存器的觸發(fā)信號(hào)的脈沖寬度(高電平寬度)一般是與時(shí)鐘信號(hào)的脈沖寬度相對(duì)應(yīng)的,在需要調(diào)整觸發(fā)信號(hào)的脈沖寬度時(shí),必須同時(shí)調(diào)整移位寄存器的輸出信號(hào)的脈沖寬度和時(shí)鐘信號(hào)的脈沖寬度,顯然現(xiàn)有技術(shù)中移位寄存器的觸發(fā)信號(hào)的脈沖寬度無(wú)法進(jìn)行靈活的調(diào)節(jié)。而隨著對(duì)柵極驅(qū)動(dòng)的靈活性的要求越來(lái)越高,現(xiàn)有技術(shù)的移位寄存器結(jié)構(gòu)已經(jīng)無(wú)法完全滿足需要。
【實(shí)用新型內(nèi)容】
[0004]本實(shí)用新型的目的是提供一種移位寄存器和柵極驅(qū)動(dòng)電路,以解決現(xiàn)有技術(shù)的移位寄存器的輸出信號(hào)的脈沖寬度無(wú)法靈活調(diào)節(jié)的問(wèn)題。
[0005]本實(shí)用新型的目的是通過(guò)以下技術(shù)方案實(shí)現(xiàn)的:
[0006]本實(shí)用新型實(shí)施例提供一種移位寄存器,包括:
[0007]輸入模塊,與提供觸發(fā)信號(hào)的觸發(fā)信號(hào)線、提供第一時(shí)鐘信號(hào)的第一時(shí)鐘信號(hào)線和第一節(jié)點(diǎn)電連接,用于控制所述觸發(fā)信線提供的觸發(fā)信號(hào)是否輸出到所述第一節(jié)點(diǎn);
[0008]控制模塊,與所述第一節(jié)點(diǎn)、第二節(jié)點(diǎn)、所述第一時(shí)鐘信號(hào)線、提供第二時(shí)鐘信號(hào)的第二時(shí)鐘信號(hào)線和提供導(dǎo)通信號(hào)的導(dǎo)通信號(hào)線電連接,用于控制所述導(dǎo)通信號(hào)線提供的導(dǎo)通信號(hào)是否輸出到所述第二節(jié)點(diǎn);
[0009]輸出模塊,與所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、提供高電平信號(hào)的高電平信號(hào)線、提供低電平信號(hào)的低電平信號(hào)線和輸出驅(qū)動(dòng)信號(hào)的驅(qū)動(dòng)信號(hào)輸出線電連接,用于響應(yīng)于所述第一節(jié)點(diǎn)和所述第二節(jié)點(diǎn)的信號(hào),選擇所述高電平信號(hào)線提供的高電平信號(hào)或所述低電平信號(hào)線的低電平信號(hào)作為所述驅(qū)動(dòng)信號(hào)并提供至所述驅(qū)動(dòng)信號(hào)輸出線。
[0010]本實(shí)施例中,通過(guò)所述輸入模塊控制所述觸發(fā)信號(hào)是否輸出到所述第一節(jié)點(diǎn)、通過(guò)所述控制模塊控制導(dǎo)通信號(hào)是否輸出到所述第二節(jié)點(diǎn),從而使所述輸出模塊響應(yīng)于所述第一節(jié)點(diǎn)和所述第二節(jié)點(diǎn)的信號(hào)選擇高電平信號(hào)或低電平信號(hào)作所述驅(qū)動(dòng)信號(hào)并輸出,以調(diào)節(jié)所述輸出模塊的輸出信號(hào)相比所述觸發(fā)信號(hào)進(jìn)行了移位并具有相同脈沖寬度,所述輸出信號(hào)的脈沖寬度隨所述觸發(fā)信號(hào)的脈沖寬度改變而改變,實(shí)現(xiàn)移位寄存器的輸出信號(hào)的脈沖寬度靈活調(diào)節(jié)。
[0011 ]優(yōu)選的,所述輸入模塊包括第一晶體管;
[0012]所述第一晶體管的柵極電連接所述第一時(shí)鐘信號(hào)線,所述第一晶體管的漏極電連接所述第一節(jié)點(diǎn),所述第一晶體管的源極電連接所述觸發(fā)信號(hào)線。
[0013]優(yōu)選的,所述控制模塊包括第二晶體管、第三晶體管、第四晶體管、第五晶體管;
[0014]所述第二晶體管的柵極電連接所述第一節(jié)點(diǎn),所述第二晶體管的源極電連接所述第一時(shí)鐘信號(hào)線,所述第二晶體管的漏極電連接所述控制模塊內(nèi)部的第三節(jié)點(diǎn);
[0015]所述第三晶體管的柵極電連接所述第一時(shí)鐘信號(hào)線,所述第三晶體管的源極、所述第四晶體管的源極和所述第一電容的第一端電連接所述導(dǎo)通信號(hào)線,所述第三晶體管的漏極、所述第一電容的第二端和所述第五晶體管的柵極電連接所述第三節(jié)點(diǎn);
[0016]所述第四晶體管的柵極電連接所述第二時(shí)鐘信號(hào)線,所述第四晶體管的漏極電連接所述第五晶體管的源極;
[0017]所述第五晶體管的漏極電連接所述第二節(jié)點(diǎn)。
[0018]優(yōu)選的,所述輸出模塊包括第六晶體、第七晶體管、第八晶體管、第二電容和第三電容;
[0019]所述第六晶體管的柵極電連接所述第一節(jié)點(diǎn),所述第六晶體管的源極、所述第七晶體管的源極和所述第二電容的第一端電連接所述高電平信號(hào)線,所述第六晶體管的漏極、所述第七晶體管的柵極和所述第二電容的第二端電連接所述第二節(jié)點(diǎn);
[0020]所述第七晶體管的漏極、所述第八晶體管的漏極和所述第三電容的第一端電連接所述驅(qū)動(dòng)信號(hào)輸出線;
[0021]所述第八晶體管的柵極和所述第三電容的第二端電連接所述第一節(jié)點(diǎn)。
[0022]優(yōu)選的,還包括穩(wěn)壓模塊,與所述第一節(jié)點(diǎn)、所述第二節(jié)點(diǎn)、提供第三時(shí)鐘信號(hào)的第三時(shí)鐘信號(hào)線和所述高電平信號(hào)線電連接,用于響應(yīng)所述第二節(jié)點(diǎn)的信號(hào)和所述第三時(shí)鐘信號(hào),控制所述高電平信號(hào)線提供的高電平信號(hào)是否輸出到所述第一節(jié)點(diǎn)。
[0023]優(yōu)選的,所述穩(wěn)壓模塊包括第九晶體管和第十晶體管;
[0024]所述第九晶體管的柵極電連接所述第二節(jié)點(diǎn),所述第九晶體管的源極電連接所述高電平信號(hào)線,所述第九晶體管的漏極電連接所述第十晶體管的源極;
[0025]所述第十晶體管的柵極電連接所述第三時(shí)鐘信號(hào)線,所述第十晶體管的漏極電連接所述第一節(jié)點(diǎn)。
[0026]優(yōu)選的,所述第一晶體管至第八晶體管均為P型晶體管。
[0027]優(yōu)選的,所述第一晶體管至所述第十晶體管均為P型晶體管。
[0028]優(yōu)選的,所述導(dǎo)通信號(hào)為低電平信號(hào)。
[0029]本實(shí)用新型實(shí)施例有益效果如下:通過(guò)所述輸入模塊控制所述觸發(fā)信號(hào)是否輸出到所述第一節(jié)點(diǎn)、通過(guò)所述控制模塊控制導(dǎo)通信號(hào)是否輸出到所述第二節(jié)點(diǎn),從而使所述輸出模塊響應(yīng)于所述第一節(jié)點(diǎn)和所述第二節(jié)點(diǎn)的信號(hào)選擇高電平信號(hào)或低電平信號(hào)作所述驅(qū)動(dòng)信號(hào)并輸出,以調(diào)節(jié)所述輸出模塊的輸出信號(hào)相比所述觸發(fā)信號(hào)進(jìn)行了移位并具有相同脈沖寬度,所述輸出信號(hào)的脈沖寬度隨所述觸發(fā)信號(hào)的脈沖寬度改變而改變,實(shí)現(xiàn)移位寄存器的輸出信號(hào)的脈沖寬度靈活調(diào)節(jié)。
[0030]本實(shí)用新型實(shí)施例提供一種柵極驅(qū)動(dòng)電路,包括多個(gè)級(jí)聯(lián)的、如上實(shí)施例所述的移位寄存器。
[0031]本實(shí)用新型實(shí)施例有益效果如下:通過(guò)所述輸入模塊控制所述觸發(fā)信號(hào)是否輸出到所述第一節(jié)點(diǎn)、通過(guò)所述控制模塊控制導(dǎo)通信號(hào)是否輸出到所述第二節(jié)點(diǎn),從而使所述輸出模塊響應(yīng)于所述第一節(jié)點(diǎn)和所述第二節(jié)點(diǎn)的信號(hào)選擇高電平信號(hào)或低電平信號(hào)作所述驅(qū)動(dòng)信號(hào)并輸出,以調(diào)節(jié)所述輸出模塊的輸出信號(hào)相比所述觸發(fā)信號(hào)進(jìn)行了移位并具有相同脈沖寬度,所述輸出信號(hào)的脈沖寬度隨所述觸發(fā)信號(hào)的脈沖寬度改變而改變,實(shí)現(xiàn)移位寄存器的輸出信號(hào)的脈沖寬度靈活調(diào)節(jié)。
【附圖說(shuō)明】
[0032]圖1為本實(shí)用新型實(shí)施例提供的一種移位寄存器的結(jié)構(gòu)示意圖;
[0033]圖2為圖1所示移位寄存器的電路結(jié)構(gòu)圖;
[0034]圖3為用于驅(qū)動(dòng)圖2所示電路結(jié)構(gòu)的移位寄存器的時(shí)序圖;
[0035]圖4為本實(shí)用新型實(shí)施例提供的另一種移位寄存器的結(jié)構(gòu)示意圖;
[0036]圖5為圖4所示移位寄存器的電路結(jié)構(gòu)圖;
[0037]圖6為用于驅(qū)動(dòng)圖5所示電路結(jié)構(gòu)的移位寄存器的第一種時(shí)序圖;
[0038]圖7為用于驅(qū)動(dòng)圖5所示電路結(jié)構(gòu)的移位寄存器的第二種時(shí)序圖。
【具體實(shí)施方式】
[0039]下面結(jié)合說(shuō)明書(shū)附圖對(duì)本實(shí)用新型實(shí)施例的實(shí)現(xiàn)過(guò)程進(jìn)行詳細(xì)說(shuō)明。需要注意的是,自始至終相同或類似的標(biāo)號(hào)表示相同或類似的元件或具有相同或類似功能的元件。下面通過(guò)參考附圖描述的實(shí)施例是示例性的,僅用于解釋本實(shí)用新型,而不能理解為對(duì)本實(shí)用新型的限制。
[0040]實(shí)施例一
[0041]如圖1所示,本實(shí)用新型實(shí)施例提供一種移位寄存器,包括:
[0042]輸入模塊101,與提供觸發(fā)信號(hào)STV的觸發(fā)信號(hào)線、提供第一時(shí)鐘信號(hào)CKl的第一時(shí)鐘信號(hào)線和第一節(jié)點(diǎn)A電連接,用于控制觸發(fā)信線提供的觸發(fā)信號(hào)STV是否輸出到第一節(jié)點(diǎn)A;
[0043]控制模塊102,與第一節(jié)點(diǎn)A、第二節(jié)點(diǎn)B、第一時(shí)鐘信號(hào)線、提供第二時(shí)鐘信號(hào)CK2
的第二時(shí)鐘信號(hào)線和提供導(dǎo)通信號(hào)VP的導(dǎo)通信號(hào)線電連接,用于控制導(dǎo)通信號(hào)線提供的導(dǎo)通信號(hào)VP是否輸出到第二節(jié)點(diǎn)B;
[0044]輸出模塊103,與第一節(jié)點(diǎn)A、第二節(jié)點(diǎn)B、提供高電平信號(hào)VGH的高電平信號(hào)線、提供低電平信號(hào)VGL的低電平信號(hào)線和輸出驅(qū)動(dòng)信號(hào)OUT的驅(qū)動(dòng)信號(hào)輸出線電連接,用于響應(yīng)于第一節(jié)點(diǎn)A和第二節(jié)點(diǎn)B的信號(hào),選擇高電平信號(hào)線提供的高電平信號(hào)VGH或低電平信號(hào)線的