、EN信號(hào)和PWM信號(hào)的輸入時(shí)序符合要求。
[0039]本實(shí)施例中提供的液晶顯示驅(qū)動(dòng)電路,通過(guò)增加的時(shí)序控制電路對(duì)VIN信號(hào)、EN信號(hào)和PWM信號(hào)的輸入時(shí)序進(jìn)行調(diào)整,使得驅(qū)動(dòng)電路處輸入的VIN信號(hào)、EN信號(hào)和PWM信號(hào)的輸入時(shí)序符合要求,避免了由于VIN信號(hào)、EN信號(hào)和PWM信號(hào)的輸入時(shí)序異常導(dǎo)致的1C工作異常。
[0040]實(shí)施例二
[0041 ] 本實(shí)施例在上述實(shí)施例的基礎(chǔ)上提供了又一種液晶顯示驅(qū)動(dòng)電路。
[0042]圖3a為本發(fā)明實(shí)施例—■中提供的又一種液晶顯不驅(qū)動(dòng)電路的電路圖,圖3b為圖3a中的一種時(shí)序控制電路的電路圖。結(jié)合圖3a和圖3b,該液晶顯不驅(qū)動(dòng)電路具體包括時(shí)序控制電路12和驅(qū)動(dòng)電路11,時(shí)序控制電路12包括第一電阻R1、第二電阻R2、參考電壓調(diào)節(jié)器U2、比較器U1、電壓開(kāi)關(guān)電路D1、使能開(kāi)關(guān)電路D2、使能延遲電路T1、調(diào)頻開(kāi)關(guān)電路D3和調(diào)頻延遲電路T2。
[0043]其中,第一電阻R1的一端與時(shí)序控制電路12的電壓輸入端121連接、第一電阻R1的另一端與所述第二電阻R2的一端以及所述比較器U1的第一輸入端連接,所述第二電阻R2的另一端接地,所述比較器U1的第二輸入端與所述參考電壓調(diào)節(jié)器U2的輸出端連接、所述比較器U1的輸出端作為所述電壓比較電路的輸出端,即所述比較器U1的輸出端作為所述時(shí)序控制電路12的電壓輸出端121’與所述驅(qū)動(dòng)電路11的電壓輸入端111連接,所述參考電壓調(diào)節(jié)器U2的輸入端與所述時(shí)序控制電路的電壓輸入端121連接、接地端與地導(dǎo)通以放電。
[0044]具體地,第一電阻R1和第二電阻R2分壓產(chǎn)生電壓V0,即所述比較器U1的第一輸入端輸入的電壓V0,參考電壓調(diào)節(jié)器U2提供穩(wěn)定的參考電壓Vref,即所述比較器U1的第二輸入端輸入的是參考電壓Vref。本實(shí)施例通過(guò)對(duì)第一電阻R1、第二電阻R2以及參考電壓Vref進(jìn)行設(shè)置,使VIN信號(hào)大于或等于1C啟動(dòng)電壓UVL0時(shí),VO 2 Vref,VIN信號(hào)小于1C啟動(dòng)電壓UVL0 時(shí),V0〈Vref。
[0045]其中,所述電壓開(kāi)關(guān)電路D1、所述使能開(kāi)關(guān)電路D2和所述調(diào)頻開(kāi)關(guān)電路D3均為場(chǎng)效應(yīng)晶體管;場(chǎng)效應(yīng)晶體管的柵極作為開(kāi)關(guān)電路的控制端,漏極作為開(kāi)關(guān)電路的輸入端、源極作為開(kāi)關(guān)電路的輸出端。具體地,所述比較器U1的輸出端與各場(chǎng)效應(yīng)管的柵極連接,通過(guò)比較器U1的輸出結(jié)果能夠控制各場(chǎng)效應(yīng)管的導(dǎo)通或斷開(kāi)。
[0046]如圖3b所示,所述比較器U1的第一輸入端為正相輸入端、所述第二輸入端為反相輸入端,且所述電壓開(kāi)關(guān)電路D1、所述使能開(kāi)關(guān)電路D2和所述調(diào)頻開(kāi)關(guān)電路D3均為N型溝道場(chǎng)效應(yīng)晶體管。具體地,正相輸入端輸入的是電壓V0,反相輸入端輸入的是參考電壓Vref,在VO > Vref時(shí)比較器U1的輸出結(jié)果為高電平,高電平使各N型溝道場(chǎng)效應(yīng)晶體管同時(shí)導(dǎo)通,在V0<Vref時(shí)比較器U1的輸出結(jié)果為低電平,低電平使各N型溝道場(chǎng)效應(yīng)晶體管同時(shí)斷開(kāi)。因此,本實(shí)施例中VIN信號(hào)大于或等于啟動(dòng)電壓UVL0時(shí),各N型溝道場(chǎng)效應(yīng)晶體管同時(shí)導(dǎo)通,此時(shí)Boost (開(kāi)關(guān)直流)升壓?jiǎn)?dòng),相比于現(xiàn)有技術(shù)避免了 VIN信號(hào)小于啟動(dòng)電壓UVL0時(shí)Boost啟動(dòng)導(dǎo)致的1C工作異常。
[0047]圖3c為圖3a中的又一種時(shí)序控制電路的電路圖。如圖3c所示,所述比較器U1的第一輸入端為反相輸入端、所述第二輸入端為正相輸入端,且所述電壓開(kāi)關(guān)電路D1、所述使能開(kāi)關(guān)電路D2和所述調(diào)頻開(kāi)關(guān)電路D3均為P型溝道場(chǎng)效應(yīng)晶體管。具體地,正相輸入端輸入的是電壓Vref,反相輸入端輸入的是參考電壓V0,在VO 2 Vref時(shí)比較器U1的輸出結(jié)果為低電平,低電平使各P型溝道場(chǎng)效應(yīng)晶體管同時(shí)導(dǎo)通,在V0<Vref時(shí)比較器U1的輸出結(jié)果為高電平,高電平使各P型溝道場(chǎng)效應(yīng)晶體管同時(shí)斷開(kāi)。
[0048]綜上,本實(shí)施例中在比較器U1的第一輸入端接收的電壓大于或等于第二輸入端接收的參考電壓時(shí),所述電壓開(kāi)關(guān)電路D1、所述使能開(kāi)關(guān)電路D2和所述調(diào)頻開(kāi)關(guān)電路D3均導(dǎo)通;在比較器U1的第一輸入端接收的電壓小于第二輸入端接收的參考電壓時(shí),所述電壓開(kāi)關(guān)電路D1、所述使能開(kāi)關(guān)電路D2和所述調(diào)頻開(kāi)關(guān)電路D3均斷開(kāi)。
[0049]其中,所述使能延遲電路T1包括第一電容以及與第一電容串聯(lián)的第三電阻,所述調(diào)頻延遲電路T2包括第二電容以及與第二電容串聯(lián)的第四電阻。
[0050]需要說(shuō)明的是,本發(fā)明中的延遲電路除了本實(shí)施例中提供的由串聯(lián)的電阻和電容組成外,也可以具有其他結(jié)構(gòu)。
[0051]本實(shí)施例中提供的液晶顯示驅(qū)動(dòng)電路,通過(guò)比較器對(duì)電壓V0與參考電壓Vref進(jìn)行比較,并根據(jù)比較結(jié)果控制各場(chǎng)效應(yīng)管導(dǎo)通或斷開(kāi),避免了 VIN信號(hào)小于啟動(dòng)電壓時(shí),1C啟動(dòng)導(dǎo)致的1C工作異常。并且,通過(guò)各場(chǎng)效應(yīng)管同時(shí)導(dǎo)通、使能延遲電路以及調(diào)頻延遲電路能保持驅(qū)動(dòng)電路處輸入的VIN信號(hào)、EN信號(hào)和PWM信號(hào)的輸入時(shí)序符合要求,避免了由于VIN信號(hào)、EN信號(hào)和PWM信號(hào)的輸入時(shí)序異常導(dǎo)致的1C工作異常。
[0052]注意,上述僅為本發(fā)明的較佳實(shí)施例及所運(yùn)用技術(shù)原理。本領(lǐng)域技術(shù)人員會(huì)理解,本發(fā)明不限于這里所述的特定實(shí)施例,對(duì)本領(lǐng)域技術(shù)人員來(lái)說(shuō)能夠進(jìn)行各種明顯的變化、重新調(diào)整和替代而不會(huì)脫離本發(fā)明的保護(hù)范圍。因此,雖然通過(guò)以上實(shí)施例對(duì)本發(fā)明進(jìn)行了較為詳細(xì)的說(shuō)明,但是本發(fā)明不僅僅限于以上實(shí)施例,在不脫離本發(fā)明構(gòu)思的情況下,還可以包括更多其他等效實(shí)施例,而本發(fā)明的范圍由所附的權(quán)利要求范圍決定。
【主權(quán)項(xiàng)】
1.一種液晶顯示驅(qū)動(dòng)電路,其特征在于,包括時(shí)序控制電路和驅(qū)動(dòng)電路; 所述時(shí)序控制電路的電壓輸入端接收電壓信號(hào),所述時(shí)序控制電路的電壓輸出端與所述驅(qū)動(dòng)電路的電壓輸入端連接; 所述時(shí)序控制電路的使能輸入端接收使能信號(hào),所述時(shí)序控制電路的使能輸出端與所述驅(qū)動(dòng)電路的使能輸入端連接; 所述時(shí)序控制電路的調(diào)頻輸入端接收調(diào)頻信號(hào),所述時(shí)序控制電路的調(diào)頻輸出端與所述驅(qū)動(dòng)電路的調(diào)頻輸入端連接。2.根據(jù)權(quán)利要求1所述的液晶顯示驅(qū)動(dòng)電路,其特征在于,所述時(shí)序控制電路包括電壓比較電路、電壓開(kāi)關(guān)電路、使能開(kāi)關(guān)電路、使能延遲電路、調(diào)頻開(kāi)關(guān)電路和調(diào)頻延遲電路; 所述電壓比較電路的輸入端與所述時(shí)序控制電路的電壓輸入端連接,所述電壓比較電路的輸出端與所述電壓開(kāi)關(guān)電路的控制端以及所述使能開(kāi)關(guān)電路的控制端和所述調(diào)頻開(kāi)關(guān)的控制端一起連接; 所述使能開(kāi)關(guān)電路的輸入端與所述時(shí)序控制電路的使能輸入端連接,所述使能開(kāi)關(guān)電路的輸出端與所述使能延遲電路的一端連接,所述使能延遲電路的另一端作為所述時(shí)序控制電路的使能輸出端; 所述調(diào)頻開(kāi)關(guān)電路的輸入端與所述時(shí)序控制電路的調(diào)頻輸入端連接,所述調(diào)頻開(kāi)關(guān)電路的輸出端與所述調(diào)頻延遲電路的一端連接,所述調(diào)頻延遲電路的另一端作為所述時(shí)序控制電路的調(diào)頻輸出端。3.根據(jù)權(quán)利要求2所述的液晶顯示驅(qū)動(dòng)電路,其特征在于,所述電壓比較電路包括第一電阻、第二電阻、參考電壓調(diào)節(jié)器和比較器; 所述第一電阻的一端與所述時(shí)序控制電路的電壓輸入端連接、所述第一電阻的另一端與所述第二電阻的一端以及所述比較器的第一輸入端連接,所述第二電阻的另一端接地,所述比較器的第二輸入端與所述參考電壓調(diào)節(jié)器的輸出端連接、所述比較器的輸出端作為所述電壓比較電路的輸出端,所述參考電壓調(diào)節(jié)器的輸入端與所述時(shí)序控制電路的使能輸入端連接、接地端與地導(dǎo)通以放電。4.根據(jù)權(quán)利要求2或3所述的液晶顯示驅(qū)動(dòng)電路,其特征在于,所述電壓開(kāi)關(guān)電路、所述使能開(kāi)關(guān)電路和所述調(diào)頻開(kāi)關(guān)電路同時(shí)導(dǎo)通或同時(shí)斷開(kāi)。5.根據(jù)權(quán)利要求3所述的液晶顯示驅(qū)動(dòng)電路,其特征在于,所述電壓開(kāi)關(guān)電路、所述使能開(kāi)關(guān)電路和所述調(diào)頻開(kāi)關(guān)電路均為場(chǎng)效應(yīng)晶體管; 所述場(chǎng)效應(yīng)晶體管的柵極作為開(kāi)關(guān)電路的控制端,漏極作為開(kāi)關(guān)電路的輸入端、源極作為開(kāi)關(guān)電路的輸出端。6.根據(jù)權(quán)利要求5所述的液晶顯示驅(qū)動(dòng)電路,其特征在于, 所述比較器的第一輸入端為正相輸入端、所述比較器的第二輸入端為反相輸入端,且所述電壓開(kāi)關(guān)電路、所述使能開(kāi)關(guān)電路和所述調(diào)頻開(kāi)關(guān)電路均為N型溝道場(chǎng)效應(yīng)晶體管。7.根據(jù)權(quán)利要求5所述的液晶顯示驅(qū)動(dòng)電路,其特征在于, 所述比較器的第一輸入端為反相輸入端、所述比較器的第二輸入端為正相輸入端,且所述電壓開(kāi)關(guān)電路、所述使能開(kāi)關(guān)電路和所述調(diào)頻開(kāi)關(guān)電路均為P型溝道場(chǎng)效應(yīng)晶體管。8.根據(jù)權(quán)利要求2所述的液晶顯示驅(qū)動(dòng)電路,其特征在于, 所述使能延遲電路包括第一電容以及與所述第一電容串聯(lián)的第三電阻,所述調(diào)頻延遲電路包括第二電容以及與所述第二電容串聯(lián)的第四電阻。
【專利摘要】本發(fā)明公開(kāi)了一種液晶顯示驅(qū)動(dòng)電路,包括時(shí)序控制電路和驅(qū)動(dòng)電路;所述時(shí)序控制電路的電壓輸入端接收電壓信號(hào),所述時(shí)序控制電路的電壓輸出端與所述驅(qū)動(dòng)電路的電壓輸入端連接;所述時(shí)序控制電路的使能輸入端接收使能信號(hào),所述時(shí)序控制電路的使能輸出端與所述驅(qū)動(dòng)電路的使能輸入端連接;所述時(shí)序控制電路的調(diào)頻輸入端接收調(diào)頻信號(hào),所述時(shí)序控制電路的調(diào)頻輸出端與所述驅(qū)動(dòng)電路的調(diào)頻輸入端連接。本發(fā)明通過(guò)增加的時(shí)序控制電路對(duì)電壓信號(hào)、使能信號(hào)和調(diào)頻信號(hào)的輸入時(shí)序進(jìn)行調(diào)整,使得驅(qū)動(dòng)電路處輸入的電壓信號(hào)、使能信號(hào)和調(diào)頻信號(hào)的輸入時(shí)序符合要求,避免了由于電壓信號(hào)、使能信號(hào)和調(diào)頻信號(hào)的輸入時(shí)序異常導(dǎo)致的IC工作異常。
【IPC分類】G09G3/36
【公開(kāi)號(hào)】CN105469758
【申請(qǐng)?zhí)枴緾N201510922453
【發(fā)明人】馬錄俊, 方祥, 王立明
【申請(qǐng)人】昆山龍騰光電有限公司
【公開(kāi)日】2016年4月6日
【申請(qǐng)日】2015年12月14日