K_N+1,第七晶體管PT2和第八晶體管PT3的漏極相互連接后與上拉維持單元300連接。
[0034]輸入控制單元200用于根據(jù)級傳時鐘控制信號控制級傳信號的輸入以完成對柵極信號點的充電。包括第九晶體管PT4,第九晶體管PT4的柵極接收第一級聯(lián)時鐘信號CK_N+2,所述第九晶體管PT4的源極分別與第五晶體管ΡΤ0、第六晶體管PTl的漏極連接,第九晶體管PT4的漏極與柵極信號點連接。
[0035]上拉維持單元300用于根據(jù)公共信號點P點控制柵極信號點在非作用期間保持預(yù)定電平也即無效電平。包括第十晶體管PT5、第^^一晶體管PT6、第十二晶體管PT8、第十三晶體管PT9和第一電容Cl,所述第十晶體管PT5的柵極與所述公共信號點P點連接,第十晶體管PT5的源極與所述第九晶體管PT4的漏極連接,第十晶體管PT5的漏極與第二電源端VGH連接,所述第^^一晶體管PT6的柵極與第九晶體管PT4的漏極連接,第^^一晶體管PT6的源極與所述公共信號點P點連接,所述第十一晶體管PT6的漏極與第二電源端VGH連接,第十二晶體管PT8的柵極與所述第七晶體管PT2、第八晶體管PT3的漏極連接,第十二晶體管PT8的源極與第一電源端VGL連接,第十二晶體管PT8的漏極與所述公共信號點P點連接,第十三晶體管PT9的柵極與所述公共信號點P點連接,所述第十三晶體管PT9的源極與所述GATE端連接,第十三晶體管PT9的漏極與第二電源端VGH連接,所述第一電容Cl的一端與第二電源端VGH連接,所述第一電容Cl的另一端與所述公共信號點P點連接。
[0036]所述輸出控制單元400用于根據(jù)級傳時鐘信號控制與柵極信號點對應(yīng)的柵極信號點的輸出。包括第十四晶體管PTlO和第二電容C2,第十四晶體管PTlO的柵極與所述柵極信號點連接,所述第十四晶體管PTlO的漏極與GATE端連接,所述第十四晶體管PTlO的源極接收第二級傳時鐘CK_N,所述第二電容C2的一端與所述柵極信號點連接,所述第二電容C2的另一端與所述GATE端連接。
[0037]GAS信號作用單元500用于控制柵極驅(qū)動信號處于有效電平,以實現(xiàn)GOA子電路的水平掃描線的充電。包括第十五晶體管PT12和第十六晶體管PT13,所述第十五晶體管PT12的柵極、第十六晶體管PT13的柵極和漏極接收GAS信號,所述第十五晶體管PT12的漏極連接第二電源端VGH,所述第十五晶體管PT12的源極連接所述公共信號點P點,所述第十六晶體管PT13的漏極連接所述GATE端;
[0038]所述自舉電容單元600用于對柵極信號點的電壓進行再次抬升。包括自舉電容Cloud,所述自舉電容Cloud的一端與所述GATE端連接,所述自舉電容Cloud的另一端與接地。
[0039]優(yōu)選地,GOA子電路進一步還包括穩(wěn)壓單元700,穩(wěn)壓單元700用于實現(xiàn)柵極信號點的穩(wěn)壓以及柵極信號點的漏電防治。具體來說,穩(wěn)壓單元700包括第十七晶體管PT7,第十七晶體管PT7串接于第九晶體管PT4的源極與柵極信號點之間,第十七晶體管PT7的柵極與負(fù)壓恒壓源連接,第十七晶體管PT7的漏極與第九晶體管PT4的漏極連接,第十七晶體管PT7的源極與柵極信號點連接。
[0040]優(yōu)選地,GOA子電路進一步包括上拉輔助單元800,上拉輔助單元800用于防止第九晶體管PT4和第十晶體管PT5在對柵極信號點進行充電的過程中出現(xiàn)漏電的問題。具體來說,上拉輔助單元800包括第十八晶體管PTl I,第十八晶體管PTll的柵極與第五晶體管ΡΤ0、第六晶體管PTl的漏極連接,第十八晶體管PTll的源極與所述公共信號點P點連接,第十八晶體管PTll的漏極與正壓恒壓源VGH連接。
[0041]具體地,在GAS信號作用單元500工作之前,STV信號控制電位下拉處理電路101中的晶體管PTN導(dǎo)通,PTN晶體管打開,此時低電平VGL信號經(jīng)過PTN晶體管的源極傳輸?shù)絇TN晶體管的漏極,漏極輸出的信號傳輸?shù)诫娐返墓残盘桙cP點,用于電路公共信號點P點的下拉和Gate信號的Reset,在實現(xiàn)公共信號點P點的電位下拉,不再存在由于自舉電容單元600的存在而導(dǎo)致的低電位維持的問題。
[0042]如圖3所示,圖3是本發(fā)明第一實施方式的GOA電路中的GOA子電路的工作時序圖。結(jié)合圖2和圖3,以第三級GOA子電路為例來說。當(dāng)GAS信號有效,即GAS信號為低電平信號時,GOA電路實現(xiàn)All Gate On功能,與各奇數(shù)級水平掃描線對應(yīng)的柵極驅(qū)動信號G(2N+1)輸出低電平信號。當(dāng)GOA電路完成All Gate On功能后,由于自舉電容Cload的存在,與各奇數(shù)級水平掃描線對應(yīng)的柵極驅(qū)動信號不會馬上變?yōu)楦唠娖?,而會保持Cloadholding的低電平信號。當(dāng)STV信號的低電平信號來臨時,第三級的公共信號點P點P(3)的信號由高電平變成低電平狀態(tài),GATE(3)信號從低電平變成高電平。此時,GATE(3)信號不處于維持低電位的狀態(tài)。由于后面所有級數(shù)的GOA電路都添加了相同的電位下拉處理電路,因此在時鐘信號來臨之前,所有的Gate驅(qū)動信號都處于高電平,不會影響GOA電路的正常驅(qū)動。
[0043]另外,由于STV信號對于公共信號點P點的Reset作用,也不需要對第一級聯(lián)時鐘CK_N+1和第二級聯(lián)時鐘CK_N提前進行補償,可以直接通過第一級聯(lián)時鐘CK_N+1控制第一級GOA子電路的輸入,通過第二級聯(lián)時鐘CK_N控制第一級GOA的輸出。在此不做限定。
[0044]進一步地,由于在版圖的設(shè)計過程中,STV信號一般設(shè)計在GOA的最外面,因此,很容易受到靜電的影響造成STV信號的變形,如圖4所示,STV信號的向上的正靜電和向下的負(fù)靜電都較大。雖然STV信號在一幀的時間內(nèi)只工作一次,然而在非作用期間,STV信號的變異也會影響面板的正常顯示。為了克服在利用公共信號點P點處理單元的電路設(shè)計解決電位維持的問題時,STV信號對整個GOA電路造成的影響,進一步參閱圖2,電位下拉處理電路201除了包括第三晶體管PTN,還包括第一限壓晶體管(PTX)、第二濾波晶體管PTY。
[0045]該第一限壓晶體管PTX與所述第二濾波晶體管PTY串聯(lián)后連接在初始掃描信號STV信號的輸出端與所述第三晶體管PTN的控制端之間,具體地,第一限壓晶體管PTX的控制端與第一電源端連接,第三晶體管PTN的第一端與第一電源端連接,第三晶體管PTN的第二端與所述GOA子電路連接。
[0046]具體地,如圖2所示,第二濾波晶體管PTY的第一端分別與其控制端以及所述STV信號的輸出端連接,所述第二濾波晶體管(PTY)的第二端與所述第一限壓晶體管PTX的第一端連接,所述第一限壓晶體管(PTX)的第二端與所述第三晶體管PTN的控制端連接。
[0047]在另一個方式中,如圖5所示,圖5是本發(fā)明GOA電路第二實施方式的具體電路連接示意圖。第一限壓晶體管PTX的第一端與STV信號的輸出端連接,所述第一限壓晶體管PTX的第一端的第二端與所述第二濾波晶體管PTY的第一端連接,所述第二濾波晶體管PTY的控制端與所述第二濾波晶體管PTY的第一端連接,所述第二濾波晶體管PTY的第二端與所述第三晶體管PTN的控制端連接。
[0048]在上述兩個實施方式中,以GOA電路為PMOS電路為例,當(dāng)所有的晶體管為PMOS晶體管時,第一限壓晶體管PTX的第一端為源極,其第二端為漏極;所述第二濾波晶體管PTY的第一端為源極,其第二端為漏極;所述第三晶體管PTN的第一端為源極,其第二端為漏極。第一電源端為低電平信號VGL。
[0049]具體地,在STV信號打開后,STV信號輸入一個低電平信號至第二濾波晶體管PTY源極和控制端柵極,經(jīng)過第二濾波晶體管PTY的濾波,將STV低電平信號中的高電平即正靜電過濾掉,過濾后的信號傳輸至經(jīng)過第一限壓晶體管PTX的源極,此時,第一限壓晶體管PTX的控制端柵極連接的第一電源端為低電平VGL,在低電平信號VGL的驅(qū)動下,第一限壓晶體管PTX打開,將源極輸入的低電平信號按照預(yù)定電壓限壓后,降低STV信號中的負(fù)靜電,使得經(jīng)過第一限壓晶體管PTX漏極傳輸至第三晶體管PTN的控制端柵極的柵極電壓減小,避免第三晶體管PTN在大靜電作用下的損傷。
[0050]如圖6所示,圖6是本發(fā)明GOA電路STV信號的第二實施方式波形示意圖。由圖6可以看出,輸入PTN的STV信號的正靜電被完全過濾掉,負(fù)靜電也被控制在適當(dāng)范圍內(nèi)。在低電平信號的驅(qū)動下,第三晶體管PTN打開,源極將第一電源端的低電平信號傳輸至其漏極,漏極再將信號傳輸至GOA子電路的公共信號點P點。在STV信號的低電平作用完畢后,第三晶體管PTN的柵極電位由于寄生電容的存在會維持在偏低的電位,用于公共信號點P點的持續(xù)維持。當(dāng)GOA電路開始工作時,GATE級傳信號進行P點的上拉,此時,第三晶體管PTN的柵極的高阻態(tài)不會影響GOA的正常工作。
[0051]在其他實施方式中,GOA電路也可以為NTFT電路,即GOA電路中的晶體管均為NTFT晶體管。如圖7所示,圖7為本發(fā)明GOA電路第三實施方式的具體電路連接示意圖。當(dāng)?shù)谝幌迚壕w管PTX、第三晶體管PTN和第二濾波晶體管PTY均為NTFT管時,所述第一限壓晶體管PTX的第一端為漏極,其第二端為源極