一種液晶顯示面板的制作方法
【專利說明】
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及液晶顯示器技術(shù)領(lǐng)域,特別是涉及一種液晶顯示面板。
【【背景技術(shù)】】
[0002]目前小尺寸大多采用GOA設(shè)計(jì)(Color filter On Array,彩膜層直接形成在陣列基板上),在0LB(0ut lead bonding,引線焊接)端子區(qū)左右兩端均設(shè)計(jì)有外圍測(cè)試Pad(端子)。外圍測(cè)試端子主要包含提供給Gate (柵極)邊控制信號(hào)的測(cè)試端子,如提供VGH(薄膜晶體管的開啟電壓)/VGL (薄膜晶體管的關(guān)閉電壓)/VDD (器件內(nèi)部電壓)/CKV等信號(hào)的測(cè)試端子;給面板提供Vcom(面內(nèi)公共電壓)的測(cè)試Pad ;以及源極驅(qū)動(dòng)芯片相關(guān)的測(cè)試Pad0
[0003]這些測(cè)試Pad主要用途為Cell Test (液晶顯示面板測(cè)試)使用,以及后期分析測(cè)試使用;因測(cè)試Pad裸露在外面,且數(shù)量多、Pad大,存在較大的ESD(Electrc)-Staticdischarge,靜電放電)風(fēng)險(xiǎn),尤其是在Cell (液晶顯示面板)切割,模組Bonding (壓焊)等制程中容易被ESD擊傷。
[0004]針對(duì)Pad的ESD保護(hù)回路設(shè)計(jì),目前采用兩個(gè)同向二極體,其中一個(gè)接VSS(公共電壓),一個(gè)接VGG(柵極電壓);具體地,如圖1所示,液晶顯示面板外圍的OLB端子區(qū)10和panel (面板)可視區(qū)20 ;0LB端子區(qū)10包括:提供VGH的測(cè)試端子101、提供VCOM的測(cè)試端子102,提供VDD的測(cè)試端子103、提供CKV的測(cè)試端子104等等;其中每個(gè)測(cè)試端子均設(shè)置ESD保護(hù)回來,圖1所示每個(gè)測(cè)試端子均設(shè)置兩個(gè)二級(jí)管,其中二級(jí)管201接VSS (公共電壓),二級(jí)管202接VGG。
[0005]當(dāng)外界ESD過大,往往會(huì)擊傷ESD保護(hù)回路;ESD可能產(chǎn)生在任意測(cè)試端子之間(例如測(cè)試端子101和測(cè)試端子102),若該兩測(cè)試端子之間無直接的相關(guān)電路,唯一共同使用的是VSS (公共電壓)/VGG線相連接,靜電放電電流會(huì)先經(jīng)由某部份的電路跑到VSS/VGG線上,再由VSS/VGG連接線(通過過孔)跑到另一只測(cè)試端子。
[0006]由于VSS/VGG線路往往較長,產(chǎn)生的雜散寄生電阻電容相對(duì)較大,這些寄生電阻電容會(huì)延遲ESD電流傳導(dǎo),來不及渲泄的ESD電流便會(huì)進(jìn)入到panel (面板)內(nèi)部的array (陣列),另外panel內(nèi)部TFT switch (薄膜晶體管開關(guān))在布局上一般都以最小尺寸來做,也不會(huì)考慮ESD的布局方式;因此panel內(nèi)部電路更易被此種ESD電流所損傷。
[0007]綜上可知,現(xiàn)有液晶顯示面板外圍的測(cè)試端子抗ESD能力低,從而會(huì)導(dǎo)致液晶顯示面板內(nèi)部電路被ESD電流損傷,降低液晶顯示面板的使用壽命。
[0008]因此,有必要提供一種液晶顯示面板,以解決現(xiàn)有技術(shù)所存在的問題。
【
【發(fā)明內(nèi)容】
】
[0009]本發(fā)明的目的在于提供一種液晶顯示面板,以解決現(xiàn)有液晶顯示面板外圍的測(cè)試端子抗ESD能力低的技術(shù)問題。
[0010]為解決上述技術(shù)問題,本發(fā)明構(gòu)造了一種液晶顯示面板,包括:
[0011]陣列基板,包括:多條數(shù)據(jù)線、多條掃描線、公共電極線和多個(gè)像素單元;
[0012]所述數(shù)據(jù)線,用于傳輸數(shù)據(jù)信號(hào);
[0013]所述掃描線,用于傳輸掃描信號(hào);
[0014]所述公共電極線,用于傳輸公共信號(hào);
[0015]所述像素單元,由所述數(shù)據(jù)線和所述掃描線交錯(cuò)構(gòu)成,且根據(jù)所述掃描信號(hào)和所述數(shù)據(jù)信號(hào)進(jìn)行畫面顯示;
[0016]設(shè)置在所述陣列基板外圍的多個(gè)測(cè)試端子;所述測(cè)試端子與所述陣列基板中對(duì)應(yīng)的電極線電性連接,用于輸入對(duì)應(yīng)的控制信號(hào)給所述陣列基板,以實(shí)現(xiàn)對(duì)所述陣列基板進(jìn)行測(cè)試;
[0017]每個(gè)所述測(cè)試端子均對(duì)應(yīng)一個(gè)開關(guān)電路,所述開關(guān)電路具有第一連接端、第二連接端和第三連接端;所述第一連接端與所述測(cè)試端子電性連接,所述第二連接端與所述陣列基板中對(duì)應(yīng)的電極線電性連接,所述第三連接端與所述公共電極線電性連接;
[0018]所述開關(guān)電路,用于:
[0019]在需要釋放靜電時(shí),控制所述第一連接端與所述第三連接端不導(dǎo)通,所述第一連接端與所述第三連接端導(dǎo)通。
[0020]在本發(fā)明的液晶顯示面板中,所述開關(guān)電路,還用于:
[0021]在不需要釋放靜電時(shí),控制所述第一連接端與所述第三連接端不導(dǎo)通,所述第一連接端與所述第二連接端導(dǎo)通。
[0022]在本發(fā)明的液晶顯示面板中,所述開關(guān)電路包括:第一開關(guān)管和第二開關(guān)管;
[0023]所述第一開關(guān)管具有第一輸入端、第一輸出端和用于接收第一控制信號(hào)的第一控制端;
[0024]所述第二開關(guān)管具有第二輸入端、第二輸出端和用于接收第二控制信號(hào)的第二控制端;
[0025]所述第一輸入端和所述第二輸入端分別與所述第一連接端電性連接,所述第一輸出端與所述第二連接端電性連接,所述第二輸出端與所述第三連接端電性連接;
[0026]所述第一開關(guān)管,用于在需要釋放靜電時(shí),根據(jù)所述第一控制信號(hào)關(guān)閉,以使所述第一連接端與所述第二連接端不導(dǎo)通;在不需要釋放靜電時(shí),根據(jù)所述第一控制信號(hào)開啟,以使所述第一連接端與所述第二連接端導(dǎo)通;
[0027]所述第二開關(guān)管,用于在需要釋放靜電時(shí),根據(jù)所述第二控制信號(hào)開啟,以使所述第一連接端與所述第三連接端導(dǎo)通;在不需要釋放靜電時(shí),根據(jù)所述第二控制信號(hào)關(guān)閉,以使所述第一連接端與所述第三連接端不導(dǎo)通。
[0028]在本發(fā)明的液晶顯示面板中,所述第一開關(guān)管,用于在所述第一控制端沒有第一控制信號(hào)輸入時(shí),關(guān)閉;在所述第一控制端有第一控制信號(hào)輸入時(shí),開啟;
[0029]所述第二開關(guān)管,用于在所述第二控制端沒有第二控制信號(hào)輸入時(shí),關(guān)閉;在所述第二控制端有第二控制信號(hào)輸入時(shí),開啟。
[0030]在本發(fā)明的液晶顯示面板中,所述第一開關(guān)管為N溝道增強(qiáng)型場效應(yīng)晶體管,所述第二開關(guān)管為N溝道耗盡型場效應(yīng)晶體管。
[0031]在本發(fā)明的液晶顯示面板中,所述第一開關(guān)管,用于在所述第一控制端沒有第一控制信號(hào)輸入時(shí),開啟;在所述第一控制端有第一控制信號(hào)輸入時(shí),關(guān)閉;
[0032]所述第二開關(guān)管,用于在所述第二控制端沒有第二控制信號(hào)輸入時(shí),開啟;在所述第二控制端有第二控制信號(hào)輸入時(shí),關(guān)閉。
[0033]在本發(fā)明的液晶顯示面板中,第一開關(guān)管為N溝道耗盡型場效應(yīng)晶體管,所述第二開關(guān)管為N溝道增強(qiáng)型場效應(yīng)晶體管。
[0034]在本發(fā)明的液晶顯示面板中,所述第一開關(guān)管,用于在所述第一控制信號(hào)處于高電平時(shí)開啟,所述第一控制信號(hào)處于低電平時(shí)關(guān)閉;
[0035]所述第二開關(guān)管,用于在所述第二控制信號(hào)處于高電平時(shí)開啟,所述第二控制信號(hào)處于低電平時(shí)關(guān)閉。
[0036]在本發(fā)明的液晶顯示面板中,所述陣列基板包括:
[0037]用于形成薄膜晶體管柵極和所述掃描線的第一金屬層;
[0038]用于形成所述數(shù)據(jù)線和薄膜晶體管源極、漏極的第二金屬層;
[0039]所述第二連接端通過所述第一金屬層或者第二