發(fā)送的第二控制信號CKl和CK3,同時電平移位器12接收電源正極電壓VGH和電源負(fù)極電壓VGL,電平移位寄存器12輸出時鐘信號CLKl和CLK3。圖7中還包括兩個放電子模塊,由Τ7組成的放電子模塊141,以及由Τ8組成的另一個放電子模塊142。
[0097]具體地,結(jié)合圖6的時序圖為例解釋說明圖7中的場效應(yīng)晶體管的導(dǎo)通以及關(guān)斷情況。
[0098]在第一時間段tl內(nèi),CKl為高電平,CK3為低電平,電平移位器中的Tl和T4均導(dǎo)通,所以當(dāng)TI導(dǎo)通時將電源正極電壓VGH信號輸出給時鐘信號CLKl,時鐘信號CLKl為高電平,當(dāng)T4導(dǎo)通時將電源負(fù)極電壓VGL信號輸出給時鐘信號CLK3,時鐘信號CLK3為低電平,同時由于CX3均為高電平,所以放電子模塊141中的T7導(dǎo)通,加快CLK3變?yōu)榈碗娖健?br>[0099]在第二時間段t2內(nèi),CKl為低電平,CK3為低電平,電平移位器中的T5和T6均導(dǎo)通,時鐘信號CLKl和CLK3通過電荷分享,使得CLKl電壓下降,CLK3電壓升高,且通過電荷分享作用,使得CLKl為中間電平VGM,CLK3則升高到高電平。且在該階段內(nèi),CXl和CX3均為低電平,所以放電子模塊141和142均不工作。
[0100]在第三時間段t3內(nèi),CKl為低電平,CK3為高電平,電平移位器中的T2和T3均導(dǎo)通,所以當(dāng)T2導(dǎo)通時將電源正極電壓VGH信號輸出給時鐘信號CLK3,時鐘信號CLK3為高電平,當(dāng)T3導(dǎo)通時將電源負(fù)極電壓VGL信號輸出給時鐘信號CLK1,時鐘信號CLKl開始降低,同時因為CXl為高電平,使得放電子模塊142中的T8導(dǎo)通,加快時鐘信號CLKl變?yōu)榈碗娖健?br>[0101]需要說明的是,圖7中僅是簡單介紹了現(xiàn)有的電平移位器中的電路,其內(nèi)部的詳細(xì)電路,由于與現(xiàn)有技術(shù)相同,此處沒有詳細(xì)介紹。
[0102]實施例2
[0103]參見圖8、本發(fā)明實施例提供的一種電平移位器22,包括時鐘信號產(chǎn)生模塊71和放電模塊14,時鐘信號產(chǎn)生模塊71的輸入端連接時序控制器11的第一輸出端,時鐘信號產(chǎn)生模塊71的輸出端連接移位寄存器13的輸入端,輸出用于驅(qū)動移位寄存器的時鐘信號CLK ;放電模塊14的第一輸入端連接時序控制器11的第二輸出端,接收所述時序控制器11通過第二輸出端輸出的第一控制信號CX,放電模塊14的第二輸入端連接時鐘信號產(chǎn)生模塊71的輸出端,接收時鐘信號CLK,并且,放電模塊14在第一控制信號CX的控制下,將時鐘信號CLK對地放電。
[0104]需要說明的是,電平移位器還會通過別的輸入端接收電源電壓提供的高電平和低電平,而且本發(fā)明實施例提供的電平移位器中的信號產(chǎn)生模塊與技術(shù)中的電路結(jié)構(gòu)相同,是時鐘信號在一個電平升高,一個電平降低的情況下進行電荷分享的目的,本發(fā)明實施例不做詳細(xì)介紹。
[0105]通過本發(fā)明實施例提供的電平移位器,在時鐘信號產(chǎn)生模塊的基礎(chǔ)上,增加一個放電模塊,放電模塊的第一輸入端連接時序控制器的第二輸出端,從而接收時序控制器第二輸出端輸出的第一控制信號的控制,放電模塊的第二輸入端連接時鐘信號產(chǎn)生模塊的輸出端,從而使得放電模塊在第一控制信號的控制下,將輸入的時鐘信號進行對地放電,從而實現(xiàn)進一步對電荷對地放電,加快了時鐘信號從高電平轉(zhuǎn)換到低電平的過程,從而降低了電平移位器消耗的功率。
[0106]其中,時鐘信號產(chǎn)生模塊71通過輸入端接收時序控制器11通過第一輸出端輸出第二控制信號CK,并在該第二控制信號CK的控制下,產(chǎn)生用于驅(qū)動移位寄存器13的時鐘信號CLK ;其中,第一控制信號CX與第二控制信號CK的頻率相同。
[0107]具體地,時序控制器輸出的第一控制信號用于控制放電模塊,時序控制器輸出的第二控制信號用于控制電平移位器中的時鐘信號產(chǎn)生模塊,且時鐘信號的頻率與第二控制信號的頻率相同,而放電模塊用于控制對該時鐘信號進行對地放電,所以為了實現(xiàn)第一控制信號控制放電模塊對時鐘信號的控制,第一控制信號與時鐘信號的頻率相同,進而第一控制信號與第二控制信號的頻率相同。
[0108]其中,第一控制信號CX和第二控制信號CK均為方波信號。
[0109]當(dāng)然,第一控制信號和第二控制信號可以為其他信號,本發(fā)明實施例不做具體限定,只是用方波信號作為控制信號較佳實施例。
[0110]其中,放電模塊包括多個放電子模塊;每一放電子模塊具有一個第一輸入端和一個第二輸入端,不同的放電子模塊的第一輸入端輸入不同的第一控制信號,不同的放電子模塊的第二輸入端輸入不同的時鐘信號;
[0111]關(guān)于每一放電子模塊:該放電子模塊通過從該放電子模塊的第一輸入端輸入的第一控制信號的控制,將該放電子模塊的第二輸入端輸入的時鐘信號對地放電。
[0112]需要說明的是,時序控制器輸出的第一控制信號的個數(shù)、時序控制器輸出的第二控制信號的個數(shù)、電平移位器輸出的時鐘信號的個數(shù)、以及放電模塊包括的的放電子模塊個數(shù),均相同。所以每一放電子模塊用于控制一項時鐘信號。
[0113]例如,針對一個放電子模塊,當(dāng)該放電子模塊第一輸入端輸入的第一控制信號為第二項第一控制信號CX2,則該放電子模塊第二輸入端輸入的時鐘信號也為第二項時鐘信號CLK2,從而使得該放電子模塊通過接收第二項第一控制信號CX2的控制,實現(xiàn)對第二項時鐘信號CLK2進行控制。
[0114]其中,每一放電子模塊包括一個開關(guān)器件。
[0115]其中,開關(guān)器件的控制端連接時序控制器的第二輸出端;開關(guān)器件的輸入端連接電平移位器的輸出端;開關(guān)器件的輸出端接地。
[0116]也就是說,開關(guān)器件的控制端輸入的信號是時序控制器發(fā)送的第一控制信號,開關(guān)器件的輸入端輸入的信號是電平移位器輸出的時鐘信號。
[0117]其中,開關(guān)器件為場效應(yīng)晶體管或薄膜晶體管。
[0118]需要說明的是,本發(fā)明實施例中開關(guān)器件不僅限于為場效應(yīng)晶體管或薄膜晶體管,只要器件實現(xiàn)通過控制信號的控制,使得器件導(dǎo)通或者關(guān)斷的作用的器件均可以作為本發(fā)明實施例中的開關(guān)器件。
[0119]其中,當(dāng)開關(guān)器件為場效應(yīng)晶體管時,場效應(yīng)晶體管的柵極連接時序控制器的第二輸出端;場效應(yīng)晶體管的源極連接電平移位器的輸出端;場效應(yīng)晶體管的漏極接地;
[0120]當(dāng)開關(guān)器件為薄膜晶體管時,薄膜晶體管的柵極連接時序控制器的第二輸出端;薄膜晶體管的源極連接電平移位器的輸出端;薄膜晶體管的漏極接地。
[0121]需要說明的是,場效應(yīng)晶體管可以為增強型或耗盡型場效應(yīng)半導(dǎo)體晶體管(MOSFET),且MOSFET包括N溝道的MOS管和P溝道的MOS管,本發(fā)明實施例中對MOSFET的類型不做具體限定。本發(fā)明實施例僅以N溝道的MOS管(NMOS)為例進行的詳細(xì)說明。
[0122]也就是說,以放電子模塊用于控制第一項的時鐘信號CLKl為例,參見圖4,NM0S的連接方式:NM0S的柵極(G)連接時鐘控制器輸出的第一項第一控制信號CX1,NMOS的漏極(D)連接電平移位器輸出的第一項時鐘信號CLKl,NMOS的源極(S)接地。
[0123]需要說明的是,薄膜晶體管(TFT)分為N型TFT和P型TFT。本發(fā)明實施對薄膜晶體管的類型也不做基體限定。本發(fā)明實施例僅以N型TFT的連接方式為較佳實施例做的介紹。當(dāng)開關(guān)器件為N型TFT (NTFT)時,連接方式與上述的NMOS的連接方式相同。另外,當(dāng)開關(guān)器件為PM0S,或者為P型TFT時,連接方式相同,即:PM0S的柵極(或者P型TFT)連接時序控制器輸出的第一控制信號,PMOS的源極(或者P型TFT)連接電平移位器輸出的時鐘信號,PMOS的漏極(或者P型TFT)接地。
[0124]根據(jù)本發(fā)明實施例提供的放電模塊使得電平移位寄存器產(chǎn)生的時鐘信號輸入給移位寄存器時,可以減少功耗。其中移位寄存器是由多級結(jié)構(gòu)相同的移位寄存器單元組成。
[0125]需要說明的是,時鐘信號可以為多項的時鐘信號,例如圖9所示的本發(fā)明實施例提供的四項時鐘信號,分別為CLK1、CLK2、CLK3和C