該實(shí)用新型涉及電子技術(shù)、單片機(jī)技術(shù)和液晶顯示技術(shù),特別用單片機(jī)來控制液晶顯示器的技術(shù)。
背景技術(shù):
液晶顯示器使用越來越普遍,液晶顯示器通常采用8位數(shù)據(jù)線來傳送數(shù)據(jù),通過程序來完成寫入數(shù)據(jù)時(shí)序,該程序一般包括寫命令和寫數(shù)據(jù)兩個(gè)函數(shù)。這樣的做法增加了程序復(fù)雜性,該實(shí)用新型在硬件上增加一些數(shù)字邏輯電路,在程序上讀寫命令和讀寫數(shù)據(jù)都是一條指令完成,簡化程序。
技術(shù)實(shí)現(xiàn)要素:
為了簡化程序和保證液晶顯示器讀寫操作時(shí)序更加可靠,設(shè)計(jì)一種液晶顯示屏并行接口電路。該實(shí)用新型包括單片機(jī)(1)、邏輯與門(2)、譯碼器(3)、邏輯非門(4)和液晶顯示屏(5),單片機(jī)(1)分別與邏輯與門(2)、譯碼器(3)、液晶顯示屏(5)電路連接,邏輯非門(4)的輸入端和輸出端分別連接譯碼器(3)和液晶顯示屏(5)。單片機(jī)(1)采用芯片AT89S52、邏輯與門(2)采用74LS08、譯碼器(3)采用芯片74LS138、邏輯非門(4)采用芯片74LS04和液晶顯示屏(5)采用點(diǎn)陣式液晶顯示器MG-12864-2。單片機(jī)(1)的P0口連接液晶顯示屏(5)的數(shù)據(jù)口,P0.0~P0.7分別連接到液晶顯示屏(5)的引腳7~14;單片機(jī)(1)的P2.0、P2.1、P2.2和P2.3分別連接到液晶顯示屏(5)的引腳5、4、15、16;單片機(jī)(1)的P2.4、P2.5、P2.6和P2.7分別連接到譯碼器(3)的引腳1、2、3、5;單片機(jī)(1)的P3.6、P3.7分別連接到邏輯與門(2)的引腳1、2;邏輯與門(2)的引腳3接到譯碼器(3)的引腳6;譯碼器(3)的引腳14連接到邏輯非門(4)的引腳1,邏輯非門(4)的引腳2連接到液晶顯示屏(5)的引腳6;液晶顯示屏(5)的引腳1、20分別接地線、引腳2、19接電源+5V、引腳3接電源-5V、引腳17接電阻電容復(fù)位電路。單片機(jī)(1)、邏輯與門(2)、譯碼器(3)、邏輯非門(4)硬件連接構(gòu)成時(shí)序電路,代替單片機(jī)軟件時(shí)序完成對液晶顯示屏(5)的讀寫操作。
該實(shí)用新型的有益之處是簡化單片機(jī)程序且使用液晶顯示器讀寫操作更加穩(wěn)定。
附圖說明
圖1為實(shí)用新型硬件原理圖,其中:1為單片機(jī)、2為邏輯與門、3為譯碼器、4為邏輯非門、5為液晶顯示屏。
具體實(shí)施方式
該實(shí)用新型包括單片機(jī)(1)、邏輯與門(2)、譯碼器(3)、邏輯非門(4)和液晶顯示屏(5),單片機(jī)(1)分別與邏輯與門(2)、譯碼器(3)、液晶顯示屏(5)電路連接,邏輯非門(4)的輸入端和輸出端分別連接譯碼器(3)和液晶顯示屏(5)。單片機(jī)(1)采用芯片AT89S52、邏輯與門(2)采用74LS08、譯碼器(3)采用芯片74LS138、邏輯非門(4)采用芯片74LS04和液晶顯示屏(5)采用點(diǎn)陣式液晶顯示器MG-12864-2。單片機(jī)(1)的P0口連接液晶顯示屏(5)的數(shù)據(jù)口,P0.0~P0.7分別連接到液晶顯示屏(5)的引腳7~14;單片機(jī)(1)的P2.0、P2.1、P2.2和P2.3分別連接到液晶顯示屏(5)的引腳5、4、15、16;單片機(jī)(1)的P2.4、P2.5、P2.6和P2.7分別連接到譯碼器(3)的引腳1、2、3、5;單片機(jī)(1)的P3.6、P3.7分別連接到邏輯與門(2)的引腳1、2;邏輯與門(2)的引腳3接到譯碼器(3)的引腳6;譯碼器(3)的引腳14連接到邏輯非門(4)的引腳1,邏輯非門(4)的引腳2連接到液晶顯示屏(5)的引腳6;液晶顯示屏(5)的引腳1、20分別接地線、引腳2、19接電源+5V、引腳3接電源-5V、引腳17接電阻電容復(fù)位電路。單片機(jī)(1)、邏輯與門(2)、譯碼器(3)、邏輯非門(4)硬件連接構(gòu)成時(shí)序電路,代替單片機(jī)軟件時(shí)序完成對液晶顯示屏(5)的讀寫操作;
進(jìn)一步單片機(jī)(1)讀寫液晶顯示屏(5)的地址分配如下:讀一區(qū)狀態(tài)字地址為0x9500,寫一區(qū)命令字地址為0x9400,讀一區(qū)數(shù)據(jù)地址為0x9700,寫一區(qū)數(shù)據(jù)地址為0x9600,讀二區(qū)狀態(tài)字地址為0x9900,寫二區(qū)命令字地址為0x9800,讀二區(qū)數(shù)據(jù)地址為0x9B00,寫二區(qū)數(shù)據(jù)地址為0x9A00。
本實(shí)施例中,邏輯與門(2)采用74LS08的第一組門電路,其引腳為1、2、3;邏輯非門(4)采用74LS04的第一組門電路,其引腳為1、2。