1.一種像素驅動電路,用于驅動像素陣列,其特征在于,
所述像素陣列包括多個像素,每個所述像素均包括分別具有儲存電容的第一子像素、第二子像素與第三子像素,相鄰的所述子像素沿行方向極性相反,
所述像素驅動電路包括多個第一開關器件,所述第一開關器件包括輸入端、輸出端和控制端,所述第一開關器件的輸入端和輸出端分別電連接位于同一行的、極性相反的第二子像素與第三子像素。
2.如權利要求1所述像素驅動電路,其特征在于,
在驅動當前掃描列的第一子像素時,所述第一開關器件導通下一掃描列中與所述第一子像素同行的第二子像素和第三子像素進行電荷共享,將所述第二子像素和第三子像素各自的儲存電容上的電壓進行平均。
3.如權利要求1所述像素驅動電路,其特征在于,還包括:多個第二開關器件;
所述第二開關器件包括輸入端、輸出端和控制端,所述第二開關器件的輸入端和輸出端分別電連接所述第一子像素和一數(shù)據(jù)線,所述第一開關器件的控制端和所述第二開關器件的控制端均連接一第一控制引線。
4.如權利要求1所述像素驅動電路,其特征在于,還包括:多個第三開關器件和多個第四開關器件;
所述第三開關器件包括輸入端、輸出端和控制端,所述第三開關器件的輸入端和輸出端分別電連接所述第二子像素和一數(shù)據(jù)線或分別電連接所述第三子像素和一數(shù)據(jù)線,所述第三開關器件的控制端連接一第二控制引線;
所述第四開關器件包括輸入端、輸出端和控制端,所述第四開關器件的輸入端和輸出端分別連接所述第三子像素和一數(shù)據(jù)線或分別電連接所述第二子像素和一數(shù)據(jù)線,所述第四開關器件的控制端連接一第三控制引線。
5.如權利要求1所述像素驅動電路,其特征在于,包括多根第一數(shù)據(jù)線,每根所述第一數(shù)據(jù)線分別連接同一像素中的第一子像素、第二子像素以及第三子像素,
所述第一開關器件的輸入端和輸出端分別連接同一像素的第二子像素與第三子像素。
6.如權利要求1所述像素驅動電路,其特征在于,包括多根第一數(shù)據(jù)線,每根所述第一數(shù)據(jù)線分別連接位于同一行的相鄰兩個所述像素中的第一子像素、第二子像素以及第三子像素,
所述第一開關器件中的輸入端和輸出端分別連接同一像素中的第二子像素與第三子像素或相鄰像素中的第二子像素與第三子像素。
7.如權利要求1所述像素驅動電路,其特征在于,包括多根極性相反的第一數(shù)據(jù)線和第二數(shù)據(jù)線,所述像素包括多個第一像素和多個第二像素,所述第二像素與所述第一像素在行方向上相鄰;
所述第一數(shù)據(jù)線分別連接所述第一像素中的第一子像素、第三子像素以及所述第二像素的第二子像素,
所述第二數(shù)據(jù)線分別連接所述第二像素中的第一子像素、第三子像素以及所述第一像素中的第二子像素,
所述第一開關器件中的輸入端和輸出端分別連接同一像素中的第二子像素與第三子像素或相鄰像素中的第二子像素與第三子像素。
8.如權利要求1所述像素驅動電路,其特征在于,包括多根極性相反的第一數(shù)據(jù)線和第二數(shù)據(jù)線,所述像素包括多個第一像素、多個第二像素、多個第三子像素以及多個第四子像素,所述第一像素、第二像素、第三像素以及第四像素在行方向上依次相鄰排列;
所述第一數(shù)據(jù)線連接所述第一像素的第一子像素、第二子像素、第三子像素以及所述第二像素的第一子像素、第二子像素、第三子像素,
所述第二數(shù)據(jù)線連接所述第三像素的第一子像素、第二子像素、第三子像素以及所述第四像素的第一子像素、第二子像素、第三子像素,
所述第一開關器件中的兩端分別連接同一像素、相鄰像素或間隔像素的第二子像素與第三子像素。
9.如權利要求5至8中任意一項所述像素驅動電路,其特征在于,
同一行的相鄰兩個像素的第二子像素或第三子像素,相對于同一像素中的第一子像素的位置不同。
10.如權利要求1所述像素驅動電路,其特征在于,
所述第一子像素的驅動時間大于所述第二子像素或所述第三子像素的驅動時間。
11.如權利要求10所述像素驅動電路,其特征在于,
所述第一子像素的驅動時間比所述第二子像素或所述第三子像素的驅動時間大10%到15%。
12.一種顯示面板,包括:
多個像素,每個像素包括多個子像素;
如權利要求1至11中任意一項所述的像素驅動電路。
13.一種像素驅動方法,用于驅動像素陣列,其特征在于,
所述像素陣列包括多個像素,每個所述像素均包括分別具有儲存電容的第一子像素、第二子像素與第三子像素,相鄰的所述子像素沿行方向極性相反,
在驅動當前掃描列的第一子像素時,將下一掃描列中與所述第一子像素同行的第二子像素和與所述第二子像素極性相反的同行的第三子像素進行電荷共享,將所述第二子像素和第三子像素各自的儲存電容上的電壓進行平均。