本發(fā)明涉及顯示技術(shù)領(lǐng)域,尤其涉及一種GOA電路。
背景技術(shù):
液晶顯示器(Liquid Crystal Display,LCD)具有機(jī)身薄、省電、無輻射等眾多優(yōu)點,得到了廣泛的應(yīng)用。如:液晶電視、移動電話、個人數(shù)字助理(PDA)、數(shù)字相機(jī)、計算機(jī)屏幕或筆記本電腦屏幕等,在平板顯示領(lǐng)域中占主導(dǎo)地位。
GOA技術(shù)(Gate Driver on Array)即陣列基板行驅(qū)動技術(shù),是運(yùn)用液晶顯示面板的原有陣列制程將水平掃描線的驅(qū)動電路制作在顯示區(qū)周圍的基板上,使之能替代外接集成電路板((Integrated Circuit,IC)來完成水平掃描線的驅(qū)動。GOA技術(shù)能減少外接IC的焊接(bonding)工序,有機(jī)會提升產(chǎn)能并降低產(chǎn)品成本,而且可以使液晶顯示面板更適合制作窄邊框或無邊框的顯示產(chǎn)品。
請參閱圖1,圖1為現(xiàn)有的一種GOA電路的電路圖,該GOA電路包括級聯(lián)的多級GOA單元:每個GOA單元均包括:正反向掃描控制模塊100、輸出模塊200、及節(jié)點控制模塊300,設(shè)n為正整數(shù),在第n級GOA單元中,所述正反向掃描控制模塊100包括:第一薄膜晶體管T1,所述第一薄膜晶體管T1的柵極電性連接于上兩級第n-2級GOA單元的柵極掃描驅(qū)動信號G(n-2),源極接入正向掃描控制信號U2D,漏極電性連接于第一節(jié)點H(n);以及第三薄膜晶體管T3,所述第三薄膜晶體管T3的柵極電性連接于下兩級第n+2級GOA單元的柵極掃描驅(qū)動信號G(n+2),源極接入反向掃描控制信號D2U,漏極電性連接于第一節(jié)點H(n);所述輸出單元200包括:第二薄膜晶體管T2,所述第二薄膜晶體管T2的柵極電性連接于第二節(jié)點Q(n),源極接入第m條時鐘信號CK(m),漏極電性連接于第n級GOA單元的柵極掃描驅(qū)動信號G(n);以及第一電容C1,所述第一電容C1的一端電性連接于第二節(jié)點Q(n),另一端電性連接于第n級GOA單元的柵極掃描驅(qū)動信號G(n);所述節(jié)點控制模塊300包括:第四薄膜晶體管T4,所述第四薄膜晶體管T4的柵極電性連接于第三節(jié)點P(n),源極電性連接于第n級GOA單元的柵極掃描驅(qū)動信號G(n),漏極接入恒壓低電位VGL;第五薄膜晶體管T5,所述第五薄膜晶體管T5的柵極接入恒壓高電位VGH,源極電性連接于第一節(jié)點H(n),漏極電性連接于第二節(jié)點Q(n);第六薄膜晶體管T6,所述第六薄膜晶體管T6的柵極電性連接于第三節(jié)點P(n),源極電性連接于第一節(jié)點H(n),漏極接入恒壓低電位VGL;第七薄膜晶體管T7,所述第七薄膜晶體管T7的柵極電性連接于第一節(jié)點H(n),源極電性連接于第三節(jié)點P(n),漏極接入恒壓低電位VGL;第八薄膜晶體管T8,所述第八薄膜晶體管T8的柵極接入第m+2條時鐘信號CK(m+2),源極接入恒壓高電位VGH,漏極電性連接于第三節(jié)點P(n);以及第二電容C2,所述第二電容C2的一端電性連接于第三節(jié)點P(n),另一端接入恒壓低電位VGL。
圖1所示的現(xiàn)有的GOA電路中,第一薄膜晶體管T1和第三薄膜晶體管T3形成正反向掃描控制單元100,第一薄膜晶體管T1和第三薄膜晶體管T3需要分別接入正向掃描控制信號U2D以及反向掃描控制信號D2U,正向掃描時,正向掃描控制信號U2D為高電平,反向掃描控制信號D2U為低電平;反向掃描時,反向掃描控制信號D2U為高電平,正向掃描控制信號U2D為低電平。而這種方式就需要集成電路(Integrated Circuit,IC)具有輸出該控制信號的功能,限制了IC的可選擇范圍,同時由于正向掃描控制信號U2D以及反向掃描控制信號D2U的存在,在布線(Layout)設(shè)計時也不利于窄邊框液晶顯示器的實現(xiàn)。
技術(shù)實現(xiàn)要素:
本發(fā)明的目的在于提供一種GOA電路,無需提供正向掃描控制信號和反向掃描控制信號即可實現(xiàn)正反向掃描,有利于實現(xiàn)液晶顯示器的窄邊框。
為實現(xiàn)上述目的,本發(fā)明提供了一種GOA電路,包括:級聯(lián)的多個GOA單元,每個GOA單元均包括:正反向掃描控制模塊、與所述正反向掃描控制模塊電性連接輸出模塊、與所述輸出模塊電性連接的下拉模塊、與所述正反向掃描控制模塊、輸出模塊和下拉模塊均電性連接的下拉控制模塊;
設(shè)n和m均為正整數(shù),除第一級、與最后一級GOA單元外,在第n級GOA單元中:
所述正反向掃描控制模塊接入上一級第n-1級GOA單元的柵極掃描驅(qū)動信號、下一級第n+1級GOA單元的柵極掃描驅(qū)動信號、以及第一恒壓電位,用于根據(jù)上一級第n-1級GOA單元的柵極掃描驅(qū)動信號或下一級第n+1級GOA單元的柵極掃描驅(qū)動信號向輸出模塊輸出第一恒壓電位,進(jìn)而控制所述輸出單元打開,實現(xiàn)GOA電路正向掃描或反向掃描;
所述輸出模塊用于在第n級GOA單元作用期間輸出第n級柵極掃描驅(qū)動信號;
所述下拉模塊用于在第n級GOA單元的非作用期間下拉所述第n級柵極掃描驅(qū)動信號的電位;
所述下拉控制模塊用于在第n級GOA單元的作用期間關(guān)閉下拉模塊并維持輸出模塊打開,在第n級GOA單元的非作用期間打開下拉模塊并關(guān)閉輸出模塊。
所述正反向掃描控制模塊包括:第一薄膜晶體管,所述第一薄膜晶體管的柵極接入上一級第n-1級GOA單元的柵極掃描驅(qū)動信號,源極接入第一恒壓電位,漏極電性連接于第一節(jié)點;以及第三薄膜晶體管,所述第三薄膜晶體管的柵極接入下一級第n+1級GOA單元的柵極掃描驅(qū)動信號,源極接入第一恒壓電位,漏極電性連接于第一節(jié)點;
所述輸出單元包括:第二薄膜晶體管,所述第二薄膜晶體管的柵極電性連接于第二節(jié)點,源極接入第m條時鐘信號,漏極接入第n級GOA單元的柵極掃描驅(qū)動信號;第一電容,所述第一電容的一端電性連接于第二節(jié)點,另一端接入第n級GOA單元的柵極掃描驅(qū)動信號;
所述下拉模塊包括:第四薄膜晶體管,所述第四薄膜晶體管的柵極電性連接于第三節(jié)點,源極接入第n級GOA單元的柵極掃描驅(qū)動信號,漏極接入第二恒壓電位;以及第二電容,所述第二電容的一端電性連接于第三節(jié)點,另一端接入第二恒壓電位;
所述下拉控制模塊包括:第六薄膜晶體管,所述第六薄膜晶體管的柵極電性連接于第三節(jié)點,源極電性連接于第一節(jié)點,漏極接入第二恒壓電位;第七薄膜晶體管,所述第七薄膜晶體管的柵極電性連接于第一節(jié)點,源極電性連接于第三節(jié)點,漏極接入第二恒壓電位;以及第八薄膜晶體管,所述第八薄膜晶體管的柵極接入第m+2條時鐘信號,源極接入第一恒壓電位,漏極電性連接于第三節(jié)點;
所述GOA單元還包括穩(wěn)壓模塊,所述穩(wěn)壓模塊包括:第五薄膜晶體管,所述第五薄膜晶體管的柵極接入第一恒壓電位,源極電性連接于第一節(jié)點,漏極電性連接于第二節(jié)點;
所述第一恒壓電位與第二恒壓電位的電位相反。
在第一級GOA單元中,所述第一薄膜晶體管的柵極接入電路起始信號。
在最后一級GOA單元中,所述第三薄膜晶體管的柵極接入電路起始信號。
包括四條時鐘信號:第一、第二、第三、及第四條時鐘信號;當(dāng)所述第m條時鐘信號為第三條時鐘信號時,第m+2條時鐘信號為第一條時鐘信號;當(dāng)所述第m條時鐘信號為第四條時鐘信號時,第m+2條時鐘信號為第二條時鐘信號。
所述第一、第二、第三、及第四條時鐘信號的脈沖周期相同,前一條時鐘信號的下降沿與后一條時鐘信號的上升沿同時產(chǎn)生。
所述各個薄膜晶體管均為N型薄膜晶體管,所述第一恒壓電位為恒壓高電位,第二恒壓電位為恒壓低電位。
所述各個薄膜晶體管均為P型薄膜晶體管,所述第一恒壓電位為恒壓低電位,第二恒壓電位為恒壓高電位。
所述各個薄膜晶體管均為非晶硅薄膜晶體管、低溫多晶硅薄膜晶體管、或氧化物半導(dǎo)體薄膜晶體管。
本發(fā)明的有益效果:本發(fā)明提供了一種GOA電路,該GOA電路的正反向掃描控制模塊包括第一薄膜晶體管以及第三薄膜晶體管,所述第一薄膜晶體管的柵極電性連接于上一級第n-1級GOA單元的柵極掃描驅(qū)動信號,源極接入第一恒壓電位,漏極電性連接于第一節(jié)點,所述第三薄膜晶體管的柵極電性連接于下一級第n+1級GOA單元的柵極掃描驅(qū)動信號,源極接入第一恒壓電位,漏極電性連接于第一節(jié)點,通過該兩個薄膜晶體管即可控制GOA電路在正反向掃描之間進(jìn)行切換,相比于現(xiàn)有技術(shù)減少了兩個控制信號的同時并不增加薄膜晶體管和電容,能夠擴(kuò)大IC的選擇范圍,有利于實現(xiàn)液晶顯示器的窄邊框。
附圖說明
為了能更進(jìn)一步了解本發(fā)明的特征以及技術(shù)內(nèi)容,請參閱以下有關(guān)本發(fā)明的詳細(xì)說明與附圖,然而附圖僅提供參考與說明用,并非用來對本發(fā)明加以限制。
附圖中,
圖1為現(xiàn)有的一種GOA電路的電路圖;
圖2為本發(fā)明的GOA電路的電路圖;
圖3為本發(fā)明的GOA電路的第一級GOA單元的電路圖;
圖4為本發(fā)明的GOA電路的最后一級GOA單元的電路圖;
圖5為本發(fā)明的GOA電路的正向掃描時序圖;
圖6為本發(fā)明的GOA電路的反向掃描時序圖。
具體實施方式
為更進(jìn)一步闡述本發(fā)明所采取的技術(shù)手段及其效果,以下結(jié)合本發(fā)明的優(yōu)選實施例及其附圖進(jìn)行詳細(xì)描述。
請參閱圖2,本發(fā)明提供一種GOA電路,包括:級聯(lián)的多個GOA單元,每個GOA單元均包括:正反向掃描控制模塊100、與所述正反向掃描控制模塊100電性連接輸出模塊200、與所述輸出模塊200電性連接的下拉模塊(300)、與所述正反向掃描控制模塊100、輸出模塊200和下拉模塊300均電性連接的下拉控制模塊400;
設(shè)n和m均為正整數(shù),除第一級、與最后一級GOA單元外,在第n級GOA單元中:
所述正反向掃描控制模塊100接入上一級第n-1級GOA單元的柵極掃描驅(qū)動信號G(n-1)、下一級第n+1級GOA單元的柵極掃描驅(qū)動信號G(n+1)、以及第一恒壓電位,用于根據(jù)上一級第n-1級GOA單元的柵極掃描驅(qū)動信號G(n-1)或下一級第n+1級GOA單元的柵極掃描驅(qū)動信號G(n+1)向輸出模塊200輸出第一恒壓電位,進(jìn)而控制所述輸出單元200打開,實現(xiàn)GOA電路正向掃描或反向掃描;
所述輸出模塊200用于在第n級GOA單元作用期間輸出第n級GOA單元的柵極掃描驅(qū)動信號G(n);
所述下拉模塊300用于在第n級GOA單元的非作用期間下拉所述第n級GOA單元的柵極掃描驅(qū)動信號G(n)的電位;
所述下拉控制模塊400用于在第n級GOA單元的作用期間關(guān)閉下拉模塊300并維持輸出模塊200打開,在第n級GOA單元的非作用期間打開下拉模塊300并關(guān)閉輸出模塊200。
具體地,所述正反向掃描控制模塊100包括:第一薄膜晶體管T1,所述第一薄膜晶體管T1的柵極接入上一級第n-1級GOA單元的柵極掃描驅(qū)動信號G(n-1),源極接入第一恒壓電位,漏極電性連接于第一節(jié)點H(n);以及第三薄膜晶體管T3,所述第三薄膜晶體管T3的柵極接入下一級第n+1級GOA單元的柵極掃描驅(qū)動信號G(n+1),源極接入第一恒壓電位,漏極電性連接于第一節(jié)點H(n);
所述輸出單元200包括:第二薄膜晶體管T2,所述第二薄膜晶體管T2的柵極電性連接于第二節(jié)點Q(n),源極接入第m條時鐘信號CK(m),漏極接入第n級GOA單元的柵極掃描驅(qū)動信號G(n);以及第一電容C1,所述第一電容C1的一端電性連接于第二節(jié)點Q(n),另一端接入第n級GOA單元的柵極掃描驅(qū)動信號G(n);
所述下拉模塊300包括:第四薄膜晶體管T4,所述第四薄膜晶體管T4的柵極電性連接于第三節(jié)點P(n),源極接入第n級GOA單元的柵極掃描驅(qū)動信號G(n),漏極接入第二恒壓電位;以及第二電容C2,所述第二電容C2的一端電性連接于第三節(jié)點P(n),另一端接入第二恒壓電位;
所述下拉控制模塊400包括:第六薄膜晶體管T6,所述第六薄膜晶體管T6的柵極電性連接于第三節(jié)點P(n),源極電性連接于第一節(jié)點H(n),漏極接入第二恒壓電位;第七薄膜晶體管T7,所述第七薄膜晶體管T7的柵極電性連接于第一節(jié)點H(n),源極電性連接于第三節(jié)點P(n),漏極接入第二恒壓電位;第八薄膜晶體管T8,所述第八薄膜晶體管T8的柵極接入第m+2條時鐘信號CK(m+2),源極接入第一恒壓電位,漏極電性連接于第三節(jié)點P(n);
此外,所述GOA電路還包括穩(wěn)壓模塊500,所述穩(wěn)壓模塊500包括:第五薄膜晶體管T5,所述第五薄膜晶體管T5的柵極接入第一恒壓電位,源極電性連接于第一節(jié)點H(n),漏極電性連接于第二節(jié)點Q(n)。
所述第一恒壓電位與第二恒壓電位的電位相反。
具體地,請參閱圖3,在第一級GOA單元中,所述第一薄膜晶體管T1的柵極接入電路起始信號STV。請參閱圖4,在最后一級GOA單元中,所述第三薄膜晶體管T3的柵極接入電路起始信號STV。
需要說明的是,上述時鐘信號共包括四條:分別為第一、第二、第三、及第四條時鐘信;當(dāng)所述第m條時鐘信號CK(m)為第三條時鐘信號時,第M+2條時鐘信號CK(m+2)為第一條時鐘信號;當(dāng)所述第m條時鐘信號CK(m)為第四條時鐘信號時,第m+2條時鐘信號CK(m+2)為第二條時鐘信號。
特別地,所述第一、第二、第三、及第四條時鐘信號的脈沖周期相同,所前一條時鐘信號的下降沿與后一條時鐘信號的上升沿同時產(chǎn)生,即所述第一條時鐘信號的第一個脈沖信號首先產(chǎn)生,所述第一時鐘信號的第一個脈沖信號結(jié)束的同時所述第二條時鐘信號的第一個脈沖信號產(chǎn)生,所述第二條時鐘信號的第一個脈沖信號結(jié)束的同時所述第三條時鐘信號的第一個脈沖信號產(chǎn)生,所述第三條時鐘信號的第一個脈沖信號結(jié)束的同時所述第四條時鐘信號的第一個脈沖信號產(chǎn)生,所述第四條時鐘信號的第一個脈沖信號結(jié)束的同時所述第一條時鐘信號的第二個脈沖信號產(chǎn)生。
可選地,所述各個薄膜晶體管可以均為N型薄膜晶體管,也可以均為P型薄膜晶體管,當(dāng)所述各個薄膜晶體管均為N型薄膜晶體管時,所述第一恒壓電位為恒壓高電位VGH,第二恒壓電位為恒壓低電位VGL。當(dāng)所述各個薄膜晶體管均為P型薄膜晶體管時,所述第一恒壓電位為恒壓低電位VGL,第二恒壓電位為恒壓高電位VGH。圖2所示的各個薄膜晶體管均為N型薄膜晶體管。
可選地,所述各個薄膜晶體管可選擇非晶硅薄膜晶體管、低溫多晶硅薄膜晶體管、及氧化物半導(dǎo)體薄膜晶體管等各種類型的薄膜晶體管。
請參閱圖5,正向掃描時,所述GOA電路(N型薄膜晶體管)的工作過程如下:
階段1、預(yù)充電階段:此階段中第n-1級GOA單元的柵極掃描驅(qū)動信號G(n-1)為高電位,第一薄膜晶體管T1導(dǎo)通,第一節(jié)點H(n)被預(yù)充電至高電位,第七薄膜晶體管T7導(dǎo)通,第三節(jié)點P(n)被拉低至恒壓低電位VGL,第五薄膜晶體管T5受恒壓高電位VGH的控制始終導(dǎo)通,第二節(jié)點Q(n)也被預(yù)充電至高電位;
階段2、柵極掃描驅(qū)動信號G(n)輸出高電位階段:在此階段中第n-1級GOA單元的柵極掃描驅(qū)動信號G(n-1)降低為低電位,第一薄膜晶體管T1關(guān)閉,第二節(jié)點Q(n)受第一電容C1的保持作用保持為高電位,第二薄膜晶體管T2導(dǎo)通,第m條時鐘信號CK(m)提供高電位,柵極掃描驅(qū)動信號G(n)輸出高電位,并傳遞至下一級第n+1級GOA單元的第一薄膜晶體管T1的柵極,以實現(xiàn)正向掃描的級傳;
階段3、柵極掃描驅(qū)動信號G(n)輸出低電位階段:在此階段中第二節(jié)點Q(n)受第一電容C1保持作用仍保持為高電位,第二薄膜晶體管T2導(dǎo)通,第m條時鐘信號CK(m)的低電位經(jīng)由柵極掃描驅(qū)動信號G(n)輸出;
階段4、第二節(jié)點Q(n)拉低階段:在此階段中,第m+2條時鐘信號CK(m+2)提供高電位,第八薄膜晶體管T8導(dǎo)通,第三節(jié)點P(n)被充電至高電位,第六薄膜晶體管T6導(dǎo)通,第一和第二節(jié)點H(n)、Q(n)被拉低至恒壓低電位VGL;
階段5、第二節(jié)點Q(n)及柵極掃描驅(qū)動信號G(n)低電位維持階段:當(dāng)?shù)谝还?jié)點H(n)變?yōu)榈碗娢缓?,第七薄膜晶體管T7處于截止?fàn)顟B(tài),當(dāng)?shù)趍+2條時鐘信號CK(m+2)跳變?yōu)楦唠娢粫r第八薄膜晶體管T8導(dǎo)通,第三節(jié)點P(n)點被充電至高電位,那么第四薄膜晶體管T4和第六薄膜晶體管T6均處于導(dǎo)通的狀態(tài),可以保證第二節(jié)點Q(n)及柵極掃描驅(qū)動信號G(n)的低電位穩(wěn)定,同時第二電容C2對第三節(jié)點P(n)的高電位具有一定的保持作用。
相應(yīng)地,請參閱圖6,圖6為本發(fā)明的GOA電路的反向掃描時序圖,其工作過程與正向掃描不同點在于,其通過第三薄膜晶體管T3進(jìn)行掃描控制,掃描順序為最后一級向第一級掃描,也就說,下一級GOA單元的柵極掃描驅(qū)動信號輸出的信號傳遞至上一級GOA單元的第三薄膜晶體管T3的柵極,以驅(qū)動上一級GOA單元開始輸出,其余均與正向掃描相同,此處不再贅述。
可見,本發(fā)明的GOA電路相比于現(xiàn)有技術(shù),不需要IC提供正向掃描控制信號和反向掃描控制信號,也沒有增加薄膜晶體管或電容,同時也能保證GOA電路具備正反向掃描功能,擴(kuò)大了GOA電路可選擇的IC范圍,有利于實現(xiàn)液晶顯示器的窄邊框。
綜上所述,本發(fā)明提供了一種GOA電路,該GOA電路的正反向掃描控制模塊包括第一薄膜晶體管以及第三薄膜晶體管,所述第一薄膜晶體管的柵極電性連接于上一級第n-1級GOA單元的柵極掃描驅(qū)動信號,源極接入第一恒壓電位,漏極電性連接于第一節(jié)點,所述第三薄膜晶體管的柵極電性連接于下一級第n+1級GOA單元的柵極掃描驅(qū)動信號,源極接入第一恒壓電位,漏極電性連接于第一節(jié)點,通過該兩個薄膜晶體管即可控制GOA電路在正反向掃描之間進(jìn)行切換,相比于現(xiàn)有技術(shù)減少了兩個控制信號的同時并不增加薄膜晶體管和電容,能夠擴(kuò)大IC的選擇范圍,有利于實現(xiàn)液晶顯示器的窄邊框。
以上所述,對于本領(lǐng)域的普通技術(shù)人員來說,可以根據(jù)本發(fā)明的技術(shù)方案和技術(shù)構(gòu)思作出其他各種相應(yīng)的改變和變形,而所有這些改變和變形都應(yīng)屬于本發(fā)明權(quán)利要求的保護(hù)范圍。