像素電路、顯示面板和顯示裝置制造方法
【專利摘要】本實用新型公開了一種像素電路、顯示面板和顯示裝置,以提高亮度均勻性。本實用新型中像素電路包括控制子電路、補償子電路、驅動晶體管和發(fā)光器件,其中,驅動晶體管的柵極連接補償子電路,漏極連接可變電壓源,源極連接發(fā)光器件;控制子電路用于在掃描信號和充電信號的控制下,控制補償子電路充放電;還用于在發(fā)光控制信號控制下,控制驅動晶體管驅動發(fā)光器件發(fā)光;補償子電路在控制子電路的控制下完成電位復位,并用于存儲驅動晶體管的閾值電壓,以在驅動晶體管驅動發(fā)光器件發(fā)光時補償驅動晶體管的閾值電壓。通過本實用新型使得驅動發(fā)光器件發(fā)光的驅動電流與驅動晶體管的閾值電壓沒有關系,改善面板的顯示均勻性。
【專利說明】像素電路、顯示面板和顯示裝置
【技術領域】
[0001]本實用新型涉及顯示【技術領域】,尤其涉及一種像素電路、顯示面板和顯示裝置。
【背景技術】
[0002]隨著多媒體技術的急速進步,半導體元件及顯示技術也隨之具有飛躍性的進步。
[0003]有機發(fā)光二極管(Organic Light Emitting Diode, OLED)顯示器因具有功耗低、亮度高、成本低、視角廣,以及響應速度快等優(yōu)點,備受關注,在有機發(fā)光【技術領域】得到了廣泛的應用。
[0004]在OLED顯示裝置中,顯示面板的像素電路中用于驅動發(fā)光器件發(fā)光的驅動晶體管,由于在制作過程中存在結構上的不均勻性,以及電學性能和穩(wěn)定性方面的不均勻性,導致晶體管的閾值電壓(Vth)會產(chǎn)生漂移,使得流經(jīng)發(fā)光器件的電流,會隨著像素電路中的驅動晶體管的閾值電壓的漂移而有所不同,進而會使得顯示面板不同位置處的亮度有差異,導致顯示面板的亮度均勻性較差,顯示不均勻,降低了顯示面板的亮度均勻性與亮度恒定性。
實用新型內容
[0005]本實用新型的目的是提供一種像素電路、顯示面板和顯示裝置,以解決現(xiàn)有的像素電路導致顯示面板亮度均勻性和亮度恒定性較差,顯示不均勻的問題。
[0006]本實用新型的目的是通過以下技術方案實現(xiàn)的:
[0007]第一方面,本實用新型提供一種像素電路,包括控制子電路、補償子電路、驅動晶體管和發(fā)光器件,其中,
[0008]所述驅動晶體管的柵極連接所述補償子電路,漏極連接可變電壓源,源極連接所述發(fā)光器件;
[0009]所述控制子電路與所述補償子電路相連,用于在掃描信號和充電信號的控制下,控制所述補償子電路充放電;
[0010]所述控制子電路與所述驅動晶體管及所述發(fā)光器件相連,用于在發(fā)光控制信號控制下,控制所述驅動晶體管驅動所述發(fā)光器件發(fā)光;
[0011 ] 所述補償子電路在所述控制子電路的控制下完成電位復位,并用于存儲所述驅動晶體管的閾值電壓,以在所述驅動晶體管驅動所述發(fā)光器件發(fā)光時補償所述驅動晶體管的閾值電壓。
[0012]本實用新型實施例提供的像素電路,補償子電路在控制子電路的控制下,能夠完成電位的復位,并存儲驅動晶體管的閾值電壓,能夠較好的在驅動晶體管驅動發(fā)光器件發(fā)光時,補償驅動晶體管的閾值電壓,最終使得驅動發(fā)光器件發(fā)光的驅動電流與驅動晶體管的閾值電壓沒有關系,改善面板的顯示均勻性。
[0013]具體的,所述補償子電路包括第一電容、第二電容和第一開關晶體管,其中,
[0014]所述第一電容的第一端連接所述控制子電路以及所述第二電容的第二端,所述第一電容的第二端連接所述驅動晶體管的柵極以及所述第一開關晶體管的漏極;
[0015]所述第二電容的第一端連接參考電壓源,所述第二電容的第二端連接所述第一電容的第一端;
[0016]所述第一開關晶體管的柵極連接第一門信號源,漏極連接所述驅動晶體管的柵極和所述第一電容的第二端,源極連接所述驅動晶體管的源極;
[0017]所述控制子電路控制所述第一電容和所述第二電容充放電,使所述第一電容和所述第二電容的連接端存儲的電位進行復位,并控制所述第一開關晶體管導通,使第一電容在所述驅動晶體管以二極管連接方式下充放電,使所述第一電容存儲所述驅動晶體管的閾值電壓,在完成復位的同時完成驅動晶體管閾值電壓的存儲。
[0018]具體的,所述控制子電路包括充電控制模塊和發(fā)光控制模塊,其中,
[0019]所述充電控制模塊與所述第一電容的第一端、以及所述第二電容的第二端連接,用于在掃描信號和充電信號控制下,控制所述第一電容和所述第二電容充放電,使所述第一電容和所述第二電容的連接端存儲的電位復位,并控制所述第一開關晶體管導通,使第一電容在所述驅動晶體管以二極管連接方式下充放電,使所述第一電容存儲所述驅動晶體管的閾值電壓;還用于接收驅動所述發(fā)光器件發(fā)光的數(shù)據(jù)電壓信號,以控制所述第一電容和所述第二電容存儲用于驅動發(fā)光器件發(fā)光的數(shù)據(jù)電壓;
[0020]所述發(fā)光控制模塊與所述驅動晶體管的源極、以及所述發(fā)光器件連接,用于在發(fā)光控制信號控制下,使所述驅動晶體管驅動所述發(fā)光器件發(fā)光。
[0021]具體的,所述充電控制模塊包括第二開關晶體管,其中,
[0022]所述第二開關晶體管的漏極連接數(shù)據(jù)電壓源,柵極連接第二門信號源,源極連接所述第一電容的第一端和所述第二電容的第二端。
[0023]具體的,所述發(fā)光控制模塊包括第三開關晶體管,其中,
[0024]所述第三開關晶體管的柵極連接第三門信號源,漏極連接所述驅動晶體管的源極,源極連接所述發(fā)光器件的陽極。
[0025]進一步的,該像素電路還包括:第四開關晶體管,其中,
[0026]所述第四開關晶體管的柵極與所述第一門信號源連接,漏極與所述第二電容的第二端、所述第一電容的第一端連接,源極與所述驅動晶體管的漏極連接。
[0027]具體的,所述第一開關晶體管、第二開關晶體管、第三開關晶體管和第四開關晶體管均為P型晶體管或均為N型晶體管,以簡化制作工藝。
[0028]第二方面,提供一種顯示面板,包括由柵線和數(shù)據(jù)線限定的呈矩陣排列的像素單元,每一所述像素單元中包括一個像素電路;
[0029]其中,所述像素電路為上述涉及的像素電路。
[0030]具體的,該顯示面板還包括第一電源信號線、第二電源信號線和控制信號線,其中,
[0031]驅動晶體管的漏極通過所述第一電源信號線與可變電壓源連接;
[0032]第二電容的第一端通過所述第二電源信號線與參考電壓源連接;
[0033]第一開關晶體管的柵極通過控制信號線與第一門信號源連接;
[0034]第二開關晶體管的柵極通過柵線與所述第二門信號源連接,漏極通過數(shù)據(jù)線與數(shù)據(jù)電壓源連接;[0035]第三開關晶體管的柵極通過控制信號線與所述第三門信號源連接。
[0036]本實用新型實施例提供的顯示面板,像素電路能夠完成電位的復位,并存儲驅動晶體管的閾值電壓,能夠較好的在驅動晶體管驅動發(fā)光器件發(fā)光時,補償驅動晶體管的閾值電壓,最終使得驅動發(fā)光器件發(fā)光的驅動電流與驅動晶體管的閾值電壓沒有關系,改善面板的顯示均勻性。
[0037]第三方面,還提供一種顯示裝置,該顯示裝置包括上述涉及的顯示面板。
[0038]本實用新型實施例提供的顯示裝置,顯示面板的像素電路能夠完成電位的復位,并存儲驅動晶體管的閾值電壓,能夠較好的在驅動晶體管驅動發(fā)光器件發(fā)光時,補償驅動晶體管的閾值電壓,最終使得驅動發(fā)光器件發(fā)光的驅動電流與驅動晶體管的閾值電壓沒有關系,改善面板的顯示均勻性。
【專利附圖】
【附圖說明】
[0039]圖1為本實用新型實施例提供的像素電路第一結構示意圖;
[0040]圖2為本實用新型實施例提供的像素電路第二結構示意圖;
[0041]圖3為本實用新型實施例提供的像素電路第三結構示意圖;
[0042]圖4為本實用新型實施例提供的像素電路第四結構示意圖;
[0043]圖5為本實用新型實施例提供的像素電路第五結構示意圖;
[0044]圖6為本實用新型實施例提供的像素電路驅動時序圖;
[0045]圖7A-圖7C為本實用新型實施例提供的像素電路不同階段的等效電路圖;
[0046]圖8為本實用新型實施例提供的像素電路的第六結構示意圖;
[0047]圖9為本實用新型實施例提供的又一像素電路驅動時序圖;
[0048]圖10為本實用新型實施例提供的顯示面板構成示意圖。
【具體實施方式】
[0049]下面將結合本實用新型實施例中的附圖,對本實用新型實施例中的技術方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,并不是全部的實施例?;诒緦嵱眯滦椭械膶嵤├?,本領域普通技術人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本實用新型保護的范圍。
[0050]本實用新型實施例提供的像素電路,可用于驅動顯示裝置中每一個像素實現(xiàn)圖像顯不O
[0051]需要說明的是,本實用新型實施例中采用的開關晶體管和驅動晶體管可以為薄膜晶體管或場效應管或其他特性相同的器件,由于這里采用的晶體管的源極、漏極是對稱的,所以其源極、漏極是可以互換的。在本實用新型實施例中,為區(qū)分晶體管除柵極之外的兩極,將其中一極稱為源極,另一極稱為漏極。
[0052]進一步需要說明的是,本實用新型實施例中涉及到的元件A與元件B “連接”的描述,可能表示A與B直接連接,也可能表示A與B之間通過介于A和B之間的元件間接連接(例如A通過元件C連接B)。相比之下,當元件A稱為“直接連接” B時,則表示沒有介于A和B其間的元件存在。
[0053]本實用新型實施例一提供一種像素電路,圖1所示為本實用新型實施例提供的像素電路構成示意圖,如圖1所示,本實用新型實施例提供的像素電路包括控制子電路1、補償子電路2、驅動晶體管Tl和發(fā)光器件3。
[0054]具體的,驅動晶體管Tl的柵極連接補償子電路2,漏極連接可變電壓源,源極連接發(fā)光器件3。
[0055]本實用新型實施例中控制子電路I與補償子電路2連接,用于在掃描信號和充電信號控制下,控制補償子電路2進行充放電。
[0056]進一步的,本實用新型實施例中控制子電路I與驅動晶體管Tl和發(fā)光器件3相連,用于在發(fā)光控制信號控制下,控制驅動晶體管Tl驅動發(fā)光器件3發(fā)光。
[0057]補償子電路2,在控制子電路I的控制下完成電位復位,并用于存儲驅動晶體管Tl的閾值電壓,以在驅動晶體管Tl驅動發(fā)光器件3發(fā)光時補償驅動晶體管Tl的閾值電壓。
[0058]進一步的,本實用新型實施例中的發(fā)光器件3例如可以是OLED等有機發(fā)光顯示器件,驅動晶體管Tl可以是N型晶體管,也可以是P型晶體管,本實用新型實施例中圖1中以發(fā)光器件為0LED、驅動晶體管為N型晶體管為例進行說明。
[0059]較佳的,本實用新型實施例中補償子電路2可以包括第一電容Cl、第二電容C2和第一開關晶體管T2。第一電容Cl的第一端連接控制子電路I以及第二電容C2的第二端,第一電容Cl的第二端連接驅動晶體管Tl的柵極以及第一開關晶體管T2的漏極。第二電容C2的第一端連接參考電壓源,第二電容C2的第二端連接第一電容的第一端。第一開關晶體管T2的柵極連接第一門信號源SI,漏極連接驅動晶體管Tl的柵極和第一電容Cl的第二端,源極連接驅動晶體管Tl的漏極。
[0060]圖2所示為本實用新型實施例提供的像素電路的又一構成示意圖,如圖2所示,本實用新型實施例中驅動晶體管Tl的柵極、第一開關晶體管T2的漏極以及第一電容Cl的第二端連接于節(jié)點a。驅動晶體管Tl的源極與第一開關晶體管T2的源極連接于節(jié)點C。第二電容C2的第二端與第一電容Cl的第一端連接于節(jié)點b。第二電容C2的第一端連接參考電壓源,參考電壓源輸出參考復位電壓,使第二電容的第一端的電位為參考復位電壓的電位??刂谱与娐稩在掃描信號和充電信號的控制下控制第一電容Cl和第二電容C2充放電,使第一電容Cl和第二電容C2的連接端的電位重置為參考復位電壓的電位,將參考復位電壓存儲在節(jié)點b。第一門信號源SI輸出控制第一開關晶體管T2導通或截止的電平信號,第一開關晶體管T2導通,使第一電容在驅動晶體管Tl以二極管連接的方式下放電,使驅動晶體管Tl自動截止,并在第一電容Cl的第二端即節(jié)點a,存儲驅動晶體管Tl自動截止的閾值電壓,即完成電位的復位以及驅動晶體管Tl閾值電壓的存儲。
[0061]較佳的,本實用新型實施例中控制子電路I包括充電控制模塊11和發(fā)光控制模塊12,如圖3所示,為本實用新型實施例提供的像素電路的再一構成示意圖。
[0062]充電控制模塊11與第一電容Cl的第一端、第二電容C2的第二端連接,用于在掃描信號和充電信號的控制下,控制第一電容Cl和第二電容C2充放電,實現(xiàn)電位復位以及閾值電壓的存儲。本實用新型實施例中充電控制模塊11還用于接收驅動發(fā)光器件OLED發(fā)光的數(shù)據(jù)電壓信號,以控制第一電容Cl和第二電容C2存儲用于驅動發(fā)光器件OLED發(fā)光的數(shù)據(jù)電壓。發(fā)光控制模塊12與驅動晶體管Tl的源極以及發(fā)光器件OLED連接,用于在發(fā)光控制信號控制下,使驅動晶體管Tl驅動發(fā)光器件OLED發(fā)光。
[0063]較佳的,本實用新型實施例中充電控制模塊11包括第二開關晶體管T3。[0064]圖4所示為本實用新型實施例提供的像素電路構成示意圖,圖4中第二開關晶體管T3的漏極連接數(shù)據(jù)電壓源D1,柵極連接第二門信號源S2,源極連接第一電容Cl的第一端和第二電容C2的第二端,即第一電容Cl的第一端、第二電容C2的第二端以及第二開關晶體管T3的源極共同連接于節(jié)點b。第二開關晶體管T3在掃描信號和充電信號的控制下,能夠控制第一電容Cl和第二電容C2充放電,使第一電容Cl和第二電容C2的連接端的電位重置為參考復位電壓的電位,將參考復位電壓存儲在節(jié)點b。第一門信號源SI與第一開關晶體管T2的柵極連接,以控制第一開關晶體管T2導通或截止,第一開關晶體管T2導通時能夠實現(xiàn)驅動晶體管Tl的二極管連接方式,從而可以使第一電容Cl在驅動晶體管Tl以二極管連接方式下充放電,并使驅動晶體管Tl進入飽和狀態(tài),使第一電容Cl存儲驅動晶體管Tl閾值電壓的存儲,完成驅動晶體管Tl閾值電壓的存儲。
[0065]更進一步的,本實用新型實施例中發(fā)光控制模塊12包括第三開關晶體管T4。
[0066]圖5為本實用新型實施例提供的像素電路的構成示意圖,圖5中第三開關晶體管T4的柵極連接第三門信號源S3,由第三門信號源輸出控制第三開關晶體管導通或截止的電平信號。第三開關晶體管T4的漏極連接驅動晶體管Tl的源極,第三開關晶體管T4的源極連接發(fā)光器件3的第一端。第三開關晶體管T4能夠在發(fā)光控制信號控制下,控制發(fā)光器件3發(fā)光或者不發(fā)光,第三開關晶體管T4導通時,能夠控制發(fā)光器件3發(fā)光。本實用新型實施例中發(fā)光器件3為OLED時,該第一端可為OLED的陽極,即第三開關晶體管T4的源極連接OLED的陽極。
[0067]進一步的,本實用新型實施例中發(fā)光器件3未與第三開關晶體管T4連接的第二端(0LED的陰極)連接到接地電路,該接地電路可以是顯示面板中的共同接地電位,本實用新型實施例中以GND表示。
[0068]本實用新型實施例中第一開關晶體管T2、第二開關晶體管T3和第三開關晶體管T4可以為N型晶體管,也可以是P型晶體管,本實用新型實施例并不做限定。本實用新型實施例優(yōu)選第一開關晶體管T2、第二開關晶體管T3和第三開關晶體管T4均為P型晶體管或均為N型晶體管,以簡化使進行像素電路驅動時的驅動時序。
[0069]本實用新型實施例提供的像素電路,補償子電路在控制子電路的控制下能夠完成電位復位,并存儲驅動晶體管的閾值電壓,能夠較好的在驅動晶體管驅動發(fā)光器件發(fā)光時,補償驅動晶體管的閾值電壓,最終使得驅動發(fā)光器件發(fā)光的驅動電流與驅動晶體管的閾值電壓沒有關系,改善面板的顯示均勻性。
[0070]基于上述實施例涉及的像素電路,本實用新型實施例還提供一種像素電路的驅動方法。
[0071]具體的,像素電路驅動發(fā)光器件發(fā)光并實現(xiàn)畫面顯示的過程包括初始化階段、數(shù)據(jù)寫入階段和發(fā)光階段,具體驅動過程如下:
[0072]初始化階段,可變電壓源向驅動晶體管的漏極輸出低電位電壓,控制子電路控制補償子電路完成電位復位,并控制驅動晶體管進入飽和狀態(tài),使補償子電路存儲驅動晶體管的閾值電壓。
[0073]數(shù)據(jù)寫入階段,可變電壓源向驅動晶體管的漏極輸出高電位電壓,控制子電路控制驅動發(fā)光器件發(fā)光的數(shù)據(jù)電壓信號寫入補償子電路;
[0074]發(fā)光階段,可變電壓源向驅動晶體管的漏極輸出高電位電壓,控制子電路和補償子電路控制驅動晶體管驅動發(fā)光器件發(fā)光,并通過補償子電路存儲的閾值電壓補償所述驅動晶體管的閾值電壓,使驅動晶體管產(chǎn)生的驅動電流的電流值與所述驅動晶體管的閾值電壓無關。
[0075]本實用新型實施例中補償子電路能夠完成電位的復位,并存儲所述驅動晶體管的閾值電壓。控制子電路在發(fā)光控制信號控制下,控制驅動晶體管驅動發(fā)光器件發(fā)光,補償子電路利用該閾值電壓補償驅動晶體管的閾值電壓,使得驅動發(fā)光器件發(fā)光的驅動電流與驅動晶體管的閾值電壓沒有關系,改善面板的顯示均勻性。
[0076]進一步的,本實用新型實施例中補償子電路包括第一電容、第二電容和第一開關晶體管,進行圖2所示的像素電路的驅動過程中,補償子電路完成電位復位,并控制驅動晶體管進入飽和狀態(tài),補償子電路存儲驅動晶體管的閾值電壓,可優(yōu)選如下方式:
[0077]參考電壓源輸出參考復位電壓的電位,控制子電路控制第一電容和第二電容充放電,使第一電容和第二電容的連接端存儲的電位復位為參考復位電壓的電位;
[0078]第一門信號源輸出使所述第一開關晶體管導通的電平信號,使驅動晶體管處于二極管連接方式,并控制第一電容在驅動晶體管以二極管連接方式下充放電,使驅動晶體管進入飽和狀態(tài),使第一電容存儲驅動晶體管的閾值電壓,可以在完成復位的同時,使驅動晶體管進入飽和狀態(tài),完成驅動晶體管閾值電壓的存儲。
[0079]更進一步的,本實用新型實施例中控制子電路包括充電控制模塊和發(fā)光控制模塊,充電控制模塊包括第二開關晶體管,發(fā)光控制模塊包括第三開關晶體管,進行圖5所示的像素電路的驅動過程,可優(yōu)選如下方式:
[0080]初始化階段,具體包括:
[0081]第一門信號源輸出使第一開關晶體管導通的電平信號,第二門信號源輸出使第二開關晶體管導通的電平信號,第三門信號源輸出使第三開關晶體管截止的電平信號,參考電壓源向第二電容未與第一電容連接的一端輸出參考復位電壓的電位,數(shù)據(jù)電壓源通過導通的第二開關晶體管向第一電容與第二電容的連接端輸出低電位電壓,第一電容和第二電容的連接端存儲參考復位電壓的電位,第一電容未與第二電容連接的一端在驅動晶體管以二極管連接的方式下充放電,使驅動晶體管進入飽和狀態(tài),第一電容存儲驅動晶體管的閾值電壓。
[0082]數(shù)據(jù)寫入階段,具體包括:
[0083]第一門信號源輸出使第一開關晶體管截止的電平信號,第二門信號源輸出使第二開關晶體管導通的電平信號,第三門信號源輸出使第三開關晶體管截止的電平信號,數(shù)據(jù)電壓源輸出數(shù)據(jù)電壓信號,第二電容存儲所述數(shù)據(jù)電壓。
[0084]發(fā)光階段,具體包括:
[0085]第一門信號源輸出使第一開關晶體管截止的電平信號,第二門信號源輸出使第二開關晶體管截止的電平信號,第三門信號源輸出使第三開關晶體管導通的電平信號,驅動晶體管驅動發(fā)光器件發(fā)光,并通過第一電容存儲的閾值電壓對驅動晶體管的閾值電壓進行補償,使驅動晶體管產(chǎn)生的驅動電流的電流值與所述驅動晶體管的閾值電壓無關。
[0086]本實用新型以下將結合附圖5中的像素電路,對本實用新型實施例涉及的像素電路的驅動實現(xiàn)方式進行詳細說明。
[0087]需要說明的是,本實用新型實施例以第一開關晶體管T2、第二開關晶體管T3和第三開關晶體管T4均為N型晶體管為例,進行舉例說明,對于第一開關晶體管T2、第二開關晶體管Τ3和第三開關晶體管Τ4均為P型晶體管的實現(xiàn)方式,與此類似,只是相應的信號電平相反。
[0088]圖6所示為本實用新型實施例中第一開關晶體管Τ2、第二開關晶體管Τ3和第三開關晶體管Τ4均為N型晶體管的像素電路驅動時序圖,主要包括初始化階段Ρ1、數(shù)據(jù)寫入階段Ρ2和發(fā)光階段Ρ3。
[0089]初始化階段[0090]第一門信號源SI輸出高電平信號,使第一開關晶體管Τ2導通;第二門信號源S2輸出高電平信號,使第二開關晶體管Τ3導通;第三門信號源S3輸出低電平信號,使第三開關晶體管Τ4截止,等效電路圖如圖7Α所示。
[0091]在圖7Α所示的等效電路圖中,第二開關晶體管Τ3被導通,數(shù)據(jù)電壓源輸出的數(shù)據(jù)電壓信號Vdata為低電位Vss,參考電壓源輸出的參考復位電壓的電位Vreset為Vss,可變電壓源輸出的電源信號Vref也為低電位Vss,故第一電容Cl和第二電容C2將被重置,使得第一電容Cl和第二電容C2在上一顯示階段中存儲的數(shù)據(jù)電壓被清除,并且低電位Vss將被存儲于節(jié)點b,完成電位的復位。
[0092]在圖7A所示的等效電路圖中,第一開關晶體管T2導通,使得驅動晶體管Tl的源極與柵極連接,使得第一電容Cl在驅動晶體管Tl以二極管連接方式下充放電,直至驅動晶體管Tl自動截止,進而使得第一電容Cl、第一開關晶體管T2和驅動晶體管Tl的柵極連接的節(jié)點a的電壓為Vss+Vth,第一電容Cl存儲驅動晶體管Tl自動截止的閾值電壓。
[0093]本實用新型實施例中通過上述驅動方式,在初始化階段同時完成了第一電容Cl及第二電容C2的復位,以及驅動晶體管Tl閾值電壓Vth的存儲。
[0094]數(shù)據(jù)寫入階段
[0095]第一門信號源SI輸出低電平信號,使第一開關晶體管T2截止;第二門信號源S2輸出高電平信號,使第二開關晶體管T3導通;第三門信號源S3輸出低電平信號,使第三開關晶體管T4截止,等效電路圖如圖7B所示。
[0096]可變電壓源輸出的電源信號Vref的電壓電平為高電位Vdd,數(shù)據(jù)電壓源輸出的數(shù)據(jù)電壓信號為用于驅動發(fā)光器件發(fā)光的數(shù)據(jù)電壓Vdata,該數(shù)據(jù)電壓Vdata輸入至節(jié)點b,并存儲在第二電容C2中,基于第一電容Cl的升壓效應,此時,節(jié)點a的電位會升高至Vdata+Vtho
[0097]發(fā)光階段
[0098]第一門信號源SI輸出低電平信號,使第一開關晶體管T2截止;第二門信號源S2輸出低電平信號,使第二開關晶體管T3截止;第三門信號源S3輸出高電平信號,使第三開關晶體管T4導通,等效電路圖如圖7C所示。
[0099]圖7C所示的等效電路圖中,第三開關晶體管T4被導通,驅動晶體管Tl的柵源電壓為Vgs=Vdata+Vth_Voled,其中,Voled為OLED兩端的電壓。故本實用新型實施例中驅動晶體管Tl產(chǎn)生的驅動電流IOLED可以表示為如下方程式:
【權利要求】
1.一種像素電路,其特征在于,包括控制子電路、補償子電路、驅動晶體管和發(fā)光器件,其中, 所述驅動晶體管的柵極連接所述補償子電路,漏極連接可變電壓源,源極連接所述發(fā)光器件; 所述控制子電路與所述補償子電路相連,用于在掃描信號和充電信號的控制下,控制所述補償子電路充放電; 所述控制子電路與所述驅動晶體管及所述發(fā)光器件相連,用于在發(fā)光控制信號控制下,控制所述驅動晶體管驅動所述發(fā)光器件發(fā)光; 所述補償子電路在所述控制子電路的控制下完成電位復位,并用于存儲所述驅動晶體管的閾值電壓,以在所述驅動晶體管驅動所述發(fā)光器件發(fā)光時補償所述驅動晶體管的閾值電壓。
2.如權利要求1所述的像素電路,其特征在于,所述補償子電路包括第一電容、第二電容和第一開關晶體管,其中, 所述第一電容的第一端連接所述控制子電路以及所述第二電容的第二端,所述第一電容的第二端連接所述驅動晶體管的柵極以及所述第一開關晶體管的漏極; 所述第二電容的第一端連接參考電壓源,所述第二電容的第二端連接所述第一電容的弟觸; 所述第一開關晶體管的柵極連接第一門信號源,漏極連接所述驅動晶體管的柵極和所述第一電容的第二端,源極連接所述驅動晶體管的源極; 所述控制子電路控制所述第一電容和所述第二電容充放電,使所述第一電容和所述第二電容的連接端存儲的電位復位,并控制所述第一開關晶體管導通,使第一電容在所述驅動晶體管以二極管連接方式下充放電,使所述第一電容存儲所述驅動晶體管的閾值電壓。
3.如權利要求2所述的像素電路,其特征在于,所述控制子電路包括充電控制模塊和發(fā)光控制模塊,其中, 所述充電控制模塊與所述第一電容的第一端、以及所述第二電容的第二端連接,用于在掃描信號和充電信號控制下,控制所述第一電容和所述第二電容充放電,使所述第一電容和所述第二電容的連接端存儲的電位復位,并控制所述第一開關晶體管導通,使第一電容在所述驅動晶體管以二極管連接方式下充放電,使所述第一電容存儲所述驅動晶體管的閾值電壓;還用于接收驅動所述發(fā)光器件發(fā)光的數(shù)據(jù)電壓信號,以控制所述第一電容和所述第二電容存儲用于驅動發(fā)光器件發(fā)光的數(shù)據(jù)電壓; 所述發(fā)光控制模塊與所述驅動晶體管的源極、以及所述發(fā)光器件連接,用于在發(fā)光控制信號控制下,使所述驅動晶體管驅動所述發(fā)光器件發(fā)光。
4.如權利要求3所述的像素電路,其特征在于,所述充電控制模塊包括第二開關晶體管,其中, 所述第二開關晶體管的漏極連接數(shù)據(jù)電壓源,柵極連接第二門信號源,源極連接所述第一電容的第一端和所述第二電容的第二端。
5.如權利要求4所述的像素電路,其特征在于,所述發(fā)光控制模塊包括第三開關晶體管,其中, 所述第三開關晶體管的柵極連接第三門信號源,漏極連接所述驅動晶體管的源極,源極連接所述發(fā)光器件。
6.如權利要求5所述的像素電路,其特征在于,該像素電路還包括:第四開關晶體管,其中, 所述第四開關晶體管的柵極與所述第一門信號源連接,漏極與所述第二電容的第二端、所述第一電容的第一端連接,源極與所述驅動晶體管的漏極連接。
7.如權利要求6所述的像素電路,其特征在于,所述第一開關晶體管、第二開關晶體管、第三開關晶體管和第四開關晶體管均為P型晶體管或均為N型晶體管。
8.—種顯示面板,包括由柵線和數(shù)據(jù)線限定的呈矩陣排列的像素單元,其特征在于,每一所述像素單元中包括一個像素電路; 其中,所述像素電路為權利要求1-7任一項所述的像素電路。
9.如權利要求8所述的顯示面板,其特征在于,還包括第一電源信號線、第二電源信號線和控制信號線,其中, 驅動晶體管的漏極通過所述第一電源信號線與可變電壓源連接; 第二電容的第一端通過所述第二電源信號線與參考電壓源連接; 第一開關晶體管 的柵極通過控制信號線與第一門信號源連接; 第二開關晶體管的柵極通過柵線與所述第二門信號源連接,漏極通過數(shù)據(jù)線與數(shù)據(jù)電壓源連接; 第三開關晶體管的柵極通過控制信號線與第三門信號源連接。
10.一種顯示裝置,其特征在于,包括權利要求8-9任一項所述的顯示面板。
【文檔編號】G09G3/32GK203733448SQ201420091784
【公開日】2014年7月23日 申請日期:2014年2月28日 優(yōu)先權日:2014年2月28日
【發(fā)明者】尹靜文, 吳仲遠 申請人:京東方科技集團股份有限公司