一種嵌入式開發(fā)裝置制造方法
【專利摘要】本實用新型涉及機電一體化的實訓教學裝置中的一種嵌入式開發(fā)裝置。本實用新型提供了一種嵌入式開發(fā)裝置,包括嵌入式中央處理器、存儲器、I/O接口、JTAG測試接口、電源電路等;所述的I/O接口用于連接外部輸入、輸出電路;所述的通信接口電路連接有與個人計算機或串口設(shè)備交換信息的串行通信接口集成電路;所述的JTAG測試接口電路與外部JTAG調(diào)試器或外設(shè)備連接;本實用新型采用集成電路構(gòu)建,結(jié)構(gòu)簡單、易于制作、體積小、成本低、便于攜帶和使用。
【專利說明】一種嵌入式開發(fā)裝置
【技術(shù)領(lǐng)域】
[0001]本實用新型涉及機電一體化的實訓教學裝置,尤其涉及自動化教學用的實訓裝置中的一種嵌入式開發(fā)裝置。
【背景技術(shù)】
[0002]由于自動化教學用的實訓裝置中的可編程控制器一般采用生產(chǎn)廠家生產(chǎn)的產(chǎn)品,具有較好的演示效果,同時又能培養(yǎng)學生的動手能力,已廣泛的應用于教學中,但是,現(xiàn)有的自動化實訓裝置中的可編程控制器具有結(jié)構(gòu)復雜、成本高的缺陷,不利于教學和普及使用。
【發(fā)明內(nèi)容】
[0003]為了解決現(xiàn)有技術(shù)中的問題,本實用新型提供了一種嵌入式開發(fā)裝置。
[0004]本實用新型提供了一種嵌入式開發(fā)裝置,其包括嵌入式中央處理器、存儲器、I/O接口、JTAG測試接口、電源電路和通信接口電路;所述I/O接口用于連接外部輸入、輸出電路;所述的通信接口電路設(shè)有與個人計算機或串口設(shè)備交換信息的串行通信接口集成電路;所述的JTAG測試接口電路與外部JTAG調(diào)試器或外設(shè)備連接。
[0005]作為本實用新型的進一步改進,所述嵌入式中央處理器為ARM系列嵌入式處理器。
[0006]作為本實用新型的進一步改進,所述的通信接口電路連接的串行通信接口集成電路為RS-232通信接口集成電路、RS-485通信接口集成電路、RS-422通信接口集成電路、USB轉(zhuǎn)串口通信集成電路、JTAG測試接口電路中的任意一種。
[0007]作為本實用新型的進一步改進,所述的嵌入式中央處理器為CorteX-M3系列的微處理器。
[0008]作為本實用新型的進一步改進,所述存儲器設(shè)置在嵌入式中央處理器內(nèi)部。
[0009]本實用新型采用模塊電路構(gòu)建,結(jié)構(gòu)簡單、易于制作、體積小、成本低、便于攜帶和使用。
【專利附圖】
【附圖說明】
[0010]圖1是本實用新型一種嵌入式開發(fā)裝置的結(jié)構(gòu)示意圖;
[0011]圖2是本實用新型一種嵌入式開發(fā)裝置的電路圖。
【具體實施方式】
[0012]下面結(jié)合【專利附圖】
【附圖說明】及【具體實施方式】對本實用新型進一步說明。
[0013]如圖1和圖2所示,一種嵌入式開發(fā)裝置,其包括:嵌入式中央處理器、存儲器、I/O接口、JTAG (JTAG是一種國際標準測試協(xié)議(IEEE 1149.1兼容),主要用于芯片內(nèi)部測試)測試接口、電源電路和通信接口電路;所述的I/O接口用于連接外部輸入、輸出電路;所述的通信接口電路設(shè)置與個人計算機或串口設(shè)備交換信息的串行通信接口集成電路;所述的JTAG測試接口電路與外部JTAG調(diào)試器或外設(shè)備連接。
[0014]如圖1和圖2所示,嵌入式中央處理器采用CorteX-M3系列的微處理器。
[0015]如圖1和圖2所示,所述嵌入式中央處理器內(nèi)部含有FLASH存儲器。
[0016]如圖1和圖2所示,所述嵌入式中央處理器連接有串行通信接口,所述串行通信接口用于下載用戶編輯的控制程序,從而實現(xiàn)所述嵌入式可編程控制;例如,所述串行通信接口為RS-232串行端口,通過編程軟件編輯的用戶控制程序并通過RS-232串行端口與外部設(shè)備連接,實現(xiàn)與外部設(shè)備的數(shù)據(jù)交換。
[0017]所述的JTAG測試接口電路與外部JTAG調(diào)試器或外設(shè)備連接,進行JTAG接口進行
程序調(diào)試。
[0018]本實用新型提供的一種嵌入式開發(fā)裝置的工作原理是:
[0019](I)本實用新型的嵌入式中央處理器采用Cortex_M3系列的微處理器,內(nèi)置256K程序存儲器,有42根輸入輸出口線,便于擴展外部的輸入輸出控制,仿真控制功能強;
[0020](2)各種來自現(xiàn)場的開關(guān)信號經(jīng)過I/O接口送入嵌入式中央處理器,嵌入式中央處理器執(zhí)行輸入開關(guān)信號掃描任務(wù)時,將輸入開關(guān)的狀態(tài)信號送入存儲器的數(shù)據(jù)映像寄存器;
[0021](3)嵌入式中央處理器執(zhí)行輸出更新任務(wù)時,輸出信號送往I/O接口控制外部負載;
[0022](4)通過RS-232串口和編程軟件,實現(xiàn)與外部設(shè)備的數(shù)據(jù)交換;
[0023](5)通過JTAG接口進行程序下載與調(diào)試;
[0024](6)嵌入式開發(fā)裝置進行輸入掃描、運行用戶程序、輸出更新處理的循環(huán)工作;
[0025](7)通過按動連接在輸入端的各個按鈕,觀察輸出端的變化及負載的動作。
[0026]本實用新型提供的一種嵌入式開發(fā)裝置,嵌入式開發(fā)裝置的輸入端可以接開關(guān)類信號,嵌入式開發(fā)裝置的輸出端可以是繼電器、晶體管之一的單一輸出形式,或者是繼電器、晶體管多種混合輸出;輸入、輸出接口電路與可以使用并行連接;本實用新型采用集成電路制作,體積小、重量輕、結(jié)構(gòu)簡單,成本低,易于制作。
[0027]以上內(nèi)容是結(jié)合具體的優(yōu)選實施方式對本實用新型所作的進一步詳細說明,不能認定本實用新型的具體實施只局限于這些說明。對于本實用新型所屬【技術(shù)領(lǐng)域】的普通技術(shù)人員來說,在不脫離本實用新型構(gòu)思的前提下,還可以做出若干簡單推演或替換,都應當視為屬于本實用新型的保護范圍。
【權(quán)利要求】
1.一種嵌入式開發(fā)裝置,其特征在于:其包括嵌入式中央處理器、存儲器、I/o接口、JTAG測試接口、電源電路和通信接口電路;所述I/O接口用于連接外部輸入、輸出電路;所述的通信接口電路設(shè)有與個人計算機或串口設(shè)備交換信息的串行通信接口集成電路;所述的JTAG測試接口電路與外部JTAG調(diào)試器或外設(shè)備連接。
2.根據(jù)權(quán)利要求1所述一種嵌入式開發(fā)裝置,其特征在于:所述嵌入式中央處理器為ARM系列嵌入式處理器。
3.根據(jù)權(quán)利要求1所述一種嵌入式開發(fā)裝置,其特征在于:所述的通信接口電路連接的串行通信接口集成電路為RS-232通信接口集成電路、RS-485通信接口集成電路、RS-422通信接口集成電路、USB轉(zhuǎn)串口通信集成電路、JTAG測試接口電路中的任意一種。
4.根據(jù)權(quán)利要求1所述一種嵌入式開發(fā)裝置,其特征在于:所述的嵌入式中央處理器為Cortex_M3系列的微處理器。
5.根據(jù)權(quán)利要求1所述一種嵌入式開發(fā)裝置,其特征在于:所述存儲器設(shè)置在嵌入式中央處理器內(nèi)部。
【文檔編號】G09B23/18GK203706531SQ201320877152
【公開日】2014年7月9日 申請日期:2013年12月27日 優(yōu)先權(quán)日:2013年12月27日
【發(fā)明者】肖明耀, 程莉, 廖銀萍 申請人:深圳技師學院