掃描驅(qū)動設(shè)備及其驅(qū)動方法
【專利摘要】公開了一種掃描驅(qū)動設(shè)備及其驅(qū)動方法。掃描驅(qū)動設(shè)備包括多個掃描驅(qū)動塊,并且多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊包括:第一晶體管,被配置成根據(jù)輸入第一輸入信號輸入端的第一輸入信號,將輸入第一時鐘信號輸入端的時鐘信號傳輸至第一節(jié)點;第二晶體管,被配置成根據(jù)第一節(jié)點的電壓將第一電源電壓傳輸至第二節(jié)點;以及第三晶體管,被配置成根據(jù)第四節(jié)點的電壓將輸入第一時鐘信號輸入端的時鐘信號傳輸至連接到掃描線的輸出端。掃描驅(qū)動塊可以進一步包括被配置成存儲和/或改變多個節(jié)點處電壓的多個電容器。
【專利說明】掃描驅(qū)動設(shè)備及其驅(qū)動方法
【技術(shù)領(lǐng)域】
[0001]本公開涉及掃描驅(qū)動設(shè)備及其驅(qū)動方法,更具體地說,本公開涉及使用N型氧化物薄膜晶體管的掃描驅(qū)動設(shè)備和及其驅(qū)動方法。
【背景技術(shù)】
[0002]近來,在顯示裝置行業(yè)內(nèi),與高速驅(qū)動和大尺寸屏幕有關(guān)的技術(shù)已經(jīng)引起注意。由于非晶硅薄膜晶體管(非晶Si TFT)具有低的遷移率和低的電流驅(qū)動能力,所以非晶Si TFT不適于在高速驅(qū)動和大尺寸屏幕中實施。由于低溫多晶硅(LTPS)薄膜晶體管具有高的遷移率,但是具有低的LTPS結(jié)晶速度,并且在LTPS結(jié)晶過程中產(chǎn)生缺陷問題,所以難以實現(xiàn)大尺寸屏幕。由于N型低溫多晶硅薄膜晶體管具有優(yōu)良的電流驅(qū)動能力,但是對噪聲敏感,所以經(jīng)常使用對噪聲不敏感的P型低溫多晶硅薄膜晶體管。
[0003]近來,具有諸如非晶態(tài)氧化銦鎵鋅(IGZ0)、氧化鋅(ZnO)和氧化鈦(TiO)的氧化物作為有源層的氧化物薄膜晶體管(氧化物TFT),已被認為是非晶硅薄膜晶體管和低溫多晶硅薄膜晶體管的替代元件。與非晶硅薄膜晶體管相比,氧化物薄膜晶體管具有高的遷移率,并且具有與非晶硅薄膜晶體管類似的均勻性元件特性。此外,由于氧化物薄膜晶體管的透明特性和易彎曲特性,氧化物薄膜晶體管可以應(yīng)用于各種顯示裝置,比如說透明顯示裝置、汽車玻璃、建筑物玻璃和護目鏡。
[0004]由于N型氧化物薄膜晶體管的材料特性和種類與P型氧化物薄膜晶體管的材料特性和種類相比出色,所以N型氧化物薄膜晶體管適合于實現(xiàn)顯示裝置的高速驅(qū)動和大尺寸屏幕。N型氧化物薄膜晶體管具有負閾值電壓特性。
[0005]在相關(guān)領(lǐng)域中已經(jīng)開發(fā)出的顯示裝置的掃描驅(qū)動設(shè)備是使用具有正閾值電壓特性的P型低溫多晶硅薄膜晶體管的P型掃描驅(qū)動設(shè)備。因此,難以將具有負閾值電壓特性的N型氧化物薄膜晶體管應(yīng)用于相關(guān)領(lǐng)域中已經(jīng)開發(fā)出的P型掃描驅(qū)動設(shè)備。
[0006]在該【背景技術(shù)】部分中公開的以信息僅用于增強本發(fā)明背景的理解,因此其可以包含不構(gòu)成在該國中為本領(lǐng)域技術(shù)人員已知的現(xiàn)有技術(shù)的信息。
【發(fā)明內(nèi)容】
[0007]本公開描述一種使用N型氧化物薄膜晶體管的掃描驅(qū)動設(shè)備及其驅(qū)動方法。
[0008]例性實施例提供一種掃描驅(qū)動設(shè)備,該掃描驅(qū)動設(shè)備包括多個掃描驅(qū)動塊,多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊包括:第一晶體管,被配置成根據(jù)輸入第一輸入信號輸入端的第一輸入信號,將輸入第一時鐘信號輸入端的時鐘信號傳輸至第一節(jié)點;第二晶體管,被配置成根據(jù)所述第一節(jié)點的電壓將第一電源電壓傳輸至第二節(jié)點;第一電容器,連接在所述第二節(jié)點與第二時鐘信號輸入端之間,以根據(jù)輸入所述第二時鐘信號輸入端的時鐘信號來改變所述第二節(jié)點的電壓;第二電容器,連接在所述第二節(jié)點和第三節(jié)點之間,以根據(jù)所述第二節(jié)點的電壓改變來改變所述第三節(jié)點的電壓;第三電容器,連接在所述第三節(jié)點和第四節(jié)點之間,以根據(jù)所述第三節(jié)點的電壓改變來改變所述第四節(jié)點的電壓;以及第三晶體管,被配置成根據(jù)所述第四節(jié)點的電壓將輸入所述第一時鐘信號輸入端的時鐘信號傳輸至連接到掃描線的輸出端。
[0009]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第四晶體管,所述第四晶體管根據(jù)輸入第三時鐘信號輸入端的時鐘信號將第二電源電壓傳輸至所述輸出端。
[0010]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第四電容器,所述第四電容器連接在所述輸出端和所述第二電源電壓之間,以存儲向所述輸出端輸出的輸出信號的電壓。
[0011]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第五晶體管,所述第五晶體管被配置成根據(jù)輸入所述第三時鐘信號輸入端的時鐘信號將第三電源電壓傳輸至所述第四節(jié)點。
[0012]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第六晶體管,所述第六晶體管被配置成根據(jù)初始信號將所述第一電源電壓傳輸至所述第一節(jié)點。
[0013]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第七晶體管,所述第七晶體管被配置成根據(jù)輸入所述第二輸入信號輸入端的第二輸入信號將所述第一電源電壓傳輸至所述第一節(jié)點。
[0014]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第五電容器,所述第五電容器連接在所述第一節(jié)點和所述第一電源電壓之間,以存儲所述第一節(jié)點的電壓。
[0015]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第八晶體管,所述第八晶體管被配置成根據(jù)輸入所述第三時鐘信號輸入端的時鐘信號將所述第一電源電壓傳輸至所述第三節(jié)點。
[0016]所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管、所述第五晶體管、所述第六晶體管、所述第七晶體管和所述第八晶體管中的至少一個晶體管可以是N型氧化物薄膜晶體管。
[0017]所述第一電源電壓可以是邏輯高電平電壓,所述第二電源電壓是邏輯低電平電壓,并且所述第三電源電壓可以是低于所述第二電源電壓的邏輯低電平電壓。
[0018]所述多個掃描驅(qū)動塊包括多個第一掃描驅(qū)動塊和多個第二掃描驅(qū)動塊,其中在所述多個第一掃描驅(qū)動塊中,所述第一時鐘信號被輸入所述第一時鐘信號輸入端,所述第二時鐘信號被輸入所述第二時鐘信號輸入端,并且所述第三時鐘信號被輸入所述第三時鐘信號輸入端;并且其中在所述多個第二掃描驅(qū)動塊中,向所述第一時鐘信號輸入端輸入第四時鐘信號,所述第三時鐘信號被輸入所述第二時鐘信號輸入端,并且所述第二時鐘信號被輸入所述第三時鐘信號輸入端。
[0019]所述多個第一掃描驅(qū)動塊之一的輸出信號可以被輸入所述多個第二掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第二掃描驅(qū)動塊之一的輸出信號可以被輸入所述多個第一掃描驅(qū)動塊之一的第二輸入信號輸入端。
[0020]所述多個第二掃描驅(qū)動塊之一的輸出信號可以被輸入所述多個第一掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第一掃描驅(qū)動塊之一的輸出信號被輸入所述多個第二掃描驅(qū)動塊之一的第二輸入信號輸入端。
[0021]所述第一時鐘信號和所述第二時鐘信號可以具有相同的循環(huán),所述第三時鐘信號可以是所述第二時鐘信號被移位一操作狀態(tài)的信號,并且所述第四時鐘信號可以是所述第一時鐘信號被移位一操作狀態(tài)的信號。
[0022]所述第二時鐘信號可以是具有大于所述第一時鐘信號的電壓范圍的信號,并且所述第三時鐘信號可以是具有大于所述第四時鐘信號的電壓范圍的信號。
[0023]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第八晶體管,所述第八晶體管被配置成根據(jù)所述初始信號將所述第一電源電壓傳輸至所述第三節(jié)點。
[0024]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第九晶體管,所述第九晶體管被配置成根據(jù)輸入所述第一輸入信號輸入端的第一輸入信號,將輸入第四時鐘信號輸入端的時鐘信號傳輸至所述第三節(jié)點。
[0025]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第十晶體管,所述第十晶體管被配置成根據(jù)所述初始信號將所述第三電源電壓傳輸至所述第四節(jié)點。
[0026]所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊可以進一步包括第十一晶體管,所述第十一晶體管被配置成根據(jù)所述初始信號將所述第二電源電壓傳輸至所述輸出端。
[0027]所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管、所述第五晶體管、所述第六晶體管、所述第七晶體管、所述第八晶體管、所述第九晶體管、所述第十晶體管和所述第十一晶體管中的至少一個晶體管可以是N型氧化物薄膜晶體管。
[0028]所述第一電源電壓可以是邏輯高電平電壓,所述第二電源電壓是邏輯低電平電壓,并且所述第三電源電壓可以是低于所述第二電源電壓的邏輯低電平電壓。
[0029]所述多個掃描驅(qū)動塊可以包括:多個第一掃描驅(qū)動塊和多個第二掃描驅(qū)動塊,其中在所述多個第一掃描驅(qū)動塊中,所述第一時鐘信號被輸入所述第一時鐘信號輸入端,所述第二時鐘信號被輸入所述第二時鐘信號輸入端,所述第三時鐘信號被輸入所述第三時鐘信號輸入端,并且所述第四時鐘信號被輸入所述第四時鐘信號輸入端,并且其中在所述多個第二掃描驅(qū)動塊中,所述第四時鐘信號被輸入所述第一時鐘信號輸入端,所述第三時鐘信號被輸入所述第二時鐘信號輸入端,所述第二時鐘信號被輸入所述第三時鐘信號輸入端,并且所述第一時鐘信號被輸入所述第四時鐘信號輸入端
[0030]所述多個第一掃描驅(qū)動塊之一的輸出信號可以被輸入所述多個第二掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第二掃描驅(qū)動塊之一的輸出信號可以被輸入所述多個第一掃描驅(qū)動塊之一的第二輸入信號輸入端。
[0031]所述多個第二掃描驅(qū)動塊之一的輸出信號可以被輸入所述多個第一掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第一掃描驅(qū)動塊之一的輸出信號被輸入所述多個第二掃描驅(qū)動塊之一的第二輸入信號輸入端。
[0032]所述第一時鐘信號和所述第二時鐘信號可以具有相同的循環(huán),所述第三時鐘信號可以是所述第二時鐘信號被移位一操作狀態(tài)的信號,并且所述第四時鐘信號可以是所述第一時鐘信號被移位一操作狀態(tài)的信號。
[0033]所述第二時鐘信號可以是具有大于所述第一時鐘信號的電壓范圍的信號,并且所述第三時鐘信號可以是具有大于所述第四時鐘信號的電壓范圍的信號。
[0034]另一例性實施例提供一種掃描驅(qū)動設(shè)備的驅(qū)動方法,該掃描驅(qū)動設(shè)備包括多個掃描驅(qū)動塊,所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊包括:第一晶體管,用于將輸入第一時鐘信號輸入端的時鐘信號傳輸至第一節(jié)點;第二晶體管,具有連接到所述第一節(jié)點的柵電極,以將具有導(dǎo)通電壓的第一電源電壓傳輸至第二節(jié)點;第一電容器,連接在所述第二節(jié)點和第二時鐘信號輸入端之間;第二電容器,連接在所述第二節(jié)點和第三節(jié)點之間;第三電容器,連接在所述第三節(jié)點與第四節(jié)點之間;以及第三晶體管,具有連接到所述第四節(jié)點的柵電極,以將輸入所述第一時鐘信號輸入端的時鐘信號傳輸至連接到掃描線的輸出端,該方法包括:向所述第一節(jié)點、所述第二節(jié)點和所述第三節(jié)點施加所述第一電源電壓;向所述第四節(jié)點施加具有截止電壓的第三電源電壓;以及通過所述輸出端輸出具有截止電壓的第二電源電壓。
[0035]通過所述輸出端輸出具有截止電壓的第二電源電壓可以包括:根據(jù)輸入與第四晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第四晶體管導(dǎo)通,從而將所述第二電源電壓傳輸至所述輸出端。
[0036]向所述第四節(jié)點施加具有截止電壓的第三電源電壓可以包括:根據(jù)輸入與第五晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第五晶體管導(dǎo)通,從而將所述第三電源電壓傳輸至所述第四節(jié)點。
[0037]向所述第一節(jié)點、所述第二節(jié)點和所述第三節(jié)點施加所述第一電源電壓可以包括:根據(jù)輸入第六晶體管的柵電極的初始信號使所述第六晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第一節(jié)點;以及根據(jù)輸入與第八晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第八晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第三節(jié)點。
[0038]所述的掃描驅(qū)動設(shè)備的驅(qū)動方法可以進一步包括:根據(jù)輸入與所述第一晶體管的柵電極連接的第一輸入信號輸入端的第一輸入信號,使所述第一晶體管導(dǎo)通;通過根據(jù)輸入所述第二時鐘信號輸入端的時鐘信號的電壓改變來改變所述第二節(jié)點的電壓,使所述第二晶體管導(dǎo)通;以及根據(jù)輸入與第八晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第八晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第三節(jié)點。
[0039]所述的掃描驅(qū)動設(shè)備的驅(qū)動方法可以進一步包括:當被輸入所述第一時鐘信號輸入端的時鐘信號和被輸入所述第二時鐘信號輸入端的時鐘信號變成所述導(dǎo)通電壓,并且被輸入所述第三時鐘信號輸入端的時鐘信號變成所述截止電壓時,通過所述輸出端輸出被輸入所述第一時鐘信號輸入端的具有所述導(dǎo)通電壓的時鐘信號。
[0040]通過所述輸出端輸出被輸入所述第一時鐘信號輸入端的具有所述導(dǎo)通電壓的時鐘信號可以包括:當被輸入所述第二時鐘信號輸入端的時鐘信號變成所述導(dǎo)通電壓時,改變所述第二節(jié)點的電壓;當所述第二節(jié)點的電壓改變時,改變所述第三節(jié)點的電壓;以及當所述第三節(jié)點的電壓改變時,改變所述第四節(jié)點的電壓。
[0041]所述的掃描驅(qū)動設(shè)備的驅(qū)動方法可以進一步包括:根據(jù)輸入與第七晶體管的柵電極連接的第二輸入信號輸入端的第二輸入信號,使所述第七晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第一節(jié)點;以及根據(jù)輸入所述第三時鐘信號輸入端的時鐘信號使所述第四晶體管和所述第五晶體管導(dǎo)通,并且通過所述輸出端輸出所述第二電源電壓。
[0042]向所述第一節(jié)點、所述第二節(jié)點和所述第三節(jié)點施加所述第一電源電壓可以包括:根據(jù)輸入第六晶體管的柵電極的初始信號使所述第六晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第一節(jié)點;以及根據(jù)輸入第八晶體管的柵電極的初始信號,使所述第八晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第三節(jié)點。
[0043]向所述第四節(jié)點施加具有截止電壓的第三電源電壓可以包括:根據(jù)輸入第十晶體管的柵電極的初始信號,使第十晶體管導(dǎo)通,將所述第三電源電壓傳輸至所述第四節(jié)點。[0044]通過所述輸出端輸出具有截止電壓的第二電源電壓可以包括:根據(jù)輸入第十一晶體管的柵電極的初始信號,使所述第十一晶體管導(dǎo)通,將所述第二電源電壓傳輸至所述輸出端。
[0045]如在一些示例性實施例中示出的,使用N型氧化物薄膜晶體管的掃描驅(qū)動設(shè)備被用來提高顯示裝置的高速驅(qū)動性能。
【專利附圖】
【附圖說明】
[0046]圖1圖示顯示器的框圖。
[0047]圖2是圖示掃描驅(qū)動設(shè)備的構(gòu)造的框圖。
[0048]圖3是圖示在圖2的掃描驅(qū)動設(shè)備中包括的掃描驅(qū)動塊的電路圖。
[0049]圖4是用于描述圖2的掃描驅(qū)動設(shè)備的驅(qū)動方法的時序圖。
[0050]圖5是圖示掃描驅(qū)動設(shè)備的構(gòu)造的實施例的框圖。
[0051]圖6是圖示在圖5的掃描驅(qū)動設(shè)備中包括的掃描驅(qū)動塊的電路圖。
[0052]圖7是用于圖5的掃描驅(qū)動設(shè)備的驅(qū)動方法的時序圖。
【具體實施方式】
[0053]下面將對照示出本發(fā)明示例性實施例的附圖對本發(fā)明進行更全面的描述。如本領(lǐng)域的技術(shù)人員將認識到的,可以以各種不同方式修改所描述的實施例,所有方式均不背離本發(fā)明的精神或范圍。
[0054]此外,在示例性實施例中,相同的附圖標記表示具有相同構(gòu)造的相同要素,對第一示例性實施例進行代表性描述,在其它示例性實施例中,僅描述與第一示例性實施例不同的構(gòu)造。
[0055]附圖和說明書應(yīng)被認為在本質(zhì)是說明性的而不是限制性的。在整個說明書中,相同的附圖標記表示相同的要素。
[0056]在下面的整個說明書和權(quán)利要求中,當描述一要素“聯(lián)接”到另一要素時,該要素可以“直接聯(lián)接”到另一要素或者通過第三要素“電聯(lián)接”到另一要素。此外,除非進行相反的明確描述,否則詞語“包括”和諸如“包含”或“具有”這樣的變型會被理解成意指包括所闡述的要素,但是不排除任何其它要素。
[0057]圖1是圖示顯示裝置的框圖。
[0058]參考圖1,顯示裝置包括信號控制器100、掃描驅(qū)動器200、數(shù)據(jù)驅(qū)動器300和顯示單元500。
[0059]信號控制器100接收從外部裝置輸入的圖像信號R、G和B以及用于控制其顯示的輸入控制信號。圖像信號R、G和B存儲關(guān)于每個像素PX的亮度信息,并且亮度具有預(yù)定的(例如1024 (=210)、256 (=28)或64 (=26))灰度數(shù)。輸入控制信號的示例包括豎直同步信號Vsync、水平同步信號Hsync、主時鐘MCLK和數(shù)據(jù)使能信號DE。
[0060]信號控制器100基于所輸入的圖像信號R、G和B以及輸入控制信號,處理所輸入的圖像信號R、G和B,以使所輸入的圖像信號R、G和B適合于顯示單元500和數(shù)據(jù)驅(qū)動器300的操作。信號控制器100產(chǎn)生掃描控制信號CONTl、數(shù)據(jù)控制信號C0NT2和圖像數(shù)據(jù)信號DAT。信號控制器100將掃描控制信號CONTl傳輸掃描驅(qū)動器200。信號控制器100將數(shù)據(jù)控制信號C0NT2和圖像數(shù)據(jù)信號DAT傳輸數(shù)據(jù)驅(qū)動器300。
[0061]顯示單元500包括多條掃描線Sl-Sn、多條數(shù)據(jù)線Dl-Dm和多個像素PX,多個像素PX連接到多條信號線Sl-Sn和Dl-Dm,并且以大致矩陣的形式布置。多條掃描線Sl-Sn沿大致行的方向延伸,并且基本互相平行。多條數(shù)據(jù)線Dl-Dm沿大致列的方向延伸,并且基本互相平行。顯示單元500的多個像素PX還接收第一電源電壓ELVDD和第二電源電壓ELVSS。
[0062]掃描驅(qū)動器200連接到多條掃描線Sl-Sn,并且根據(jù)掃描控制信號CONTl向多條掃描線Sl-Sn施加掃描信號,掃描信號包括使像素PX的數(shù)據(jù)信號的施加導(dǎo)通的柵極導(dǎo)通電壓Von和/或使該施加截止的柵極截止電壓VofT。
[0063]掃描控制信號CONTl包括掃描開始信號SSP、時鐘信號SCLK和初始信號SINIT等等。掃描開始信號SSP是產(chǎn)生用于顯示一幀圖像的第一掃描信號的信號。時鐘信號SCLK是用于向多條掃描線Sl-Sn順序施加掃描信號的同步信號。初始信號SINIT是用于同時向多條掃描線Sl-Sn施加具有柵極截止電壓的掃描信號的信號。
[0064]數(shù)據(jù)驅(qū)動器300連接到多條數(shù)據(jù)線Dl-Dm,并且根據(jù)圖像數(shù)據(jù)信號DAT選擇灰度電壓。數(shù)據(jù)驅(qū)動器300將根據(jù)數(shù)據(jù)控制信號C0NT2選擇的灰度電壓作為數(shù)據(jù)信號施加至多條數(shù)據(jù)線Dl-Dm。
[0065]驅(qū)動器100、200和300中的每一個都可以安裝在像素區(qū)外部,并且可以被包含在至少一個集成電路芯片上,被安裝在柔性印刷電路膜上,以帶載封裝(TCP)的形式附接到顯示單元500,被安裝在單獨的印刷電路板上,或者與信號線Sl-Sn和Dl-Dm —起集成在像素區(qū)外部。
[0066]圖2是圖示掃描驅(qū)動設(shè)備的構(gòu)造的框圖。
[0067]參考圖2,掃描驅(qū)動設(shè)備210包括順序布置的多個掃描驅(qū)動塊210_1、210_2、210_3、……。掃描驅(qū)動塊210_1、210_2、210_3、……中的每一個接收輸入信號,并產(chǎn)生分別傳輸多條掃描線Sl-Sn的掃描信號S [I]、S [2]、S [3]……。
[0068]多個掃描驅(qū)動塊210_1、210_2、210_3、……各自包括初始信號輸入端INIT、第一時鐘信號輸入端CLK1、第二時鐘信號輸入端CLK2、第三時鐘信號輸入端CLK3、第一輸入信號輸入端IN、第二輸入信號輸入端INB和輸出端OUT。
[0069]向多個掃描驅(qū)動塊210_1、210_2、210_3中的每個掃描驅(qū)動塊的初始信號輸入端INIT輸入初始信號SINIT。
[0070]在奇數(shù)編號的掃描驅(qū)動塊210_1、210_3、......中,將第一時鐘信號SCLKl輸入至第
一時鐘信號輸入端CLK1,將第二時鐘信號SCLK2輸入第二時鐘信號輸入端CLK2,并且將第三時鐘信號SCLK3輸入第三時鐘信號輸入端CLK3。
[0071]在偶數(shù)編號的掃描驅(qū)動塊210_2、……中,將第四時鐘信號SCLK4輸入第一時鐘信號輸入端CLKl、將第三時鐘信號SCLK3輸入第二時鐘信號輸入端CLK2,并且將第二時鐘信號SCLK2輸入第三時鐘信號輸入端CLK3。
[0072] 多個掃描驅(qū)動塊210_1、210_2、210_3、……的輸出端OUT連接到多條掃描線Sl-Sn。掃描驅(qū)動塊210_1、210_2、210_3、……分別經(jīng)由輸出端OUT輸出掃描信號S[l]、S[2]、S[3]、……,掃描信號S[1]、S[2]、S[3]、……是根據(jù)輸入至初始信號輸入端INIT、多個時鐘信號輸入端CLK1、CLK2和CLK3、第一輸入信號輸入端IN和第二輸入信號輸入端INB的信號而產(chǎn)生的。[0073]掃描開始信號SSP被輸入至第一掃描驅(qū)動塊2101的第一輸入信號輸入端IN。通過掃描驅(qū)動塊的輸出端OUT輸出的掃描信號被輸入至下一順序掃描驅(qū)動塊的第一輸入信號輸入端IN。例如,掃描信號S[l]被輸入至掃描驅(qū)動塊210_2的第一輸入信號輸入端IN中,并且掃描信號S [2]被輸入至掃描驅(qū)動塊210_3的第一輸入信號輸入端IN中。以這種方式,奇數(shù)編號的掃描驅(qū)動塊的掃描信號被輸入下一順序偶數(shù)編號的掃描驅(qū)動塊的第一輸入信號輸入端IN,并且通過偶數(shù)編號的掃描驅(qū)動塊的輸出端OUT輸出的掃描信號被輸入至下一順序奇數(shù)編號的掃描驅(qū)動塊的第一輸入信號輸入端IN。[0074]通過掃描驅(qū)動塊的輸出端OUT輸出的掃描信號被輸入至前一編號的掃描驅(qū)動塊的第二輸入信號輸入端INB。例如,掃描信號S [2]被輸入到掃描驅(qū)動塊210_1的第二輸入信號輸入端INB,并且掃描信號S [3]被輸入到掃描驅(qū)動塊210_2的第二輸入信號輸入端INB。以此方式,通過奇數(shù)編號的掃描驅(qū)動塊的輸出端OUT輸出的掃描信號被輸入至在前偶數(shù)編號的掃描驅(qū)動塊的第二輸入信號輸入端INB,通過偶數(shù)編號的掃描驅(qū)動塊的輸出端OUT輸出的掃描信號被輸入至在前奇數(shù)編號的掃描驅(qū)動塊的第二輸入信號輸入端INB。
[0075]圖3是圖示在圖2的掃描驅(qū)動設(shè)備中包括的根據(jù)示例性實施例的掃描驅(qū)動塊的電路圖。
[0076]參考圖3,掃描驅(qū)動塊210_1^包括多個晶體管機1、]?12、]\113、]\114、]\115、]\116、]\117和M18以及多個電容器C11、C12、C13、C14和C15。
[0077]第一晶體管Mll包括:連接到第一輸入信號輸入端IN的柵電極,連接到第一時鐘信號輸入端CLKl的一個電極,以及連接到第一節(jié)點Nll的另一電極。第一晶體管Mll根據(jù)輸入第一輸入信號輸入端IN的第一輸入信號,將輸入第一時鐘信號輸入端CLKl的時鐘信號傳輸至第一節(jié)點Nil。
[0078]第二晶體管M12包括:連接到第一節(jié)點Nll的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第二節(jié)點N12的另一電極。第二晶體管M12根據(jù)第一節(jié)點Nll的電壓,將第一電源電壓VGH傳輸至第二節(jié)點N12。
[0079]第三晶體管M13包括:連接到第四節(jié)點N14的柵電極,連接到第一時鐘信號輸入端CLKl的一個電極,以及連接到輸出端OUT的另一電極。第三晶體管M13根據(jù)第四節(jié)點N14的電壓,將輸入第一時鐘信號輸入端CLKl的時鐘信號傳輸至輸出端OUT。
[0080]第四晶體管M14包括:連接到第三時鐘信號輸入端CLK3的柵電極,連接到第二電源電壓VGLl的一個電極,以及連接到輸出端OUT的另一電極。第四晶體管M14根據(jù)輸入第三時鐘信號輸入端CLK3的時鐘信號,將第二電源電壓VGLl傳輸至輸出端OUT。
[0081]第五晶體管M15包括:連接到第三時鐘信號輸入端CLK3的柵電極,連接到第三電源電壓VGL2的一個電極,以及連接到第四節(jié)點N14的另一電極。第五晶體管M15根據(jù)輸入第三時鐘信號輸入端CLK3的時鐘信號,將第三電源電壓VGL2傳輸至第四節(jié)點N14。
[0082]第六晶體管M16包括:連接到初始信號輸入端INIT的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第一節(jié)點Nll的另一電極。第六晶體管M16根據(jù)輸入初始信號輸入端INIT的初始信號SINIT,將第一電源電壓VGH傳輸至第一節(jié)點Nil。
[0083]第七晶體管M17包括:連接到第二輸入信號輸入端INB的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第一節(jié)點Nll的另一電極。第七晶體管M17根據(jù)輸入第二輸入信號輸入端INB的第二輸入信號,將第一電源電壓VGH傳輸至第一節(jié)點Nil。[0084]第八晶體管M18包括:連接到第三時鐘信號輸入端CLK3的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第三節(jié)點N13的另一電極。第八晶體管M18根據(jù)輸入第三時鐘信號輸入端CLK3的時鐘信號,將第一電源電壓VGH傳輸至第三節(jié)點N13。
[0085]第一電容器Cl I包括:連接到第二時鐘信號輸入端CLK2的一個電極以及連接到第二節(jié)點N12的另一電極。第一電容器Cll根據(jù)輸入第二時鐘信號輸入端CLK2的時鐘信號,改變第二節(jié)點12的電壓。
[0086]第二電容器C12包括:連接到第二節(jié)點N12的一個電極以及連接到第三節(jié)點N13的另一電極。第二電容器C12根據(jù)第二節(jié)點N12的電壓改變而改變第三節(jié)點N13的電壓。
[0087]第三電容器C13包括:連接到第三節(jié)點N13的一個電極以及連接到第四節(jié)點N14的另一電極。第三電容器C13根據(jù)第三節(jié)點N13的電壓改變而改變第四節(jié)點N14的電壓。
[0088]第四電容器C14包括:連接到第二電源電壓VGLl的一個電極以及連接到輸出端OUT的另一電極。第四電容器C14存儲向輸出端OUT輸出的輸出信號的電壓。
[0089]第五電容器C15包括:連接到第一電源電壓VGH的一個電極以及連接到第一節(jié)點Nll的另一電極。第五電容器C15存儲第一節(jié)點Nll的電壓。
[0090]多個晶體管機1、]?12、]\113、]\114、]\115、]\116、]\117和M18可以是N型氧化物薄膜晶體
管。使N型氧化物薄膜晶體管導(dǎo)通的柵極導(dǎo)通電壓是邏輯高電平電壓,而使N型氧化物薄膜晶體管截止的柵極截止電壓是邏輯低電平電壓。
[0091]第一電源電壓VGH是邏輯高電平電壓,第二電源電壓VGLl是邏輯低電平電壓,并且第三電源電壓VGL2是低于第二電源電壓VGLl的邏輯低電平電壓。
[0092]圖4是用于描述圖2的掃描驅(qū)動 設(shè)備的驅(qū)動方法的時序圖。
[0093]參考圖2到圖4,根據(jù)對多個掃描驅(qū)動塊210_1、210_2、210_3、......中的每個掃描
驅(qū)動塊的節(jié)點電壓進行初始化時的初始時段(til到tl2的時段)以及順序輸出具有柵極導(dǎo)
通電壓的掃描信號s[l]、S[2]、S[3]、......時的掃描時段(tl3以后的時段),來驅(qū)動掃描驅(qū)
動設(shè)備210。
[0094]為了方便描述,假設(shè)初始信號SINT的導(dǎo)通電壓是5V,截止電壓是-12V。還假設(shè)掃描開始信號SSP和掃描信號S [I]、S [2]、S [3]、……的導(dǎo)通電壓是5V,截止電壓是-7V,第一時鐘信號SCLKl和第四時鐘信號SCLK4的導(dǎo)通電壓是5V,截止電壓是0V,并且第二時鐘信號SCLK2和第三時鐘信號SCLK3的導(dǎo)通電壓是5V,截止電壓是-12V。此外,假設(shè)第一電源電壓VGH是5V,第二電源電壓VGLl是-7V,并且第三電源電壓VGL2是-10V。這些假設(shè)的電壓僅僅是示例性的,在任何情況下不旨在作為限制?;趻呙栩?qū)動設(shè)備和關(guān)聯(lián)顯示器的期望設(shè)計和操作,可以選擇其它導(dǎo)通電壓和截止電壓。
[0095]在初始時段(til到tl2的時段)內(nèi),將初始信號SINIT、第二時鐘信號SCLK2和第三時鐘信號SCLK3以導(dǎo)通電壓施加至多個掃描驅(qū)動塊210_1、210_2、210_3、……的相應(yīng)輸入端。第四晶體管M14、第五晶體管M15、第六晶體管M16和第八晶體管M18導(dǎo)通。第一電源電壓VGH通過被導(dǎo)通的第六晶體管M16傳輸至第一節(jié)點Nil。第二晶體管M12被第一節(jié)點Nll的電壓導(dǎo)通,并且將第一電源電壓VGH傳輸至第二節(jié)點N12。第一電源電壓VGH通過被導(dǎo)通的第八晶體管M18傳輸至第三節(jié)點N13。第一節(jié)點Nil、第二節(jié)點N12和第三節(jié)點N13的電壓被初始化成5V。此外,第三電源電壓VGL2通過被導(dǎo)通的第五晶體管M15傳輸至第四節(jié)點N14。第四節(jié)點N14的電壓變成-10V,并且使第三晶體管M13完全截止。第二電源電壓VGLl通過被導(dǎo)通的第四晶體管M14傳輸至輸出端OUT,并且通過輸出端OUT輸出具有-7V的柵極截止電壓的掃描信號。
[0096]在初始時段(til到tl2的時段)內(nèi),由于輸入奇數(shù)編號的掃描驅(qū)動塊210_1、210_3、……和偶數(shù)編號的掃描驅(qū)動塊210_2、……的多個時鐘信號輸入端CLKl、CLK2和CLK3的時鐘信號的電壓電平彼此相同,所以奇數(shù)編號的掃描驅(qū)動塊210_1、210_3、……和偶數(shù)編號的掃描驅(qū)動塊210_2、……同樣操作以同時輸出具有-7V的柵極截止電壓的掃描 信號。
[0097]在掃描時段(tl3以后的時段)內(nèi),第一時鐘信號SCLKl和第二時鐘信號SCLK2具有相同的循環(huán)(cycle)。在這種情況下,第三時鐘信號SCLK3是第二時鐘信號SCLK2被移位一個時段的信號,并且第四時鐘信號SCLK4是第一時鐘信號SCLKl被移位一個時段的信號。此外,第二時鐘信號SCLK2具有大于第一時鐘信號SCLKl的電壓范圍,并且第三時鐘信號SCLK3具有大于第四時鐘信號SCLK4的電壓范圍。掃描時段的初始信號SINIT被保持在-12V的截止電壓。
[0098]首先描述第一掃描驅(qū)動塊210_1的操作。
[0099]在tl3到tl4的時段內(nèi),將具有導(dǎo)通電壓的掃描開始信號SSP作為第一輸入信號施加至第一輸入信號輸入端IN。在這種情況下,第一時鐘信號SCLKl和第二時鐘信號SCLK2是截止電壓,并且第三時鐘信號SCLK3和第四時鐘信號SCLK4是導(dǎo)通電壓。當將具有導(dǎo)通電壓的掃描開始信號SSP施加至第一輸入信號輸入端IN時,第一晶體管Mll導(dǎo)通,并且將具有OV的第一時鐘信號SCLKl傳輸至第一節(jié)點Nil。在這種情況下,當?shù)诙r鐘信號SCLK2從OV改變到-12V時,第二節(jié)點N12的電壓通過由于第一電容器Cl I的聯(lián)接而下降-12V,并且第二晶體管M12被柵源電壓之差而導(dǎo)通。第一電源電壓VGH通過被導(dǎo)通的第二晶體管M12傳輸至第二節(jié)點N12。第二節(jié)點N12的電壓變成5V。第八晶體管M18被第三時鐘信號SCLK3導(dǎo)通,并且將第一電源電壓VGH傳輸至第三節(jié)點N13。第三節(jié)點N13的電壓變成5V。第五晶體管M15被第三時鐘信號SCLK3導(dǎo)通,并且將第三電源電壓VGL2傳輸至第四節(jié)點N14。第四節(jié)點N14的電壓變成-10V。第三晶體管M13保持在完全截止狀態(tài)。第四晶體管M14被第三時鐘信號SCLK3導(dǎo)通,并且將第二電源電壓VGL2傳輸至輸出端OUT。通過輸出端OUT輸出具有-7V的柵極截止電壓的掃描信號S[I]。
[0100]在tl4到tl5的時段內(nèi),以導(dǎo)通電壓施加第一時鐘信號SCLKl和第二時鐘信號SCLK2,并且以截止電壓施加第三時鐘信號SCLK3和第四時鐘信號SCLK4。當?shù)诙r鐘信號SCLK2從-12V改變到5V時,第二節(jié)點N12的電壓通過由于第一電容器Cll的聯(lián)接而從5V改變至22V。當?shù)诙?jié)點N12的電壓從5V改變到22V時,第三節(jié)點N13的電壓通過由于第二電容器C12的聯(lián)接而從5V改變到22V。當?shù)谌?jié)點N13的電壓從5V改變到22V時,第四節(jié)點N14的電壓通過由于第三電容器C13的聯(lián)接而從-1OV改變到7V。第三晶體管M13被第四節(jié)點N14的電壓導(dǎo)通,并且將具有5V的導(dǎo)通電壓的第一時鐘信號SCLKl傳輸至輸出端OUT。通過輸出端OUT輸出具有5V的柵極導(dǎo)通電壓的掃描信號S[I]。
[0101]在tl5到tl6的時段內(nèi),以截止電壓施加第一時鐘信號SCLKl和第二時鐘信號SCLK2,并且以導(dǎo)通電壓施加第三時鐘信號SCLK3和第四時鐘信號SCLK4。在這種情況下,將第二掃描驅(qū)動塊210_2的具有5V的柵極導(dǎo)通電壓的掃描信號作為第二輸入信號施加至第二輸入信號輸入端INB。第七晶體管M17導(dǎo)通,并且將第一電源電壓VGH傳輸至第一節(jié)點Nil。第一節(jié)點Nll的電壓變成5V。第二晶體管M12導(dǎo)通,并且將第一電源電壓VGH傳輸至第二節(jié)點N12。第二節(jié)點N12的電壓變成5V。第八晶體管M18導(dǎo)通,并且將第一電源電壓VGH傳輸至第三節(jié)點N13。第三節(jié)點N13的電壓變成5V。第五晶體管M15被第三時鐘信號SCLK3導(dǎo)通,并且將-1OV的第三電源電壓VGL2傳輸至第四節(jié)點N14。第四節(jié)點N14的電壓變成-10V。第三晶體管M13被第四節(jié)點N14的電壓截止。第四晶體管M14被第三時鐘信號SCLK3導(dǎo)通,并且將第二電源電壓VGLl傳輸至輸出端OUT。通過輸出端OUT輸出具有-7V的柵極截止電壓的掃描信號S[l]。在這種情況下,在第四電容器C14內(nèi)充有第二電源電壓VGLl。
[0102]在tl6到tl7的時段內(nèi),以導(dǎo)通電壓施加第一時鐘信號SCLKl和第二時鐘信號SCLK2,并且以截止電壓施加第三時鐘信號SCLK3和第四時鐘信號SCLK4。由于第一節(jié)點NI I的電壓是5V,并且第二晶體管M12保持在截止狀態(tài),所以雖然第二時鐘信號SCLK2從-12V改變到5V,第二節(jié)點N12的電壓也保持在5V。由于第二節(jié)點N12的電壓未改變,所以第三節(jié)點N13的電壓保持在5V,并且第四節(jié)點N14的電壓保持在-10V。第三晶體管M13保持在截止狀態(tài)。具有-7V的柵極截止電壓的掃描信號S[l]由于存儲在第四電容器C14中的第二電源電壓VGLl而通過輸出端OUT連續(xù)輸出。
[0103]在tl7以后的時段內(nèi),無論何時以導(dǎo)通電壓輸入向第三時鐘信號輸入端CLK3輸入的第三時鐘信號SCLK3,都在第三電容器C13內(nèi)充有-1OV的第四節(jié)點N14電壓,并且在第四電容器C14內(nèi)充有-7V的輸出端OUT電壓。因此,通過輸出端OUT連續(xù)地輸出具有-7V的柵極截止電壓的掃描信號S[I]。
[0104]在第二掃描驅(qū)動塊210_2中,將第四時鐘信號SCLK4輸入第一時鐘信號輸入端CLKl,將第三時鐘信號SCLK3輸入第二時鐘信號輸入端CLK2,將第二時鐘信號SCLK2輸入第三時鐘信號輸入端CLK3,并且將第一掃描驅(qū)動塊210_1的掃描信號S [I]輸入第一輸入信號輸入端IN。也就是說,被延 遲輸入第一掃描驅(qū)動塊210_1的時鐘信號一個時段的時鐘信號以及第一輸入信號被輸入第二掃描驅(qū)動塊210_2。因此,與第一掃描驅(qū)動塊2101相比,第二掃描驅(qū)動塊210_2被延遲時鐘信號的一個時段,以輸出掃描信號S[2]。
[0105]以這種方式,多個掃描驅(qū)動塊210_1、210_2、210_3、……順序輸出具有柵極導(dǎo)通電壓的掃描信號3[1]、3[2]、3[3]、……。
[0106]圖5是圖示掃描驅(qū)動設(shè)備的實施例的構(gòu)造的框圖。
[0107]參考圖5,掃描驅(qū)動設(shè)備220包括順序布置的多個掃描驅(qū)動塊220_1、220_2、220_3、……。掃描驅(qū)動塊220_1、220_2、220_3、……中的每個掃描驅(qū)動塊接收輸入信號以產(chǎn)生分別被傳輸至多條掃描線Sl-Sn的掃描信號S [I]、S[2]、S [3]、......。
[0108]多個掃描驅(qū)動塊220_1、220_2、220_3、……各自包括初始信號輸入端INIT、第一時鐘信號輸入端CLK1、第二時鐘信號輸入端CLK2、第三時鐘信號輸入端CLK3、第四時鐘信號輸入端CLK4、第一輸入信號輸入端IN、第二輸入信號輸入端INB和輸出端OUT。
[0109]向多個掃描驅(qū)動塊220_1、220_2、220_3、……中每個掃描驅(qū)動塊的初始信號輸入端INIT輸入初始信號SINIT。
[0110]在奇數(shù)編號的掃描驅(qū)動塊220_1、220_3、......中,向第一時鐘信號輸入端CLKl輸
入第一時鐘信號SCLKl,向第二時鐘信號輸入端CLK2輸入第二時鐘信號SCLK2,向第三時鐘信號輸入端CLK3輸入第三時鐘信號SCLK3,并且向第四時鐘信號輸入端CLK4輸入第四時鐘信號SCLK4。
[0111]此外,在偶數(shù)編號的掃描驅(qū)動塊220_2、......中,向第一時鐘信號輸入端CLKl輸入
第四時鐘信號SCLK4,向第二時鐘信號輸入端CLK2輸入第三時鐘信號SCLK3,向第三時鐘信號輸入端CLK3輸入第二時鐘信號SCLK2,并且向第四時鐘信號輸入端CLK4輸入第一時鐘信號 SCLKl。 [0112]多個掃描驅(qū)動塊220_1、220_2、220_3、……的輸出端OUT連接到多條掃描線Sl-Sn。掃描驅(qū)動塊220_1、220_2、220_3、……中的每個掃描驅(qū)動塊向輸出端OUT輸出掃描信號3[1]、3[2]、3[3]、……,掃描信號S[1]、S[2]、S[3]、……根據(jù)輸入初始信號輸入端INIT、多個時鐘信號輸入端CLK1、CLK2、CLK3和CLK4的信號、第一輸入信號輸入端IN以及第二輸入信號輸入端INB的信號產(chǎn)生。
[0113]向第一掃描驅(qū)動塊220_1的第一輸入信號輸入端IN輸入掃描開始信號SSP。向下一順序掃描驅(qū)動塊的第一輸入信號輸入端IN輸入通過掃描驅(qū)動塊的輸出端OUT輸出的掃描信號。例如,將掃描信號S[l]輸入到掃描驅(qū)動塊220_2的第一輸入信號輸入端IN,并將掃描信號S [2]輸入到掃描驅(qū)動塊220_3的第一輸入信號輸入端IN。以這種方式,將奇數(shù)編號的掃描驅(qū)動塊的掃描信號輸入至下一順序偶數(shù)編號的掃描驅(qū)動塊的第一輸入信號輸入端IN,并且將通過偶數(shù)編號的掃描驅(qū)動塊的輸出端OUT輸出的掃描信號輸入至下一順序奇數(shù)編號的掃描驅(qū)動塊的第一輸入信號輸入端IN。
[0114]將通過掃描驅(qū)動塊的輸出端OUT輸出的掃描信號輸入至前一編號的掃描驅(qū)動塊的第二輸入信號輸入端INB。例如,將掃描信號S[2]輸入到掃描驅(qū)動塊220_1的第二輸入信號輸入端INB,并將掃描信號S [3]輸入到掃描驅(qū)動塊220_2的第二輸入信號輸入端INB。以這種方式,將通過奇數(shù)編號的掃描驅(qū)動塊的輸出端OUT輸出的掃描信號輸入至在前偶數(shù)編號的掃描驅(qū)動塊的第二輸入信號輸入端INB,并將通過偶數(shù)編號的掃描驅(qū)動塊的輸出端OUT輸出的掃描信號輸入至在前奇數(shù)編號的掃描驅(qū)動塊的第二輸入信號輸入端INB。
[0115]圖6是圖示在圖5的掃描驅(qū)動設(shè)備中包括的根據(jù)示例性實施例的掃描驅(qū)動塊的電路圖。
[0116]參考圖6,掃描驅(qū)動塊220k包括多個晶體管M21、M22、M23、M24、M25、M26、M27、M28、M29、M30 和 M31 以及多個電容器 C21、C22、C23、C24 和 C25。
[0117]第一晶體管M21包括:連接到第一輸入信號輸入端IN的柵電極,連接到第一時鐘信號輸入端CLKl的一個電極,以及連接到第一節(jié)點N21的另一電極。第一晶體管M21根據(jù)輸入第一輸入信號輸入端IN的第一輸入信號,將輸入第一時鐘信號輸入端CLKl的時鐘信號傳輸至第一節(jié)點N21。
[0118]第二晶體管M22包括:連接到第一節(jié)點N21的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第二節(jié)點N22的另一電極。第二晶體管M22根據(jù)第一節(jié)點N21的電壓,將第一電源電壓VGH傳輸至第二節(jié)點N22。
[0119]第三晶體管M23包括:連接到第四節(jié)點N24的柵電極,連接到第一時鐘信號輸入端CLKl的一個電極,以及連接到輸出端OUT的另一電極。第三晶體管M23根據(jù)第四節(jié)點N24的電壓,將輸入第一時鐘信號輸入端CLKl的時鐘信號傳輸至輸出端OUT。
[0120]第四晶體管M24包括:連接到第三時鐘信號輸入端CLK3的柵電極,連接到第二電源電壓VGLl的一個電極,以及連接到輸出端OUT的另一電極。第四晶體管M24根據(jù)輸入第三時鐘信號輸入端CLK3的時鐘信號,將第二電源電壓VGLl傳輸至輸出端OUT。
[0121]第五晶體管M25包括:連接到第三時鐘信號輸入端CLK3的柵電極,連接到第三電源電壓VGL2的一個電極,以及連接到第四節(jié)點N24的另一電極。第五晶體管M25根據(jù)輸入第三時鐘信號輸入端CLK3的時鐘信號,將第三電源電壓VGL2傳輸至第四節(jié)點N24。
[0122]第六晶體管M26包括:連接到初始信號輸入端INIT的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第一節(jié)點N21的另一電極。第六晶體管M26根據(jù)輸入初始信號輸入端INIT的初始信號SINIT,將第一電源電壓VGH傳輸至第一節(jié)點N21。
[0123]第七晶體管M27包括:連接到第二輸入信號輸入端INB的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第一節(jié)點N21的另一電極。第七晶體管M27根據(jù)輸入第二輸入信號輸入端INB的第二輸入信號,將第一電源電壓VGH傳輸至第一節(jié)點N21。
[0124]第八晶體管M28包括:連接到初始信號輸入端INIT的柵電極,連接到第一電源電壓VGH的一個電極,以及連接到第三節(jié)點N23的另一電極。第八晶體管M28根據(jù)輸入初始信號輸入端INIT的初始信號SINIT,將第一電源電壓VGH傳輸至第三節(jié)點N23。
[0125]第九晶體管M29包括:連接到第一輸入信號輸入端IN的柵電極,連接到第四時鐘信號輸入端CLK4的一個電極,以及連接到第三節(jié)點N23的另一電極。第九晶體管M29根據(jù)輸入第一輸入信號輸入端IN的第一輸入信號,將輸入第四時鐘信號輸入端CLK4的時鐘信號傳輸至第三節(jié)點N23。
[0126]第十晶體管M30包括:連接到初始信號輸入端INIT的柵電極,連接到第三電源電壓VGL2的一個電極,以及連接到第四節(jié)點N24的另一電極。第十晶體管M30根據(jù)輸入初始信號輸入端INIT的初始信號,將第三電源電壓VGL2傳輸至第四節(jié)點N24。
[0127]第十一晶體管M31包括:連接到初始信號輸入端INIT的柵電極,連接到第二電源電壓VGLl的一個電極,以及連接到輸出端OUT的另一電極。第H 晶體管M31根據(jù)輸入初始信號輸入端INIT的初始信號,將第二電源電壓VGLl傳輸至輸出端OUT。
[0128]第一電容器C21包括:連接到第二時鐘信號輸入端CLK2的一個電極以及連接到第二節(jié)點N22的另一電極。第一電容器C21根據(jù)輸入第二時鐘信號輸入端CLK2的時鐘信號,改變第二節(jié)點N22的電壓。
[0129]第二電容器C22包括:連接到第二節(jié)點N22的一個電極以及連接到第三節(jié)點N23的另一電極。第二電容器C22根據(jù)第二節(jié)點N22的電壓改變而改變第三節(jié)點N23的電壓。
[0130]第三電容器C23包括:連接到第三節(jié)點N23的一個電極以及連接到第四節(jié)點N24的另一電極。第三電容器C23根據(jù)第三節(jié)點N23的電壓改變而改變第四節(jié)點N24的電壓。
[0131]第四電容器C24包括:連接到第二電源電壓VGLl的一個電極以及連接到輸出端OUT的另一電極。第四電容器C24存儲向輸出端OUT輸出的輸出信號的電壓。
[0132]第五電容器C25包括:連接到第一電源電壓VGH的一個電極以及連接到第一節(jié)點N21的另一電極。第五電容器C25存儲第一節(jié)點N21的電壓。
[0133]多個晶體管M21、M22、M23、M24、M25、M26、M27、M28、M29、M30 和 M31 可以是 N 型氧
化物薄膜晶體管。使N型氧化物薄膜晶體管導(dǎo)通的柵極導(dǎo)通電壓是邏輯高電平電壓,而使N型氧化物薄膜晶體管截止的柵極截止電壓是邏輯低電平電壓。
[0134]第一電源電壓VGH是邏輯高電平電壓,第二電源電壓VGLl是邏輯低電平電壓,并且第三電源電壓VGL2是低于第二電源電壓VGLl的邏輯低電平電壓。[0135]圖7是用于描述圖5的掃描驅(qū)動設(shè)備的驅(qū)動方法的時序圖。
[0136]參考圖5到圖7,根據(jù)對多個掃描驅(qū)動塊220_1、220_2、220_3、……中的每個掃描驅(qū)動塊的節(jié)點電壓被初始化時的初始時段(t21到t22的時段)以及順序輸出具有柵極導(dǎo)通
電壓的掃描信號S[l]、S[2]、S[3]、......時的掃描時段(t23以后的時段),來驅(qū)動掃描驅(qū)動
設(shè)備220。[0137]為了方便描述,假設(shè)初始信號SINT的導(dǎo)通電壓是5V,并且截止電壓是-12V ;假設(shè)掃描開始信號SSP和掃描信號S[l]、S[2]、S[3]、……的導(dǎo)通電壓是5V,并且截止電壓是-7V ;假設(shè)第一時鐘信號SCLKl和第四時鐘信號SCLK4的導(dǎo)通電壓是5V,并且截止電壓是OV ;并假設(shè)第二時鐘信號SCLK2和第三時鐘信號SCLK3的導(dǎo)通電壓是5V,并且截止電壓是-12V。此外,假設(shè)第一電源電壓VGH是5V,第二電源電壓VGLl是-7V,并且第三電源電壓VGL2是-10V。每個信號的電壓范圍不是限制性的,而可以根據(jù)條件改變。這些假設(shè)的電壓僅僅是示例性的,在任何情況下不旨在作為限制。根據(jù)掃描驅(qū)動設(shè)備和關(guān)聯(lián)顯示器的期望設(shè)計和操作,可以選擇其它導(dǎo)通電壓和截止電壓。
[0138]在初始時段(t21到t22的時段),以導(dǎo)通電壓施加初始信號SINIT。第六晶體管M26、第八晶體管M28、第十晶體管M30和第十一晶體管M31導(dǎo)通。第一電源電壓VGH通過被導(dǎo)通的第六晶體管M26傳輸至第一節(jié)點N21。第二晶體管M22被第一節(jié)點N21的電壓導(dǎo)通,并且將第一電源電壓VGH傳輸至第二節(jié)點N22。第一電源電壓VGH通過被導(dǎo)通的第八晶體管M28傳輸至第三節(jié)點N23。第一節(jié)點N21、第二節(jié)點N22和第三節(jié)點N23的電壓被初始化成5V。此外,第三電源電壓VGL2通過被導(dǎo)通的第十晶體管M30傳輸至第四節(jié)點N24。第四節(jié)點N24的電壓變成-10V,并且使第三晶體管M23完全截止。第二電源電壓VGLl通過被導(dǎo)通的第十一晶體管M31傳輸至輸出端0UT,并且通過輸出端OUT輸出具有-7V的柵極截止電壓的掃描信號。在這種情況下,第二電源電壓VGLl對第四電容器C24充電。
[0139]在初始時段(t21到t22的時段)內(nèi),由于向多個掃描驅(qū)動塊220_1、220_2、220_3、……的初始信號輸入端INIT同時輸入初始信號SINIT,所以多個掃描驅(qū)動塊220_1、220_2、220_3、……同時輸出具有-7V的柵極截止電壓的掃描信號。
[0140]在掃描時段(t23以后的時段)內(nèi),第一時鐘信號SCLKl和第二時鐘信號SCLK2具有相同的循環(huán)。在這種情況下,第三時鐘信號SCLK3是第二時鐘信號SCLK2被移位一個時段的信號,并且第四時鐘信號SCLK4是第一時鐘信號SCLKl被移位一個時段的信號。此外,第二時鐘信號SCLK2具有大于第一時鐘信號SCLKl的電壓范圍,并且第三時鐘信號SCLK3具有大于第四時鐘信號SCLK4的電壓范圍。掃描時段的初始信號SINIT被保持在-12V的截止電壓。
[0141]首先將描述第一掃描驅(qū)動塊220_1的操作。
[0142]在t23到t24的時段內(nèi),將具有導(dǎo)通電壓的掃描開始信號SSP作為第一輸入信號施加至第一輸入信號輸入端IN。在這種情況下,第一時鐘信號SCLKl和第二時鐘信號SCLK2是截止電壓,并且第三時鐘信號SCLK3和第四時鐘信號SCLK4是導(dǎo)通電壓。當將具有導(dǎo)通電壓的掃描開始信號SSP施加至第一輸入信號輸入端IN時,第一晶體管M21導(dǎo)通,并且將具有OV的第一時鐘信號SCLKl傳輸至第一節(jié)點N21。在這種情況下,當?shù)诙r鐘信號SCLK2從OV改變到-12V時,第二節(jié)點N22的電壓通過由于第一電容器C21的聯(lián)接而下降-12V,最后,第二晶體管M22由柵源電壓之差導(dǎo)通。第一電源電壓VGH通過被導(dǎo)通的第二晶體管M22傳輸至第二節(jié)點N22。第二節(jié)點N22的電壓變成5V。第九晶體管M29被掃描開始信號SSP導(dǎo)通,并且將5V的第四時鐘信號SCLK4傳輸至第三節(jié)點N23。第三節(jié)點N23的電壓變成5V。第四節(jié)點N24的電壓保持在初始時段時初始化的-10V。第三晶體管M23保持在完全截止狀態(tài)。
[0143]在第四電容器C24中存儲的第二電源電壓VGLl通過輸出端OUT連續(xù)地輸出具有-7V的柵極截止電壓的掃描信號S[I]。
[0144]在t24到t25的時段內(nèi),以導(dǎo)通電壓施加第一時鐘信號SCLKl和第二時鐘信號SCLK2,并且以截止電壓施加第三時鐘信號SCLK3和第四時鐘信號SCLK4。當?shù)诙r鐘信號SCLK2從-12V改變到5V時,第二節(jié)點N22的電壓通過由于第一電容器C21的聯(lián)接而從5V改變至22V。當?shù)诙?jié)點N22的電壓從5V改變到22V時,第三節(jié)點N23的電壓通過由于第二電容器C22的聯(lián)接而從5V改變到22V。當?shù)谌?jié)點N23的電壓從5V改變到22V時,第四節(jié)點N24的電壓通過由于第三電容器C23的聯(lián)接而從-1OV改變到7V。第三晶體管M23被第四節(jié)點N24的電壓導(dǎo)通,并且將具有5V的導(dǎo)通電壓的第一時鐘信號SCLKl傳輸至輸出端OUT。通過輸出端OUT輸出具有5V的柵極導(dǎo)通電壓的掃描信號S[I]。
[0145]在t25到t26的時段內(nèi),以截止電壓施加第一時鐘信號SCLKl和第二時鐘信號SCLK2,并且以導(dǎo)通電壓施加第三時鐘信號SCLK3和第四時鐘信號SCLK4。在這種情況下,第二掃描驅(qū)動塊220_2的具有5V柵極導(dǎo)通電壓的掃描信號作為第二輸入信號施加至第二輸入信號輸入端INB。第七晶體管M27導(dǎo)通,并且將第一電源電壓VGH傳輸至第一節(jié)點N21。第一節(jié)點N21的電壓變成5V。第二晶體管M22導(dǎo)通,并且將第一電源電壓VGH傳輸至第二節(jié)點N22。第二節(jié)點N22的電壓從22V變成5V。當?shù)诙?jié)點N22的電壓從22V變成5V時,第三節(jié)點N23的電壓從22V變成5V。第五晶體管M25被第三時鐘信號SCLK3導(dǎo)通,并且將-1OV的第三電源電壓VGL2傳輸至第四節(jié)點N24。第四節(jié)點N24變成-10V。第三晶體管M13被第四節(jié)點N24的電壓截止。第四晶體管M24被第三時鐘信號SCLK3導(dǎo)通,并且將第二電源電壓VGLl傳輸至輸出端OUT。通過輸出端OUT輸出具有-7V柵極截止電壓的掃描信號S[l]。在這種情況下,在第四電容器C24內(nèi)充有第二電源電壓VGLl。
[0146]在t26到t27的時段內(nèi),以導(dǎo)通電壓施加第一時鐘信號SCLKl和第二時鐘信號SCLK2,并且以截止電壓施加第三時鐘信號SCLK3和第四時鐘信號SCLK4。由于第一節(jié)點N21的電壓是5V,并且第二晶體管M22保持在截止狀態(tài),所以雖然第二時鐘信號SCLK2從-12V改變到5V,但是第二節(jié)點N22的電壓還保持在5V。由于第二節(jié)點N22的電壓未變,所以第三節(jié)點N23的電壓保持在5V,并且第四節(jié)點N24的電壓保持在-10V。第三晶體管M23保持在截止狀態(tài)。在第四電容器C24中存儲的第二電源電壓VGLl通過輸出端OUT輸出具有-7V的柵極截止電壓的掃描信號S[I]。
[0147]在t27以后的時段內(nèi),無論何時以導(dǎo)通電壓輸入向第三時鐘信號輸入端CLK3輸入的第三時鐘信號SCLK3,都在第三電容器C23內(nèi)充有-1OV的第四節(jié)點N24電壓,并且在第四晶體管C24內(nèi)充有-7V的輸出端OUT電壓。因此,通過輸出端OUT連續(xù)地輸出具有-7V的柵極截止電壓的掃描信號S[I]。
[0148]在第二掃描驅(qū)動塊220_2中,將第四時鐘信號SCLK4輸入第一時鐘信號輸入端CLKl,將第三時鐘信號SCLK3輸入第二時鐘信號輸入端CLK2,將第二時鐘信號SCLK2輸入第三時鐘信號輸入端CLK3,將第一時鐘信號SCLKl輸入第四時鐘信號輸入端CLK4,并且將第一掃描驅(qū)動塊220_1的掃描信號S[l]輸入第一輸入信號輸入端IN。也就是說,被延遲輸入第一掃描驅(qū)動塊220_1的時鐘信號一個時段的時鐘信號以及第一輸入信號被輸入第二掃描驅(qū)動塊220_2。因此,與第一掃描驅(qū)動塊220_1相比,第二掃描驅(qū)動塊220_2被延遲時鐘信號的一個時段以輸出掃描信號S[2]。
[0149]以這種方式,多個掃描驅(qū)動塊220_1、220_2、220_3、……順序輸出具有柵極導(dǎo)通電壓的掃描信號3[1]、3[2]、3[3]、……。
[0150]文中提到的附圖和所公開的本發(fā)明【具體實施方式】是說明性的,而不旨在限制意義或限制本說明書的范圍。因此,本領(lǐng)域的技術(shù)人員可以理解,可以根據(jù)附圖和【具體實施方式】提供各種修改和提供其它等價示例性實施例。因此,本發(fā)明的真正技術(shù)保護范圍必須由所附權(quán)利要求的技術(shù)精神決定。
【權(quán)利要求】
1.一種掃描驅(qū)動設(shè)備,包括: 多個掃描驅(qū)動塊,并且所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊包括: 第一時鐘信號輸入端; 第二時鐘信號輸入端; 第一輸入信號輸入端; 第二輸入信號輸入端; 輸出端; 連接到所述輸出端的掃描線; 第一晶體管,被配置成根據(jù)輸入所述第一輸入信號輸入端的第一輸入信號,將輸入所述第一時鐘信號輸入端的第一時鐘信號傳輸至第一節(jié)點; 第二晶體管,被配置成根據(jù)所述第一節(jié)點的電壓將第一電源電壓傳輸至第二節(jié)點;第一電容器,連接在所述第二節(jié)點與所述第二時鐘信號輸入端之間,被配置成根據(jù)輸入所述第二時鐘信號輸入端的第二時鐘信號來改變所述第二節(jié)點的電壓; 第二電容器,連接在所述第二節(jié)點與第三節(jié)點之間,被配置成根據(jù)所述第二節(jié)點的電壓改變來改變所述第三節(jié)點的電壓; 第三電容器,連接在所述第三節(jié)點與第四節(jié)點之間,以根據(jù)所述第三節(jié)點的電壓來改變所述第四節(jié)點的電壓;以及 第三晶體管,被配置成根據(jù)所述第四節(jié)點的電壓,將輸入所述第一時鐘信號輸入端的第一時鐘信號傳輸至連接到所述掃描線的輸出端。`
2.根據(jù)權(quán)利要求1所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括: 第二電源電壓; 第三時鐘信號輸入端; 第四晶體管,被配置成根據(jù)輸入所述第三時鐘信號輸入端的第三時鐘信號,將所述第二電源電壓傳輸至所述輸出端。
3.根據(jù)權(quán)利要求2所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括: 第四電容器,連接在所述輸出端與所述第二電源電壓之間,以存儲向所述輸出端輸出的輸出信號的電壓。
4.根據(jù)權(quán)利要求3所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括: 第五晶體管,被配置成根據(jù)輸入所述第三時鐘信號輸入端的第三時鐘信號,將第三電源電壓傳輸至所述第四節(jié)點。
5.根據(jù)權(quán)利要求4所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括第六晶體管,所述第六晶體管被配置成根據(jù)初始信號將所述第一電源電壓傳輸至所述第一節(jié)點。
6.根據(jù)權(quán)利要求5所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括第七晶體管,所述第七晶體管被配置成根據(jù)輸入所述第二輸入信號輸入端的第二輸入信號,將所述第一電源電壓傳輸至所述第一節(jié)點。
7.根據(jù)權(quán)利要求6所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括第五電容器,所述第五電容器連接在所述第一節(jié)點與所述第一電源電壓之間,被配置成存儲所述第一節(jié)點的電壓。
8.根據(jù)權(quán)利要求7所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括第八晶體管,所述第八晶體管被配置成根據(jù)輸入所述第三時鐘信號輸入端的第三時鐘信號,將所述第一電源電壓傳輸至所述第三節(jié)點。
9.根據(jù)權(quán)利要求8所述的掃描驅(qū)動設(shè)備,其中所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管、所述第五晶體管、所述第六晶體管、所述第七晶體管和所述第八晶體管中的至少一個晶體管是N型氧化物薄膜晶體管。
10.根據(jù)權(quán)利要求9所述的掃描驅(qū)動設(shè)備,其中所述第一電源電壓是邏輯高電平電壓,所述第二電源電壓是邏輯低電平電壓,并且所述第三電源電壓是低于所述第二電源電壓的邏輯低電平電壓。
11.根據(jù)權(quán)利要求8所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊包括多個第一掃描驅(qū)動塊和多個第二掃描驅(qū)動塊,其中在所述多個第一掃描驅(qū)動塊中,所述第一時鐘信號輸入所述第一時鐘信號輸入端,所述第二時鐘信號輸入所述第二時鐘信號輸入端,并且所述第三時鐘信號輸入所述第三時鐘信號輸入端;并且其中在所述多個第二掃描驅(qū)動塊中,向所述第一時鐘信號輸入端輸入第四時鐘信號,所述第三時鐘信號輸入所述第二時鐘信號輸入端,并且所述第二時鐘信號輸入所述第三時鐘信號輸入端。
12.根據(jù)權(quán)利要求11所述的掃描驅(qū)動設(shè)備,其中所述多個第一掃描驅(qū)動塊之一的輸出信號被輸入所述多個第二掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第二掃描驅(qū)動塊之一的輸出信號被輸入所述多個第一掃描驅(qū)動塊之一的第二輸入信號輸入端。
13.根據(jù)權(quán)利要求11所述的掃描驅(qū)動設(shè)備,其中所述多個第二掃描驅(qū)動塊之一的輸出信號被輸入所述多個第一掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第一掃描驅(qū)動塊之一的輸出信號被輸入所述多個第二掃描驅(qū)動塊之一的第二輸入信號輸入端。
14.根據(jù)權(quán)利要求11所述的掃描驅(qū)動設(shè)備,其中所述第一時鐘信號和所述第二時鐘信號具有相同的循環(huán),所述第三時鐘信號是所述第二時鐘信號被移位一個時段的信號,并且所述第四時鐘信號是所述第一時鐘信號被移位一個時段的信號。
15.根據(jù)權(quán)利要求14所述的掃描驅(qū)動設(shè)備,其中所述第二時鐘信號具有大于所述第一時鐘信號的電壓范圍,并且所述第三時鐘信號具有大于所述第四時鐘信號的電壓范圍。
16.根據(jù)權(quán)利要求7所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括:第八晶體管,所述第八晶體管被配置成根據(jù)所述初始信號將所述第一電源電壓傳輸至所述第三節(jié)點。
17.根據(jù)權(quán)利要求16所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括:第四時鐘信號輸入端;以及第九晶體管,被配置成根據(jù)輸入所述第一輸入信號輸入端的第一輸入信號,將輸入所述第四時鐘信號輸入端的第四時鐘信號傳輸至所述第三節(jié)點。
18.根據(jù)權(quán)利要求17所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括第十晶體管,所述第十晶體管被配置成根據(jù)所述初始信號將所述第三電源電壓傳輸至所述第四節(jié)點。
19.根據(jù)權(quán)利要求18所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊進一步包括第十一晶體管,所述第十一晶體管被配置成根據(jù)所述初始信號將所述第二電源電壓傳輸至所述輸出端。
20.根據(jù)權(quán)利要求19所述的掃描驅(qū)動設(shè)備,其中: 所述第一晶體管、所述第二晶體管、所述第三晶體管、所述第四晶體管、所述第五晶體管、所述第六晶體管、所述第七晶體管、所述第八晶體管、所述第九晶體管、所述第十晶體管和所述第十一晶體管中的至少一個晶體管是N型氧化物薄膜晶體管。
21.根據(jù)權(quán)利要求20所述的掃描驅(qū)動設(shè)備,其中: 所述第一電源電壓是邏輯高電平電壓,所述第二電源電壓是邏輯低電平電壓,并且所述第三電源電壓是低于所述第二電源電壓的邏輯低電平電壓。
22.根據(jù)權(quán)利要求19所述的掃描驅(qū)動設(shè)備,其中所述多個掃描驅(qū)動塊包括多個第一掃描驅(qū)動塊和多個第二掃描驅(qū)動塊,其中在所述多個第一掃描驅(qū)動塊中,所述第一時鐘信號輸入所述第一時鐘信號輸入端,所述第二時鐘信號輸入所述第二時鐘信號輸入端,所述第三時鐘信號輸入所述第三時鐘信號輸入端,并且所述第四時鐘信號輸入所述第四時鐘信號輸入端,并且其中在所述多個第二掃描驅(qū)動塊中,所述第四時鐘信號輸入所述第一時鐘信號輸入端,所述第三時鐘信號輸入所述第二時鐘信號輸入端,所述第二時鐘信號輸入所述第三時鐘信號輸入端,并且所述第一時鐘信號輸入所述第四時鐘信號輸入端。
23.根據(jù)權(quán)利要求22所述的掃描驅(qū)動設(shè)備,其中所述多個第一掃描驅(qū)動塊之一的輸出信號被輸入所述多個第二掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第二掃描驅(qū)動塊之一的輸出信號被輸入所述多個第一掃描驅(qū)動塊之一的第二輸入信號輸入端。·
24.根據(jù)權(quán)利要求22所述的掃描驅(qū)動設(shè)備,其中所述多個第二掃描驅(qū)動塊之一的輸出信號被輸入所述多個第一掃描驅(qū)動塊之一的第一輸入信號輸入端,并且所述多個第一掃描驅(qū)動塊之一的輸出信號被輸入所述多個第二掃描驅(qū)動塊之一的第二輸入信號輸入端。
25.根據(jù)權(quán)利要求22所述的掃描驅(qū)動設(shè)備,其中所述第一時鐘信號和所述第二時鐘信號具有相同的循環(huán),所述第三時鐘信號是所述第二時鐘信號被移位一個時段的信號,并且所述第四時鐘信號是所述第一時鐘信號被移位一個時段的信號。
26.根據(jù)權(quán)利要求25所述的掃描驅(qū)動設(shè)備,其中所述第二時鐘信號具有大于所述第一時鐘信號的電壓范圍,并且所述第三時鐘信號具有大于所述第四時鐘信號的電壓范圍。
27.—種掃描驅(qū)動設(shè)備的驅(qū)動方法,包括: 提供多個掃描驅(qū)動塊,所述多個掃描驅(qū)動塊中的每個掃描驅(qū)動塊包括:第一晶體管,用于將輸入第一時鐘信號輸入端的時鐘信號傳輸至第一節(jié)點;第二晶體管,具有連接到所述第一節(jié)點的柵電極,以將具有導(dǎo)通電壓的第一電源電壓傳輸至第二節(jié)點;第一電容器,連接在所述第二節(jié)點與第二時鐘信號輸入端之間;第二電容器,連接在所述第二節(jié)點與第三節(jié)點之間;第三電容器,連接在所述第三節(jié)點與第四節(jié)點之間;和第三晶體管,具有連接到所述第四節(jié)點的柵電極,以將輸入所述第一時鐘信號輸入端的時鐘信號傳輸至連接到掃描線的輸出端; 向所述第一節(jié)點、所述第二節(jié)點和所述第三節(jié)點施加所述第一電源電壓;向所述第四節(jié)點施加具有截止電壓的第三電源電壓;以及通過所述輸出端輸出具有截止電壓的第二電源電壓。
28.根據(jù)權(quán)利要求27所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中通過所述輸出端輸出具有截止電壓的第二電源電壓包括:根據(jù)輸入與第四晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第四晶體管導(dǎo)通,從而將所述第二電源電壓傳輸至所述輸出端。
29.根據(jù)權(quán)利要求28所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中向所述第四節(jié)點施加具有截止電壓的第三電源電壓包括:根據(jù)輸入與第五晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第五晶體管導(dǎo)通,從而將所述第三電源電壓傳輸至所述第四節(jié)點。
30.根據(jù)權(quán)利要求29所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中向所述第一節(jié)點、所述第二節(jié)點和所述第三節(jié)點施加所述第一電源電壓包括:根據(jù)輸入第六晶體管的柵電極的初始信號使所述第六晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第一節(jié)點;以及根據(jù)輸入與第八晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第八晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第三節(jié)點。
31.根據(jù)權(quán)利要求30所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,進一步包括:根據(jù)輸入與所述第一晶體管的。柵電極連接的第一輸入信號輸入端的第一輸入信號,使所述第一晶體管導(dǎo)通;根據(jù)輸入所述第二時鐘信號輸入端的時鐘信號的電壓改變,通過改變所述第二節(jié)點的電壓使所述第二晶體管導(dǎo)通;以及根據(jù)輸入與第八晶體管的柵電極連接的第三時鐘信號輸入端的時鐘信號,使所述第八晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第三節(jié)點。
32.根據(jù)權(quán)利要求31所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,進一步包括:當輸入所述第一時鐘信號輸入端的時鐘信號和輸入所述第二時鐘信號輸入端的時鐘信號變成所述導(dǎo)通電壓,并且輸入所述第三時鐘信號輸入端的時鐘信號變成所述截止電壓時,通過所述輸出端輸出具有所述導(dǎo)通電壓的時鐘信號。
33.根據(jù)權(quán)利要求32所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中通過所述輸出端輸出具有所述導(dǎo)通電壓的時鐘信號包括:當輸入所述第二時鐘信號輸入端的時鐘信號變成所述導(dǎo)通電壓時,改變所述第二節(jié)點的電壓;當所述第二節(jié)點的電壓改變時,改變所述第三節(jié)點的電壓;以及當所述第三節(jié)點的電壓改變時,改變所述第四節(jié)點的電壓。
34.根據(jù)權(quán)利要求33所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,進一步包括:根據(jù)輸入與第七晶體管的柵電極連接的第二輸入信號輸入端的第二輸入信號,使所述第七晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第一節(jié)點;以及根據(jù)輸入所述第三時鐘信號輸入端的時鐘信號使所述第四晶體管和所述第五晶體管導(dǎo)通,并且通過所述輸出端輸出所述第二電源電壓。
35.根據(jù)權(quán)利要求27所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中向所述第一節(jié)點、所述第二節(jié)點和所述第三節(jié)點施加所述第一電源電壓包括:根據(jù)輸入第六晶體管的柵電極的初始信號使所述第六晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第一節(jié)點;以及 根據(jù)輸入第八晶體管的柵電極的初始信號使所述第八晶體管導(dǎo)通,從而將所述第一電源電壓傳輸至所述第三節(jié)點。
36.根據(jù)權(quán)利要求35所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中向所述第四節(jié)點施加具有截止電壓的第三電源電壓包括:根據(jù)輸入第十晶體管的柵電極的初始信號,使所述第十晶體管導(dǎo)通,從而將所述第三電源電壓傳輸至所述第四節(jié)點。
37.根據(jù)權(quán)利要求36所述的掃描驅(qū)動設(shè)備的驅(qū)動方法,其中通過所述輸出端輸出具有截止電壓的第二電源電壓包括: 根據(jù)輸入第十一晶體管的柵電極的初始信號,使所述第十一晶體管導(dǎo)通,從而將所述第二電源電壓傳輸至所述輸出端。
【文檔編號】G09G5/00GK103578446SQ201310036481
【公開日】2014年2月12日 申請日期:2013年1月30日 優(yōu)先權(quán)日:2012年8月8日
【發(fā)明者】金臺鎮(zhèn) 申請人:三星顯示有限公司