專(zhuān)利名稱(chēng):一種學(xué)習(xí)機(jī)電路中的usb供電模塊的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及學(xué)習(xí)機(jī)電路領(lǐng)域,具體為ー種學(xué)習(xí)機(jī)電路中的USB供電模塊。
背景技術(shù):
學(xué)習(xí)機(jī)是一種電子教學(xué)類(lèi)產(chǎn)品,在國(guó)內(nèi)學(xué)生群體中應(yīng)用廣泛。學(xué)習(xí)機(jī)一般由主控模塊及其外圍的其他電路構(gòu)成,如USB供電模塊等?,F(xiàn)有技術(shù)學(xué)習(xí)機(jī)USB供電模塊在供電時(shí),常出現(xiàn)電壓不足的問(wèn)題,從而導(dǎo)致學(xué)習(xí)機(jī)中的電路模塊上電速度較慢。
實(shí)用新型內(nèi)容本實(shí)用新型目的是提供一種學(xué)習(xí)機(jī)電路中的USB供電模塊,以解決現(xiàn)有技術(shù)學(xué)習(xí) 機(jī)USB供電模塊供電時(shí)易出現(xiàn)電壓不足的問(wèn)題。為了達(dá)到上述目的,本實(shí)用新型所采用的技術(shù)方案為一種學(xué)習(xí)機(jī)電路中的USB供電模塊,其特征在于包括有USB接ロ芯片Jl,以及型號(hào)為QX2303的升壓芯片Ul,USB接ロ芯片Jl的GND引腳、多個(gè)S引腳共接后接地,USB接ロ芯片Jl的D+引腳通過(guò)電阻R2、D-引腳通過(guò)電阻Rl分別接入學(xué)習(xí)機(jī)的主控芯片,USB接ロ芯片Jl的VCC引腳依次通過(guò)ニ極管D1、D2、電感LI與升壓芯片Ul的LX引腳連接,ニ極管Dl與ニ極管D2之間還有導(dǎo)線(xiàn)引出,ニ極管D1、D2之間的引出導(dǎo)線(xiàn)依次通過(guò)電阻R3、由電阻R6和電容C4并聯(lián)構(gòu)成的并聯(lián)支路接地,電阻R3與所述并聯(lián)支路之間還有導(dǎo)線(xiàn)引出接入學(xué)習(xí)機(jī)的主控芯片,ニ極管D2、電感LI之間還有導(dǎo)線(xiàn)引出通過(guò)穩(wěn)壓電容CPl接地,穩(wěn)壓電容CPl兩端還分別接入電壓VBAT+、VBAT-,所述升壓芯片Ul的LX引腳、OUT引腳之間接有ニ極管D3,升壓芯片Ul的VSS引腳接地,OUT引腳上還有兩路導(dǎo)線(xiàn),升壓芯片Ul的OUT引腳上一路導(dǎo)線(xiàn)通過(guò)相互并聯(lián)的電容C3、電解電容CP2接地,升壓芯片Ul的OUT引腳上另ー路導(dǎo)線(xiàn)接入電壓VCC33。本實(shí)用新型在USB接ロ芯片上接入升壓芯片,能有效地保證USB供電模塊供電至學(xué)習(xí)機(jī)其他電路模塊的電壓值穩(wěn)定,進(jìn)而提高了學(xué)習(xí)機(jī)中其他電路模塊上電速度。
圖I為本實(shí)用新型的電路原理圖。
具體實(shí)施方式
如圖I所示。一種學(xué)習(xí)機(jī)電路中的USB供電模塊,包括有USB接ロ芯片J1,以及型號(hào)為QX2303的升壓芯片Ul,USB接ロ芯片Jl的GND引腳、多個(gè)S引腳共接后接地,USB接ロ芯片Jl的D+引腳通過(guò)電阻R2、D-引腳通過(guò)電阻Rl分別接入學(xué)習(xí)機(jī)的主控芯片,USB接ロ芯片Jl的VCC引腳依次通過(guò)ニ極管D1、D2、電感LI與升壓芯片Ul的LX引腳連接,ニ極管Dl與ニ極管D2之間還有導(dǎo)線(xiàn)引出,ニ極管Dl、D2之間的引出導(dǎo)線(xiàn)依次通過(guò)電阻R3、由電阻R6和電容C4并聯(lián)構(gòu)成的并聯(lián)支路接地,電阻R3與所述并聯(lián)支路之間還有導(dǎo)線(xiàn)引出接入學(xué)習(xí)機(jī)的主控芯片,ニ極管D2、電感LI之間還有導(dǎo)線(xiàn)引出通過(guò)穩(wěn)壓電容CPl接地,穩(wěn)壓電容CPl兩端還分別接入電壓VBAT+、VBAT-,所述升壓芯片Ul的LX引腳、OUT引腳之間接有ニ極管D3,升壓芯片Ul的VSS引腳接地,OUT引腳上還有兩路導(dǎo)線(xiàn),升壓芯片Ul的O UT引腳上一路導(dǎo)線(xiàn)通過(guò)相互并聯(lián)的電容C3、電解電容CP2接地,升壓芯片Ul的OUT引腳上另ー路導(dǎo)線(xiàn)接入電壓VCC33。
權(quán)利要求1. 一種學(xué)習(xí)機(jī)電路中的USB供電模塊,其特征在于包括有USB接ロ芯片J1,以及型號(hào)為QX2303的升壓芯片Ul,USB接ロ芯片Jl的GND引腳、多個(gè)S引腳共接后接地,USB接ロ芯片Jl的D+引腳通過(guò)電阻R2、D-引腳通過(guò)電阻Rl分別接入學(xué)習(xí)機(jī)的主控芯片,USB接ロ芯片Jl的VCC引腳依次通過(guò)ニ極管D1、D2、電感LI與升壓芯片Ul的LX引腳連接,ニ極管Dl與ニ極管D2之間還有導(dǎo)線(xiàn)引出,ニ極管D1、D2之間的引出導(dǎo)線(xiàn)依次通過(guò)電阻R3、由電阻R6和電容C4并聯(lián)構(gòu)成的并聯(lián)支路接地,電阻R3與所述并聯(lián)支路之間還有導(dǎo)線(xiàn)引出接入學(xué)習(xí)機(jī)的主控芯片,ニ極管D2、電感LI之間還有導(dǎo)線(xiàn)引出通過(guò)穩(wěn)壓電容CPl接地,穩(wěn)壓電容CPl兩端還分別接入電壓VBAT+、VBAT-,所述升壓芯片Ul的LX引腳、OUT引腳之間接有ニ極管D3,升壓芯片Ul的VSS引腳接地,OUT引腳上還有兩路導(dǎo)線(xiàn),升壓芯片Ul的OUT引腳上一路導(dǎo)線(xiàn)通過(guò)相互并聯(lián)的電容C3、電解電容CP2接地,升壓芯片Ul的OUT引腳上另一路導(dǎo)線(xiàn)接入電壓VCC33。
專(zhuān)利摘要本實(shí)用新型公開(kāi)了一種學(xué)習(xí)機(jī)電路中的USB供電模塊,包括有USB接口芯片J1,以及型號(hào)為QX2303的升壓芯片U1,USB接口芯片J1與升壓芯片U1通過(guò)二極管D1、二極管D2、電感L1連接。本實(shí)用新型能有效地保證USB供電模塊供電至學(xué)習(xí)機(jī)其他電路模塊的電壓值穩(wěn)定,進(jìn)而提高了學(xué)習(xí)機(jī)中其他電路模塊上電速度。
文檔編號(hào)G09B5/00GK202632552SQ20122021882
公開(kāi)日2012年12月26日 申請(qǐng)日期2012年5月7日 優(yōu)先權(quán)日2012年5月7日
發(fā)明者蔣智謀 申請(qǐng)人:安徽狀元郎電子科技有限公司