驅(qū)動(dòng)集成電路的制作方法
【專利摘要】一種驅(qū)動(dòng)集成電路,包括信號(hào)處理電路、接收器及終端電阻提供電路。接收器耦接第一傳輸線及第二傳輸線,并經(jīng)第一傳輸線及第二傳輸線接收一傳輸信號(hào)后輸出至信號(hào)處理電路。終端電阻提供電路耦接接收器。
【專利說明】驅(qū)動(dòng)集成電路
【技術(shù)領(lǐng)域】
[0001]本發(fā)明是有關(guān)于一種驅(qū)動(dòng)電路,且特別是有關(guān)于一種驅(qū)動(dòng)集成電路。
【背景技術(shù)】
[0002]平面顯示器為現(xiàn)今廣泛應(yīng)用的產(chǎn)品。為求平面顯示器畫面的寫實(shí)與生動(dòng),無可避免地必須提高畫面分辨率和提升畫面更新頻率,因此高速應(yīng)用的平面顯示器便因應(yīng)而生。面對(duì)高速應(yīng)用的需求,傳輸線的反射與衰減導(dǎo)致提高平面顯示器使用頻率的困難,因此傳輸線必須有適當(dāng)?shù)淖杩蛊ヅ洹?br>
[0003]傳統(tǒng)應(yīng)用會(huì)將阻抗匹配的終端電阻,置放于最接近驅(qū)動(dòng)集成電路輸入端的印刷電路板上。然而,實(shí)際進(jìn)入驅(qū)動(dòng)集成電路內(nèi)部的高速信號(hào)無可避免地仍舊會(huì)經(jīng)過一段阻抗不匹配的路徑,導(dǎo)致高速信號(hào)失真而降低了高速信號(hào)實(shí)際可達(dá)到的最高速度。
【發(fā)明內(nèi)容】
[0004]本發(fā)明是有關(guān)于一種驅(qū)動(dòng)集成電路。
[0005]根據(jù)本發(fā)明,提出一種驅(qū)動(dòng)集成電路。驅(qū)動(dòng)集成電路包括信號(hào)處理電路、接收器及終端電阻提供電路。接收器耦接第一傳輸線及第二傳輸線,并經(jīng)第一傳輸線及第二傳輸線接收一傳輸信號(hào)后輸出至信號(hào)處理電路。終端電阻提供電路是耦接接收器。
[0006]為了對(duì)本發(fā)明的上述及其它方面有更佳的了解,下文特舉實(shí)施例,并配合所附圖式,作詳細(xì)說明如下。
【專利附圖】
【附圖說明】
[0007]圖1繪示為一種具終端電阻提供電路的驅(qū)動(dòng)集成電路的方塊圖。
[0008]圖2繪示為依照第一實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。
[0009]圖3繪示為依照第二實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。
[0010]圖4繪示為依照第三實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。
[0011]圖5繪示為依照第四實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。
[0012]圖6繪示為依照第五實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。
[0013]圖7繪示為依照第六實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。
[0014]圖8繪示為依照第七實(shí)施例的一種顯示驅(qū)動(dòng)電路的示意圖。
[0015]圖9繪示為依照第八實(shí)施例的一種顯示驅(qū)動(dòng)電路的示意圖。
[0016]圖10繪示為依照第九實(shí)施例的一種顯示驅(qū)動(dòng)電路的示意圖。
[0017]圖11繪示為依照第九實(shí)施例的一種顯示器的示意圖。
[0018][主要元件標(biāo)號(hào)說明]
[0019]10:驅(qū)動(dòng)集成電路11:信號(hào)處理電路
[0020]12:接收器13、13(1)~16(6):終端電阻提供電路
[0021]20P、20N:傳輸線30:時(shí)序控制器[0022]40、50、60、70:印刷電路板 80:基板
[0023]90:顯示面板111:模擬電路
[0024]112:數(shù)字電路121:保護(hù)電路
[0025]Rl ~Rn、Rll ~Rln、R21 ~R2n:終端電阻
[0026]Sffl ~SW4、Sffll ~Rln、Sff21 ~SW2n
【具體實(shí)施方式】
[0027]請參照圖1,圖1繪示為一種具終端電阻提供電路的驅(qū)動(dòng)集成電路的方塊圖。驅(qū)動(dòng)集成電路10包括信號(hào)處理電路11、接收器12及終端電阻提供電路13。信號(hào)處理電路11還包括模擬電路111及數(shù)字電路112。數(shù)字電路112耦接模擬電路111,且模擬電路111耦接接收器12。接收器12耦接傳輸線20P及傳輸線20N,并經(jīng)傳輸線20P及傳輸線20N接收一傳輸信號(hào)后輸出至信號(hào)處理電路11。舉例來說,驅(qū)動(dòng)集成電路10例如為源極驅(qū)動(dòng)集成電路,驅(qū)動(dòng)集成電路10接收由時(shí)序控制器產(chǎn)生的傳輸信號(hào)。驅(qū)動(dòng)集成電路10是被時(shí)序控制器分支驅(qū)動(dòng)(Mult1-drive)。也就是說,時(shí)序控制器的一個(gè)通道同時(shí)連接至數(shù)個(gè)驅(qū)動(dòng)集成電路10的接收器12。終端電阻提供電路13耦接接收器12。接收器12還包括保護(hù)電路121,終端電阻提供電路13耦接至保護(hù)電路121。保護(hù)電路121耦接傳輸線20P及傳輸線20N。
[0028]前述終端電阻提供電路13是內(nèi)建于驅(qū)動(dòng)集成電路10,且能于傳輸線20P與傳輸線20N之間提供終端電阻。因此,不僅能縮短阻抗不匹配的路徑及提高傳輸信號(hào)的質(zhì)量,也能提升傳輸信號(hào)所能達(dá)到的最高頻率。
[0029]第一實(shí)施例
[0030]請參照圖2,圖2繪示為依照第一實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。前述終端電阻提供電路13于第一實(shí)施例是以終端電阻提供電路13(1)為例說明。終端電阻提供電路13(1)包括終端電阻R1。終端電阻Rl的一端電性連接至傳輸線20P,終端電阻Rl的另一端電性連接至傳輸線20N。 [0031]第二實(shí)施例
[0032]請參照圖3,圖3繪示為依照第二實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。前述終端電阻提供電路13于第二實(shí)施例是以終端電阻提供電路13(2)為例說明。終端電阻提供電路13(2)包括終端電阻R1、開關(guān)SWl及開關(guān)SW2。終端電阻Rl的一端經(jīng)開關(guān)SWl耦接至傳輸線20P,終端電阻Rl的另一端經(jīng)開關(guān)SW2耦接至傳輸線20N。
[0033]第三實(shí)施例
[0034]請參照圖4,圖4繪示為依照第三實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。前述終端電阻提供電路13于第三實(shí)施例是以終端電阻提供電路13(3)為例說明。終端電阻提供電路13 (3)包括開關(guān)SW3、終端電阻Rl及終端電阻R2。開關(guān)SW3的一端經(jīng)該終端電阻Rl耦接至傳輸線20P,開關(guān)SW3的另一端經(jīng)終端電阻Rl耦接至傳輸線20N。
[0035]第四實(shí)施例
[0036]請參照圖5,圖5繪示為依照第四實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。前述終端電阻提供電路13于第四實(shí)施例是以終端電阻提供電路13(4)為例說明。終端電阻提供電路13 (4)包括終端電阻Rl及開關(guān)SW4,終端電阻Rl的一端經(jīng)開關(guān)SW4耦接至傳輸線20P,終端電阻Rl的另一端耦接至傳輸線20N。[0037]第五實(shí)施例
[0038]請參照圖6,圖6繪示為依照第五實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。前述終端電阻提供電路13于第五實(shí)施例是以終端電阻提供電路13(5)為例說明。終端電阻提供電路13(5)包括開關(guān)3121~51211、終端電阻1?11~1?111及終端電阻1?21~1?211,終端電阻1?11~Rln的一端耦接至傳輸線20P。開關(guān)SW21~SW2n的一端分別耦接至終端電阻Rll~Rln的另一端,開關(guān)SW21~SW2n的另一端分別耦接至終端電阻R21~R2n的一端,終端電阻R21~R2n的另一端耦接至傳輸線20N。
[0039]第六實(shí)施例
[0040]請參照圖7,圖7繪示為依照第六實(shí)施例的驅(qū)動(dòng)集成電路的示意圖。前述終端電阻提供電路13于第六實(shí)施例是以終端電阻提供電路13(6)為例說明。終端電阻提供電路13(6)包括終端電阻Rl~Rn及開關(guān)SWll~SWln。開關(guān)SWll~SWln的一端耦接至傳輸線20P,開關(guān)SWll~SWln的另一端分別耦接至終端電阻Rl~Rn的一端。終端電阻Rl~Rn的另一端耦接至傳輸線20N。
[0041]第七實(shí)施例
[0042]請參照圖8,圖8繪示為依照第七實(shí)施例的一種顯示驅(qū)動(dòng)電路的示意圖。需說明的是,圖8繪示的每一條實(shí)線包括用以傳遞傳輸信號(hào)的數(shù)條傳輸線。時(shí)序控制器30經(jīng)由印刷電路板40分支驅(qū)動(dòng)數(shù)個(gè)驅(qū)動(dòng)集成電路10,并經(jīng)由印刷電路板50分支驅(qū)動(dòng)數(shù)個(gè)驅(qū)動(dòng)集成電路10。由于終端電阻內(nèi)建于驅(qū)動(dòng)集成電路10,因此縮短了阻抗不匹配的路徑,大為提高了高速信號(hào)的信號(hào)質(zhì)量,也提升了高速信號(hào)所能達(dá)到的最高頻率。 [0043]第八實(shí) 施例
[0044]請參照圖9,圖9繪示為依照第八實(shí)施例的一種顯示驅(qū)動(dòng)電路的示意圖。需說明的是,圖9繪示的每一條實(shí)線包括用以傳遞傳輸信號(hào)的數(shù)條傳輸線。時(shí)序控制器30經(jīng)由印刷電路板40及印刷電路板50分支驅(qū)動(dòng)數(shù)個(gè)驅(qū)動(dòng)集成電路10,并經(jīng)由印刷電路板50分支驅(qū)動(dòng)數(shù)個(gè)驅(qū)動(dòng)集成電路10。由于終端電阻內(nèi)建于驅(qū)動(dòng)集成電路10,因此縮短了阻抗不匹配的路徑,大為提高了高速信號(hào)的信號(hào)質(zhì)量,也提升了高速信號(hào)所能達(dá)到的最高頻率。
[0045]第九實(shí)施例
[0046]請參照圖10,圖10繪示為依照第九實(shí)施例的一種顯示驅(qū)動(dòng)電路的示意圖。需說明的是,圖10繪示的每一條實(shí)線包括用以傳遞傳輸信號(hào)的數(shù)條傳輸線。時(shí)序控制器30經(jīng)由印刷電路板60分支驅(qū)動(dòng)數(shù)個(gè)驅(qū)動(dòng)集成電路10。由于終端電阻內(nèi)建于驅(qū)動(dòng)集成電路10,因此縮短了阻抗不匹配的路徑,大為提高了高速信號(hào)的信號(hào)質(zhì)量,也提升了高速信號(hào)所能達(dá)到的最聞?lì)l率。
[0047]第十實(shí)施例
[0048]請參照圖11,圖11繪示為依照第九實(shí)施例的一種顯示器的示意圖。需說明的是,圖11繪示的每一條實(shí)線包括用以傳遞傳輸信號(hào)的數(shù)條傳輸線。時(shí)序控制器30是設(shè)置于印刷電路板70上,而驅(qū)動(dòng)集成電路10及顯示面板是設(shè)置于基板80上以形成玻璃覆晶基板(Chip-On-Glass, COG)。時(shí)序控制器30經(jīng)印刷電路板70及基板80電性連接驅(qū)動(dòng)集成電路
10。由于終端電阻內(nèi)建于驅(qū)動(dòng)集成電路10,因此縮短了阻抗不匹配的路徑,大為提高了高速信號(hào)的信號(hào)質(zhì)量,也提升了高速信號(hào)所能達(dá)到的最高頻率。
[0049]綜上所述,雖然本發(fā)明已以實(shí)施例揭露如上,然其并非用以限定本發(fā)明。本發(fā)明所屬【技術(shù)領(lǐng)域】中具有通常知識(shí)者,在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作各種的更動(dòng)與潤飾。因此,本發(fā)明的保護(hù)范圍當(dāng)視所附的權(quán)利要求范圍所界定者為準(zhǔn)。
【權(quán)利要求】
1.一種驅(qū)動(dòng)集成電路,包括: 一信號(hào)處理電路; 一接收器,耦接一第一傳輸線及一第二傳輸線,并經(jīng)該第一傳輸線及該第二傳輸線接收一傳輸信號(hào)后輸出至該信號(hào)處理電路;以及 一終端電阻提供電路,耦接該接收器。
2.根據(jù)權(quán)利要求1所述的驅(qū)動(dòng)集成電路,其中該終端電阻提供電路包括一終端電阻,該終端電阻的一端電性連接至該第一傳輸線,該終端電阻的另一端電性連接至該第二傳輸線。
3.根據(jù)權(quán)利要求2所述的驅(qū)動(dòng)集成電路,其中該終端電阻提供電路包括一終端電阻、一第一開關(guān)及一第二開關(guān),該終端電阻的一端經(jīng)該第一開關(guān)耦接至該第一傳輸線,該終端電阻的另一端經(jīng)該第二開關(guān)耦接至該第二傳輸線。
4.根據(jù)權(quán)利要求2所述的驅(qū)動(dòng)集成電路,其中該終端電阻提供電路包括一開關(guān)、一第一終端電阻及一第二終端電阻,該開關(guān)的一端經(jīng)該第一終端電阻耦接至該第一傳輸線,該開關(guān)的另一端經(jīng)該第二終端電阻耦接至該第二傳輸線。
5.根據(jù)權(quán)利要求2所述的驅(qū)動(dòng)集成電路,其中該終端電阻提供電路包括一終端電阻及一開關(guān),該終端電阻的一端經(jīng)該開關(guān)耦接至該第一傳輸線,該終端電阻的另一端耦接至該第二傳輸線。
6.根據(jù)權(quán)利要求2所述的驅(qū)動(dòng)集成電路,其中該終端電阻提供電路包括多個(gè)開關(guān)、多個(gè)第一終端電阻及多個(gè)第二終端電阻,該多個(gè)第一終端電阻的一端耦接至該第一傳輸線,該多個(gè)開關(guān)的一端分別耦接至該多個(gè)第一終端電阻的另一端,該多個(gè)開關(guān)的另一端分別耦接至該多個(gè)第二終端電阻的一端,該多個(gè)第二終端電阻的另一端耦接至該第二傳輸線。
7.根據(jù)權(quán)利要求2所述的驅(qū)動(dòng)集成電路,其中該終端電阻提供電路包括多個(gè)終端電阻及多個(gè)開關(guān),該多個(gè)開關(guān)的一端耦接至該第一傳輸線,該多個(gè)開關(guān)的另一端分別耦接至該多個(gè)終端電阻的一端,該多個(gè)終端電阻的另一端耦接至該第二傳輸線。
8.根據(jù)權(quán)利要求1所述的驅(qū)動(dòng)集成電路,其中該接收器包括一保護(hù)電路,該終端電阻提供電路耦接至該保護(hù)電路。
9.根據(jù)權(quán)利要求1所述的驅(qū)動(dòng)集成電路,其中該驅(qū)動(dòng)集成電路是被一時(shí)序控制器分支驅(qū)動(dòng)。
【文檔編號(hào)】G09G5/00GK103810983SQ201210459093
【公開日】2014年5月21日 申請日期:2012年11月14日 優(yōu)先權(quán)日:2012年11月14日
【發(fā)明者】林立堂 申請人:聯(lián)詠科技股份有限公司