專利名稱:一種實現(xiàn)多畫面合成的方法及系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及視頻圖像處理領(lǐng)域,尤其涉及視頻合成領(lǐng)域,具體的講是ー種實現(xiàn)多畫面合成的方法及系統(tǒng)。
背景技術(shù):
隨著科技的進步,越來越多的視頻畫面需要集中顯示,例如將多路電視信號合成輸出到一個屏幕上的多畫面處理器得到廣泛地應(yīng)用。在一般的會議室及法院中都有多個攝像頭,VGA信號和視頻會議終端的HDMI/DVI等信號源,用戶要求所有視頻信號源都進行錄制并存貯。如果要對所有現(xiàn)場視頻源進行編碼,錄制及存貯,在現(xiàn)有的網(wǎng)絡(luò)資源是不可能實現(xiàn)的,另外整個信息工程的造價也是不允許的。這樣就必須將所有的視頻信號源合成一路高清的視頻信號,并將合成后的高清信號進行編碼,錄制,存貯,這樣ー來,不僅保證所有現(xiàn)場視頻信號進行了編碼,錄制及存貯,而且高清的合成畫面還保證了視頻質(zhì)量。一路合成的視頻源對網(wǎng)絡(luò)傳輸也有很好控制。高清視頻畫面合成控制器是針對各種格式的高清視頻輸入信號進行合成,形成一路高清合成畫面輸出,一般都是采用不同的視頻接收芯片來實現(xiàn)對高清視頻輸入的識別與數(shù)字化,然后進入到復(fù)雜的FPGA系統(tǒng),進行相關(guān)的縮放與合成處理。但是,現(xiàn)有的高清視頻畫面處理器,由于FPGA的資源是有限的,對于輸入視頻路數(shù)很多的高清視頻畫面合成,F(xiàn)PGA的處理系統(tǒng)將變得十分龐大而且非常復(fù)雜,設(shè)計難度大,系統(tǒng)成本高。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問題是不需要復(fù)雜的FPGA處理,簡單易行的實現(xiàn)快速定制多畫面合成。為了達(dá)到上述目的,本發(fā)明實施例公開了ー種實現(xiàn)多畫面合成的系統(tǒng),所述系統(tǒng)包括微控制器和畫面處理器,所述微控制器接收外部用戶指令并對所述畫面處理器進行控制,其中,所述畫面處理器包括多個畫面合成裝置,所述多個畫面合成裝置進行級聯(lián),將前ー個畫面合成裝置輸出的數(shù)字信號作為后ー個畫面合成裝置的輸入;每一所述畫面合成裝置包括視頻信號接ロ,用于接收外部視頻信號;數(shù)字信號接ロ,用于接收所述前ー個畫面合成裝置輸出的數(shù)字信號;畫面合成模塊,用于將所述高清視頻信號和所述前ー個畫面合成裝置輸出的數(shù)字信號進行畫中畫合成或者畫外畫合成,生成高清合成畫面并顯示在外部顯示終端上。在所述級聯(lián)的多個畫面合成裝置中,第二個畫面合成裝置中的畫面合成模塊采用畫外畫合成處理,剰余畫面合成裝置中的畫面合成模塊采用畫中畫合成處理。當(dāng)某ー個所述圖形處理裝置沒有接收外部高清視頻信號吋,則其輸出為輸入的前ー個畫面合成裝置的數(shù)字信號,生成的高清合成畫面與所述前ー個畫面合成裝置生成的相同。所述微控制器通過異步切換開關(guān)的方式依次控制所述多個畫面合成裝置。
為了達(dá)到上述目的,本發(fā)明還提供了一種實現(xiàn)多畫面合成的方法,包括以下步驟所述多個畫面合成裝置中的每一畫面合成裝置接收外部高清視頻信號或/及所述前ー個畫面合成裝置輸出的數(shù)字信號;所述每一畫面合成裝置將接收到的高清視頻信號和所述前ー個畫面合成裝置輸出的數(shù)字信號進行畫中畫合成或者畫外畫合成,生成高清合成畫面。本發(fā)明的多畫面合成方法及系統(tǒng)可以快速實現(xiàn)N(2、4、6、8、16等)畫面合成,能夠兼容多種視頻輸入信號源。并且,整個系統(tǒng)不需要復(fù)雜的FPGA處理,造價低廉,相比現(xiàn)有技術(shù),具有高性價比。
為了更清楚地說明本發(fā)明實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本發(fā)明的一些實施例,對于本領(lǐng)域技術(shù)人員來講,在不付出創(chuàng)造性勞動性的前提下,還可以根據(jù)這些附圖獲得其他的附圖。 圖I為本發(fā)明實施例的實現(xiàn)多畫面合成的系統(tǒng)的結(jié)構(gòu)示意圖;圖2為圖I所示實施例中的畫面處理器的信號連接示意圖;圖3為圖I所示實施例中的畫面合成裝置的結(jié)構(gòu)示意圖;圖4為本發(fā)明實施例的通過改變坐標(biāo)位置來改變畫面顯示模式的示意圖;圖5為本發(fā)明實施例的實現(xiàn)多畫面合成的方法流程圖;圖6為本發(fā)明實施例中的微控制器進行N次異步控制的結(jié)構(gòu)示意圖;圖7為圖6所示實施例的微控制器進行N次異步控制的方法流程圖;圖8為本發(fā)明利用8個畫面處理裝置進行多畫面顯示的具體實施例的結(jié)構(gòu)示意圖;圖9為利用圖8所示的多畫面合成系統(tǒng)進行4畫面合成的結(jié)構(gòu)示意圖。
具體實施例方式下面將結(jié)合本發(fā)明實施例中的附圖,對本發(fā)明實施例中的技術(shù)方案進行清楚、完整地描述,顯然,所描述的實施例僅僅是本發(fā)明一部分實施例,而不是全部的實施例?;诒景l(fā)明中的實施例,本領(lǐng)域普通技術(shù)人員在沒有做出創(chuàng)造性勞動前提下所獲得的所有其他實施例,都屬于本發(fā)明保護的范圍。圖I為本發(fā)明實施例的實現(xiàn)多畫面合成的系統(tǒng)的結(jié)構(gòu)示意圖。如圖所示,本實施例中的多畫面合成的系統(tǒng)包括微控制器101和畫面處理器201,所述微控制器101接收外部用戶指令并對所述畫面處理器201進行控制,其中,所述畫面處理器201包括多個畫面合成裝置,所述多個畫面合成裝置進行級聯(lián),經(jīng)過畫面處理器后的合成畫面信號顯示在外部顯示器上。在本實施例中,所述微控制器101通過異步切換開關(guān)的方式依次控制所述多個畫面合成裝置。圖2為圖I所示實施例中的畫面處理器201的信號連接示意圖,如圖所示,畫面處理器201中的多個畫面處理裝置進行級聯(lián),將前ー個畫面合成裝置輸出的數(shù)字信號作為后ー個畫面合成裝置的輸入。姆ー個畫面合成裝置可接收外部的VGA信號、YPbPr信號以及HDMI信號等。在本實施例中,當(dāng)某ー個所述圖形處理裝置沒有接收外部信號吋,則其輸出為輸入的前ー個畫面合成裝置的數(shù)字信號,生成的高清合成畫面與所述前ー個畫面合成裝置生成的相同。如圖3所示,為圖I所示實施例中的畫面合成裝置的結(jié)構(gòu)示意圖。每一所述畫面合成裝置包括視頻信號接ロ 301,用于接收外部視頻信號。所述外部視頻信號包括VGA信號、YPbPr信號以及HDMI信號。
數(shù)字信號接ロ 302,用于接收所述前ー個畫面合成裝置輸出的數(shù)字信號。畫面合成模塊303,用于將所述高清視頻信號和所述前ー個畫面合成裝置輸出的數(shù)字信號進行畫中畫PIP合成或者畫外畫POP合成,生成高清合成畫面并顯示在外部顯示終端上。在本發(fā)明的實施例中,在所述級聯(lián)的多個畫面合成裝置中,第二個畫面合成裝置中的畫面合成模塊采用畫外畫POP合成處理,剩余畫面合成裝置中的畫面合成模塊采用畫中畫PIP合成處理。這是因為,第二個畫面合成裝置用于合成第一畫面與第二畫面,如果設(shè)置為畫中畫模式,則第二畫面會覆蓋原有第一畫面的部分,剩下每級畫面合成都會覆蓋第一畫面的部分,造成畫面顯示的錯誤。在本實施例中,畫面合成裝置201還包括選擇開關(guān)304,連接于視頻信號接ロ 301,用于對外部輸入的VGA信號和YPbPr信號進行模擬選擇,被選擇的信號經(jīng)過模數(shù)轉(zhuǎn)換器ADC35進行轉(zhuǎn)換后,生成30bit的TTL信號;畫面合成裝置202還包括串轉(zhuǎn)并模塊306,連接于視頻信號接ロ 301,用于對外部輸入的HDMI信號進行串轉(zhuǎn)并操作,生成30bit的TTL信號;數(shù)字選擇開關(guān)307用于對經(jīng)過ADC35生成的TTL信號與經(jīng)過串轉(zhuǎn)并模塊306生成的TTL信號進行選擇,擇ー送入到第一縮放模塊308進行畫面的縮放??s放比例是根據(jù)用戶需求設(shè)定的。例如,如果在顯示終端上顯示兩個畫面,如圖4中的2A和2B所示,可通過改變每一畫面的坐標(biāo)位置來實現(xiàn)。如果進行兩個畫面的畫中畫顯示(2A),將畫面I的坐標(biāo)(left top right bot tom)設(shè)置為(0,0,H, V),將畫面 2 的坐標(biāo)(left top right bottom)設(shè)置為(0,0,H/4,V/4),如果進行兩個畫面的畫外畫顯示(2B),將畫面I的坐標(biāo)(left topright bottom)設(shè)置為(0,V/4, H/2, 3V/4),將畫面 2 的坐標(biāo)(left top right bottom)設(shè)置為(H/2,V/4,H,3V/4)。再例如圖4中的4A和4B所示,分別為四個畫面進行畫外畫顯示的兩個顯示模式。如果進行四個畫面的第一模式的畫外畫顯示(4A),將畫面I的坐標(biāo)(left top rightbottom)設(shè)置為(0,0,H/2,V/2),將畫面 2 的坐標(biāo)(left top right bottom)設(shè)置為(H/2,0,H,V/2),將畫面 3 的坐標(biāo)(left top right bottom)設(shè)置為(0,V/2,H/2,V),將畫面 4 的坐標(biāo)(left top right bottom)設(shè)置為(H/2, V/2, H, V);如果進行四個畫面的第二模式的畫外畫顯示(4B),將畫面 I 的坐標(biāo)(left top right bottom)設(shè)置為(0,V/8,3H/4,7V/8),將畫面2的坐標(biāo)(left top right bottom)設(shè)置為(3H/4,V/8, H,3V/8),將畫面3的坐標(biāo)(left top right bottom)設(shè)置為(3H/4, 3V/8, H, 5V/8),將畫面 4 的坐標(biāo)(left top rightbottom)設(shè)置為(3H/4,5V/8,H,7V/8)。再例如圖4中的6A所示,為六個畫面進行畫外畫顯示。因此,可將畫面I的坐標(biāo)(left top right bottom)設(shè)置為(0,0, 2H/3, 2V/3),將畫面 2 的坐標(biāo)(left top rightbottom)設(shè)置為(2H/3,0,H,V/3),將畫面 3 的坐標(biāo)(left top right bottom)設(shè)置為(2H/3,V/3, H,2V/3),將畫面 4 的坐標(biāo)(left top right bottom)設(shè)置為(0,2V/3,H/3,V),將畫面 5 的坐標(biāo)(left top right bottom)設(shè)置為(H/3,2V/3,2H/3,V),將畫面 6 的坐標(biāo)(lefttop right bottom)設(shè)置為(2H/3,2V/3,H,V)。再例如圖4中的8A所示,為八個畫面進行畫外畫顯示。因此,可將畫面I的坐標(biāo)(left top right bottom)設(shè)置為(0,0, 3H/4, 3V/4),將畫面 2 的坐標(biāo)(left top rightbottom)設(shè)置為(3H/4,0,H,V/4),將畫面 3 的坐標(biāo)(left top right bottom)設(shè)置為(3H/4,V/4,H,2V/4),將畫面 4 的坐標(biāo)(left top right bottom)設(shè)置為(3H/4,2V/4,H,3V/4),將畫面5的坐標(biāo)(left top right bottom)設(shè)置為(0, 3V/4, H/4, V),將畫面6的坐標(biāo)(lefttop right bottom)設(shè)置為(H/4, 3V/4,2H/4, V),將畫面 7 的坐標(biāo)(left top right bottom)設(shè)置為(2H/4,3V/4,3H/4,V),將畫面 8 的坐標(biāo)(left top right bottom)設(shè)置為(3H/4,3V/4, H, V)。但本發(fā)明不限于此,在其他實施例中,可以設(shè)置更多的畫面顯示,以及不同模式的畫面顯示,只要根據(jù)用戶需要設(shè)置每個畫面的坐標(biāo)位置即可。
在本實施例中,微控制器通過異步切換開關(guān)的方式依次控制所述多個畫面合成裝置。一般的微控制器通常只有兩個控制串ロ,無法實現(xiàn)對多個畫面合成裝置的一對ー控制,因此本發(fā)明采取切換開關(guān)的方式來依次控制模塊。圖5為本發(fā)明實施例的實現(xiàn)多畫面合成的方法流程圖。如圖所示,所述方法是利用如圖I-圖3所示的系統(tǒng)來實現(xiàn),其包括以下步驟步驟S101,所述多個畫面合成裝置中的每一畫面合成裝置接收外部高清視頻信號或/及所述前ー個畫面合成裝置輸出的數(shù)字信號;步驟S102,所述每一畫面合成裝置將接收到的高清視頻信號和所述前ー個畫面合成裝置輸出的數(shù)字信號進行畫中畫合成或者畫外畫合成,生成高清合成畫面。在步驟S102中,第二個畫面合成裝置中的畫面合成模塊采用畫外畫POP合成處理,剰余畫面合成裝置中的畫面合成模塊采用畫中畫PIP合成處理。并且,當(dāng)某ー個所述圖形處理裝置沒有接收外部高清視頻信號吋,則其輸出為輸入的前ー個畫面合成裝置的數(shù)字信號,生成的高清合成畫面與所述前ー個畫面合成裝置生成的相同。在本實施例中,微控制器通過異步切換開關(guān)的方式依次控制所述多個畫面合成裝置。一般的微控制器通常只有兩個控制串ロ,無法實現(xiàn)對多個畫面合成裝置的一對ー控制,因此本發(fā)明采取切換開關(guān)的方式來依次控制模塊。如圖6所示,為本發(fā)明實施例中的微控制器進行N次異步控制的結(jié)構(gòu)示意圖。在本實施例中,以8個畫面處理裝置為例,微控制器通過切換開關(guān)的方式異步控制8個畫面處理裝置。本實施例中,畫面處理裝置為芯片PW338C。圖7為圖6所示實施例的微控制器進行N次異步控制的方法流程圖。如圖7所示,當(dāng)用戶串ロ發(fā)送一條修改輸出分辨率的命令,MCU與用戶端的控制串ロ產(chǎn)生中斷,解析命令為修改輸出分辨率的;然后判斷是否需要切換MCU與某一 PW338C的串ロ,如果不需要,則詢問是否還有數(shù)據(jù)要發(fā)送(即修改分辨率的其他數(shù)據(jù)),如果有其他數(shù)據(jù)要發(fā)送,則發(fā)送下一個數(shù)據(jù),如果沒有數(shù)據(jù)要發(fā)送,則結(jié)束與該PW338C芯片的通訊操作;如果需要切換MCU與某一 PW338C的串ロ,則首先進行切換前延時,以避免干擾,再根據(jù)命令切換串ロ,然后再進行切換后延時,同樣是為了避免干擾,最后對切換后的PW338C執(zhí)行修改輸出分辨率的操作。依此步驟依次執(zhí)行8次,實現(xiàn)異步8次控制。在其他實施例中,對4次、6次、16次等等的操作同樣如此進行。圖8為本發(fā)明實施例的利用8個畫面處理裝置進行多畫面顯示的具體實施例。在本實施例中,具有8個畫面處理裝置,分別為IDU ID2、ID3、ID4、ID5、ID6、ID7、ID8。本實施例要實現(xiàn)如圖8左上角所示的8畫面合成。IDl接收到外部的VGA信號、YPbPr信號以及HDMI信號,生成畫面1,為ー個獨立畫面,然后IDl將級聯(lián)數(shù)字信號發(fā)送至ID2,同時ID2接收外部VGA信號、YPbPr信號以及HDMI信號,生成畫面2,根據(jù)用戶設(shè)定的坐標(biāo)位置參數(shù)(參看如4所示),可將畫面I和畫面2利用畫外畫合成方法設(shè)置為如圖畫面所示,同時ID3接收外部VGA信號、YPbPr信號以及HDMI信號,生成畫面3,根據(jù)用戶設(shè)定的坐標(biāo)位置參數(shù),可將畫面I、畫面2和畫面3利用畫中畫合成方法設(shè)置為如圖所示。ID4、ID5、ID6、ID7、ID8執(zhí)行與ID2 —樣的畫中畫合成方法,生成最終的8畫面合成顯示在顯示終端上。 在此實施例中,每ー畫面合成裝置都接收有外部的VGA信號、YPbPr信號以及HDMI信號,與上ー個畫面合成裝置輸入的數(shù)字信號做畫中畫或畫外畫,本實施例有8個畫面合成裝置,因此可進行8畫面合成。也就是說,對具有N個畫面合成裝置的合成系統(tǒng)來講,最多可進行N畫面合成,但是,也可以在不改變硬件設(shè)備的情形下,進行小于N的多畫面顯示。如圖9所示,為利用圖8所示的多畫面合成系統(tǒng)進行4畫面合成的結(jié)構(gòu)示意圖。本實施例要實現(xiàn)如圖9左上角所示的4畫面合成。IDl接收到外部的VGA信號、YPbPr信號以及HDMI信號,生成畫面1,為ー個獨立畫面,然后IDl將級聯(lián)數(shù)字信號發(fā)送至ID2,同時ID2接收外部VGA信號、YPbPr信號以及HDMI信號,生成畫面2,根據(jù)用戶設(shè)定的坐標(biāo)位置參數(shù)(參看如4所示),可將畫面I和畫面2利用畫外畫合成方法設(shè)置為如圖畫面所示(畫面I和畫面2各占1/4),ID3接收外部VGA信號、YPbPr信號以及HDMI信號,生成畫面3,根據(jù)用戶設(shè)定的坐標(biāo)位置參數(shù),可將畫面I、畫面2和畫面3利用畫中畫合成方法設(shè)置為如圖所示(畫面I、畫面2和畫面3各占1/4) ;ID4接收外部VGA信號、YPbPr信號以及HDMI信號,生成畫面4,根據(jù)用戶設(shè)定的坐標(biāo)位置參數(shù),可將畫面I、畫面2、畫面3和畫面4利用畫中畫合成方法設(shè)置為如圖所示(畫面I、畫面2、畫面3和畫面4各占1/4)。本實施例中,ID5、ID6、ID7和ID8沒有外部信號輸入,即只是作為通道使ID4輸入的信號通過,以顯示在顯示終端上。因此,最終顯示在顯示終端上的信號即為具有畫面I、畫面2、畫面3和畫面4的4合成畫面。綜上所述的實施例,本發(fā)明可以快速實現(xiàn)N(2、4、6、8、16等)畫面合成,并且能夠兼容多種視頻輸入信號源。且整個系統(tǒng)不需要復(fù)雜的FPGA處理,造價低廉,相比現(xiàn)有技木,具有聞性價比。以上所述的具體實施例,對本發(fā)明的目的、技術(shù)方案和有益效果進行了進ー步詳細(xì)說明,所應(yīng)理解的是,以上所述僅為本發(fā)明的具體實施例而已,并不用于限定本發(fā)明的保護范圍,凡在本發(fā)明的精神和原則之內(nèi),所做的任何修改、等同替換、改進等,均應(yīng)包含在本發(fā)明的保護范圍之內(nèi)。
權(quán)利要求
1.一種實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述系統(tǒng)包括微控制器和畫面處理器,所述微控制器接收外部用戶指令并對所述畫面處理器進行控制,其中,所述畫面處理器包括 多個畫面合成裝置,所述多個畫面合成裝置進行級聯(lián),將前一個畫面合成裝置輸出的數(shù)字信號作為后一個畫面合成裝置的輸入; 每一所述畫面合成裝置包括 視頻信號接口,用于接收外部視頻信號; 數(shù)字信號接口,用于接收所述前一個畫面合成裝置輸出的數(shù)字信號; 畫面合成模塊,用于將所述高清視頻信號和所述前一個畫面合成裝置輸出的數(shù)字信號進行畫中畫合成或者畫外畫合成,生成高清合成畫面并顯示在外部顯示終端上。
2.如權(quán)利要求I所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述多個畫面合成裝置的數(shù)量為大于等于3。
3.如權(quán)利要求I所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,在所述級聯(lián)的多個畫面合成裝置中,第二個畫面合成裝置中的畫面合成模塊采用畫外畫合成處理,剩余畫面合成裝置中的畫面合成模塊采用畫中畫合成處理。
4.如權(quán)利要求I所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述外部視頻信號包括VGA信號、YPbPr信號以及HDMI信號。
5.如權(quán)利要求I所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,當(dāng)某一個所述圖形處理裝置沒有接收外部高清視頻信號時,則其輸出為輸入的前一個畫面合成裝置的數(shù)字信號,生成的高清合成畫面與所述前一個畫面合成裝置生成的相同。
6.如權(quán)利要求I所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述微控制器通過異步切換開關(guān)的方式依次控制所述多個畫面合成裝置。
7.如權(quán)利要求1-6中任一項所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述數(shù)字信號為30bit的TTL信號。
8.如權(quán)利要求1-6中任一項所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述畫面合成裝置為芯片PW338C。
9.一種實現(xiàn)多畫面合成的方法,其特征在于,所述方法是利用如權(quán)利要求I所述的系統(tǒng)來實現(xiàn),其包括以下步驟 所述多個畫面合成裝置中的每一畫面合成裝置接收外部高清視頻信號或/及所述前一個畫面合成裝置輸出的數(shù)字信號; 所述每一畫面合成裝置將接收到的高清視頻信號和所述前一個畫面合成裝置輸出的數(shù)字信號進行畫中畫合成或者畫外畫合成,生成高清合成畫面。
10.如權(quán)利要求9所述的實現(xiàn)多畫面合成的方法,其特征在于,在所述級聯(lián)的多個畫面合成裝置中,第二個畫面合成裝置中的畫面合成模塊采用畫外畫合成處理,剩余畫面合成裝置中的畫面合成模塊采用畫中畫合成處理。
11.如權(quán)利要求9所述的實現(xiàn)多畫面合成的方法,其特征在于,當(dāng)某一個所述圖形處理裝置沒有接收外部高清視頻信號時,則其輸出為輸入的前一個畫面合成裝置的數(shù)字信號,生成的高清合成畫面與所述前一個畫面合成裝置生成的相同。
12.如權(quán)利要求9所述的實現(xiàn)多畫面合成的系統(tǒng),其特征在于,所述微控制器通過異步切換開關(guān)的方式依次控制所述多個畫 面合成裝置。
全文摘要
本發(fā)明公開了一種實現(xiàn)多畫面合成的系統(tǒng),包括微控制器和畫面處理器,所述微控制器接收外部用戶指令并對畫面處理器進行控制,其中,所述畫面處理器包括多個畫面合成裝置,多個畫面合成裝置進行級聯(lián),將前一個畫面合成裝置輸出的數(shù)字信號作為后一個畫面合成裝置的輸入;每一畫面合成裝置包括視頻信號接口,用于接收外部視頻信號;數(shù)字信號接口,用于接收前一個畫面合成裝置輸出的數(shù)字信號;畫面合成模塊,用于將高清視頻信號和所述前一個畫面合成裝置輸出的數(shù)字信號進行畫中畫合成或者畫外畫合成,生成高清合成畫面并顯示在外部顯示終端上。本發(fā)明可以快速實現(xiàn)N畫面合成,整個系統(tǒng)不需要復(fù)雜的FPGA處理,造價低廉,相比現(xiàn)有技術(shù),具有高性價比。
文檔編號G09G5/00GK102665048SQ20121010701
公開日2012年9月12日 申請日期2012年4月12日 優(yōu)先權(quán)日2012年4月12日
發(fā)明者劉衛(wèi)國, 方斌, 段克, 蔣國興, 謝泳江 申請人:北京華夏電通科技股份有限公司