亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置的制作方法

文檔序號:2598042閱讀:195來源:國知局
專利名稱:移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置的制作方法
技術(shù)領(lǐng)域
本實用新型涉及液晶顯示領(lǐng)域,尤其涉及一種移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置。
背景技術(shù)
在平面顯示領(lǐng)域中,液晶顯示裝置以其具有的重量輕、體積小、厚度薄等特點,已廣泛地應(yīng)用在各種尺寸的終端顯示設(shè)備中,近幾年,隨著科學(xué)技術(shù)的發(fā)展,出現(xiàn)了一種將液晶顯示裝置的柵極驅(qū)動器通過掩模板鍍膜技術(shù)直接制作在玻璃基板上的新型技術(shù)一一GIP (Gate in Panel)技術(shù)?;贕IP技術(shù)的柵極驅(qū)動器的架構(gòu)雖然多種多樣,但總的來說就是在液晶面板的基板上設(shè)置多個級聯(lián)的移位寄存器,移位寄存器控制水平柵線的選通與關(guān)閉,從功能上取代了傳統(tǒng)液晶面板中的柵極驅(qū)動集成電路和連接用的覆晶薄膜(Chip onFilm,簡稱C0F),大大降低了液晶面板的成本與厚度。在現(xiàn)有的技術(shù)中,現(xiàn)有的GIP型液晶顯示裝置的柵極驅(qū)動電路包括用于提供信號的多條信號線和用于存儲信號數(shù)據(jù)的移位寄存器。如圖1所示,信號線包括啟動信號線,用于給移位寄存器輸入驅(qū)動信號STV。拉低信號線,用于給移位寄存器輸入低電平VSS。第一信號線和第二信號線,用于給移位寄存器提供互補時鐘脈沖信號,即第一時鐘信號CLK和第二時鐘信號CLKB。移位寄存器包括的單元有上拉單元、上拉驅(qū)動單元、下拉單元、下拉驅(qū)動單元和復(fù)位單元,如圖1所下。上拉單元包括第三薄膜晶體管M3。M3的柵極與第一薄膜晶體管Ml的漏極連接,M3的源極與第一信號線連接,M3的漏極向輸出端輸出柵線驅(qū)動信號fetel,且該柵線驅(qū)動信號也為下一移位寄存器的輸入信號。上拉驅(qū)動單元包括第一薄膜晶體管M1,第十三薄膜晶體管M13和電容Cl。Ml的源極和柵極都連接著啟動信號線,Ml的漏極與電容Cl的一端連接;M13的柵極與第二信號線連接,M13源極與啟動信號線連接,M13漏極與Ml的漏極連接;Cl的一端與Ml的漏極,同時也是M13的漏極連接,另一端與M3的漏極連接。上拉驅(qū)動單元用于驅(qū)動上拉單元的開啟。下拉單元包括第十薄膜晶體管M10、第十一薄膜晶體管Mll和第十二薄膜晶體管M12。MlO的柵極與圖1中的PD點連接,即MlO的柵極與第五薄膜晶體管M5的漏極連接,MlO的源極與Ml和M13的漏極連接,MlO的漏極與拉低信號線連接;Mll的柵極與MlO —樣與圖1中的PD點連接,Mll的源極與M3的漏極連接,Mll的漏極也與MlO —樣與拉低信號線連接;M12的源極與M3的漏極連接,M12的柵極與第二信號線連接,M12的漏極與拉低信號線連接。下拉單元用于在圖1中PU點和柵線驅(qū)動信號Gatel為無效狀態(tài)時,對其輸入低電壓信號,降低其噪聲干擾。下拉驅(qū)動單元包括第五薄膜晶體管M5、第六薄膜晶體管M6、第八薄膜晶體管M8和第九薄膜晶體管M9。M5的柵極與圖1中的PD_CN點連接,M5的源極與第二信號線連接,M5的漏極與PD點連接;M6的柵極與點PU連接,M6的源極與M5的漏極連接,M6的漏極與拉低信號線連接;M8的柵極與M6的柵極連接,即與PU點連接,M8的源極與PD_CN點連接,M8的漏極與拉低信號線連接;M9的柵極和源極與第二信號線連接,M9漏極與PD_CN點連接。下拉驅(qū)動單元通過對節(jié)點PD_CN和節(jié)點PD電位的控制,來實現(xiàn)對下拉單元的驅(qū)動。復(fù)位單元包括第二薄膜晶體管M2和第四薄膜晶體管M4。M2的柵極與下一級的移位寄存器的輸出端連接,M2的源極與PU點連接,M2的漏極與拉低信號線連接;M4的柵極與下一級的移位寄存器的輸出端連接,M4的源極與M3的漏極即第一級移位寄存器的輸出端連接,M4的漏極與拉低信號線連接。復(fù)位單元在下一級移位寄存器輸出高電位時開啟,將第一級移位寄存器的柵線驅(qū)動信號Gatel恢復(fù)為低電位。圖2為當GIP型液晶顯示裝置正常工作時該柵極驅(qū)動電路的時序波形圖,如圖2所示,在啟動信號線向第一級移位寄存器輸入驅(qū)動信號STV時,此時上拉驅(qū)動單元開啟將PU點電位拉高為高電位,同時第一時鐘信號CLK為低電位而第二時鐘信號CLKB為高電位,通過采用合適的M8和M9,可以使得PD_CN和PD節(jié)點都保持在低電位;在下一時刻,CLK為高電位,上拉單元M3打開,將高電位輸出至第一級移位寄存器的輸出端,此時柵線驅(qū)動信號Gatel為高電位,使得TFT導(dǎo)通,數(shù)據(jù)線上的電壓可加載到像素電極上,則對應(yīng)的像素單元上有圖像顯示,同時該柵線驅(qū)動信號fetel作為下一級移位寄存器的驅(qū)動信號,開啟下一級移位寄存器的上拉驅(qū)動單元;接著,CLKB為高電位,對第二級移位寄存器而言相當于第一級移位寄存器的CLK信號,驅(qū)動第二級的柵線驅(qū)動信號為高電位,同時高電位的信號Gate2作為第一級移位寄存器的復(fù)位信號輸入,打開復(fù)位單元,M4將柵線驅(qū)動信號Gatel復(fù)位至低電位,M2將PU節(jié)點電位拉低;同時,下拉單元打開,MlO將PU電位拉低,Mll和M12起到迅速將Gatel信號電位拉低的作用,TFT的導(dǎo)通斷開,降低輸出圖像噪聲。每一行柵線對應(yīng)一級柵極驅(qū)動電路,每一級柵極驅(qū)動電路的輸出信號為下一級柵極驅(qū)動電路的驅(qū)動信號,多個柵極驅(qū)動電路相互級聯(lián),如圖1所示,由此可以實現(xiàn)全部柵線的逐行掃描。發(fā)明人在實現(xiàn)本實用新型的過程中發(fā)現(xiàn),現(xiàn)有的GIP型液晶顯示柵極驅(qū)動電路,在液晶顯示裝置電源關(guān)閉后,柵線徹底關(guān)閉,導(dǎo)致像素電極中留存的帶電粒子的電荷不易散失,殘留圖像消失的時間較長,影響了液晶顯示畫面的質(zhì)量。

實用新型內(nèi)容本實用新型所要解決的技術(shù)問題在于提供一種移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置,能夠?qū)崿F(xiàn)在液晶顯示裝置電源關(guān)閉后殘留圖像迅速消失的目的,提高了液晶顯示裝置的畫面質(zhì)量。為解決上述技術(shù)問題,本實用新型移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置采用如下技術(shù)方案一種移位寄存器,所述移位寄存器包括上拉單元、上拉驅(qū)動單元、下拉單元、下拉驅(qū)動單元和復(fù)位單元,還包括與上拉單元連接,用于在液晶顯示裝置關(guān)閉后將柵極驅(qū)動電路的柵線與所述上拉單元斷開的隔離單元,以及與柵極驅(qū)動電路的柵線連接,用于在所述液晶顯示裝置關(guān)閉后提高柵極驅(qū)動電路的柵線電位的開關(guān)單元。[0021]所述上拉單元包括第三薄膜晶體管,所述第三薄膜晶體管的柵極連接第一薄膜晶體管的漏極,所述第三薄膜晶體管的源極連接用于給所述移位寄存器提供第一時鐘信號的第一信號線,所述第三薄膜晶體管的漏極連接?xùn)艠O驅(qū)動電路的柵線;所述上拉驅(qū)動單元包括第一薄膜晶體管、第十三薄膜晶體管和電容,所述第一薄膜晶體管的源極和柵極連接用于給所述移位寄存器提供驅(qū)動信號的啟動信號線,所述第一薄膜晶體管的漏極與電容的一端連接,所述第十三薄膜晶體管的柵極與用于給移位寄存器提供第二時鐘信號的第二信號線連接,所述第十三薄膜晶體管的源極與用于給所述移位寄存器提供驅(qū)動信號的啟動信號線連接,所述第十三薄膜晶體管的漏極與第一薄膜晶體管的漏極連接,電容的一端與第一薄膜晶體管的漏極連接,另一端與第三薄膜晶體管的漏極連接;所述下拉單元包括第十薄膜晶體管、第十一薄膜晶體管和第十二薄膜晶體管,所述第十薄膜晶體管的柵極與第五薄膜晶體管的漏極連接,所述第十薄膜晶體管的源極與第一薄膜晶體管的漏極連接,所述第十薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第十一薄膜晶體管的柵極與第五薄膜晶體管的漏極連接,所述第十一薄膜晶體管的源極與第三薄膜晶體管的漏極連接,所述第十一薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第十二薄膜晶體管的源極與第三薄膜晶體管的漏極連接,所述第十二薄膜晶體管的柵極與用于給所述移位寄存器提供第二時鐘信號的第二信號線連接,所述第十二薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接;所述下拉驅(qū)動單元包括第五薄膜晶體管、第六薄膜晶體管、第八薄膜晶體管和第九薄膜晶體管,所述第五薄膜晶體管的柵極與所述第九薄膜晶體管的漏極連接,所述第五薄膜晶體管的源極與用于給所述移位寄存器提供第二時鐘信號的第二信號線連接,所述第五薄膜晶體管的漏極與所述第十薄膜晶體管的源極連接,所述第六薄膜晶體管的柵極與所述第三薄膜晶體管的柵極連接,所述第六薄膜晶體管的源極與所述第五薄膜晶體管的漏極連接,所述第六薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第八薄膜晶體管的柵極與所述第六薄膜晶體管的柵極連接,所述第八薄膜晶體管的源極與第九薄膜晶體管的漏極連接,所述第八薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第九薄膜晶體管的柵極和源極與用于給所述移位寄存器提供第二時鐘信號的第二信號線連接,所述第九薄膜晶體管的漏極與所述第五薄膜晶體管的柵極以及第八薄膜晶體管的源極連接;所述復(fù)位單元包括第二薄膜晶體管和第四薄膜晶體管,所述第二薄膜晶體管的柵極與包括所述移位寄存器的柵極驅(qū)動電路的下一級柵極驅(qū)動電路的啟動信號線連接,所述第二薄膜晶體管的源極與所述第三薄膜晶體管的柵極連接,所述第二薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第四薄膜晶體管的柵極與包括所述移位寄存器的柵極驅(qū)動電路的下一級柵極驅(qū)動電路的啟動信號線連接,所述第四薄膜晶體管的源極與所述第三薄膜晶體管的漏極連接,所述第四薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接。所述隔離單元包括第十四薄膜晶體管,所述第十四薄膜晶體管的柵極連接用于給所述隔離單元提供驅(qū)動信號的第一電源信號線,所述第十四薄膜晶體管的源極連接所述上拉單元的第三薄膜晶體管的漏極,所述第十四薄膜晶體管的漏極連接所述柵極驅(qū)動電路的柵線。所述開關(guān)單元包括第十五薄膜晶體管,所述第十五薄膜晶體管的柵極和源極連接用于給所述開關(guān)單元提供驅(qū)動信號的第二電源信號線,所述第十五薄膜晶體管的漏極連接包括所述移位寄存器的柵極驅(qū)動電路的柵線。一種柵極驅(qū)動電路,包括信號線和上述的移位寄存器,所述信號線包括啟動信號線、拉低信號線、第一信號線和第二信號線,其特征在于,還包括用于給所述隔離單元提供驅(qū)動信號的第一電源信號線和用于給所述開關(guān)單元提供驅(qū)動信號的第二電源信號線;所述第一電源信號線的輸出信號在液晶顯示裝置正常工作時始終為高電平,所述第二電源信號線的輸出信號在液晶顯示裝置正常工作時始終為低電平;所述第一電源信號線的輸出信號和所述第二電源信號線的輸出信號在液晶顯示裝置關(guān)閉后相同。所述第一電源信號線與所述第十四薄膜晶體管的柵極連接,所述第二電源信號線與所述第十五薄膜晶體管的柵極和源極連接。一種液晶顯示裝置,包括數(shù)級上述的柵極驅(qū)動電路,其中,第一級柵極驅(qū)動電路與所述液晶顯示裝置的啟動信號線連接,其它級柵極驅(qū)動電路與柵極驅(qū)動電路之間通過啟動信號線連接。在本實用新型的實施例中,在液晶顯示裝置關(guān)閉時,柵極驅(qū)動電路輸出信號在第二電源信號線的輸出信號的作用下,維持較高電位一段時間,使得TFT導(dǎo)通,像素電極上殘留的帶電粒子可以轉(zhuǎn)移至數(shù)據(jù)線上,再經(jīng)由數(shù)據(jù)線轉(zhuǎn)移至公共電極,最后經(jīng)由與公共電極連接的某一塊電路板,帶電粒子所帶的電荷與空氣中的帶電粒子中和、消耗完畢。實現(xiàn)了在液晶顯示裝置關(guān)閉后,像素電極迅速放電,關(guān)機時殘留圖像迅速消失的功能,提高了畫面品質(zhì)。

為了更清楚地說明本實用新型實施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對實施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實用新型的一些實施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動的前提下,還可以根據(jù)這些附圖獲得其他的附圖。圖1為現(xiàn)有技術(shù)的GIP型液晶顯示裝置的柵極驅(qū)動電路示意圖;圖2為現(xiàn)有技術(shù)的GIP型液晶顯示裝置的柵極驅(qū)動電路時序波形圖;圖3為本實用新型實施例中GIP型液晶顯示裝置的移位寄存器單元示意圖;圖4為本實用新型實施例中GIP型液晶顯示裝置的柵極驅(qū)動電路示意圖;圖5為本實用新型實施例中輸出第二電源信號線信號的電路示意圖;圖6為本實用新型實施例中GIP型液晶顯示裝置的柵極驅(qū)動電路時序波形圖。
具體實施方式
本實用新型實施例提供一種移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置,能夠?qū)崿F(xiàn)在液晶顯示裝置電源關(guān)閉后殘留圖像迅速消失,提高了液晶顯示裝置的畫面質(zhì)量。[0042]
以下結(jié)合附圖對本實用新型實施例進行詳細描述。本實用新型實施例提供一種移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置,優(yōu)選地,以GIP型移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置為例進行說明。如圖3所示,該GIP型移位寄存器包括上拉單元11、上拉驅(qū)動單元12、下拉單元13、下拉驅(qū)動單元14和復(fù)位單元15,還包括與上拉單元11連接,用于在GIP型液晶顯示裝置關(guān)閉后將柵極驅(qū)動電路的柵線與所述上拉單元11斷開的隔離單元16,以及與柵極驅(qū)動電路的柵線連接,用于在所述GIP型液晶顯示裝置關(guān)閉后提高柵極驅(qū)動電路的柵線電位的開關(guān)單元17。如圖4所示,所述上拉單元11包括第三薄膜晶體管M3,所述第三薄膜晶體管M3的柵極連接第一薄膜晶體管Ml的漏極,M3的源極連接用于給所述移位寄存器提供第一時鐘信號CLK的第一信號線,M3的漏極連接?xùn)艠O驅(qū)動電路的柵線;所述上拉驅(qū)動單元12包括第一薄膜晶體管Ml、第十三薄膜晶體管M13和電容Cl,所述第一薄膜晶體管Ml的源極和柵極連接用于給所述移位寄存器提供驅(qū)動信號STV的啟動信號線,Ml的漏極與電容Cl的一端連接,所述第十三薄膜晶體管M13的柵極與用于給移位寄存器提供第二時鐘信號CLKB的第二信號線連接,M13的源極與用于給所述移位寄存器提供驅(qū)動信號STV的啟動信號線連接,M13的漏極與第一薄膜晶體管Ml的漏極連接,電容Cl的一端與第一薄膜晶體管Ml的漏極連接,另一端與第三薄膜晶體管M3的漏極連接;所述下拉單元13包括第十薄膜晶體管M10、第十一薄膜晶體管Mll和第十二薄膜晶體管M12,所述第十薄膜晶體管MlO的柵極與第五薄膜晶體管M5的漏極連接,MlO的源極與第一薄膜晶體管Ml的漏極連接,MlO的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接,所述第十一薄膜晶體管Mll的柵極與第五薄膜晶體管M5的漏極連接,Mll的源極與第三薄膜晶體管M3的漏極連接,Mll的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接,所述第十二薄膜晶體管M12的源極與第三薄膜晶體管M3的漏極連接,M12的柵極與用于給所述移位寄存器提供第二時鐘信號CLKB的第二信號線連接,M12的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接;所述下拉驅(qū)動單元14包括第五薄膜晶體管M5、第六薄膜晶體管M6、第八薄膜晶體管M8和第九薄膜晶體管M9,所述第五薄膜晶體管M5的柵極與所述第九薄膜晶體管M9的漏極連接,M5的源極與用于給所述移位寄存器提供第二時鐘信號CLKB的第二信號線連接,M5的漏極與所述第十薄膜晶體管MlO的源極連接,所述第六薄膜晶體管M6的柵極與所述第三薄膜晶體管M3的柵極連接,M6的源極與所述第五薄膜晶體管M5的漏極連接,M6的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接,所述第八薄膜晶體管M8的柵極與所述第六薄膜晶體管M6的柵極連接,M8的源極與第九薄膜晶體管M9的漏極連接,M8的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接,所述第九薄膜晶體管M9的柵極和源極與用于給所述移位寄存器提供第二時鐘信號CLKB的第二信號線連接,M9的漏極與所述第五薄膜晶體管M5的柵極以及第八薄膜晶體管M8的源極連接;所述復(fù)位單元15包括第二薄膜晶體管M2和第四薄膜晶體管M4,所述第二薄膜晶體管M2的柵極與包括所述移位寄存器的柵極驅(qū)動電路的下一級柵極驅(qū)動電路的啟動信號線連接,M2的源極與所述第三薄膜晶體管M3的柵極連接,M2的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接,所述第四薄膜晶體管M4的柵極與包括所述移位寄存
8器的柵極驅(qū)動電路的下一級柵極驅(qū)動電路的啟動信號線連接,M4的源極與所述第三薄膜晶體管M3的漏極連接,M4的漏極與用于給所述移位寄存器提供低電平VSS的拉低信號線連接。所述隔離單元16包括第十四薄膜晶體管M14,所述第十四薄膜晶體管M14的柵極連接用于給所述隔離單元提供驅(qū)動信號VDD的第一電源信號線,M14的源極連接所述上拉單元11的第三薄膜晶體管M3的漏極,M14的漏極連接所述柵極驅(qū)動電路的柵線。所述開關(guān)單元17包括第十五薄膜晶體管M15,所述第十五薄膜晶體管M15的柵極和源極連接用于給所述開關(guān)單元提供驅(qū)動信號VDDB的第二電源信號線,M15的漏極連接所述柵極驅(qū)動電路的柵線。本實用新型實施例還提供一種GIP型柵極驅(qū)動電路,如圖4所示,包括信號線和上述移位寄存器,所述信號線包括用于給所述移位寄存器提供驅(qū)動信號STV的啟動信號線、用于給所述移位寄存器提供低電平VSS的拉低信號線、用于給所述移位寄存器提供第一時鐘信號CLK的第一信號線和用于給所述移位寄存器提供第二時鐘信號CLKB的第二信號線,還包括用于給所述隔離單元提供驅(qū)動信號VDD的第一電源信號線和用于給所述開關(guān)單元提供驅(qū)動信號VDDB的第二電源信號線;所述第一電源信號線的輸出信號VDD在GIP型液晶顯示裝置正常工作時始終為高電平,所述第二電源信號線的輸出信號VDDB在GIP型液晶顯示裝置正常工作時始終為低電平;所述第一電源信號線的輸出信號VDD和所述第二電源信號線的輸出信號VDDB在GIP型液晶顯示裝置關(guān)閉后相同。由上可知,圖4中的第一電源信號線的輸出信號VDD和第二電源信號線的輸出信號VDDB之間存在著一定的變化關(guān)系,根據(jù)圖5可看出VDD與VDDB之間的具體變化關(guān)系。如圖5所示,第十六薄膜晶體管M16的柵極連接電容C2,源極連接第一電源信號線,漏極連接第二電源信號線;第十七薄膜晶體管M17的柵極連接第一電源信號線,源極連接第二電源信號線,漏極連接拉低信號線,VDDB相當于圖5所示電路的輸出信號,VDD以及VDDB的波形時序圖如圖6所示,下面詳細地描述VDD與VDDB的變化關(guān)系。當GIP型液晶顯示裝置正常工作時,第一電源信號線的輸出信號VDD為高電位,則M17的源極和漏極導(dǎo)通,M17的漏極連接拉低信號線,第二電源信號線相當于與拉低信號線直接連接,輸出信號VDDB即拉低信號線的低電平VSS,所以第二電源信號線的輸出信號VDDB在GIP型液晶顯示裝置正常工作時始終為低電平。當GIP型液晶顯示裝置關(guān)閉時,即此時GIP型液晶顯示裝置的電源斷開,第一電源信號線的輸出信號VDD并不立即跳變至低電位,而是經(jīng)過一段時間的過度慢慢下降至低電位,在VDD為高電位時,電容C2處于充電狀態(tài),在VDD開始下降時,電容C2開始放電。選擇合適的第十六薄膜晶體管M16和第十七薄膜晶體管M17可實現(xiàn)在VDD開始下降時第十七薄膜晶體管M17的源極和漏極不再導(dǎo)通,而第十六薄膜晶體管M16在電容C2的放電作用下并且在電容C2放電過程結(jié)束之前,源極和漏極仍然導(dǎo)通。則相當于此時第二電源信號線與第一電源信號線直接連接,第二電源信號線輸出信號VDDB與第一電源信號線的輸出信號VDD相同。所述第一電源信號線與所述第十四薄膜晶體管M14的柵極連接,所述第二電源信號線與所述第十五薄膜晶體管M15的柵極和源極連接。[0059]本實用新型實施例還提供一種GIP型液晶顯示裝置,包括數(shù)級上述的柵極驅(qū)動電路,其中,第一級柵極驅(qū)動電路與所述液晶顯示裝置的啟動信號線連接,其它級柵極驅(qū)動電路與柵極驅(qū)動電路之間通過啟動信號線連接。即除了第一級以外,每一級柵極驅(qū)動電路的啟動信號線與上一級柵極驅(qū)動電路的柵線連接,每一級柵線在有有效信號輸出時,下一級柵極驅(qū)動電路接收到該有效信號并啟動,由此可以實現(xiàn)液晶顯示裝置所有柵線的逐行掃描。針對第一級柵極驅(qū)動電路,如圖4以及圖6所示,當GIP型液晶顯示裝置正常工作時,此時第一電源信號線的輸出信號VDD和第二電源信號線的輸出信號VDDB相反,VDD為高電位,VDDB為低電位,且所述第一電源信號線和所述第十四薄膜晶體管M14的柵極連接,所述第二電源信號線和所述第十五薄膜晶體管M15的柵極和源極連接。則此時第十四薄膜晶體管M14的柵極為高電平,其源極和漏極導(dǎo)通,相當于柵極驅(qū)動電路的柵線與M3的漏極直接連接;而第十五薄膜晶體管M15未被導(dǎo)通,第二電源信號線的輸出信號VDDB不對該柵極驅(qū)動電路的輸出信號Gatel造成影響。當GIP型液晶顯示裝置關(guān)閉時,即此時GIP型液晶顯示裝置的電源斷開,由前面所述,此時第一電源信號線輸出信號VDD和第二電源信號線輸出信號VDDB相同,選擇合適的第十四薄膜晶體管M14和第十五薄膜晶體管M15,可使得在電位相同的VDD和VDDB的作用下,柵極連接第一電源信號線的M14的源極和漏極斷開,M14的斷開,使得該柵極驅(qū)動電路的柵線與該柵極驅(qū)動電路的移位寄存器隔離開,防止在電源關(guān)斷后移位寄存器給柵線的放電帶來不利影響;而柵極連接第二電源信號線M15的源極和漏極導(dǎo)通,向該柵極驅(qū)動電路的柵線輸出與VDDB相同的輸出信號(iatel,在(iatel電位高于一定值時,TFT導(dǎo)通,像素電極上殘留的帶電粒子可以轉(zhuǎn)移至數(shù)據(jù)線上,再經(jīng)由數(shù)據(jù)線轉(zhuǎn)移至公共電極,最后經(jīng)由與公共電極連接的某一塊電路板,帶電粒子所帶的電荷與空氣中的帶電粒子中和、消耗完畢。需要說明的是,上述過程雖然是以第一級移位寄存器來說明,但是由于每一級柵極驅(qū)動電路的結(jié)構(gòu)完全一致,在實現(xiàn)第一級柵極驅(qū)動電路所對應(yīng)的像素電極迅速放電的同時,其它級柵極驅(qū)動電路所對應(yīng)的像素電極也實現(xiàn)了迅速放電。在本實施例的技術(shù)方案中,在液晶顯示裝置關(guān)閉時,柵極驅(qū)動電路輸出信號在第二電源信號線的輸出信號的作用下,維持較高電位一段時間,使得TFT導(dǎo)通,像素電極上殘留的帶電粒子可以轉(zhuǎn)移至數(shù)據(jù)線上,再經(jīng)由數(shù)據(jù)線轉(zhuǎn)移至公共電極,最后經(jīng)由與公共電極連接的某一塊電路板,帶電粒子所帶的電荷與空氣中的帶電粒子中和、消耗完畢。實現(xiàn)了在液晶顯示裝置關(guān)閉后,像素電極迅速放電,關(guān)機時殘留圖像迅速消失的功能,提高了畫面品質(zhì)。該實用新型制作工藝容易在現(xiàn)有的流水線上實現(xiàn),在節(jié)約成本的同時,達到迅速消除關(guān)機殘像的目的。以上所述,僅為本實用新型的具體實施方式
,但本實用新型的保護范圍并不局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本實用新型揭露的技術(shù)范圍內(nèi),可輕易想到變化或替換,都應(yīng)涵蓋在本實用新型的保護范圍之內(nèi)。因此,本實用新型的保護范圍應(yīng)以所述權(quán)利要求的保護范圍為準。
權(quán)利要求1.一種移位寄存器,所述移位寄存器包括上拉單元、上拉驅(qū)動單元、下拉單元、下拉驅(qū)動單元和復(fù)位單元,其特征在于,還包括與上拉單元連接,用于在GIP型液晶顯示裝置關(guān)閉后將柵極驅(qū)動電路的柵線與所述上拉單元斷開的隔離單元,以及與柵極驅(qū)動電路的柵線連接,用于在所述GIP型液晶顯示裝置關(guān)閉后提高柵極驅(qū)動電路的柵線電位的開關(guān)單元。
2.根據(jù)權(quán)利要求1所述的移位寄存器,其特征在于,所述上拉單元包括第三薄膜晶體管,所述第三薄膜晶體管的柵極連接第一薄膜晶體管的漏極,所述第三薄膜晶體管的源極連接用于給所述移位寄存器提供第一時鐘信號的第一信號線,所述第三薄膜晶體管的漏極連接?xùn)艠O驅(qū)動電路的柵線;所述上拉驅(qū)動單元包括第一薄膜晶體管、第十三薄膜晶體管和電容,所述第一薄膜晶體管的源極和柵極連接用于給所述移位寄存器提供驅(qū)動信號的啟動信號線,所述第一薄膜晶體管的漏極與電容的一端連接,所述第十三薄膜晶體管的柵極與用于給移位寄存器提供第二時鐘信號的第二信號線連接,所述第十三薄膜晶體管的源極與用于給所述移位寄存器提供驅(qū)動信號的啟動信號線連接,所述第十三薄膜晶體管的漏極與第一薄膜晶體管的漏極連接,電容的一端與第一薄膜晶體管的漏極連接,另一端與第三薄膜晶體管的漏極連接;所述下拉單元包括第十薄膜晶體管、第十一薄膜晶體管和第十二薄膜晶體管,所述第十薄膜晶體管的柵極與第五薄膜晶體管的漏極連接,所述第十薄膜晶體管的源極與第一薄膜晶體管的漏極連接,所述第十薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第十一薄膜晶體管的柵極與第五薄膜晶體管的漏極連接,所述第十一薄膜晶體管的源極與第三薄膜晶體管的漏極連接,所述第十一薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第十二薄膜晶體管的源極與第三薄膜晶體管的漏極連接,所述第十二薄膜晶體管的柵極與用于給所述移位寄存器提供第二時鐘信號的第二信號線連接,所述第十二薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接;所述下拉驅(qū)動單元包括第五薄膜晶體管、第六薄膜晶體管、第八薄膜晶體管和第九薄膜晶體管,所述第五薄膜晶體管的柵極與所述第九薄膜晶體管的漏極連接,所述第五薄膜晶體管的源極與用于給所述移位寄存器提供第二時鐘信號的第二信號線連接,所述第五薄膜晶體管的漏極與所述第十薄膜晶體管的源極連接,所述第六薄膜晶體管的柵極與所述第三薄膜晶體管的柵極連接,所述第六薄膜晶體管的源極與所述第五薄膜晶體管的漏極連接,所述第六薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接, 所述第八薄膜晶體管的柵極與所述第六薄膜晶體管的柵極連接,所述第八薄膜晶體管的源極與第九薄膜晶體管的漏極連接,所述第八薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第九薄膜晶體管的柵極和源極與用于給所述移位寄存器提供第二時鐘信號的第二信號線連接,所述第九薄膜晶體管的漏極與所述第五薄膜晶體管的柵極以及第八薄膜晶體管的源極連接;所述復(fù)位單元包括第二薄膜晶體管和第四薄膜晶體管,所述第二薄膜晶體管的柵極與包括所述移位寄存器的柵極驅(qū)動電路的下一級柵極驅(qū)動電路的啟動信號線連接,所述第二薄膜晶體管的源極與所述第三薄膜晶體管的柵極連接,所述第二薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接,所述第四薄膜晶體管的柵極與包括所述移位寄存器的柵極驅(qū)動電路的下一級柵極驅(qū)動電路的啟動信號線連接,所述第四薄膜晶體管的源極與所述第三薄膜晶體管的漏極連接,所述第四薄膜晶體管的漏極與用于給所述移位寄存器提供低電平的拉低信號線連接。
3.根據(jù)權(quán)利要求1所述的移位寄存器,其特征在于,所述隔離單元包括第十四薄膜晶體管,所述第十四薄膜晶體管的柵極連接用于給所述隔離單元提供驅(qū)動信號的第一電源信號線,所述第十四薄膜晶體管的源極連接所述上拉單元的第三薄膜晶體管的漏極,所述第十四薄膜晶體管的漏極連接所述柵極驅(qū)動電路的柵線。
4.根據(jù)權(quán)利要求1所述的移位寄存器,其特征在于,所述開關(guān)單元包括第十五薄膜晶體管,所述第十五薄膜晶體管的柵極和源極連接用于給所述開關(guān)單元提供驅(qū)動信號的第二電源信號線,所述第十五薄膜晶體管的漏極連接包括所述移位寄存器的柵極驅(qū)動電路的柵線。
5.一種柵極驅(qū)動電路,包括信號線和如權(quán)利要求1至4任一項所述的移位寄存器,所述信號線包括啟動信號線、拉低信號線、第一信號線和第二信號線,其特征在于,還包括用于給所述隔離單元提供驅(qū)動信號的第一電源信號線和用于給所述開關(guān)單元提供驅(qū)動信號的第二電源信號線;所述第一電源信號線的輸出信號在液晶顯示裝置正常工作時始終為高電平,所述第二電源信號線的輸出信號在液晶顯示裝置正常工作時始終為低電平;所述第一電源信號線的輸出信號和所述第二電源信號線的輸出信號在液晶顯示裝置關(guān)閉后相同。
6.根據(jù)權(quán)利要求5所述的柵極驅(qū)動電路,其特征在于,所述第一電源信號線與所述第十四薄膜晶體管的柵極連接,所述第二電源信號線與所述第十五薄膜晶體管的柵極和源極連接。
7.一種液晶顯示裝置,其特征在于,包括數(shù)級如權(quán)利要求5或6所述的柵極驅(qū)動電路, 其中,第一級柵極驅(qū)動電路與所述液晶顯示裝置的啟動信號線連接,其它級柵極驅(qū)動電路與柵極驅(qū)動電路之間通過啟動信號線連接。
專利摘要本實用新型實施例公開了一種移位寄存器、柵極驅(qū)動電路及其液晶顯示裝置,涉及液晶顯示領(lǐng)域,能夠?qū)崿F(xiàn)在液晶顯示裝置電源關(guān)閉后殘留圖像迅速消失的目的,提升了液晶顯示裝置的畫面質(zhì)量。該移位寄存器包括上拉單元、上拉驅(qū)動單元、下拉單元、下拉驅(qū)動單元和復(fù)位單元,還包括與上拉單元連接,用于在液晶顯示裝置關(guān)閉后將柵極驅(qū)動電路的柵線與所述上拉單元斷開的隔離單元,以及與柵線連接,用于在所述液晶顯示裝置關(guān)閉后提高柵極驅(qū)動電路的柵線電位的開關(guān)單元。本實用新型應(yīng)用于液晶顯示裝置。
文檔編號G09G3/36GK202332230SQ20112047868
公開日2012年7月11日 申請日期2011年11月25日 優(yōu)先權(quán)日2011年11月25日
發(fā)明者曾勉, 李小和, 李紅敏, 金在光, 馬睿 申請人:京東方科技集團股份有限公司, 合肥京東方光電科技有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1