亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

圖像處理方法及圖像處理裝置的制作方法

文檔序號:2587197閱讀:131來源:國知局
專利名稱:圖像處理方法及圖像處理裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明是關(guān)于圖像處理,尤指一種針對分別自一個(gè)輸入圖像的原始數(shù)據(jù)取得的多個(gè)數(shù)據(jù)部分(data portion)執(zhí)行個(gè)別的縮放操作以供多通道傳輸?shù)膱D像處理方法及其相關(guān)的圖像處理裝置。
背景技術(shù)
一般來說,顯示屏(display panel)(例如,液晶顯示屏(liquid crystal displaypanel))是由一顯示驅(qū)動(dòng)信號(display driving signal)所驅(qū)動(dòng)以控制該顯示屏的多個(gè)像素(pixel),舉例來說,對于傳統(tǒng)電視機(jī)/顯示器(monitor)的應(yīng)用來說,控制芯片(controller chip)是用來產(chǎn)生該顯示驅(qū)動(dòng)信號,并經(jīng)由單一通道(single channel)來傳輸該顯示驅(qū)動(dòng)信號至該顯示屏。然而,對于新的電視機(jī)/顯示器應(yīng)用來說,需要有更高的分 辨率(resolution)以及更快的巾貞頻(frame rate),舉例來說,可能會(huì)需要具備兼容于高畫質(zhì)規(guī)格(full high-definition standard,full HD standard)的分辨率以及 120/240赫茲(Hz)的幀頻,因此,為了要在顯示屏為高分辨率設(shè)定及高幀頻設(shè)定的情形下,得以通過該單一通道來傳輸多個(gè)像素的像素?cái)?shù)據(jù),故所輸出的像素時(shí)鐘頻率(pixel clock rate)必須要夠高。以具有2560 X 1080分辨率(其水平/垂直信號頻率(horizontal/vertical timing,H/V timing)是為2900X1125)及操作于240赫茲的幀頻的顯示屏為例,像素時(shí)鐘頻率將為每秒2900 X 1125 X 240個(gè)像素(亦即,每秒783百萬像素)。由于所需的像素時(shí)鐘頻率可能會(huì)高于傳統(tǒng)控制芯片所支持的最高像素時(shí)鐘頻率,因此,可能會(huì)造成系統(tǒng)的不穩(wěn)定。再者,在接收輸入圖像的原始數(shù)據(jù)之后,該控制芯片可將特定的圖像處理操作應(yīng)用至該輸入圖像的該原始數(shù)據(jù),以及依據(jù)處理的結(jié)果來產(chǎn)生該顯示驅(qū)動(dòng)信號。舉例來說,由于可能會(huì)出現(xiàn)該輸入圖像的分辨率不同于該顯示屏的分辨率的情形,因此,應(yīng)執(zhí)行縮放操作(scaling operation),以將該輸入圖像的該原始數(shù)據(jù)轉(zhuǎn)換為已處理數(shù)據(jù)(processeddata),該已處理數(shù)據(jù)為具有該顯示屏的分辨率的已縮放圖像(scaled image)。相似地,在該顯示屏具有高分辨率以及操作于高幀頻的情形下,經(jīng)由該單一通道所傳輸?shù)脑撘烟幚頂?shù)據(jù)的輸出像素時(shí)鐘頻率將會(huì)非常地高。因此,當(dāng)像素?cái)?shù)據(jù)輸出必須被傳輸至具有高分辨率且操作于高幀頻的顯示屏?xí)r,需要有一種可減少像素時(shí)鐘頻率的創(chuàng)新設(shè)計(jì)。

發(fā)明內(nèi)容
有鑒于此,本發(fā)明提出一種針對分別自輸入圖像的原始數(shù)據(jù)取得的多個(gè)數(shù)據(jù)部分執(zhí)行個(gè)別的縮放操作以供多通道傳輸?shù)膱D像處理方法及其相關(guān)的圖像處理裝置,以解決上述問題。依據(jù)本發(fā)明的第一層面/第一實(shí)施方式,其揭示一種圖像處理方法。該圖像處理方法包含下列步驟自第一輸入圖像的原始數(shù)據(jù)取得多個(gè)第一數(shù)據(jù)部分,其中該多個(gè)第一數(shù)據(jù)部分是分別對應(yīng)于該第一輸入圖像之中的多個(gè)部分圖像區(qū)域;分別針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第一數(shù)據(jù)部分;以及分別經(jīng)由多個(gè)信道輸出多個(gè)顯示數(shù)據(jù)部分,其中該多個(gè)顯示數(shù)據(jù)部分是至少由該多個(gè)已處理的第一數(shù)據(jù)部分來分別取得。依據(jù)本發(fā)明的第二層面/第二實(shí)施方式,其揭示一種圖像處理裝置。該圖像處理裝置包含第一分割模塊、多個(gè)第一縮放電路以及多個(gè)輸出電路。該第一分割模塊是用以自第一輸入圖像的原始數(shù)據(jù)取得多個(gè)第一數(shù)據(jù)部分,其中該多個(gè)第一數(shù)據(jù)部分是分別對應(yīng)于該第一輸入圖像之中的多個(gè)部分圖像區(qū)域。該多個(gè)第一縮放電路是耦接于該第一分割模塊,且用以分別針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第一數(shù)據(jù)部分。該多個(gè)輸出電路是分別耦接于該多個(gè)第一縮放電路,且用以分別經(jīng)由多個(gè)信道輸出多個(gè)顯示數(shù)據(jù)部分,其中該多個(gè)顯示數(shù)據(jù)部分是至少由該多個(gè)已處理的第一數(shù)據(jù)部分來分別取得。本發(fā)明提供的圖像處理方法以及圖像處理裝置通過使用多通道傳輸來傳輸一個(gè) 輸入圖像中多個(gè)部分圖像區(qū)域所對應(yīng)的多個(gè)數(shù)據(jù)部分經(jīng)由個(gè)別的縮放操作所產(chǎn)生的數(shù)據(jù),使得當(dāng)圖像數(shù)據(jù)輸出必須被傳輸至具有高分辨率且操作于高幀頻的顯示屏?xí)r,可減少像素時(shí)鐘頻率,使得顯示屏上呈現(xiàn)無接縫輸出。


圖I為本發(fā)明圖像處理裝置的第一實(shí)施方式的功能方塊圖。圖2為多個(gè)數(shù)據(jù)部分所對應(yīng)的多個(gè)部分圖像區(qū)域的示意圖。圖3為具有多階濾波處理的縮放操作的實(shí)施方式的示意圖。圖4為由個(gè)別的輸出電路傳輸至顯示設(shè)備的多個(gè)顯示數(shù)據(jù)部分的輸出的時(shí)序圖。圖5為將顯示屏所接收的多個(gè)顯示數(shù)據(jù)部分加以合并的示意圖。圖6為本發(fā)明圖像處理裝置的第二實(shí)施方式的功能方塊圖。圖7為本發(fā)明部分圖像區(qū)域的廣義的排列方式的實(shí)施方式的示意圖。圖8為本發(fā)明部分圖像區(qū)域的廣義的排列方式的另一實(shí)施方式的示意圖。圖9為本發(fā)明中單芯片實(shí)作方式的實(shí)施方式的功能方塊圖。圖10為本發(fā)明中多芯片實(shí)作方式的實(shí)施方式的功能方塊圖。圖11為本發(fā)明圖像處理方法的實(shí)施方式的流程圖。
具體實(shí)施例方式在說明書及后續(xù)的申請專利范圍當(dāng)中使用了某些詞匯來指稱特定的組件。所屬領(lǐng)域中具有通常知識者應(yīng)可理解,制造商可能會(huì)用不同的名詞來稱呼同樣的組件。本說明書及后續(xù)的申請專利范圍并不以名稱的差異來作為區(qū)分組件的方式,而是以組件在功能上的差異來作為區(qū)分的基準(zhǔn)。在通篇說明書及后續(xù)的請求項(xiàng)當(dāng)中所提及的“包含”是為一開放式的用語,故應(yīng)解釋成“包含但不限定于”。另外,“耦接”一詞在此是包含任何直接及間接的電氣連接手段。因此,若文中描述第一裝置耦接于第二裝置,則代表第一裝置可直接電氣連接于第二裝置,或透過其他裝置或連接手段間接地電氣連接至第二裝置。請參閱圖1,圖I是為本發(fā)明圖像處理裝置的第一實(shí)施方式的功能方塊圖。圖像處理裝置100包含(但并不局限于)分割模塊(splitting module) 102、多個(gè)縮放電路(scaling circuit) 104_1 104_N,以及多個(gè)輸出電路(output circuit) 106_1 106_N0分割模塊102是用以自一輸入圖像IMG_1的原始數(shù)據(jù)(original data)DI_l取得多個(gè)數(shù)據(jù)部分(data portion)D_ll D_1N,其中多個(gè)數(shù)據(jù)部分D_ll D_1N是分別對應(yīng)于輸入圖像IMG_1之中的多個(gè)部分圖像區(qū)域(partial image area),舉例來說(但本發(fā)明并不局限于此),輸入圖像IMG_1可為靜止圖像(still picture)、視頻流(video stream)的中貞(frame)或屏幕顯示圖像(on-screen display, OSD)。請參閱圖2,圖2為上述的多個(gè)數(shù)據(jù)部分所對應(yīng)的多個(gè)部分圖像區(qū)域的示意圖,此外,為了要簡潔且清楚地說明,多個(gè)數(shù)據(jù)部分D_ll D_1N的個(gè)數(shù)在此是假定為2,因此,在此實(shí)施方式中,分割模塊102是依據(jù)輸入圖像MG_1的原始數(shù)據(jù)DI_1來產(chǎn)生兩個(gè)數(shù)據(jù)部分D_ll及0_12。如圖2所示,數(shù)據(jù)部分D_ll及數(shù)據(jù)部分D_12所對應(yīng)的部分圖像區(qū)域Pl_l及部分圖像區(qū)域Pl_2是彼此互相重疊(overlapping),更具體地說,部分圖像區(qū)域Pl_l是由多個(gè)區(qū)域Al、A2及A3所組成,以及部分圖像區(qū)域Pl_2是由多個(gè)區(qū)域A2、A3及A4所組成。由圖2可知,區(qū)域Al的大小是等同于區(qū)域A4的大小,以及區(qū)域A2的大小是等同于區(qū)域A3的大小,因此,區(qū)域Al與區(qū)域A2的總和是等同于區(qū)域A3與區(qū)域A4的總和,然而,以上僅供說明之需,并非用來做為本發(fā)明的限 制。請?jiān)俅螀㈤唸D1,依據(jù)圖2所示的實(shí)施方式,位于輸入圖像IMG_1內(nèi)的多個(gè)部分圖像區(qū)域中的每兩相鄰的部分圖像區(qū)域可為彼此互相重疊。另外,對應(yīng)于該多個(gè)部分圖像區(qū)域的數(shù)據(jù)部分D_ll D_1N是分別地傳輸至縮放電路104_1 104_N。如圖I所示,縮放電路104_1 104_N是耦接于分割模塊102,用以分別針對數(shù)據(jù)部分0_11 D_1N執(zhí)行縮放操作(scaling operation),并據(jù)以產(chǎn)生多個(gè)已處理的數(shù)據(jù)部分(processed data portion)D_ll’ D_1N,。舉例來說(但本發(fā)明并不局限于此),由縮放電路104_1 104_N所執(zhí)行的每一縮放操作是具有多階濾波處理(multi-tap filtering)的縮放操作(例如,放大操作(up-scaling operation)或縮小操作(down-scaling operation))。請參閱圖 3,圖 3是具有多階濾波處理的縮放操作的實(shí)施方式的示意圖。在此實(shí)施方式中,縮放電路的輸入所包含的四個(gè)連續(xù)的像素S_i、S0, S1及S2的像素值是用以決定縮放電路的輸出所包含的像素R的像素值,其中像素R的像素值可由下列公式來決定R = CUC0Sc^C1SAC2S2 (I)在上面公式中,C_i、C。、C1及C2是為多個(gè)階系數(shù)(tap coefficient),其中CL1=-x3+2x2_x、C0 = x3_2x2+1、C1 = -x3+x2+x、C2 = x3_x2,以及 x 代表初始相位值(initialphase)。為了要達(dá)成于顯示屏上無接縫(seamless)的輸出,縮放電路104_1 104_N會(huì)設(shè)定分別對應(yīng)于通道CH_1 CH_N的多個(gè)預(yù)定初始相位值,以及分別依據(jù)該多個(gè)預(yù)定初始相位值來針對數(shù)據(jù)部分D_ll D_1N分別執(zhí)行具有多階濾波處理的縮放操作。對于圖2所示的實(shí)施方式來說,會(huì)設(shè)定預(yù)定初始相位值X(l(例如,Xtl等于0)以處理數(shù)據(jù)部分0_11,以及會(huì)設(shè)定另一預(yù)定初始相位值X1以處理數(shù)據(jù)部分0_12。請注意,由于部分圖像區(qū)域Pl_l內(nèi)含多個(gè)區(qū)域A2及A3,因此位于區(qū)域A2與區(qū)域A3之間的邊界BR的像素(例如,圖3所示的像素R或是圖2所示的像素P4’ )的像素值,可被接收數(shù)據(jù)部分D_ll的縮放電路所計(jì)算出來,另外,由于部分圖像區(qū)域Pl_2內(nèi)含多個(gè)區(qū)域A2及A3,位于區(qū)域A2與區(qū)域A3之間的邊界BR的同一像素(例如,圖3所示的像素R或是圖2所示的像素P4’ )的像素值,可被接收數(shù)據(jù)部分D_12的另一縮放電路所計(jì)算出來。在適當(dāng)?shù)卦O(shè)定多個(gè)預(yù)定初始相位值Xtl與X1的情形下,分別由不同的縮放電路所計(jì)算出的同一像素的多個(gè)像素值會(huì)彼此相等,使得顯示屏上呈現(xiàn)出一個(gè)無接縫輸出。進(jìn)一步的說明詳述如下。請?jiān)俅螀㈤唸DI。輸出電路106_1 106_N是分別耦接于縮放電路104_1 104_N,并用以分別通過不同的通道CH_1 01_1^輸出多個(gè)顯示數(shù)據(jù)部分(display data portion)D0_1 D0_N,其中顯示數(shù)據(jù)部分D0_1 D0_N是分別自多個(gè)已處理的數(shù)據(jù)部分D_ll’ D_1N’來取得。在此實(shí)施方式中,已處理的數(shù)據(jù)部分D_ll’ D_1N’分別可直接做為顯示數(shù)據(jù)部分D0_1 D0_N。此外,對于接收端(receiving end),例如,顯示屏(并未顯示于圖中),來說,該顯示屏?xí)邮诊@示數(shù)據(jù)部分D0_1 D0_N(亦即,此實(shí)施方式中的已處理的數(shù)據(jù)部分D_ll’ D_1N’),以及依據(jù)所接收的顯示數(shù)據(jù)部分D0_1 D0_N(亦即,已處理的數(shù)據(jù)部分D_ll’ D_1N’ )來取得要直接被顯示于該顯示屏上的已縮放圖像的像素?cái)?shù)據(jù)。請連同圖2與圖5來參閱圖4,其中圖4是為由個(gè)別的輸出電路傳輸至顯示設(shè)備的多個(gè)顯示數(shù)據(jù)部分的輸出的時(shí)序圖,以及圖5是將該顯示屏所接收的多個(gè)顯示數(shù)據(jù)部分加以合并的示意圖。如圖2所示,為了要簡潔且清楚地說明,多個(gè)數(shù)據(jù)部分D_ll D_1N的個(gè)數(shù)在此是假定為2,此外,假若有八個(gè)像素Pl P8位于同一行LN上,其中多個(gè)像素Pl P5是屬于輸入圖像IMG_1的部分圖像區(qū)域Pl_l,以及多個(gè)像素P4 P8是屬于輸入圖像IMG_1的部分圖像區(qū)域Pl_2,也就是說,多個(gè)像素Pl P5是數(shù)據(jù)部分D_ll的一部分,以及多個(gè)像素P4 P8是數(shù)據(jù)部分D_12的一部分。對于應(yīng)用至像素Pl P5的具有多階濾波處理操作的第一縮放操作來說,像素P1’ P4’的像素值是假定會(huì)逐一地產(chǎn)生,相似地,對于應(yīng)用至多個(gè)像素P4 P8的具有多階濾波處理操作的第二縮放操作來說,像素P4’ P7’的像素值亦是假定會(huì)逐一地產(chǎn)生。用來執(zhí)行上述具有多階濾波處理操作的第一縮放操作及第二縮放操作,其是依據(jù)平行處理方式(parallel processing fashion)來操作,因此,如圖4所示,多個(gè)像素P1’及P4’的像素值會(huì)于時(shí)間點(diǎn)Ttl產(chǎn)生、多個(gè)像素P2’及P5’的像素值會(huì)于時(shí)間點(diǎn)T1產(chǎn)生、多個(gè)像素P3’及P6’的像素值會(huì)于時(shí)間點(diǎn)T2產(chǎn)生,以及多個(gè)像素P4’及P7’的像素值會(huì)于時(shí)間點(diǎn)T3產(chǎn)生。在此實(shí)施方式中,像素P4’的像素值首先是于時(shí)間點(diǎn)Ttl產(chǎn)生,以及像素P4’的像素值接著是在另一時(shí)間點(diǎn)T3產(chǎn)生。如上所述,當(dāng)多個(gè)預(yù)定初始相位值Xci及X1被適當(dāng)?shù)卦O(shè)定時(shí),于時(shí)間點(diǎn)Tci所產(chǎn)生的像素P4’的像素值是相同于于另一時(shí)間點(diǎn)T3所產(chǎn)生的像素P4’的像素值。如圖5所示,該顯示屏(并未顯示于圖中)是于不同時(shí)間點(diǎn),依據(jù)自位于該顯示屏與圖像處理裝置100之間的多個(gè)通道所同時(shí)接收的像素?cái)?shù)據(jù)來顯示已縮放圖像MG_1’,因此,已縮放圖像MG_1’之中的多個(gè)像素P1’及P4’的像素值是于時(shí)間點(diǎn)Ttl由該顯示屏取得;已縮放圖像MG_1’之中的多個(gè)像素P2’及P5’的像素值是于時(shí)間點(diǎn)T1由該顯示屏取得;于已縮放圖像IMG_1’ 之中的多個(gè)像素P3’及P6’的像素值是于時(shí)間點(diǎn)T2由該顯示屏取得;以及于已縮放圖像IMG_1’之中的多個(gè)像素P4’及P7’的像素值是于時(shí)間點(diǎn)T3由該顯示屏取得。因?yàn)樵擄@示屏于時(shí)間點(diǎn)T3所取得的像素P4’的像素值是與該顯示屏于時(shí)間點(diǎn)Ttl (早于時(shí)間點(diǎn)T3)所取得的像素P4’的像素值相同,因而產(chǎn)生無接縫輸出。雖然像素P4’的像素值會(huì)因?yàn)樵摱鄠€(gè)縮放電路運(yùn)用平行處理機(jī)制(parallel processing scheme)的關(guān)系而于時(shí)間點(diǎn)T3產(chǎn)生,然而,該顯示屏于時(shí)間點(diǎn)T3所得到的像素P4’的像素值是為多余的(redundant)且可以被舍棄的(discarded)。請注意,上述的合并的實(shí)施方式僅供說明之需,并非用來做為本發(fā)明的限制。在圖I所示的實(shí)施方式中,圖像處理裝置100是用以利用處理單一輸入(例如,輸入圖像MG_1的原始數(shù)據(jù)DI_1)以產(chǎn)生多個(gè)顯示數(shù)據(jù)部分D0_1 D0_N至多個(gè)通道CH_1 CH_N,然而,其他的設(shè)計(jì)變化也是可行的。請參閱圖6,圖6是為本發(fā)明圖像處理裝置的第二實(shí)施方式的功能方塊圖。圖像處理裝置600包含(但并不局限于)上述的分割模塊102與縮放電路104_1 104_N、分割模塊602、多個(gè)縮放電路604_1 604_N,以及多個(gè)輸出電路606_1 606_N。分割模塊602是用以自輸入圖像IMG_2的原始數(shù)據(jù)DI_2取得多個(gè)數(shù)據(jù)部分D_21 D_2N,其中多個(gè)數(shù)據(jù)部分D_21 D_2N是分別對應(yīng)于輸入圖像IMG_2之中的多個(gè)部分圖像區(qū)域,舉例來說,該多個(gè)部分圖像區(qū)域可基于用以決定出圖2所示的多個(gè)部分圖像區(qū)域Pl_l及Pl_2的規(guī)則來決定,也就是說,位于輸入圖像IMG_2之中的多個(gè)部分圖像區(qū)域的每兩相鄰的部分圖像區(qū)域可為彼此互相重疊。縮放電路604_1 604_N耦接于分割模塊602,用以分別針對數(shù)據(jù)部分D_21 D_2N執(zhí)行個(gè)別的縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的數(shù)據(jù)部分D_21’ D_2N’,舉例來說,由縮放電路604_1 604_N所執(zhí)行的每一縮放操作 是具有多階濾波處理的縮放操作(例如,放大操作或縮小操作),具體地說,分割模塊602的功能及運(yùn)作是與分割模塊102的功能及運(yùn)作相似/相同,以及縮放電路104_1 104_N的功能及運(yùn)作是與縮放電路604_1 604_N的功能及運(yùn)作相似/相同。由于本領(lǐng)域技術(shù)人員在閱讀上述針對圖I所示的分割模塊102及縮放電路104_1 104_N的相關(guān)說明之后,應(yīng)可輕易地了解圖6所示的分割模塊602及縮放電路604_1 604_N的運(yùn)作細(xì)節(jié),故在此便不再贅述以求簡潔。對于輸出電路606_1 606_N來說,其是分別耦接于縮放電路104_1 104_N,以及另分別耦接于縮放電路604_1 604_N。在此實(shí)施方式中,輸出電路606_1 606_N之中的每一輸出電路是具備混合能力(mixing capablity),因此,輸出電路606_1 606_N是透過分別將縮放電路104_1 104_N所產(chǎn)生的已處理的數(shù)據(jù)部分D_ll’ D_1N’與縮放電路604_1 604_N所產(chǎn)生的已處理的數(shù)據(jù)部分D_21’ D_2N’加以混合,來產(chǎn)生多個(gè)顯示數(shù)據(jù)部分D0_1’ D0_N’,并經(jīng)由通道CH_1 CH_N來分別輸出顯示數(shù)據(jù)部分D0_1’ D0_N’,換言之,顯示數(shù)據(jù)部分D0_1’是為已處理的數(shù)據(jù)部分0_11’與已處理的數(shù)據(jù)部分D_21’的混合結(jié)果、顯示數(shù)據(jù)部分D0_N’是為已處理的數(shù)據(jù)部分D_1N’與已處理的數(shù)據(jù)部分D_2N’的混合結(jié)果,以及其他顯示數(shù)據(jù)部分的產(chǎn)生可依此類推之。舉例來說(但本發(fā)明并不局限于此),輸入圖像IMG_1與輸入圖像IMG_2其中之丨可為靜止圖像或視頻流的幀,以及輸入圖像MG_1與輸入圖像IMG_2其中之另丨可為屏幕顯示圖像,因此,顯示于接收端(例如,顯示屏)的已縮放圖像會(huì)具有位于(overlay)已縮放靜態(tài)圖像或者該視頻流的已縮放幀之上的已縮放屏幕顯示圖像。在一個(gè)變型設(shè)計(jì)中,輸入圖像IMG_1與輸入圖像IMG_2其中之一可為用于子母畫面(picture-in-picture, PIP)顯示的母畫面(main picture),以及輸入圖像IMG_1與輸入圖像IMG_2其中之另一是為用于子母畫面顯示的子畫面(sub-picture),因此,顯示于接收端(例如,一顯示屏)的已縮放圖像會(huì)具有位于已縮放母畫面之上的已縮放子畫面。圖2說明了兩個(gè)數(shù)據(jù)部分是得自于輸入圖像IMG_1內(nèi)所決定的兩個(gè)部分圖像區(qū)域,然而,以上所述并非用來做為本發(fā)明的限制。實(shí)際上,耦接于圖像處理裝置100/600與該顯示屏(并未顯示于圖中)之間的多個(gè)通道的個(gè)數(shù),是由該顯示屏的真實(shí)分辨率(actualresolution)、該顯示屏的真實(shí)巾貞頻(actual frame rate)以及該圖像處理裝置所支持的最高像素時(shí)鐘頻率來決定,換言之,由輸入圖像的原始數(shù)據(jù)所產(chǎn)生的數(shù)據(jù)部分的個(gè)數(shù)是依據(jù)實(shí)際上的設(shè)計(jì)考慮/需求來決定。值得注意的是,通道的個(gè)數(shù)是與由輸入圖像的原始數(shù)據(jù)所產(chǎn)生的數(shù)據(jù)部分的個(gè)數(shù)(亦即,數(shù)據(jù)部分所對應(yīng)的部分圖像區(qū)域的個(gè)數(shù))相同。請參閱圖7,圖7是本發(fā)明部分圖像區(qū)域的廣義的排列方式的實(shí)施方式的示意圖。如圖7所示,分別對應(yīng)于多個(gè)通道CH_1 CH_N的多個(gè)部分圖像區(qū)域Pl_l P1_N是排列于輸入圖像IMG_1/IMG_2的水平方向,因此,具有多階濾波處理操作的每一縮放操作是運(yùn)用于設(shè)置在同一行(row)上的多個(gè)像素。請參閱圖8,圖8是為本發(fā)明部分圖像區(qū)域的廣義的排列方式的另一實(shí)施方式的示意圖。如圖8所示,分別對應(yīng)于多個(gè)通道CH_1 CH_N的多個(gè)部分圖像區(qū)域Pl_l P1_N是排列于輸入圖像IMG_1/IMG_2的垂直方向,因此,具有多階濾波處理操作的每一縮放操作是運(yùn)用于設(shè) 置于同一列(column)上的多個(gè)像素。在上述的實(shí)施方式中,兩個(gè)相鄰的部分圖像區(qū)域是為彼此互相重疊,因此,當(dāng)使用具有多階濾波處理操作的縮放操作時(shí),顯示屏上可得到無接縫輸出,然而,假若縮放電路是被設(shè)計(jì)為采用一個(gè)不同于上述具有多階濾波處理操作的縮放操作的縮放操作,及/或非無接縫輸出(non-seamless output)在某些應(yīng)用情形下是為可接受時(shí),該兩個(gè)相鄰的部分圖像區(qū)域可為非彼此互相重疊的兩個(gè)部分圖像區(qū)域,舉例來說,一個(gè)部分圖像區(qū)域可包含圖2所示的多個(gè)區(qū)域Al及A2,以及另一個(gè)部分圖像區(qū)域可包含圖2所示的多個(gè)區(qū)域A3及A4。簡言之,只要是使用多通道傳輸(multi-channel transmission)來傳輸輸入圖像中互相重疊/非互相重疊的多個(gè)部分圖像區(qū)域所對應(yīng)的多個(gè)數(shù)據(jù)部分經(jīng)由縮放操作所產(chǎn)生的數(shù)據(jù),皆遵循本發(fā)明之發(fā)明精神。在一個(gè)實(shí)施方式中,圖像處理裝置100可利用單芯片(single chip)來實(shí)現(xiàn)。請連同圖I來參閱圖9,圖9是為本發(fā)明單芯片實(shí)作方式的實(shí)施方式的功能方塊圖。芯片900包含(但并不局限于)上述的圖像處理裝置100、時(shí)序發(fā)生器(timing generator) 902以及存儲(chǔ)器控制器(memory controller)904,因此,分割模塊102、縮放電路104_1 104_N,以及輸出電路106_1 106_N均設(shè)置于同一芯片900上。存儲(chǔ)器控制器904是用以存取外接于芯片900的存儲(chǔ)器裝置901,接著將圖像數(shù)據(jù)(例如,輸入圖像MG_1的原始數(shù)據(jù)DI_1)傳輸至圖像處理裝置100的分割模塊102,時(shí)序發(fā)生器902控制圖像處理裝置1000中的內(nèi)部電路組件的操作時(shí)序。舉例來說,在時(shí)序發(fā)生器902的控制之下,縮放電路104_1 104_N的操作是為彼此同步(synchronized),此外,在時(shí)序發(fā)生器902的控制之下,輸出電路106_1 106_N的操作也彼此同步。在另一實(shí)施方式中,圖像處理裝置100可利用多芯片(multi-chip)來實(shí)作出。請連同圖I來參閱圖10,圖10是為本發(fā)明多芯片實(shí)作方式的實(shí)施方式的功能方塊圖,其中該多芯片實(shí)作方式包含多個(gè)芯片1002_1 1002_N。于本實(shí)施方式中,分割模塊102包含分別設(shè)置于芯片1002_1 1002_N上的多個(gè)分割電路(splitting circuit) 1004_1 1004_N,此外,縮放電路104_1 104_N是分別設(shè)置于芯片1002_1 1002_N上,以及輸出電路106_1 106_N是分別設(shè)置于芯片1002_1 1002_N上。請注意,分割電路1004_1 1004_N、縮放電路104_1 104_N以及輸出電路106_1 106_N的組合是為圖I所示的圖像處理裝置100。再者,如圖10所示,多個(gè)存儲(chǔ)器控制器1006_1 1006_N是分別設(shè)置于芯片1002_1 1002_N上,以及多個(gè)時(shí)序發(fā)生器1008_1 1008_N是分別設(shè)置于芯片1002_1 1002_N上。存儲(chǔ)器控制器1006_1 1006_N是用以存取外接存儲(chǔ)器裝置(例如,圖9所示的存儲(chǔ)器裝置901),接著將圖像數(shù)據(jù)(例如,輸入圖像頂G_1的原始數(shù)據(jù)DI_1)傳輸至分割電路1004_1 1004_N。時(shí)序發(fā)生器1008_1 1008_N是為彼此同步,并用以控制該圖像處理裝置的內(nèi)部電路組件(internal circuit element)(例如,分割電路1004_1 1004_N、縮放電路104_1 104_N,以及輸出電路106_1 106_N)的操作時(shí)序。值得注意的是,圖6所示的圖像處理裝置600亦可由單芯片實(shí)作方式或多芯片實(shí)作方式來加以實(shí)現(xiàn)。由于本領(lǐng)域技術(shù)人員在閱讀上述相關(guān)說明之后,應(yīng)可輕易地了解圖像處理裝置600的單芯片實(shí)現(xiàn)方式/多芯片實(shí)現(xiàn)方式的相關(guān)運(yùn)作細(xì)節(jié),故在此便不再贅述以求簡潔。 圖11是本發(fā)明圖像處理方法的實(shí)施方式的流程圖。假若所得到的結(jié)果實(shí)質(zhì)上是相同的,則步驟不一定要依照圖11所示的順序來執(zhí)行。此外,該圖像處理方法可被圖像處理裝置100/600所采用,并可簡單歸納如下。步驟1102 :自輸入圖像的原始數(shù)據(jù)取得多個(gè)數(shù)據(jù)部分,其中該多個(gè)數(shù)據(jù)部分是分別對應(yīng)于該輸入圖像之中的多個(gè)部分圖像區(qū)域。步驟1104 :分別針對該多個(gè)數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)此產(chǎn)生多個(gè)已處理的數(shù)據(jù)部分。步驟1106 :分別經(jīng)由多個(gè)通道來輸出多個(gè)顯示數(shù)據(jù)部分,其中該多個(gè)顯示數(shù)據(jù)部分是至少根據(jù)該多個(gè)已處理的數(shù)據(jù)部分來分別取得。由于本領(lǐng)域技術(shù)人員在閱讀上述對應(yīng)于圖像處理裝置100/600的相關(guān)說明之后,應(yīng)可輕易地了解以上每一步驟的運(yùn)作細(xì)節(jié),故在此便不再贅述以求簡潔。以上所述僅為本發(fā)明的較佳實(shí)施方式,凡依本發(fā)明權(quán)利要求范圍所做的均等變化與修飾,皆應(yīng)屬本發(fā)明的涵蓋范圍。
權(quán)利要求
1.一種圖像處理方法,包含 自第一輸入圖像的原始數(shù)據(jù)取得多個(gè)第一數(shù)據(jù)部分,其中該多個(gè)第一數(shù)據(jù)部分是分別對應(yīng)于該第一輸入圖像之中的多個(gè)部分圖像區(qū)域; 分別針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第一數(shù)據(jù)部分;以及 分別經(jīng)由多個(gè)通道來輸出多個(gè)顯示數(shù)據(jù)部分,其中該多個(gè)顯示數(shù)據(jù)部分是至少依據(jù)該 多個(gè)已處理的第一數(shù)據(jù)部分來分別取得。
2.根據(jù)權(quán)利要求I所述的圖像處理方法,其特征在于,位于該第一輸入圖像之中的該多個(gè)部分圖像區(qū)域的每兩個(gè)相鄰的部分圖像區(qū)域是彼此互相重疊。
3.根據(jù)權(quán)利要求2所述的圖像處理方法,其特征在于,每一縮放操作為具有多階濾波處理的縮放操作。
4.根據(jù)權(quán)利要求3所述的圖像處理方法,其特征在于,分別針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行該多個(gè)縮放操作的步驟包含 分別設(shè)定對應(yīng)于該多個(gè)通道的多個(gè)預(yù)定初始相位值;以及 分別依據(jù)該多個(gè)預(yù)定初始相位值,來針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行該多個(gè)縮放操作。
5.根據(jù)權(quán)利要求I所述的圖像處理方法,其特征在于,該多個(gè)部分圖像區(qū)域是排列于該第一輸入圖像的水平方向。
6.根據(jù)權(quán)利要求I所述的圖像處理方法,其特征在于,該多個(gè)部分圖像區(qū)域是排列于該第一輸入圖像的垂直方向。
7.根據(jù)權(quán)利要求I所述的圖像處理方法,另包含 自第二輸入圖像的原始數(shù)據(jù)取得多個(gè)第二數(shù)據(jù)部分,其中該多個(gè)第二數(shù)據(jù)部分是分別對應(yīng)于該第二輸入圖像之中的多個(gè)部分圖像區(qū)域;以及 分別針對該多個(gè)第二數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第二數(shù)據(jù)部分; 其中分別通過該多個(gè)通道來輸出該多個(gè)顯示數(shù)據(jù)部分的步驟包含 分別將該多個(gè)已處理的第一數(shù)據(jù)部分與該多個(gè)已處理的第二數(shù)據(jù)部分進(jìn)行混合,來產(chǎn)生該多個(gè)顯示數(shù)據(jù)部分;以及 將該多個(gè)顯示數(shù)據(jù)部分分別傳輸至該多個(gè)通道。
8.根據(jù)權(quán)利要求7所述的圖像處理方法,其特征在于,該第一輸入圖像與該第二輸入圖像其中之一為屏幕顯示圖像;或者該第一輸入圖像與該第二輸入圖像其中之一為用于子母畫面顯示的母畫面,以及該第一輸入圖像與該第二輸入圖像其中之另一為用于子母畫面顯示的子畫面。
9.根據(jù)權(quán)利要求I所述的圖像處理方法,其特征在于,該第一輸入圖像為靜止圖像、視頻流的幀或屏幕顯示圖像。
10.一種圖像處理裝置,包含 第一分割模塊,用以自第一輸入圖像的原始數(shù)據(jù)取得多個(gè)第一數(shù)據(jù)部分,其中該多個(gè)第一數(shù)據(jù)部分是分別對應(yīng)于該第一輸入圖像之中的多個(gè)部分圖像區(qū)域; 多個(gè)第一縮放電路,耦接于該第一分割模塊,用以分別針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第一數(shù)據(jù)部分;以及多個(gè)輸出電路,分別耦接于該多個(gè)第一縮放電路,用以分別經(jīng)由多個(gè)通道來輸出多個(gè)顯示數(shù)據(jù)部分,其中該多個(gè)顯示數(shù)據(jù)部分是至少依據(jù)該多個(gè)已處理的第一數(shù)據(jù)部分來分別取得。
11.根據(jù)權(quán)利要求10所述的圖像處理裝置,其特征在于,該第一輸入圖像之中的該多個(gè)部分圖像區(qū)域的每兩個(gè)相鄰的部分圖像區(qū)域是彼此互相重疊。
12.根據(jù)權(quán)利要求11所述的圖像處理裝置,其特征在于,由該多個(gè)第一縮放電路所執(zhí)行的每一縮放操作是具有多階濾波處理的縮放操作。
13.根據(jù)權(quán)利要求12所述的圖像處理裝置,其特征在于,該多個(gè)第一縮放電路是分別設(shè)定對應(yīng)于該多個(gè)通道的多個(gè)預(yù)定初始相位值,以及分別依據(jù)該多個(gè)預(yù)定初始相位值來針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行該多個(gè)縮放操作。
14.根據(jù)權(quán)利要求10所述的圖像處理裝置,其特征在于,該多個(gè)部分圖像區(qū)域是排列于該第一輸入圖像的水平方向。
15.根據(jù)權(quán)利要求10所述的圖像處理裝置,其特征在于,該多個(gè)部分圖像區(qū)域是排列于該第一輸入圖像的垂直方向。
16.根據(jù)權(quán)利要求10所述的圖像處理裝置,另包含 第二分割模塊,用以自第二輸入圖像的原始數(shù)據(jù)取得多個(gè)第二數(shù)據(jù)部分,其中該多個(gè)第二數(shù)據(jù)部分是分別對應(yīng)于該第二輸入圖像之中的多個(gè)部分圖像區(qū)域;以及 多個(gè)第二縮放電路,耦接于該第二分割模塊,用以分別針對該多個(gè)第二數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第二數(shù)據(jù)部分; 其中該多個(gè)輸出電路另分別耦接于該多個(gè)第二縮放電路,以及用以分別將該多個(gè)已處理的第一數(shù)據(jù)部分與該多個(gè)已處理的第二數(shù)據(jù)部分進(jìn)行混合,來產(chǎn)生該多個(gè)顯示數(shù)據(jù)部分,并將該多個(gè)顯示數(shù)據(jù)部分分別傳輸至該多個(gè)通道。
17.根據(jù)權(quán)利要求16所述的圖像處理裝置,該第一輸入圖像與該第二輸入圖像其中之一是屏幕顯示圖像;或者該第一輸入圖像與該第二輸入圖像其中之一是用于子母畫面顯示的母畫面,以及該第一輸入圖像與該第二輸入圖像其中之另一是用于子母畫面顯示的子畫面。
18.根據(jù)權(quán)利要求10所述的圖像處理裝置,其特征在于,該第一輸入圖像是靜止圖像、視頻流的幀或屏幕顯示圖像。
19.根據(jù)權(quán)利要求10所述的圖像處理裝置,其特征在于,該第一分割模塊、該多個(gè)第一縮放電路以及該多個(gè)輸出電路整合于一個(gè)芯片上。
20.根據(jù)權(quán)利要求10所述的圖像處理裝置,其特征在于,該第一分割模塊包含 多個(gè)分割電路,分別用以產(chǎn)生該多個(gè)第一數(shù)據(jù)部分; 其中該多個(gè)分割電路是分別設(shè)置于多個(gè)芯片上、該多個(gè)第一縮放電路是分別設(shè)置于該多個(gè)芯片上,以及該多個(gè)輸出電路是分別設(shè)置于該多個(gè)芯片上。
全文摘要
一種圖像處理方法,包含自第一輸入圖像的原始數(shù)據(jù)取得多個(gè)第一數(shù)據(jù)部分,其中該多個(gè)第一數(shù)據(jù)部分是分別對應(yīng)于第一輸入圖像之中的多個(gè)部分圖像區(qū)域;分別針對該多個(gè)第一數(shù)據(jù)部分執(zhí)行多個(gè)縮放操作,并據(jù)以產(chǎn)生多個(gè)已處理的第一數(shù)據(jù)部分;以及分別經(jīng)由多個(gè)信道輸出多個(gè)顯示數(shù)據(jù)部分,其中該多個(gè)顯示數(shù)據(jù)部分是至少由已處理的第一數(shù)據(jù)部分來分別取得。本發(fā)明提供的圖像處理方法以及圖像處理裝置通過使用多通道傳輸來傳輸輸入圖像中多個(gè)部分圖像區(qū)域所對應(yīng)的多個(gè)數(shù)據(jù)部分經(jīng)由個(gè)別的縮放操作所產(chǎn)生的數(shù)據(jù),使得當(dāng)圖像數(shù)據(jù)輸出必須被傳輸至具有高分辨率且操作于高幀頻的顯示屏?xí)r,可減少像素時(shí)鐘頻率,使得顯示屏上呈現(xiàn)無接縫輸出。
文檔編號G09G5/00GK102737572SQ20111044635
公開日2012年10月17日 申請日期2011年12月28日 優(yōu)先權(quán)日2011年4月10日
發(fā)明者張德浩, 虞嘉磊, 邱紹國 申請人:聯(lián)發(fā)科技股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會(huì)獲得點(diǎn)贊!
1