亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

液晶顯示器的制作方法

文檔序號:2585920閱讀:168來源:國知局
專利名稱:液晶顯示器的制作方法
技術(shù)領(lǐng)域
本文涉及液晶顯示器。
背景技術(shù)
本申請要求2010年10月25日提交的韓國專利申請NO. 10-2010-0103921的優(yōu)先權(quán),在此通過引用并入其全部內(nèi)容,如同全面在此闡述一樣。有源矩陣驅(qū)動型液晶顯示器通過使用薄膜晶體管(此后稱為“TFT” )作為開關(guān)元件來顯示運(yùn)動圖像。液晶顯示器與陰極射線管(CRT)相比尺寸小,因此在電視以及移動信息裝置、辦公設(shè)備、計(jì)算機(jī)等的顯示器領(lǐng)域迅速替代了陰極射線管(CRT)。液晶顯示器包括液晶顯示面板、向液晶顯示面板上照射光的背光單元、向液晶顯示面板的數(shù)據(jù)線提供數(shù)據(jù)電壓的源驅(qū)動集成電路(IC)、向液晶顯示面板的選通線(或掃描線)提供選通脈沖(或者掃描脈沖)的選通驅(qū)動IC、控制上述IC的控制電路和用于驅(qū)動背光單元的光源的光源驅(qū)動電路等。隨著源驅(qū)動IC輸出相對高的模擬電壓,源驅(qū)動IC的功率消耗和發(fā)熱高。源驅(qū)動 IC需要用于減少功率消耗和發(fā)熱的措施。然而,源驅(qū)動IC的操作定時應(yīng)該與選通驅(qū)動IC 的操作定時同步,并且用于控制驅(qū)動IC的控制信號的延遲量根據(jù)驅(qū)動IC的位置而改變,由此難以實(shí)現(xiàn)可減少所有源驅(qū)動IC的功率消耗和發(fā)熱的最佳設(shè)計(jì)。

發(fā)明內(nèi)容
本文的一個方面是提供一種可以優(yōu)化驅(qū)動液晶顯示面板的全部源驅(qū)動IC的功率消耗和溫度的液晶顯示裝置。在一個方面,液晶顯示器包括液晶顯示面板,其具有彼此交叉的數(shù)據(jù)線和選通線和按照數(shù)據(jù)線和選通線的交叉結(jié)構(gòu)排列的液晶單元的陣列;第一選通驅(qū)動電路,其響應(yīng)于選通輸出使能信號,向位于液晶顯示面板的屏面的第一部分和第二部分中的選通線順序提供選通脈沖;第二選通驅(qū)動電路,其響應(yīng)于所述選通輸出使能信號,向位于液晶顯示面板的屏面的第三部分和第四部分中的選通線順序提供選通脈沖;第一數(shù)據(jù)驅(qū)動電路,其響應(yīng)于第一源輸出使能信號,向位于液晶顯示面板的屏面的第一部分和第三部分中的數(shù)據(jù)線提供數(shù)據(jù)電壓;第二數(shù)據(jù)驅(qū)動電路,其響應(yīng)于第二源輸出使能信號,向位于液晶顯示面板的屏面的第二部分和第四部分中的數(shù)據(jù)線提供數(shù)據(jù)電壓;以及定時控制器,其生成選通輸出使能信號、第一源輸出使能信號以及第二源輸出使能信號,以控制選通驅(qū)動電路的選通脈沖輸出定時和第一數(shù)據(jù)驅(qū)動電路和第二數(shù)據(jù)驅(qū)動電路的數(shù)據(jù)電壓輸出定時和電荷共享定時。第二部分在水平方向上與第一部分分開。第三部分在垂直方向上與第一部分分開。第四部分在水平方向上與第三部分分開。第一源輸出使能信號控制第一數(shù)據(jù)驅(qū)動電路的數(shù)據(jù)輸出定時和電荷共享定時。第二源輸出使能信號以不同于第一數(shù)據(jù)驅(qū)動電路的方式,控制第二數(shù)據(jù)驅(qū)動電路的數(shù)據(jù)輸出定時和電荷共享定時。
第二源輸出使能信號的上升沿定時比第一源輸出使能信號的上升沿定時快。第一源輸出使能信號包括第一脈沖和第二脈沖,第二脈沖的寬度小于第一脈沖的寬度。第一數(shù)據(jù)驅(qū)動電路響應(yīng)于第一源輸出使能信號的第一脈沖,共享位于第一部分中的數(shù)據(jù)線的電荷,并且在第一脈沖后的低邏輯周期期間,向位于第一部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。第一數(shù)據(jù)驅(qū)動電路響應(yīng)于第一源輸出使能信號的第二脈沖,共享位于第三部分中的數(shù)據(jù)線的電荷,并且在第二脈沖后的低邏輯周期期間,向位于第三部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。第二源輸出使能信號包括具有比第一源輸出使能信號的第一脈沖更快的上升沿定時并且與第一源輸出使能信號的第一脈沖相交疊的第一脈沖,以及具有比第一源輸出使能信號的第二脈沖更快的上升沿定時并且與第一源輸出使能信號的第二脈沖相交疊的第二脈沖。第二數(shù)據(jù)驅(qū)動電路響應(yīng)于第二源輸出使能信號的第一脈沖,共享位于第二部分中的數(shù)據(jù)線的電荷,并且在所述第二源輸出使能信號的第一脈沖后的低邏輯周期期間,向位于第二部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。第二數(shù)據(jù)驅(qū)動電路響應(yīng)于第二源輸出使能信號的第二脈沖,共享位于第四部分中的數(shù)據(jù)線的電荷,并且在所述第二源輸出使能信號的第二脈沖后的低邏輯周期期間,向位于第四部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。第二源輸出使能信號的第二脈沖的脈沖寬度小于第二源輸出使能信號的第一脈沖的脈沖寬度。選通輸出使能信號包括具有相同脈沖寬度和不同脈沖周期的第一脈沖和第二脈沖。第二脈沖的脈沖周期比第一脈沖的脈沖周期短。第一選通驅(qū)動電路在選通輸出使能信號的第一脈沖后的低邏輯周期期間,向位于第一部分和第二部分中的選通線輸出選通脈沖。第二選通驅(qū)動電路在選通輸出使能信號的第二脈沖后的低邏輯周期期間,向位于第三部分和第四部分中的選通線輸出選通脈沖。在示例實(shí)施方式的描述中,第一部分可以視為部分A(圖1),第二部分可視為部分 B(圖1),第三部分可視為部分C(圖1),并且第四部分可視為部分D(圖1)。在示例性實(shí)施方式的描述中,第一源輸出使能信號可以視為第一源輸出使能信號(圖9A-圖9D和圖10的用于SDICl的S0E),并且第二源輸出使能信號可以視為第四源輸出使能信號(圖9A-圖9D 和圖10的用于SDIC4的S0E)。在示例性實(shí)施方式的描述中,第一數(shù)據(jù)驅(qū)動電路可視為第一源驅(qū)動IC (圖1的SDIC1),而第二數(shù)據(jù)驅(qū)動電路可視為第四源驅(qū)動IC (圖1的SDIC4)。在示例性實(shí)施方式的描述中,第一選通驅(qū)動電路可視為第一選通驅(qū)動IC (圖1的GDIC1),而第二選通驅(qū)動電路可視為第四選通驅(qū)動IC (圖1的⑶IC4)。


參照下面的附圖詳細(xì)描述本文的實(shí)施,附圖中相同的參考標(biāo)號指相同的元件。圖1是示出了根據(jù)本發(fā)明的示例性實(shí)施方式的液晶顯示器的圖2是示出圖1所示的液晶顯示面板的像素的等效圖;圖3是詳細(xì)示出了圖1所示的源驅(qū)動IC的圖;圖4是詳細(xì)示出了圖1所示的選通驅(qū)動IC的圖;圖5A到5D是示出了控制用于驅(qū)動圖1所示的屏面部分A、B、C以及D的源驅(qū)動 IC和選通驅(qū)動IC的輸出定時的源輸出使能信號和選通輸出使能信號的波形圖;圖6是詳細(xì)示出了圖3所示的電荷共享電路的圖;圖7是示出源輸出使能信號和電荷共享操作定時的定時圖;圖8是示出源驅(qū)動IC的溫度隨著電荷共享時間的變化而變化的試驗(yàn)結(jié)果圖;圖9A到9D是示出本發(fā)明的用于控制用于驅(qū)動圖1所示的屏面部分A、B、C以及D 的源驅(qū)動IC和選通驅(qū)動IC的輸出定時的源輸出使能信號和選通輸出使能信號的波形圖;圖10是示出經(jīng)過本發(fā)明的定時控制器調(diào)整的源輸出使能信號和選通輸出使能信號的波形圖;圖11是示出了根據(jù)本發(fā)明的另一個示例性實(shí)施方式的液晶顯示器的圖;以及圖12是詳細(xì)示出了圖11所示的電平轉(zhuǎn)換器LS的電路圖。
具體實(shí)施例方式下面將參照附圖來詳細(xì)地描述本發(fā)明的示例性實(shí)施方式。說明書通篇采用相同的參考標(biāo)記來指示實(shí)質(zhì)相同的部件。此外,在下文的描述中,將不詳細(xì)描述與本發(fā)明相關(guān)的已知功能或者構(gòu)造,以免在不必要的細(xì)節(jié)上對本發(fā)明造成混淆。參照圖1和圖2,根據(jù)本發(fā)明的示例性實(shí)施方式的液晶顯示器包括具有像素陣列的液晶顯示面板10、用于向液晶顯示面板10的數(shù)據(jù)線DL提供數(shù)據(jù)電壓的數(shù)據(jù)驅(qū)動電路、用于向液晶顯示面板10的選通線GL順序提供選通脈沖(或者掃描脈沖)的選通驅(qū)動電路、 以及用于控制數(shù)據(jù)驅(qū)動電路和選通驅(qū)動電路的操作定時的定時控制器TCON等。用于向液晶顯示面板均勻照射光線的背光單元可設(shè)置在液晶顯示面板10的下方。液晶顯示面板10包括TFT (薄膜晶體管)陣列基板和濾色器陣列基板,TFT陣列基板和濾色器陣列基板彼此相對且中間夾有液晶層。TFT陣列基板包括數(shù)據(jù)線DL、與數(shù)據(jù)線 DL交叉的選通線GL、以及形成在由數(shù)據(jù)線DL與選通線GL所限定的像素區(qū)內(nèi)的像素。每個像素包括R、G以及B子像素,并且每個子像素包括形成在數(shù)據(jù)線DL與選通線GL的交叉處的TFT、連接到TFT的液晶單元Clc、連接到液晶單元Clc的像素電極的存儲電容器Cst等。 在濾色器陣列基板上形成有黑底、濾色器以及公共電極。在全部像素中形成的公共電極電連接在一起,并且公共電壓Vcom被施加至公共電極。在垂直電場驅(qū)動方式(諸如扭曲向列 (TN)模式或者垂直對準(zhǔn)(VA)模式)中,公共電極形成在上玻璃基板上。另一方面,在水平電場驅(qū)動方式(諸如面內(nèi)切換(IPS)模式或者邊緣場切換(FFS)模式)中,公共電極與像素電極一起形成在下玻璃基板上。偏振器分別附接到TFT陣列基板和濾色器陣列基板,并且在偏振器上形成有用于設(shè)置液晶的預(yù)傾角的取向膜。除了 TN模式、VA模式、IPS模式以及FFS模式之外,液晶顯示面板10可按照任何液晶模式來實(shí)施。本發(fā)明的液晶顯示器可以按照任何形式來實(shí)施,包括透射式液晶顯示器、半透射式液晶顯示器以及反射式液晶顯示器。透射式液晶顯示器和半透射式液晶顯示器需要背光單元。背光單元可以實(shí)現(xiàn)為直下式背光單元或者邊緣式背光單元。
數(shù)據(jù)驅(qū)動電路包括多個源驅(qū)動IC SDICl到SDIC4。選通驅(qū)動電路包括多個選通驅(qū)動 IC GDICl 到 GDIC4。定時控制器TCON安裝在控制印制電路板CPCB上。定時控制器TCON經(jīng)由接口從外部主機(jī)系統(tǒng)接收數(shù)字視頻數(shù)據(jù)RGB,接口是諸如LVDS (低壓差分信令)接口和TMDS (最小化傳輸差分信令)接口。定時控制器TCON將從主計(jì)算機(jī)接收到的數(shù)字視頻數(shù)據(jù)RGB發(fā)送給源驅(qū)動IC SDICl到SDIC4。DC-DC轉(zhuǎn)換器(未示出)可安裝在控制印制電路板CPCB上。 DC-DC轉(zhuǎn)換器生成要提供給液晶顯示面板10的模擬驅(qū)動電壓。驅(qū)動電壓包括正/負(fù)伽馬基準(zhǔn)電壓、公共電壓Vcom、選通高電壓VGH、選通低電壓VGL等。控制印制電路板CPCB經(jīng)由柔性扁平電纜(FFC)電連接到源印制電路板SPCB。定時控制器TCON經(jīng)由LVDS或者TMDS接口接收電路,從主機(jī)系統(tǒng)接收定時信號, 諸如垂直同步信號Vsync、水平同步信號Hsync、數(shù)據(jù)使能信號DE、以及主時鐘MCLK。定時控制器TCON參照來自主機(jī)系統(tǒng)的定時信號,生成定時控制信號,該定時控制信號用于控制源驅(qū)動IC SDICl到SDIC4和選通驅(qū)動IC⑶ICl到⑶IC4的操作定時。定時控制信號包括 用于控制選通驅(qū)動IC GDICl到GDIC4的操作定時的選通定時控制信號、和用于控制源驅(qū)動 IC SDICl到SDIC4的操作定時以及數(shù)據(jù)電壓的極性的數(shù)據(jù)定時控制信號。選通定時控制信號包括選通起始脈沖GSP、選通移位時鐘GSC、閃爍控制信號 FLK、選通輸出使能信號GOE等。選通起始脈沖GSP控制輸入到第一選通驅(qū)動ICGDIC1并從第一選通驅(qū)動IC⑶ICl輸出的第一選通脈沖的輸出定時。選通移位時鐘GSC控制選通起始脈沖GSP的移位定時。閃爍控制信號FLK控制調(diào)制定時,該調(diào)制定時用于在選通脈沖的下降沿,將選通高電壓調(diào)制為低電壓以減少閃爍。選通輸出使能信號GOE控制選通驅(qū)動 IC⑶ICl到⑶IC4的輸出定時。經(jīng)由形成在控制印刷電路板CPCB上的選通定時控制信號總線、FFC、形成在源印刷電路板SPCB上的選通定時控制信號總線、形成在源驅(qū)動IC SDICl 到SDIC4中的至少一個的TCP上的選通定時控制信號總線、以及形成在液晶顯示面板10的 TFT陣列基板上的LOG (Line On Glass)線,將選通定時控制信號發(fā)送至選通驅(qū)動IC⑶ICl 到 GDIC4。數(shù)據(jù)定時控制信號包括源起始脈沖SSP、源采樣時鐘SSC、極性控制信號POL、源輸出使能信號SOE等。源起始脈沖SSP控制源驅(qū)動IC SDICl到SDIC4的移位起始定時。源采樣時鐘SSC控制源驅(qū)動IC SDICl到SDIC4中的數(shù)據(jù)的采樣定時。極性控制信號POL控制從源驅(qū)動IC SDICl到SDIC4輸出的數(shù)據(jù)電壓的極性。源輸出使能信號SOE控制源驅(qū)動 IC SDICl到SDIC4的數(shù)據(jù)電壓輸出定時和電荷共享定時。如果定時控制器TCON與源驅(qū)動 IC SDICl到SDIC4之間的數(shù)據(jù)傳輸接口是微型LVDS接口,則可省略源起始脈沖SSP和源采樣時鐘SSC。數(shù)據(jù)定時控制信號被發(fā)送至源驅(qū)動IC SDICl到SDIC4。源驅(qū)動IC SDICl到SDIC4中的每一個接收來自定時控制器TCON的數(shù)字視頻數(shù)據(jù)。 源驅(qū)動IC SDICl到SDIC4響應(yīng)于來自定時控制器TCON的源定時控制信號,將數(shù)字視頻數(shù)據(jù)轉(zhuǎn)換為正/負(fù)模擬數(shù)據(jù)電壓,并且將轉(zhuǎn)換后的正/負(fù)模擬數(shù)據(jù)電壓提供給液晶顯示面板 10的數(shù)據(jù)線DL。源驅(qū)動IC SDICl到SDIC4中的每一個都可通過COG (玻璃上芯片)處理接合到液晶顯示面板10的TFT陣列基板上。源驅(qū)動IC SDICl到SDIC4可安裝到TCP(載帶封裝)上,并且可通過TAB (帶式自動鍵合)處理與液晶顯示面板10的TFT陣列基板相接合,且與源印制電路板SPCB相接合。
7
選通驅(qū)動IC⑶ICl到⑶IC4響應(yīng)于來自定時控制器TCON的選通定時控制信號, 向液晶顯示面板10的選通線GL順序提供選通脈沖。選通脈沖在選通高電壓VGH和選通低電壓VGL之間擺動。選通高電壓VGH被設(shè)置為比液晶顯示面板10的TFT陣列處形成的 TFT的閾值電壓高的電平;而選通低電壓VGL被設(shè)置為比液晶顯示面板10的TFT陣列處形成的TFT的閾值電壓低的電平。因此,TFT陣列的TFT響應(yīng)于來自選通線GL的選通脈沖而導(dǎo)通,以將來自數(shù)據(jù)線DL的數(shù)據(jù)電壓提供給液晶單元Clc的像素電極。選通驅(qū)動IC⑶ICl 到⑶IC4可以安裝到TCP上,并且通過TAB處理與液晶顯示面板10的TFT陣列基板相接合。 如圖1所示,選通驅(qū)動電路可接合至液晶顯示面板10的兩側(cè)邊緣,以向選通線GL的兩端同時施加選通脈沖,由此減少選通脈沖的延遲。另選的是,選通驅(qū)動電路可接合至液晶顯示面板10的一側(cè)邊緣處,以向液晶顯示面板10的該側(cè)邊緣施加選通脈沖。如圖11和圖12所示,選通驅(qū)動電路可以實(shí)施為通過GIP (面板內(nèi)選通)處理與TFT陣列同時直接形成在TFT 基板上的GIP電路。圖3是示出了源驅(qū)動IC SDICl到SDIC4的電路結(jié)構(gòu)的圖。參照圖3,源驅(qū)動IC SDICl到SDIC4各驅(qū)動m條數(shù)據(jù)線Dl到Dm(m為自然數(shù)),并且包括數(shù)據(jù)恢復(fù)單位21、移位寄存器22、第一鎖存陣列23、第二鎖存陣列M、數(shù)模轉(zhuǎn)換器 (此后稱為“DAC” ) 25、輸出緩沖器沈和電荷共享電路27等等。數(shù)據(jù)恢復(fù)單元21對按照微型LVDS接口方式接收的數(shù)字視頻數(shù)據(jù)RGBodd和 RGBeven進(jìn)行恢復(fù),以將數(shù)字視頻數(shù)據(jù)RGBodd和RGBeven提供給第一鎖存陣列23。移位寄存器22根據(jù)源采樣時鐘SSC對采樣信號進(jìn)行移位。當(dāng)將超過第一鎖存陣列23中的鎖存操作數(shù)的數(shù)據(jù)提供給第一鎖存陣列23時,移位寄存器22生成進(jìn)位信號CAR。第一鎖存陣列23響應(yīng)于從移位寄存器22順序接收的采樣信號,對從數(shù)據(jù)恢復(fù)單元21串行接收的數(shù)字視頻數(shù)據(jù)RGBodd和RGBeven進(jìn)行采樣和鎖存,隨后同時輸出數(shù)字視頻數(shù)據(jù)RGBodd和RGBeven,以將串行格式的數(shù)字視頻數(shù)據(jù)轉(zhuǎn)換成并行格式的數(shù)字視頻數(shù)據(jù)。第二鎖存陣列M對從第一鎖存陣列23接收的數(shù)據(jù)進(jìn)行鎖存。隨后,第二鎖存陣列M 和其它源驅(qū)動IC的第二鎖存陣列M同時輸出所鎖存的數(shù)字視頻數(shù)據(jù)。DAC 25利用正伽馬基準(zhǔn)電壓PGMA和負(fù)伽馬基準(zhǔn)電壓NGMA,將從第二鎖存陣列24 接收的數(shù)字視頻數(shù)據(jù)轉(zhuǎn)換成正模擬數(shù)據(jù)電壓和負(fù)模擬數(shù)據(jù)電壓。此外,DAC 25根據(jù)極性控制信號POL的邏輯值來交替地選擇并輸出正數(shù)據(jù)電壓和負(fù)數(shù)據(jù)電壓。輸出緩沖器沈使得提供給數(shù)據(jù)線Dl到Dm的數(shù)據(jù)電壓的信號衰減最小。電荷共享電路27在源輸出使能信號SOE的低邏輯周期期間向數(shù)據(jù)線Dl到Dm提供正/負(fù)數(shù)據(jù)電壓,并且在源輸出使能信號SOE的高邏輯電平周期期間使得源驅(qū)動ICSDIC1到SDIC4的相鄰數(shù)據(jù)輸出通道短路,以向數(shù)據(jù)線Dl到Dm輸出正/負(fù)數(shù)據(jù)電壓的平均值。下面將討論源驅(qū)動IC SDICl到SDIC4的排列和操作關(guān)系。第一源驅(qū)動IC SDICl 設(shè)置在屏面的左側(cè),并且第二到第四源驅(qū)動IC SDIC2到SDIC4按順序設(shè)置在第一源驅(qū)動IC SDICl的右方。第一源驅(qū)動IC SDICl向設(shè)置在屏面左部分(包括A和C)的數(shù)據(jù)線提供數(shù)據(jù)電壓,而第四源驅(qū)動IC SDIC4向設(shè)置在屏面中央(或者右)部分(包括B和D)的數(shù)據(jù)線提供數(shù)據(jù)電壓。部分B在水平方向上與部分A分開,即遠(yuǎn)離部分A。部分C在垂直方向上與部分A分開,即遠(yuǎn)離部分A。部分D在水平方向上與部分C分開,即遠(yuǎn)離部分C,并且在垂直方向上與部分B分開,即遠(yuǎn)離部分B。第二和第三源驅(qū)動IC SDIC2和SDIC3向設(shè)置在A/C與B/D之間的數(shù)據(jù)線提供數(shù)據(jù)電壓。第一源驅(qū)動IC SDICl響應(yīng)于源起始脈沖SSP或者嵌在微型LVDS時鐘內(nèi)的復(fù)位時鐘,對與數(shù)據(jù)輸出通道的數(shù)量相對應(yīng)的串行數(shù)據(jù)進(jìn)行順序采樣,并且隨后將第一進(jìn)位信號 CAR發(fā)送到第二源驅(qū)動IC SDIC2。第二源驅(qū)動IC SDIC2響應(yīng)于來自第一源驅(qū)動IC SDICl 的第一進(jìn)位信號CAR,對與數(shù)據(jù)輸出通道數(shù)量相對應(yīng)的數(shù)據(jù)進(jìn)行采樣,并且隨后將第二進(jìn)位信號CAR發(fā)送到第三源驅(qū)動IC SDIC3。第三源驅(qū)動IC SDIC3響應(yīng)于來自第二源驅(qū)動IC SDIC2的第二進(jìn)位信號CAR,對與數(shù)據(jù)輸出通道數(shù)量相對應(yīng)的數(shù)據(jù)進(jìn)行采樣,并且隨后將第三進(jìn)位信號CAR發(fā)送到第四源驅(qū)動IC SDIC4。第四源驅(qū)動IC SDIC4響應(yīng)于來自第三源驅(qū)動IC SDIC3的第三進(jìn)位信號CAR,對與數(shù)據(jù)輸出通道數(shù)量相對應(yīng)的數(shù)據(jù)進(jìn)行采樣。這樣,源驅(qū)動IC SDICl到SDIC4順序地對串行輸入數(shù)據(jù)進(jìn)行采樣和鎖存,以將串行格式的數(shù)據(jù)轉(zhuǎn)換為并行格式的數(shù)據(jù),并且隨后響應(yīng)于源輸出使能信號S0E,同時輸出數(shù)據(jù)。圖4是示出選通驅(qū)動IC⑶ICl到⑶IC4的電路結(jié)構(gòu)的圖。如圖4所示,選通驅(qū)動IC各包括移位寄存器31、電平轉(zhuǎn)換器34、以及連接在移位寄存器31與電平轉(zhuǎn)換器34之間的多個“與”門32等等。移位寄存器31響應(yīng)于選通移位時鐘GSC,利用多個級聯(lián)的D觸發(fā)器(flip-flop) 對選通起始脈沖GSP進(jìn)行順序移位,并隨后生成進(jìn)位信號CAR?!芭c”門32各輸出將移位寄存器31的輸出信號與經(jīng)過反相器33反相的選通輸出使能信號GOE進(jìn)行“與”運(yùn)算的結(jié)果。電平轉(zhuǎn)換器34將“與”門32的輸出電壓的擺幅寬度轉(zhuǎn)換為選通高電壓VGH與選通低電壓VGL之間的擺幅寬度,并且向選通線Gl到順序提供輸出電壓。電平轉(zhuǎn)換器34 位于移位寄存器31前面。下面將討論選通驅(qū)動IC GDICl到⑶IC4的排列和操作關(guān)系。第一選通驅(qū)動 ICGDICl設(shè)置在屏面的上端部,并且第二到第四選通驅(qū)動IC⑶IC2到⑶IC4順序設(shè)置在第一選通驅(qū)動IC⑶ICl的下方。第一選通驅(qū)動IC⑶ICl地向設(shè)置在屏面上端部分(包括A 和B)的選通線提供選通脈沖,而第四選通驅(qū)動IC⑶IC4順序地向設(shè)置在屏面的下端部分 (包括C和D)的選通線提供選通脈沖。第二選通驅(qū)動IC⑶IC2和第三選通驅(qū)動IC⑶IC3 順序地向屏面上設(shè)置在A/B與C/D之間的選通線提供選通脈沖。第一選通驅(qū)動IC⑶ICl通過與選通移位時鐘GSC的上升沿同步地對選通起始脈沖SSP進(jìn)行移位,來順序向選通線輸出選通脈沖,并且隨后輸出第一進(jìn)位信號CAR作為第二選通驅(qū)動IC⑶IC2的起始脈沖。第二選通驅(qū)動IC⑶IC2通過與選通移位時鐘GSC的上升沿同步地對第一進(jìn)位信號CAR進(jìn)行移位,來順序向選通線輸出選通脈沖,并且隨后輸出第二進(jìn)位信號CAR作為第三選通驅(qū)動IC⑶IC3的起始脈沖。第三選通驅(qū)動IC⑶IC3通過與選通移位時鐘GSC的上升沿同步地對第二進(jìn)位信號CAR進(jìn)行移位,來順序向選通線輸出選通脈沖,并且隨后輸出第三進(jìn)位信號CAR作為第四選通驅(qū)動IC⑶IC4的起始脈沖。第四選通驅(qū)動IC⑶IC4通過與選通移位時鐘GSC的上升沿同步地對第三進(jìn)位信號CAR進(jìn)行移位, 來順序向選通線輸出選通脈沖。圖5A到圖5D是根據(jù)屏面上的位置示出源輸出使能信號S0E、選通輸出使能信號 G0E、源驅(qū)動IC SDICl到SDIC4的輸出以及選通驅(qū)動IC⑶ICl到⑶IC4的輸出的波形圖。分別參照圖5A到圖5D,TA表示位于部分A內(nèi)的液晶單元Clc的數(shù)據(jù)充電時間,TB 表示位于部分B內(nèi)的液晶單元Clc的數(shù)據(jù)充電時間,TC表示位于部分C內(nèi)的液晶單元Clc的數(shù)據(jù)充電時間,以及TD表示位于部分D內(nèi)的液晶單元Clc的數(shù)據(jù)充電時間。來自源驅(qū)動IC SDICl到SDIC4的數(shù)據(jù)電壓輸出和來自選通驅(qū)動IC⑶ICl到⑶IC4 的選通脈沖輸出被延遲RC延遲,該RC延遲是因數(shù)據(jù)線和選通線的線阻以及液晶顯示面板 10的電容所引起的。因此,由于數(shù)據(jù)電壓和選通脈沖的延遲時間根據(jù)液晶顯示面板10上的像素位置而變化,所以液晶單元Clc的數(shù)據(jù)充電量也隨像素位置而變化。例如,在圖1的屏面部分A、B、C以及D之中,具有液晶單元Clc的最差數(shù)據(jù)充電特性的部分為部分C (參見圖 5C),其中,源驅(qū)動IC的輸出延遲時間長而選通驅(qū)動IC的輸出延遲時間短。另一方面,具有液晶單元Clc的最好數(shù)據(jù)充電特性的部分為部分B(參見圖5B),其中,源驅(qū)動IC的輸出延遲時間短而選通驅(qū)動IC的輸出延遲時間長。位于部分A和D中的液晶單元Clc的充電特性比位于部分C中的液晶單元Clc的充電特性好,而比位于部分B中的液晶單元Clc的充電特性差。針對液晶顯示面板10上具有最差充電特性的部分,可以調(diào)整源驅(qū)動IC SDICl到 SDIC4的操作定時和選通驅(qū)動IC⑶ICl到⑶IC4的操作定時。例如,如果基于具有液晶單元Clc的最差充電特性的部分C確定源輸出使能信號SOE和選通輸出使能信號GOE的最佳定時并且將該最佳定時應(yīng)用于屏面的全部區(qū)域,則無法對用于驅(qū)動除部分C之外的部分A、 B以及D的源驅(qū)動IC SDICl到SDIC4的功率消耗和溫度進(jìn)行優(yōu)化。通過延長電荷共享定時能夠改善源驅(qū)動IC SDICl到SDIC4的功率消耗和溫度。圖6是詳細(xì)示出了圖3所示的電荷共享電路的圖。圖7是示出了源輸出使能信號和電荷共享操作定時的定時圖。參照圖6和圖7,源驅(qū)動IC SDICl到SDIC4的電荷共享電路27包括串聯(lián)連接在輸出緩沖器BUF與數(shù)據(jù)輸出通道之間的第一開關(guān)SW1,和連接在相鄰數(shù)據(jù)輸出通道之間的第二開關(guān)SW2。源驅(qū)動IC SDICl到SDIC4的數(shù)據(jù)輸出通道一對一地連接到液晶顯示面板 10的數(shù)據(jù)線Dl到D3,以從輸出緩沖器BUF向數(shù)據(jù)線Dl到D3提供正/負(fù)數(shù)據(jù)電壓。每個第一開關(guān)SWl在源輸出使能信號SOE的低邏輯周期期間接通,以向數(shù)據(jù)線Dl 到D3提供數(shù)據(jù)電壓。另一方面,第一開關(guān)SWl在源輸出使能信號SOE的高邏輯電平周期期間斷開,以連接輸出緩沖器BUF與數(shù)據(jù)線Dl到D3之間的電流通路。因此,源驅(qū)動IC SDICl 到SDIC4在源輸出使能信號SOE的低邏輯周期期間(或者脈沖關(guān)斷周期)輸出正/負(fù)數(shù)據(jù)電壓。此時,生成與數(shù)據(jù)電壓的擺幅寬度成正比的電流,由此導(dǎo)致功率消耗。每個第二開關(guān)SW2在源輸出使能信號SOE的高邏輯電平周期期間接通,以連接相鄰數(shù)據(jù)輸出通道,并且使得數(shù)據(jù)線Dl到D3短路。相反極性的數(shù)據(jù)電壓被提供給相鄰數(shù)據(jù)線。因此,在源輸出使能信號SOE的高邏輯電平周期(或者脈沖導(dǎo)通周期Wl)期間,由于正數(shù)據(jù)電壓與負(fù)數(shù)據(jù)電壓之間的電荷共享,數(shù)據(jù)線被控制為具有正數(shù)據(jù)電壓和負(fù)數(shù)據(jù)電壓的平均電壓。由于在數(shù)據(jù)線的電荷共享時間期間,在源驅(qū)動ICSDIC1到SDIC4中幾乎不生成電流,所以降低了源驅(qū)動IC SDICl到SDIC4的功率消耗。另一方面,第二開關(guān)SW2在源輸出使能信號SOE的低邏輯周期期間斷開,以使得相鄰數(shù)據(jù)輸出通道之間的電流通路斷開連接。如從圖6和圖7可以看出,通過延長源輸出使能信號SOE所確定的電荷共享時間, 可以減少源驅(qū)動IC SDICl到SDIC4的功率消耗。隨著電荷共享時間變長,液晶單元的數(shù)據(jù)充電時間變短。因此,通過把液晶單元的數(shù)據(jù)充電時間考慮進(jìn)來,來優(yōu)化電荷共享時間。
源驅(qū)動IC SDICl到SDIC4之間的電荷共享對源驅(qū)動IC SDICl到SDIC4的溫度以及源驅(qū)動IC SDICl到SDIC4的功率消耗具有顯著影響。在電荷共享時間期間,在源驅(qū)動 IC SDICl到SDIC4中幾乎不生成電流。因此,通過延長電荷共享時間,可以降低源驅(qū)動IC SDICl到SDIC4的溫度。圖8是示出了源驅(qū)動IC SDICl到SDIC4的溫度隨著電荷共享時間的變化而變化的試驗(yàn)結(jié)果圖。如從圖8所見,如果在沒有任何電荷共享的情況下驅(qū)動源驅(qū)動ICSDIC1到 SDIC4,則它們產(chǎn)生的熱量,使得溫度超過90°C。相反,如果在執(zhí)行電荷共享的情況下驅(qū)動源驅(qū)動IC SDICl到SDIC4,則它們產(chǎn)生的熱量,使得溫度低于90°C。電荷共享時間越長,即源輸出使能信號SOE的脈沖寬度越寬,則源驅(qū)動ICSDIC1到SDIC4的溫度越低。如上所討論的,如果基于屏面的某些部分來設(shè)置源輸出使能信號SOE和選通輸出使能信號GOE并且將設(shè)置的定時應(yīng)用于整個屏面,則無法對用于驅(qū)動屏面其它部分的源驅(qū)動IC SDICl到SDIC4的功率消耗和溫度進(jìn)行優(yōu)化。如圖9A到9D和圖10所示,本發(fā)明的定時控制器TCON對源輸出使能信號SOE和選通輸出使能信號GOE進(jìn)行調(diào)整,以便對所有源驅(qū)動IC SDICl到SDIC4的功率消耗和溫度進(jìn)行優(yōu)化。圖9A到9D是示出本發(fā)明的控制用于驅(qū)動圖1所示的屏面部分A、B、C以及D的選通驅(qū)動IC⑶ICl到⑶IC4和源驅(qū)動IC SDICl到SDIC4的輸出定時的源輸出使能信號和選通輸出使能信號的波形圖。圖10是示出由定時控制器TCON調(diào)整后的源輸出使能信號和選通輸出使能信號的波形圖。參照圖9A到9D以及圖10,第一源驅(qū)動IC SDICl響應(yīng)于用于SDICl的第一源輸出使能信號S0E,向位于屏面的部分A和C的數(shù)據(jù)線輸出數(shù)據(jù)電壓,并且在數(shù)據(jù)線之間共享電荷。第四源驅(qū)動IC SDIC4響應(yīng)于用于SDIC4的第四源輸出使能信號S0E,向位于屏面的部分B和D的數(shù)據(jù)線輸出數(shù)據(jù)電壓,并且共享數(shù)據(jù)線的電荷。第二源驅(qū)動IC SDIC2和第三源驅(qū)動IC SDIC3響應(yīng)于用于SDIC2的第二源輸出使能信號SOE和用于SDIC3的第三源輸出使能信號S0E,向位于屏面的部分A/C與B/D之間的部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。第一選通驅(qū)動IC⑶ICl響應(yīng)于選通輸出使能信號G0E,向位于屏面的部分A和B 內(nèi)的選通線順序輸出選通脈沖。第四選通驅(qū)動IC⑶IC4響應(yīng)于選通輸出使能信號G0E,向位于屏面的部分C和D內(nèi)的選通線順序輸出選通脈沖。第二選通驅(qū)動ICGDIC2和第三選通驅(qū)動IC GDIC3響應(yīng)于選通輸出使能信號G0E,向位于屏面的部分A/B與C/D之間的部分中的選通線順序輸出選通脈沖。定時控制器TCON基于用于驅(qū)動屏面的部分C的源輸出使能信號SOE和選通輸出使能信號G0E,來調(diào)整選通輸出使能信號GOE的周期和用于SDICl到SDIC4的第一到第四源輸出使能信號SOE的周期以及脈沖寬度。用于SDICl的第一源輸出使能信號SOE的脈沖Sll到S15的上升沿定時等于前一脈沖的上升沿定時。相對照的是,將用于SDICl的第一源輸出使能信號SOE的脈沖Sll到 S14的至少一些脈沖的下降沿定時調(diào)整得較慢。用于SDICl的第一源輸出使能信號SOE的第一脈沖Sll限定了提供給位于屏面的部分A內(nèi)的數(shù)據(jù)線的數(shù)據(jù)電壓的輸出定時和這些數(shù)據(jù)線的電荷共享定時。第一脈沖Sll的下降沿定時可以比前一脈沖的下降沿進(jìn)一步延遲近似3At。在這種情況下,第一脈沖Sll的脈沖寬度變得比前一脈沖的脈沖寬度寬3At(圖 9A和圖10的斜線部分)。
將用于SDICl的第一源輸出使能信號SOE的第二脈沖S12的下降沿定時調(diào)整得比前一脈沖慢比第一脈沖Sll的調(diào)整寬度小的調(diào)整寬度。例如,第二脈沖S12的下降沿定時可以比前一脈沖的下降沿定時進(jìn)一步延遲近似2At。在這種情況下,第二脈沖S12的脈沖寬度變得比前一脈沖的脈沖寬度寬2 Δ t (參見圖9A和圖10)。將用于SDICl的第一源輸出使能信號SOE的第三脈沖S13的下降沿定時調(diào)整得比前一脈沖慢比第二脈沖S12的調(diào)整寬度小的調(diào)整寬度。例如,第三脈沖S13的下降沿定時可以比前一脈沖的下降沿定時進(jìn)一步延遲近似At。在這種情況下,第三脈沖S13的脈沖寬度變得比前一脈沖的脈沖寬度寬At(參見圖10)。用于SDICl的第一源輸出使能信號SOE的第四脈沖S14限定了提供給位于屏面的部分C內(nèi)的數(shù)據(jù)線的數(shù)據(jù)電壓的輸出定時和這些數(shù)據(jù)線的電荷共享定時。將第四脈沖S14 的下降沿調(diào)整比第三脈沖S13的調(diào)整寬度小的調(diào)整寬度。例如,第四脈沖S14的下降沿定時可以被設(shè)置為等于前一脈沖的下降沿定時。在這種情況下,第四脈沖S14的脈沖寬度等于前一脈沖的脈沖寬度(參見圖9C和圖10)。將用于SDIC2的第二源輸出使能信號SOE的脈沖S21到S24中的至少一些脈沖的上升沿定時調(diào)整得比用于SDICl的第一源輸出使能信號SOE的脈沖的上升沿定時更快。將用于SDIC2的第二源輸出使能信號SOE的脈沖S21到S24的下降沿定時設(shè)置為等于用于 SDICl的第一源輸出使能信號SOE的脈沖的下降沿定時??蓪⒂糜赟DIC2的第二源輸出使能信號SOE的第一脈沖S21的上升沿定時設(shè)置得比用于SDICl的第一源輸出使能信號SOE 的第一脈沖Sll的上升沿定時快近似At??蓪⒂糜赟DIC2的第二源輸出使能信號SOE的第一脈沖S21的下降沿定時設(shè)置為等于用于SDICl的第一源輸出使能信號SOE的第一脈沖 Sll的下降沿定時。在這種情況下,第一脈沖S21的脈沖寬度變得比用于SDICl的第一源輸出使能信號SOE的第一脈沖Sll的脈沖寬度大At(參見圖10)。可將用于SDIC2的第二源輸出使能信號SOE的第二脈沖S22的上升沿定時設(shè)置得比用于SDICl的第一源輸出使能信號SOE的第二脈沖S12的上升沿定時快近似At??蓪⒂糜赟DIC2的第二源輸出使能信號SOE的第二脈沖S22的下降沿定時設(shè)置為等于用于 SDICl的第一源輸出使能信號SOE的第二脈沖S12的下降沿定時。在這種情況下,第二脈沖 S22的脈沖寬度變得比用于SDICl的第一源輸出使能信號SOE的第二脈沖S12的脈沖寬度大At(參見圖10)??蓪⒂糜赟DIC2的第二源輸出使能信號SOE的第三脈沖S23的上升沿定時設(shè)置得比用于SDICl的第一源輸出使能信號SOE的第三脈沖S13的上升沿定時快近似At??蓪⒂糜赟DIC2的第二源輸出使能信號SOE的第三脈沖S23的下降沿定時設(shè)置為等于用于 SDICl的第一源輸出使能信號SOE的第三脈沖S13的下降沿定時。在這種情況下,第三脈沖 S23的脈沖寬度變得比用于SDICl的第一源輸出使能信號SOE的第三脈沖S13的脈沖寬度大At(參見圖10)??蓪⒂糜赟DIC2的第二源輸出使能信號SOE的第四脈沖S24的上升沿定時設(shè)置得比用于SDICl的第一源輸出使能信號SOE的第四脈沖S14的上升沿定時快近似At。可將用于SDIC2的第二源輸出使能信號SOE的第四脈沖S24的下降沿定時設(shè)置為等于用于 SDICl的第一源輸出使能信號SOE的第四脈沖S14的下降沿定時。在這種情況下,第四脈沖 S24的脈沖寬度變得比用于SDICl的第一源輸出使能信號SOE的第四脈沖S14的脈沖寬度
12大At(參見圖10)。將用于SDIC3的第三源輸出使能信號SOE的脈沖S31到S34中的至少一些脈沖的上升沿定時調(diào)整得比用于SDIC2的第二源輸出使能信號SOE的脈沖的上升沿定時更快。將用于SDIC3的第三源輸出使能信號SOE的脈沖S31到S34的下降沿定時設(shè)置為等于用于 SDICl的第一源輸出使能信號SOE和用于SDIC2的第二源輸出使能信號SOE的脈沖的下降沿定時??蓪⒂糜赟DIC3的第三源輸出使能信號SOE的第一脈沖S31的上升沿定時設(shè)置得比用于SDIC2的第二源輸出使能信號SOE的第一脈沖S21的上升沿定時快近似Δ t??蓪⒂糜赟DIC3的第三源輸出使能信號SOE的第一脈沖S31的下降沿定時設(shè)置為等于用于SDICl 的第一源輸出使能信號SOE的第一脈沖Sll和用于SDIC2的第二源輸出使能信號SOE的第一脈沖S21的下降沿定時。在這種情況下,第一脈沖S31的脈沖寬度變得比用于SDIC2的第二源輸出使能信號SOE的第一脈沖S21的脈沖寬度大Δ t(參見圖10)。可將用于SDIC3的第三源輸出使能信號SOE的第二脈沖S32的上升沿定時設(shè)置得比用于SDIC2的第二源輸出使能信號SOE的第二脈沖S22的上升沿定時快近似Δ t。可將用于SDIC3的第三源輸出使能信號SOE的第二脈沖S32的下降沿定時設(shè)置為等于用于SDICl 的第一源輸出使能信號SOE的第二脈沖S12和用于SDIC2的第二源輸出使能信號SOE的第二脈沖S22的下降沿定時。在這種情況下,第二脈沖S32的脈沖寬度變得比用于SDIC2的第二源輸出使能信號SOE的第二脈沖S22的脈沖寬度大At(參見圖10)??蓪⒂糜赟DIC3的第三源輸出使能信號SOE的第三脈沖S33的上升沿定時設(shè)置得比用于SDIC2的第二源輸出使能信號SOE的第三脈沖S23的上升沿定時快近似Δ t??蓪⒂糜赟DIC3的第三源輸出使能信號SOE的第三脈沖S33的下降沿定時設(shè)置為等于用于SDICl 的第一源輸出使能信號SOE的第三脈沖S13和用于SDIC2的第二源輸出使能信號SOE的第三脈沖S23的下降沿定時。在這種情況下,第三脈沖S33的脈沖寬度變得比用于SDIC2的第二源輸出使能信號SOE的第三脈沖S23的脈沖寬度大At(參見圖10)??蓪⒂糜赟DIC3的第三源輸出使能信號SOE的第四脈沖S34的上升沿定時設(shè)置得比用于SDIC2的第二源輸出使能信號SOE的第四脈沖SM的上升沿定時快近似Δ t??蓪⒂糜赟DIC3的第三源輸出使能信號SOE的第四脈沖S34的下降沿定時設(shè)置為等于用于SDICl 的第一源輸出使能信號SOE的第四脈沖S14和用于SDIC2的第二源輸出使能信號SOE的第四脈沖S24的下降沿定時。在這種情況下,第四脈沖S34的脈沖寬度變得比用于SDIC2的第二源輸出使能信號SOE的第四脈沖S24的脈沖寬度大At(參見圖10)。將用于SDIC4的第四源輸出使能信號SOE的脈沖S41到S45中的至少一些脈沖的上升沿定時調(diào)整得比用于SDIC3的第三源輸出使能信號SOE的脈沖的上升沿定時更快。將用于SDIC4的第四源輸出使能信號SOE的脈沖S41到S45的下降沿定時設(shè)置為等于用于 SDICl到SDIC3的第一到第三源輸出使能信號SOE的脈沖的下降沿定時。用于SDIC4的第四源輸出使能信號SOE的第一脈沖S41限定了提供給位于屏面的部分B內(nèi)的數(shù)據(jù)線的數(shù)據(jù)電壓的輸出定時和這些數(shù)據(jù)線的電荷共享定時。可將用于SDIC4的第四源輸出使能信號 SOE的第一脈沖S41的上升沿定時設(shè)置得比用于SDIC3的第三源輸出使能信號SOE的第一脈沖S31的上升沿定時快近似At。可將用于SDIC4的第四源輸出使能信號SOE的第一脈沖S41的下降沿定時設(shè)置為等于用于SDICl到SDIC3的第一到第三源輸出使能信號SOE的第一脈沖S11、S21、S31的下降沿定時。在這種情況下,第一脈沖S41的脈沖寬度變得比用于SDIC3的第三源輸出使能信號SOE的第一脈沖S31的脈沖寬度大Δ t(參見圖9B和圖 10)??蓪⒂糜赟DIC4的第四源輸出使能信號SOE的第二脈沖S42的上升沿定時設(shè)置得比用于SDIC3的第三源輸出使能信號SOE的第二脈沖S32的上升沿定時快近似Δ t??蓪⒂糜赟DIC4的第四源輸出使能信號SOE的第二脈沖S42的下降沿定時設(shè)置為等于用于SDICl 到SDIC3的第一到第三源輸出使能信號SOE的第二脈沖S12、S22、S32的下降沿定時。在這種情況下,第二脈沖S42的脈沖寬度變得比用于SDIC3的第三源輸出使能信號SOE的第二脈沖S32的脈沖寬度大Δ t (參見圖10)??蓪⒂糜赟DIC4的第四源輸出使能信號SOE的第三脈沖S43的上升沿定時設(shè)置得比用于SDIC3的第三源輸出使能信號SOE的第三脈沖S33的上升沿定時快近似Δ t??蓪⒂糜赟DIC4的第四源輸出使能信號SOE的第三脈沖S43的下降沿定時設(shè)置為等于用于SDICl 到SDIC3的第一到第三源輸出使能信號SOE的第三脈沖S13、S23、S33的下降沿定時。在這種情況下,第三脈沖S43的脈沖寬度變得比用于SDIC3的第三源輸出使能信號SOE的第三脈沖S33的脈沖寬度大Δ t (參見圖10)。用于SDIC4的第四源輸出使能信號SOE的第四脈沖S44限定了提供給位于屏面的部分D內(nèi)的數(shù)據(jù)線的數(shù)據(jù)電壓的輸出定時和這些數(shù)據(jù)線的電荷共享定時??蓪⒂糜赟DIC4 的第四源輸出使能信號SOE的第四脈沖S44的上升沿定時設(shè)置得比用于SDIC3的第三源輸出使能信號SOE的第四脈沖S34的上升沿定時快近似At??蓪⒂糜赟DIC4的第四源輸出使能信號SOE的第四脈沖S44的下降沿定時設(shè)置為等于用于SDICl到SDIC3的第一到第三源輸出使能信號SOE的第四脈沖S14、S24、S34的下降沿定時。在這種情況下,第四脈沖 S44的脈沖寬度變得比用于SDIC3的第三源輸出使能信號SOE的第四脈沖S34的脈沖寬度大At(參見圖9D和圖10)。通過這樣調(diào)整源驅(qū)動IC SDICl到SDIC4,可以對屏面上所有位置處的源驅(qū)動 ICSDIC1到SDIC4的功率消耗和溫度進(jìn)行優(yōu)化。另外,應(yīng)該將屏面上所有位置處的液晶單元的數(shù)據(jù)充電特性TA到TD優(yōu)化到相同水平。為此,如圖10中所示,本發(fā)明的定時控制器TCON 通過考慮了用于SDICl到SDIC4的源輸出使能信號S0E,來調(diào)整選通輸出使能信號G0E。假設(shè)用于SDICl到SDIC4的源輸出使能信號SOE的脈沖周期為T,則如圖10中所示,對選通輸出使能信號GOE的脈沖周期進(jìn)行調(diào)整。選通輸出使能信號GOE的脈沖GOl到G04的脈沖寬度被設(shè)置為彼此相等。選通輸出使能信號GOE的第一脈沖GOl與用于SDICl到SDIC4的源輸出使能信號SOE的第一脈沖 SlU S21、S31以及S41相交疊,并且控制向位于屏面的部分A和B中的選通線提供的選通脈沖的輸出定時。第一脈沖GOl的上升沿與第二脈沖G02的上升沿之間的第一脈沖周期被設(shè)置為T-At (參見圖9A、9B以及圖10)。選通輸出使能信號GOE的第二脈沖G02與用于SDICl到SDIC4的源輸出使能信號 SOE的第二脈沖S12、S22、S32以及S42相交疊。可將第二脈沖G02的上升沿與第三脈沖 G03的上升沿之間的第二脈沖周期設(shè)置得比第一脈沖周期短。例如,可將第二脈沖周期設(shè)置為T-2At(參見圖10)。選通輸出使能信號GOE的第三脈沖G03與用于SDICl到SDIC4的源輸出使能信號 SOE的第三脈沖S13、S23、S33以及S43相交疊??蓪⒌谌}沖G03的上升沿與第四脈沖
14G04的上升沿之間的第三脈沖周期設(shè)置為比第二脈沖周期短。例如,可將第三脈沖周期設(shè)置為T-3At(參見圖10)。選通輸出使能信號GOE的第四脈沖G04與用于SDICl到SDIC4的源輸出使能信號 SOE的第四脈沖S14、S24、S34以及S44相交疊,并且控制向位于屏面的部分C和D中的選通線提供的選通脈沖的輸出定時。可將第四脈沖G04的上升沿與第五脈沖G05的上升沿之間的第四脈沖周期設(shè)置為比第三脈沖周期短(參見圖9C、9D以及圖10)。在圖9A-圖9D和圖10中,可根據(jù)液晶顯示面板10的面板特性適當(dāng)調(diào)節(jié)At。與圖5A-圖5D相比,如圖9A-圖9D和圖10中所示,定時控制器TCON通過調(diào)整用于SDICl到SDIC4的源輸出使能信號S0E,能夠增加第一源驅(qū)動IC SDIC1、第二源驅(qū)動IC SDIC2以及第四源驅(qū)動IC SDIC4的電荷共享時間。因此,使第一源驅(qū)動IC SDIC1、第二源驅(qū)動IC SDIC2以及第四源驅(qū)動IC SDIC4的功率消耗和溫度最小化。此外,定時控制器TCON 通過根據(jù)用于SDICl到SDIC4的經(jīng)調(diào)整的源輸出使能信號SOE的定時來調(diào)整選通輸出使能信號G0E,能夠均勻地控制屏面所有位置處的液晶單元的數(shù)據(jù)充電特性。在選通驅(qū)動IC⑶ICl到⑶IC4僅設(shè)置在液晶顯示面板10的一側(cè)上并且僅設(shè)置一個源印制電路板SPCB的單列驅(qū)動中,定時控制器TCON生成分別用于SDICl到SDIC4的第一到第四源輸出使能信號S0E,以便分別控制源驅(qū)動IC SDICl到SDIC4的數(shù)據(jù)輸出定時和電荷共享定時。如圖1所示,在選通驅(qū)動IC⑶ICl到⑶IC4設(shè)置在液晶顯示面板10的兩側(cè)上并且設(shè)置兩個源印制電路板SPCB的雙列驅(qū)動中,定時控制器TCON能夠?qū)⒂糜赟DICl到 SDIC4的第一到第四源輸出使能信號SOE提供給左右對稱設(shè)置的源驅(qū)動IC SDICl到SDIC4, 由此生成數(shù)量等于源驅(qū)動IC SDICl到SDIC4的一半數(shù)量的信號。如圖10所示,定時控制器TCON生成一個選通輸出使能信號G0E,并且將該選通輸出使能信號GOE共同提供給選通驅(qū)動 IC GDICl 到 GDIC4。圖11是示出了根據(jù)本發(fā)明的另一示例性實(shí)施方式的應(yīng)用了 GIP電路的液晶顯示器的圖。參照圖11,除了選通驅(qū)動電路外,本發(fā)明的第二示例性實(shí)施方式的其他部件與在前示例性實(shí)施方式的部件基本相同。選通驅(qū)動電路包括形成在控制印制電路板CPCB上的電平轉(zhuǎn)換器LS和直接形成在液晶顯示面板的TFT陣列基板上的移位寄存器GIPl和GIP2。因此,用于控制源驅(qū)動IC SDICl到SDIC4的用于SDICl到SDIC4的源輸出使能信號SOE與圖9A至圖9D和圖10中的
基本相同。電平轉(zhuǎn)換器LS在選通輸出使能信號GOE的低邏輯周期期間將從定時控制器TCON 輸入的選通移位時鐘GCLKl的高邏輯電壓轉(zhuǎn)換為選通高電壓VGH,并且將選通移位時鐘 GCLKl到GCLKn的低邏輯電壓轉(zhuǎn)換為選通低電壓VGL。選通輸出使能信號GOE與圖10中的基本相同。移位寄存器GIPl和GIP2響應(yīng)于從電平轉(zhuǎn)換器LS輸入的時鐘信號CLK,對從定時控制器TCON輸入的選通起始脈沖GSP進(jìn)行移位,以順序向液晶顯示面板10的選通線提供選通脈沖。圖12是詳細(xì)示出了圖11所示的電平轉(zhuǎn)換器LS的電路圖。參照圖12,電平轉(zhuǎn)換器LS包括多個調(diào)整電路121到126,其用于分別調(diào)整6相選
1通移位時鐘GCLKl到GCLK6,并且調(diào)整電路121到1 各括“與”門AND、晶體管Tl和T2等等。調(diào)整電路可進(jìn)一步包括用于響應(yīng)于閃爍控制信號FLK在選通移位時鐘GCLKl到GCLK6 的下降沿處調(diào)整選通高電壓VGH的晶體管。第一晶體管Tl可以被實(shí)施為η型MOS TFT (金屬氧化物半導(dǎo)體TFT),并且第二晶體管Τ2可以被實(shí)施為ρ型MOS TFT0“與”門AND對選通移位時鐘GCLKl到GCLK6和反相信號執(zhí)行“與”運(yùn)算,反相信號是反相器INV對選通輸出使能信號GOE進(jìn)行反相所獲得的,并且“與”門AND將“與”運(yùn)算結(jié)果提供至第一晶體管Tl和第二晶體管T2的柵極。第一晶體管Tl響應(yīng)于選通移位時鐘GCLKl到GCLK6的高邏輯電壓,向輸出節(jié)點(diǎn)提供選通高電壓VGH,以將輸入到移位寄存器GIPl和GIP2的時鐘信號CLKl到CLK6的電壓升高至選通高電壓VGH。第一晶體管Tl響應(yīng)于選通移位時鐘GCLKl到GCLK6的低邏輯電壓而截止。第一晶體管Tl的源極被施加選通高電壓VGH,并且第一晶體管Tl的漏極連接到電平轉(zhuǎn)換器LS的輸出節(jié)點(diǎn)。“與”門AND的輸出信號被施加至第一晶體管Tl的柵極。第二晶體管T2響應(yīng)于選通移位時鐘GCLKl到GCLK6的低邏輯電壓,向電平轉(zhuǎn)換器 LS的輸出節(jié)點(diǎn)提供選通低電壓VGL,以將時鐘信號CLKl到CLK6的電壓降低至選通低電壓 VGL0第二晶體管T2響應(yīng)于選通移位時鐘GCLKl到GCLK6的高邏輯電壓而截止。“與”門 AND的輸出信號被施加至第二晶體管T2的柵極。第二晶體管T2的漏極連接到電平轉(zhuǎn)換器 LS的輸出節(jié)點(diǎn)。第二晶體管T2被施加選通低電壓VGL。如上,本發(fā)明可以將源輸出使能信號的定時調(diào)整到對于每個源驅(qū)動IC都優(yōu)化的定時。因此,可以對用于驅(qū)動液晶顯示面板的全部源驅(qū)動IC的功率消耗和溫度進(jìn)行優(yōu)化。盡管參照多個示例性實(shí)施方式描述了實(shí)施方式,但應(yīng)理解的是本領(lǐng)域技術(shù)人員可想到落入本公開的原理的范圍內(nèi)的許多其他修改和實(shí)施方式。更具體地說,可以在本公開、 附圖及所附權(quán)利要求的范圍內(nèi)對本主題組合結(jié)構(gòu)的組成部件和/結(jié)構(gòu)進(jìn)行各種變型和修改。除對組成部件和/或結(jié)構(gòu)的變型和修改外,替代性使用對本領(lǐng)域的技術(shù)人員也是明顯的。
權(quán)利要求
1.一種液晶顯示器,該液晶顯示器包括液晶顯示面板,其具有彼此交叉的數(shù)據(jù)線和選通線以及按照所述數(shù)據(jù)線和所述選通線的交叉結(jié)構(gòu)排列的液晶單元的矩陣;第一選通驅(qū)動電路,其響應(yīng)于選通輸出使能信號,向位于所述液晶顯示面板的屏面的第一部分和第二部分中的選通線順序提供選通脈沖,其中所述第二部分在水平方向上與所述第一部分分開;第二選通驅(qū)動電路,其響應(yīng)于所述選通輸出使能信號,向位于所述液晶顯示面板的屏面的第三部分和第四部分中的選通線順序提供選通脈沖,其中所述第三部分在垂直方向上與所述第一部分分開,并且所述第四部分在水平方向上與所述第三部分分開;第一數(shù)據(jù)驅(qū)動電路,其響應(yīng)于第一源輸出使能信號,向位于所述液晶顯示面板的屏面的所述第一部分和所述第三部分中的數(shù)據(jù)線提供數(shù)據(jù)電壓;第二數(shù)據(jù)驅(qū)動電路,其響應(yīng)于第二源輸出使能信號,向位于所述液晶顯示面板的屏面的所述第二部分下方的所述第四部分和所述第二部分中的數(shù)據(jù)線提供數(shù)據(jù)電壓;以及定時控制器,其生成所述選通輸出使能信號、所述第一源輸出使能信號以及所述第二源輸出使能信號,以控制所述選通驅(qū)動電路的選通脈沖輸出定時和所述第一數(shù)據(jù)驅(qū)動電路和所述第二數(shù)據(jù)驅(qū)動電路的數(shù)據(jù)電壓輸出定時和電荷共享定時,其中,所述第一源輸出使能信號控制所述第一數(shù)據(jù)驅(qū)動電路的所述數(shù)據(jù)輸出定時和電荷共享定時,并且所述第二源輸出使能信號以與所述第一數(shù)據(jù)驅(qū)動電路不同的方式,控制所述第二數(shù)據(jù)驅(qū)動電路的所述數(shù)據(jù)輸出定時和電荷共享定時。
2.根據(jù)權(quán)利要求1所述的液晶顯示器,其中,所述第二源輸出使能信號的上升沿定時比所述第一源輸出使能信號的上升沿定時快。
3.根據(jù)權(quán)利要求1所述的液晶顯示器,其中,所述第一源輸出使能信號包括第一脈沖和第二脈沖,所述第二脈沖的寬度小于所述第一脈沖的寬度。
4.根據(jù)權(quán)利要求3所述的液晶顯示器,其中,所述第一數(shù)據(jù)驅(qū)動電路響應(yīng)于所述第一源輸出使能信號的所述第一脈沖,共享位于所述第一部分中的數(shù)據(jù)線的電荷,并且在所述第一脈沖后的低邏輯周期期間,向位于所述第一部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓;并且所述第一數(shù)據(jù)驅(qū)動電路響應(yīng)于所述第一源輸出使能信號的第二脈沖,共享位于所述第三部分中的數(shù)據(jù)線的電荷,并且在所述第二脈沖后的低邏輯周期期間,向位于所述第三部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。
5.根據(jù)權(quán)利要求4所述的液晶顯示器,其中,所述第二源輸出使能信號包括具有比所述第一源輸出使能信號的第一脈沖的上升沿定時快的上升沿定時并且與所述第一源輸出使能信號的第一脈沖相交疊的第一脈沖;以及具有比所述第一源輸出使能信號的第二脈沖的上升沿定時快的上升沿定時并且與所述第一源輸出使能信號的第二脈沖相交疊的第二脈沖。
6.根據(jù)權(quán)利要求5所述的液晶顯示器,其中,所述第二數(shù)據(jù)驅(qū)動電路響應(yīng)于所述第二源輸出使能信號的第一脈沖,共享位于所述第二部分中的數(shù)據(jù)線的電荷,并且在所述第二源輸出使能信號的所述第一脈沖后的低邏輯周期期間,向位于所述第二部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓;并且所述第二數(shù)據(jù)驅(qū)動電路響應(yīng)于所述第二源輸出使能信號的第二脈沖,共享位于所述第四部分中的數(shù)據(jù)線的電荷,并且在所述第二源輸出使能信號的所述第二脈沖后的低邏輯周期期間,向位于所述第四部分中的數(shù)據(jù)線輸出數(shù)據(jù)電壓。
7.根據(jù)權(quán)利要求6所述的液晶顯示器,其中,所述第二源輸出使能信號的第二脈沖的脈沖寬度小于所述第二源輸出使能信號的第一脈沖的脈沖寬度。
8.根據(jù)權(quán)利要求1所述的液晶顯示器,其中,所述選通輸出使能信號包括具有相同脈沖寬度和不同脈沖周期的第一脈沖和第二脈沖。
9.根據(jù)權(quán)利要求8所述的液晶顯示器,其中,所述第二脈沖的脈沖周期比所述第一脈沖的脈沖周期短。
10.根據(jù)權(quán)利要求9所述的液晶顯示器,其中,所述第一選通驅(qū)動電路在所述選通輸出使能信號的第一脈沖后的低邏輯周期期間,向位于所述第一部分和所述第二部分中的選通線輸出選通脈沖,并且所述第二選通驅(qū)動電路在所述選通輸出使能信號的第二脈沖后的低邏輯周期期間,向位于所述第三部分和所述第四部分中的選通線輸出選通脈沖。
全文摘要
本發(fā)明涉及一種液晶顯示器,其包括第一數(shù)據(jù)驅(qū)動電路,其響應(yīng)于第一源輸出使能信號,向位于液晶顯示面板的屏面上的第一部分和第三部分中的數(shù)據(jù)線提供數(shù)據(jù)電壓;以及第二數(shù)據(jù)驅(qū)動電路,其響應(yīng)于第二源輸出使能信號,向位于液晶顯示面板的屏面上的第二部分和第四部分中的數(shù)據(jù)線提供數(shù)據(jù)電壓;所述第一源輸出使能信號控制所述第一數(shù)據(jù)驅(qū)動電路的數(shù)據(jù)電壓輸出定時和電荷共享定時。所述第二源輸出使能信號以不同于所述第一數(shù)據(jù)驅(qū)動電路的方式,控制所述第二數(shù)據(jù)驅(qū)動電路的數(shù)據(jù)輸出定時和電荷共享定時。
文檔編號G09G3/36GK102456331SQ201110327820
公開日2012年5月16日 申請日期2011年10月25日 優(yōu)先權(quán)日2010年10月25日
發(fā)明者樸萬奎, 洪鎮(zhèn)鐵 申請人:樂金顯示有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點(diǎn)贊!
1