專利名稱:液晶顯示器的共同信號的準位調(diào)整電路的制作方法
技術領域:
本發(fā)明是相關于一種液晶顯示器的共同信號的準位調(diào)整電路,尤指一種液晶顯示器的擺動共同信號的準位調(diào)整電路。
背景技術:
請參考圖1,圖1為先前技術的薄膜晶體管液晶顯示器的像素的示意圖。液晶顯示器的每一像素包含一第一子像素及一第二子像素。第一子像素包含一膜薄晶體管16a、一液晶電容ClcO及儲存電容CcsO。第二子像素包含一膜薄晶體管16b、一液晶電容ClcE及儲存電容CcsE。第一子像素的膜薄晶體管16a及第二子像素的膜薄晶體管16b電性連接于相同的數(shù)據(jù)線14(m)與掃描線12(n)。第一子像素的儲存電容CcsO電性連接于一第一共同信號線M0,第二子像素的儲存電容CcsE電性連接于一第二共同信號線ME。因此,儲存電容 CcsO與儲存電容CcsE可被施加不同的電壓。請參考圖2,圖2為圖1的像素的電壓的波形圖。Vs(m)表示數(shù)據(jù)線14(m)的電壓信號,Vcom表示共同電壓,Vg (η)表示掃描線12(η)的電壓信號,VgH表示Vg(n)的高準位電壓,VgL表示Vg(n)的低準位電壓。VcsO表示第一共同信號線MO的電壓信號,VcsE表示第二共同信號線ME的電壓信號,VcsH表示VcsO及VcsE的高準位電壓,VcsL表示VcsO 及VcsE的低準位電壓。VlcO表示第一子像素的液晶電容ClcO的電壓信號,VlcE表示第二子像素的液晶電容ClcE的電壓信號,VlC(C)表示液晶電容的中心電壓。第一共同信號線 240的電壓信號VcsO及第二共同信號線ME的電壓信號VcsE為互補信號,電壓信號VcsO 及VcsE的高準位電壓VcsH及低準位電壓VcsL以共同電壓Vcom為中心所產(chǎn)生的周期性的方波。由于每一液晶顯示器的顯示面板的共同電壓Vcom都會有差異,因此在液晶顯示器需要對共同電壓Vcom進行調(diào)整以降低液晶顯示器的畫面閃爍(flicker)。然而,在上述包含二子像素的液晶顯示器中,電壓信號VcsO及VcsE的高準位電壓VcsH及低準位電壓 VcsL無法隨著共同電壓Vcom的調(diào)整而變動,使得液晶顯示器的畫面閃爍不能得到改善。
發(fā)明內(nèi)容
因此,本發(fā)明的一目的在于提供一種液晶顯示器的共同信號的準位調(diào)整電路。本發(fā)明是提供一種用于液晶顯示器的共同信號的準位調(diào)整電路,包含一運算放大器、一第一電阻、一第二電阻、一第三電阻、一第四電阻及一齊納二極管。該運算放大器具有一正輸入端、一負輸入端及一輸出端。該第一電阻具有一第一端電性連接于該運算放大器的負輸入端,及一第二端電性連接于一接地端。該第二電阻具有一第一端電性連接于該運算放大器的正輸入端,及一第二端電用來接收一共同電壓。該第三電阻,具有一第一端電性連接于該運算放大器的正輸入端,及一第二端電用來接收一參考電壓。該第四電阻具有一第一端電性連接于該運算放大器的負輸入端,及一第二端電性連接于該運算放大器的輸出端。該齊納二極管具有一第一端電性連接于該運算放大器的輸出端,用來輸出一共同信號的第一準位電壓,及一第二端經(jīng)由一輸出電阻電性連接于該接地端,用來輸出該共同信號的第二準位電壓。 本發(fā)明另提供一種用于液晶顯示器的共同信號的準位調(diào)整電路,包含一運算放大器、一電阻、一第一齊納二極管及一第二齊納二極管。該運算放大器具有一正輸入端、一負輸入端及一輸出端電性連接于該負輸入端。該電阻具有一第一端電性連接于該運算放大器的正輸入端,及一第二端電用來接收一參考電壓。該第一齊納二極管具有一第一端電性連接于該運算放大器的正輸入端,及一第二端用來接收一共同電壓。該第二齊納二極管具有一第一端電性連接于該運算放大器的輸出端,用來輸出一共同信號的第一準位電壓,及一第二端經(jīng)由一輸出電阻電性連接于該接地端,用來輸出該共同信號的第二準位電壓。
圖1為先前技術的薄膜晶體管液晶顯示器的像素的示意圖。
圖2為圖1的像素的電壓的波形圖。
圖3為共同信號的波形圖。
圖4為共同信號的產(chǎn)生電路的方塊圖。
圖5為共同信號的準位調(diào)整電路的示意圖。
圖6為本發(fā)明共同信號的準位調(diào)整電路的第--實施例的電路圖。
圖7為本發(fā)明共同信號的準位調(diào)整電路的第二二實施例的電路圖。
圖8為電流放大器的電路圖。
圖9為信號輸出電路的電路圖。
具體實施例方式在說明書及上述的權利要求當中使用了某些詞匯來指稱特定的組件。所屬領域中具有通常知識者應可理解,制造商可能會用不同的名詞來稱呼同樣的組件。本說明書及上述的權利要求并不以名稱的差異來作為區(qū)別組件的方式,而是以組件在功能上的差異來作為區(qū)別的基準。在通篇說明書及上述的權利請求項當中所提及的「包含」是為一開放式的用語,故應解釋成「包含但不限定于」。此外,「電性連接」一詞在此是包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置電性連接于一第二裝置,則代表該第一裝置可直接連接于該第二裝置,或透過其它裝置或連接手段間接地連接至該第二裝置。請參考圖3,圖3為液晶顯示器的共同信號的波形圖。在本發(fā)明實施例中,液晶顯示器的共同信號為擺動(swing)信號,包含一第一共同信號CSO及一第二共同信號CSE,第一共同信號CSO及第二共同信號CSE為互補信號。共同信號的高準位電壓VCSH與共同信號的低準位電壓VCSL對稱于共同電壓VC0M,共同電壓VCOM與高準位電壓VCSH及低準位電壓VCSL之間具有相同的電壓差Δ V。因此,高準位電壓VCSH及低準位電壓VCSL可表示為
VCSH=VCOM+ Δ V式(1)VCSL=VCOM- Δ V式 O)
像素的第一儲存電容的共同電極端接收第一共同信號,像素的第二儲存電容的共同電極端接收第二共同信號。因此,共同信號的高準位電壓VCSH及低準位電壓VCSL需隨著共同電壓VCOM而變動,以避免液晶反轉時儲存電容的電壓不對稱所造成的閃爍(flicker)現(xiàn)象。請參考圖4,圖4為共同信號的產(chǎn)生電路的方塊圖。共同信號的產(chǎn)生電路包含一準位調(diào)整電路500、一電流放大器600及一信號輸出電路700。準位調(diào)整電路500根據(jù)共同電壓產(chǎn)生共同信號的高準位電壓VCSH與共同信號的低準位電壓VCSL。電流放大器600可增加共同信號的高準位電壓VCSH與共同信號的低準位電壓VCSL的驅動能力。信號輸出電路 700將一頻率信號的準位拉至共同信號的高準位電壓VCSH與低準位電壓VCSL。因此,信號輸出電路700可根據(jù)共同信號的高準位電壓VCSH與共同信號的低準位電壓VCSL產(chǎn)生第一共同信號CSO及第二共同信號CSE。請參考圖5,圖5為共同信號的準位調(diào)整電路的示意圖。由式⑴及式(2)可知, 共同信號的準位調(diào)整電路最簡單的實施方式就是分別利用一加法器及一減法器552來產(chǎn)生共同信號的高準位電壓VCSH與共同信號的低準位電壓VCSL。共同電壓VCOM及電壓差輸入加法器551可產(chǎn)生共同信號的高準位電壓VCSH,共同電壓VCOM及電壓差輸入減法器 552可產(chǎn)生共同信號的高準位電壓VCSL。由于加法器551及減法器552分別需要一個運算放大器,因此在本發(fā)明中,利用一個運算放大器來產(chǎn)生共同信號的高準位電壓VCSH與共同信號的低準位電壓VCSL。請參考圖6,圖6為本發(fā)明共同信號的準位調(diào)整電路的第一實施例的電路圖。準位調(diào)整電路包含一運算放大器511、五電阻512、513、514、515、517及一齊納(Zener)二極管 516。電阻512、514的電阻值為R1,電阻513、515的電阻值為R2,電阻517的電阻值為R。 齊納二極管516的崩潰電壓(breakdown voltage)為2AV。電阻512電性連接于運算放大器511的負輸入端及一接地端之間。電阻513電性連接于運算放大器511的正輸入端及共同電壓VCOM之間。電阻514電性連接于運算放大器511的正輸入端及一參考電壓Vl之間。電阻515電性連接于運算放大器511的負輸入端及運算放大器511的輸出端之間。齊納二極管516電性連接于運算放大器511的輸出端。電阻517電性連接于齊納二極管516 及接地端之間。準位調(diào)整電路在運算放大器511的輸出端可產(chǎn)生共同電壓VCOM的高準位電壓VCSH,共同電壓VCOM與高準位電壓VCSH的關系如下
VCSH=VC0M+V1*(R2/R1)式(3)
在式⑶中,可借由調(diào)整電阻值Rl與R2使V1*(R2/R1) = AV,所以高準位電壓 VCSH=VCOM+ Δ V0由于齊納二極管516操作在崩潰電壓2 Δ V,高準位電壓VCSH經(jīng)由齊納二極管516產(chǎn)生低準位電壓VCSL=VCSH-2AV。因此本發(fā)明的準位調(diào)整電路只需要利用一個運算放大器即可產(chǎn)生共同電壓VCOM的高準位電壓VCSH及低準位電壓VCSL。請參考圖7,圖7為本發(fā)明共同信號的準位調(diào)整電路的第二實施例的電路圖。在圖 6的第一實施例中,高準位電壓VCSH可能會受到參考電壓Vl的影響而變動,如此便要調(diào)整電阻值Rl與R2使來高準位電壓VCSH維持在VCOM+Δ V。在第二實施例中,準位產(chǎn)生電路則可產(chǎn)生穩(wěn)定的VCOM+AV。準位調(diào)整電路包含一運算放大器531、二電阻533、535及二齊納二極管532、534。電阻533的電阻值為R3,電阻535的電阻值為R。齊納二極管532的崩潰電壓為Δ V,齊納二極管534的崩潰電壓為2 Δ V。電阻533電性連接于運算放大器531的正輸入端及參考電壓Vl之間。齊納二極管532電性連接于運算放大器531的正輸入端及共同電壓VCOM之間。運算放大器531的負輸入端電性連接于運算放大器531的輸出端。齊納二極管534電性連接于運算放大器531的輸出端。電阻535電性連接于齊納二極管534 及接地端之間。參考電壓Vl必須大于共同電壓VC0M,即使同電壓VCOM變動,也能使齊納二極管532操作在崩潰電壓為AV。準位調(diào)整電路在運算放大器531的輸出端可產(chǎn)生共同電壓VCOM的高準位電壓VCSH,共同電壓VCOM與高準位電壓VCSH的關系如下
VCSH=VCOM+ Δ V式
高準位電壓VCSH經(jīng)由齊納二極管534產(chǎn)生低準位電壓VCSL=VCOM-A V。在本實施例中,運算放大器531形成一電壓隨耦器(voltage follower),因此只要運算放大器531的正輸入端為VCOM+ Δ V,運算放大器531的輸出端可輸出穩(wěn)定的VCOM+ Δ V。請參考圖8,圖8為電流放大器的電路圖。電流放大器包含一 NPN晶體管611、一 PNP晶體管612及一運算放大器613。NPN晶體管611電性連接于參考電壓V1,PNP晶體管 612電性連接于接地端,NPN晶體管611及PNP晶體管612組成一反相器。運算放大器613 的輸出端電性連接于該反相器的輸入端,運算放大器613的負出端電性連接于該反相器的輸出端,準位調(diào)整電路產(chǎn)生的高準位電壓VCSH及低準位電壓VCSL由運算放大器613的正輸入端輸入。電流放大器可增加共同信號的高準位電壓VCSH與低準位電壓VCSL的驅動能力。請參考圖9,圖9為信號輸出電路的電路圖。信號輸出電路包含二 PMOS晶體管 711、713及二 NMOS晶體管712、714。PMOS晶體管711、713電性連接于共同信號的高準位電壓VCSH,NMOS晶體管712、714電性連接于共同信號的低準位電壓VCSL。PMOS晶體管711 及NMOS晶體管712組成一第一反相器,PMOS晶體管713及NMOS晶體管714組成一第二反相器。當一頻率信號由節(jié)點A輸入時,該頻率信號的準位可被拉至共同信號的高準位電壓 VCSH與低準位電壓VCSL。因此,第一共同信號CSO由節(jié)點B輸出,第二共同信號CSE由節(jié)點C輸出。綜上所述,本發(fā)明提供一種液晶顯示器的共同信號的準位調(diào)整電路,可根據(jù)一共同電壓產(chǎn)生一第一準位電壓及一第二準位電壓,以產(chǎn)生一第一共同信號及一第二共同信號。該液晶顯示器的每一像素包含二儲存電容,分別接收該第一共同信號及該第二共同信號。該共同信號的準位調(diào)整電路利用一運算放大器再加上一個或二個齊納二極管來產(chǎn)生該第一準位電壓及該第二準位電壓。由于該第一準位電壓與該第二準位電壓相對于該共同電壓具有相同的電壓差,因此可以減輕該液晶顯示器閃爍的現(xiàn)象。以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明權利要求范圍所做的均等變化與修飾,皆應屬本發(fā)明的涵蓋范圍。
權利要求
1.一種用于液晶顯示器的共同信號的準位調(diào)整電路,其特征在于,包含一運算放大器,具有一正輸入端、一負輸入端及一輸出端電性連接于該負輸入端;一電阻,具有一第一端電性連接于該運算放大器的正輸入端,及一第二端電用來接收一參考電壓;一第一齊納二極管,具有一第一端電性連接于該運算放大器的正輸入端,及一第二端用來接收一共同電壓;及一第二齊納二極管,具有一第一端電性連接于該運算放大器的輸出端,用來輸出一共同信號的第一準位電壓,及一第二端經(jīng)由一輸出電阻電性連接于該接地端,用來輸出該共同信號的第二準位電壓。
2.如權利要求1所述的準位調(diào)整電路,其特征在于,該參考電壓的電壓值大于該共同電壓的電壓值。
3.如權利要求1所述的準位調(diào)整電路,其特征在于,該第二齊納二極管的崩潰電壓值為該第一齊納二極管的崩潰電壓值的二倍。
4.如權利要求3所述的準位調(diào)整電路,其特征在于,該共同信號的第一準位電壓為該共同電壓加上該第一齊納二極管的崩潰電壓值,該共同信號的第二準位電壓為該共同電壓減去該第一齊納二極管的崩潰電壓值。
5.如權利要求1所述的準位調(diào)整電路,其特征在于,該運算放大器形成一電壓隨耦器, 該運算放大器的正輸入端的電壓等于該運算放大器的輸出端的電壓。
全文摘要
一種液晶顯示器的共同信號的準位調(diào)整電路,可根據(jù)一共同電壓產(chǎn)生一第一準位電壓及一第二準位電壓,以產(chǎn)生一第一共同信號及一第二共同信號。該液晶顯示器的每一像素包含二儲存電容,分別接收該第一共同信號及該第二共同信號。該共同信號的準位調(diào)整電路利用一運算放大器再加上一個或二個齊納二極管來產(chǎn)生該第一準位電壓及該第二準位電壓。由于該第一準位電壓與該第二準位電壓相對于該共同電壓具有相同的電壓差,因此可以減輕該液晶顯示器閃爍的現(xiàn)象。
文檔編號G09G3/36GK102306487SQ201110293429
公開日2012年1月4日 申請日期2009年5月12日 優(yōu)先權日2009年5月12日
發(fā)明者陳屏先, 陳弼先 申請人:中華映管股份有限公司, 華映視訊(吳江)有限公司