專利名稱:顯示裝置、差分放大器及用于顯示裝置的數(shù)據(jù)線驅(qū)動方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示裝置,并且更加具體地,涉及顯示裝置的源極驅(qū)動器中的差分放大器電路。
背景技術(shù):
近年來,諸如液晶電視和蜂窩電話的使用液晶面板的產(chǎn)品的數(shù)目已經(jīng)增加。此外, 對于大尺寸的薄型平板面板的需要也增加,并且要求控制液晶面板的顯示的半導(dǎo)體集成電路實(shí)現(xiàn)活動畫面的平滑顯示并且驅(qū)動大量的數(shù)據(jù)線??赡芘c本發(fā)明有關(guān)的日本專利申請公開No. 2007-052396A(專利文獻(xiàn)1)公開一種液晶顯示裝置。接下來,參考附圖描述專利文獻(xiàn)1的液晶顯示裝置。圖1是示出專利文獻(xiàn) 1中公開的液晶顯示裝置的構(gòu)造的圖。圖1中所示的液晶顯示裝置適于點(diǎn)反轉(zhuǎn)驅(qū)動。參考圖1,在專利文獻(xiàn)1中公開的液晶顯示裝置被提供有液晶面板22和數(shù)據(jù)線驅(qū)動電路25,該數(shù)據(jù)線驅(qū)動電路25將灰階電壓輸出到液晶面板22的數(shù)據(jù)線。液晶面板22具有下述構(gòu)造,其中液晶被填充在TFT(薄膜晶體管)陣列基板和與其相對的對向基板(未示出)之間。被提供在TFT陣列基板上的是在水平方向上延伸的掃描線(通過附圖標(biāo)記16表示其中的一條),和在垂直方向上延伸的數(shù)據(jù)線Ha至14d和1 至15d。TFT 12a至1 分別被提供在掃描線16和數(shù)據(jù)線1 至14d和1 至15d的交叉處。在下文中,數(shù)據(jù)線Ha至14d可以被稱為奇數(shù)編號的數(shù)據(jù)線并且數(shù)據(jù)線1 至15d可以被稱為偶數(shù)編號的數(shù)據(jù)線。而且,多個(gè)像素電極按行和列被布置在掃描線和數(shù)據(jù)線1 至14d和1 至15d的交叉處。TFT 1 至12h的柵極、源極以及漏極分別被連接到掃描線16、數(shù)據(jù)線1 至14d 和1 至15d以及像素電極。另一方面,用于R(紅)、G(綠)以及B(藍(lán))色的濾色片和公共電極形成在對向基板上。在實(shí)際執(zhí)行中,公共電極形成為形成在對向基板的整個(gè)表面上方的透明電極以與像素電極相對。各掃描線被提供有掃描信號,并且當(dāng)通過對應(yīng)的掃描信號選擇掃描線16時(shí), 連接到掃描線16的TFT 12a至12h被同時(shí)導(dǎo)通。數(shù)據(jù)線1 至14d和15a至15d被提供有灰階電壓,并且取決于灰階電壓將電荷累積在對應(yīng)的像素電極上。取決于寫入有灰階電壓的像素電極和公共電極之間的電勢差,公共電極和像素電極之間的液晶的布置改變。這允許控制從背光(未示出)入射的光的透射量。取決于透射的光量,液晶面板22的每個(gè)像素提供基于R、G以及B顏色的灰階的各種灰度的顯示。數(shù)據(jù)線驅(qū)動電路25被提供有正側(cè)灰階電壓生成器電路23、負(fù)側(cè)灰階電壓生成器電路M、正側(cè)DA轉(zhuǎn)換電路(在下文中被稱為正側(cè)DAC) Ia至Id、負(fù)側(cè)DA轉(zhuǎn)換電路(在下文中被稱為負(fù)側(cè)DAC) 2a至2d、切換部件17、緩沖器部件18、輸出切換部件19、輸出短路部件 20以及公共結(jié)點(diǎn)21?;译A電壓生成器電路23和M的輸出被連接到DAC Ia至Id和加至2d,并且DAC Ia至Id和加至2d的輸出被連接到切換部件17。切換部件17的輸出被連接到緩沖器部件18,并且緩沖器部件18的輸出被連接到輸出切換部件19。輸出切換部件19的輸出被連接到輸出短路部件20。接下來,描述具有如上所述的構(gòu)造的在專利文獻(xiàn)1中公開的液晶顯示裝置的操作。圖2是示出專利文獻(xiàn)1中的液晶顯示裝置的操作的時(shí)序圖。在圖2中,選通信號被用于控制切換部件19內(nèi)的輸出開關(guān)8a至8d和9a至9d以及輸出短路部件20內(nèi)的短路開關(guān)Ila至Ild和公共結(jié)點(diǎn)連接開關(guān)IOa至10d。極性反轉(zhuǎn)信號POL被用于控制切換部件17內(nèi)的第一開關(guān)3a至3d、第二開關(guān)如至4d、第三開關(guān)fe至 5d、以及第四開關(guān)6a至6d。在圖2中,奇數(shù)編號的輸出V2lri表示被輸出到奇數(shù)編號的數(shù)據(jù)線1 至14d中的一個(gè)的灰階電壓的示例性波形并且偶數(shù)編號的輸出Vai表示被輸出到偶數(shù)編號的數(shù)據(jù)線1 至15d中的一個(gè)的灰階電壓的示例性波形。應(yīng)注意的是,將假定輸出到數(shù)據(jù)線14a至14d的灰階電壓相同,并且輸出到數(shù)據(jù)線1 至15d的灰階電壓相同來進(jìn)行圖2的描述。參考圖2,重復(fù)輸出正或者負(fù)灰階電壓以實(shí)現(xiàn)正常顯示操作的灰階電壓輸出時(shí)段和將數(shù)據(jù)線中和到接近于公共電極電平Vcom(對向基板上的公共電極的電壓電平)的電壓電平的切換時(shí)段。當(dāng)極性反轉(zhuǎn)信號POL上拉到高電平時(shí),第一開關(guān)3a至3d和第四開關(guān)6a至6d被接通,并且第二開關(guān)如至4(1和第三開關(guān)如至5(1被斷開。結(jié)果,正側(cè)DAC Ia至Id被連接到差分放大器7a、7c、7e、以及7g,并且負(fù)側(cè)DAC 2a至2d被連接到差分放大器7b、7d、7f、以及幾。這導(dǎo)致奇數(shù)編號的數(shù)據(jù)線Ha至14d的連接被從負(fù)側(cè)DAC 2a至2d切換到正側(cè)DAC Ia至ld,并且偶數(shù)編號的數(shù)據(jù)線1 至15d的連接被從正側(cè)DAC Ia至Id切換到負(fù)側(cè)DAC 2a 至 2d。而且,當(dāng)選通信號STB被與極性反轉(zhuǎn)信號POL的上拉同時(shí)地上拉到高電平時(shí),輸出開關(guān)8a至8d和輸出開關(guān)9a至9d被斷開,并且公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān) Ila至Ild被接通。結(jié)果,從各數(shù)據(jù)線1 至14d和1 至15d斷開差分放大器7a至訃。 而且,通過短路開關(guān)Ila至Ild分別短路奇數(shù)編號的數(shù)據(jù)線1 至14d和對應(yīng)的偶數(shù)編號的數(shù)據(jù)線1 至15d的對。此外,通過公共結(jié)點(diǎn)連接開關(guān)IOa至IOd將奇數(shù)編號的數(shù)據(jù)線 14a至14d和偶數(shù)編號的數(shù)據(jù)線15a至15d短路到公共結(jié)點(diǎn)。結(jié)果,所有的數(shù)據(jù)線14a至 14d和15a至15d被共同地短路到公共結(jié)點(diǎn)21,使得其電壓電平在切換時(shí)段期間被抵消并且被平均到接近于公共電極電平Vcom的電壓電平。當(dāng)然后選通信號STB下拉到低電平時(shí),輸出開關(guān)8a至8d和輸出開關(guān)9a至9d被接通,并且公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila至Ild被斷開。結(jié)果,在第一灰階電壓輸出時(shí)段期間,預(yù)定極性的灰階電壓被從差分放大器7a至幾輸出到各數(shù)據(jù)線1 至 14d 以及 15a 至 15d。接下來,當(dāng)極性反轉(zhuǎn)信號POL下拉到低電平時(shí),第一開關(guān)3a至3d和第四開關(guān)6a至 6d被斷開,并且第二開關(guān)加至沘和第三開關(guān)如至5(1被接通。結(jié)果,正側(cè)DAC Ia至Id被連接到差分放大器7b、7d、7f、以及7h,并且負(fù)側(cè)DAC 2a至2d被連接到差分放大器7a、7c、 7e、以及7g。這導(dǎo)致奇數(shù)編號的數(shù)據(jù)線14a至14d的連接被從正側(cè)DAC Ia至Id切換到負(fù)側(cè)DAC 2a至2d,并且偶數(shù)編號的數(shù)據(jù)線1 至15d的連接被從負(fù)側(cè)DAC 2a至2d切換到正側(cè) DAC Ia 至 Id。
當(dāng)然后選通信號STB與極性反轉(zhuǎn)信號POL的下拉同時(shí)上拉到高電平時(shí),輸出開關(guān) 8a至8d和輸出開關(guān)9a至9d被斷開,并且公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)1 Ia至 Ild被接通。結(jié)果,從各數(shù)據(jù)線1 至14d和1 至15d斷開差分放大器7a至7h。而且, 通過短路開關(guān)Ila至Ild分別短路奇數(shù)編號的數(shù)據(jù)線1 至14d和對應(yīng)的偶數(shù)編號的數(shù)據(jù)線1 至15d的對。此外,奇數(shù)編號的數(shù)據(jù)線14a至14d和偶數(shù)編號的數(shù)據(jù)線1 至15d通過公共結(jié)點(diǎn)連接開關(guān)IOa至IOd公共地連接到公共結(jié)點(diǎn)。結(jié)果,所有數(shù)據(jù)線1 至14d和 1 至15d被連接到公共結(jié)點(diǎn)21并且從而被短路,使得其電壓電平被抵消并且被平均到接近于公共電極電平Vcom的電壓電平(切換時(shí)段)。當(dāng)然后選通信號STB下拉到低電平時(shí),輸出開關(guān)8a至8d和輸出開關(guān)9a至9d被接通,并且公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila至Ild被斷開。結(jié)果,在第二灰階電壓輸出時(shí)段期間,相反極性的灰階電壓被從差分放大器7a至輸出到各數(shù)據(jù)線1 至 14d 和 15a 至 15d。如上所述,專利文獻(xiàn)1的液晶顯示裝置被構(gòu)造為,每次當(dāng)響應(yīng)于極性反轉(zhuǎn)信號POL 相互切換從奇數(shù)編號的輸出V2lri和偶數(shù)編號的輸出Vai輸出的灰階電壓的極性時(shí),將數(shù)據(jù)線Ha至14d和1 至15d的電壓平均到接近于公共電極電平Vcom的中間電壓電平。這有效地減少在將灰階電壓提供到各數(shù)據(jù)線14a至14d和15a至15d中從差分放大器7a至幾提供到像素電極的電荷,因?yàn)檫@僅要求提供電荷以從中間電平電壓變成預(yù)定的灰階電壓。 換言之,有效地減少用于執(zhí)行點(diǎn)反轉(zhuǎn)需要的功率消耗,因?yàn)樵趯⒒译A電壓寫入各數(shù)據(jù)線Ha 至14d和1 至15d時(shí)減少了要通過差分放大器7a至幾寫入的灰階電壓的變化。可能與本發(fā)明有關(guān)的日本專利No. 3,520,106(專利文獻(xiàn)2)公開了典型的差分放大器。接下來,參考附圖描述在專利文獻(xiàn)2公開的差分放大器。圖3是示出在專利文獻(xiàn)2 中公開的差分放大器的構(gòu)造的圖。圖3中所示的差分放大器被構(gòu)造為包括AB類驅(qū)動電路和相互耦合的加法器電路的軌對軌放大器。參考圖3,差分放大器的輸入級電路被提供有第一差分輸入級電路,包括輸入晶體管對QIl和QI2,該輸入晶體管對具有通過恒流源100共同地連接到正電源VDD的源極; 和第二差分輸入級電路,該第二差分輸入級電路包括具有被共同地連接的源極的一對輸入晶體管QI3和QI4。輸入晶體管QIl和QI3的柵極被共同地連接到輸入端子110,并且晶體管QI2和QI4的柵極被共同地連接到輸入端子120。加法器電路140被提供有晶體管QSl至QS8,和作為生成電流Is的浮置電流源操作的電流源150。通過加法器電路140將四個(gè)晶體管QIl至QI4的各輸出電流加在一起。加法器電路140的上半被提供有兩個(gè)晶體管QSl和QS5,該兩個(gè)晶體管QSl和QS5被串聯(lián)地連接在正電源VDD和恒流源150的端子160之間;和晶體管對QS2和QS6,該晶體管對QS2 和QS6被串聯(lián)地連接在正電源VDD和端子170之間。晶體管QSl和QS2的各自的柵極被直接地共同地連接到端子160。晶體管QS5和QS6的各自的柵極被共同地連接到提供偏置電壓VSl的端子。通過符號“A”表示的晶體管QSl和QS5之間的公共連接點(diǎn)通過互連線(未示出) 連接到輸入晶體管QI3的漏極。通過表示連接到晶體管QI3的漏極的連接點(diǎn)的另一符號 “A”表示此互連線。類似地,晶體管QS2和QS6之間的公共連接點(diǎn)B被連接到輸入晶體管 QI4的漏極。通過符號“B”表示此連接。加法器電路140的上一半構(gòu)造成電流鏡。
加法器電路140的下一半被提供有被串聯(lián)地連接在電流源150的端子180和負(fù)電源VSS之間的晶體管QS7和QS3,和被串聯(lián)地連接在加法器電路140的端子190和負(fù)電源 VSS之間的晶體管QS8和QS4。晶體管QS3和QS4的各自的柵極被共同地連接到端子180。 而且,晶體管QS7和QS8的各自的柵極被共同地連接到提供偏置電壓VS2的端子。晶體管QS7和QS3之間的公共連接點(diǎn)C,和晶體管QS8和QS4之間的共同連接點(diǎn) D分別被連接到如通過符號“C”和“D”表示的輸入晶體管QIl和QI2的漏極。加法器電路 140的下一半也構(gòu)造成電流鏡。通過附圖標(biāo)記200表示的AB類偏置控制電路和軌對軌輸出級被連接到端子170 和190。AB類偏置控制電路和軌對軌輸出級200被提供有晶體管QDl至QD8、輸出晶體管 QOl和Q02、以及電流源210。從輸出端子220引出輸出電流。組成AB偏置控制電路的互補(bǔ)晶體管對QDl和QD2被相互并聯(lián)地連接,S卩,以反向?qū)ΨQ的形式被連接到端子170和190,以分別確定輸出晶體管QOl和Q02的柵極電壓。輸出晶體管QOl和Q02被串聯(lián)地連接在正電源VDD和負(fù)電源VSS之間并且其各自的漏極被共同地連接到輸出端子220。輸出晶體管QOl的柵極被連接到端子170,并且輸出晶體管Q02的柵極被連接到端子190。二極管接法的晶體管QD3和QD4和電流源210被串聯(lián)地連接在正電源VDD和負(fù)電源VSS之間。晶體管QD5和QD6和二極管接法的晶體管QD7 和QD8被串聯(lián)地連接在正電源VDD和負(fù)電源VSS之間。晶體管QD5的柵極被連接到晶體管 QD3的柵極,并且晶體管QD6的柵極被連接到晶體管QD4的柵極。在包括晶體管QSl至QS8的加法器電路140中將四個(gè)輸入晶體管QI4至QI4的各自的輸出電流加在一起。組成電流鏡的晶體管QSl和QS2、以及QS3和QS4提供用于電路點(diǎn) A和C處的電流的鏡像以產(chǎn)生將電路點(diǎn)A和C處的電流和電路點(diǎn)B和C處的電流加在一起的驅(qū)動電流,并且為軌對軌輸出級200提供驅(qū)動電流。電流源150保持恒定偏置電流以補(bǔ)償AB類偏置控制電路的輸出阻抗。上述技術(shù)存在下述問題,即由于引起與顯示裝置的面板尺寸的增加和掃描速度的增加有關(guān)的數(shù)據(jù)寫入數(shù)據(jù)線的延遲的輸出開關(guān)19的較大的接通電阻引起的圖像質(zhì)量劣化。薄型平板面板的尺寸的增加引起圖1中所示的液晶面板22的數(shù)據(jù)線1 至14d和1 至15d的負(fù)載電容的增加。此外,隨著垂直同步頻率增加,每個(gè)水平同步時(shí)段的持續(xù)時(shí)間減少。在這樣的情況下,包括輸出開關(guān)8a至8d和9a至9d的接通電阻的數(shù)據(jù)線負(fù)載的時(shí)間常數(shù)的增加引起顯著的問題。即使正側(cè)DACIa至Id、負(fù)側(cè)DAC 2a至2d、或者差分放大器7a至幾是理想脈沖輸出,要被提供到數(shù)據(jù)線Ha至14d和1 至15d的灰階電壓的輸出特性也被劣化,并且這不想要地阻礙正確地顯示圖像并且劣化圖像質(zhì)量。
發(fā)明內(nèi)容
在本發(fā)明的方面中,顯示裝置被提供有多個(gè)差分放大器,所述多個(gè)差分放大器與顯示面板內(nèi)的多條數(shù)據(jù)線相關(guān)聯(lián),多個(gè)差分放大器分別接收相對于基準(zhǔn)電壓電平在正和負(fù)極性之間切換的灰階電壓并且將接收到的灰階電壓輸出到多條數(shù)據(jù)線中的關(guān)聯(lián)的數(shù)據(jù)線; 和輸出短路部件,該輸出短路部件在切換通過多個(gè)差分放大器接收到的灰階電壓的極性的切換時(shí)段期間在多條數(shù)據(jù)線之間提供短路。多個(gè)差分放大器中的每一個(gè)包括輸入電路,該輸入電路包括包括第一晶體管對的第一差分輸入級電路和包括第二晶體管對的第二差分輸入級電路,第一和第二晶體管對是互補(bǔ)的;加法器電路,該加法器電路包括被提供在第一差分輸入級電路和正電源之間的第一電流鏡電路和被提供在第二差分輸入級電路和負(fù)電源之間的第二電流鏡電路;輸出級電路,該輸出級電路包括具有被連接到正電源的源極的第一晶體管、具有被連接到負(fù)電源的源極的第二晶體管、被連接到第一和第二晶體管的漏極的輸出端子、被提供在第一電流鏡電路和輸出端子之間的第一相位補(bǔ)償電容器、以及被提供在第二電流鏡電路和輸出端子之間的第二相位補(bǔ)償電容器;以及偏置控制電路,該偏置控制電路被提供在加法器電路和輸出級電路之間,以實(shí)現(xiàn)第一和第二晶體管的柵極的偏置控制。在切換時(shí)段期間,輸出級電路在第一晶體管的柵極和源極之間提供短路,以及第二晶體管的柵極和源極之間的短路,并且將第一和第二相位補(bǔ)償電容器充電或者放電到特定的電壓電平。在切換時(shí)段期間,偏置控制電路切斷第一和第二晶體管的柵極之間的電流路徑。在本發(fā)明的另一方面中,差分放大器被提供有輸入電路,該輸入電路包括包括第一晶體管對的第一差分輸入級電路和包括第二晶體管對的第二差分輸入級電路,第一和第二晶體管對是互補(bǔ)的;加法器電路,該加法器電路包括被提供在第一差分輸入級電路和正電源之間的第一電流鏡電路和被提供在第二差分輸入級電路和負(fù)電源之間的第二電流鏡電路;輸出級電路,該輸出級電路包括具有被連接到正電源的源極的第一晶體管、具有被連接到負(fù)電源的源極的第二晶體管、被連接到第一和第二晶體管的漏極的輸出端子、被提供在第一電流鏡電路和輸出端子之間的第一相位補(bǔ)償電容器、以及被提供在第二電流鏡電路和輸出端子之間的第二相位補(bǔ)償電容器;以及偏置控制電路,該偏置控制電路被提供在加法器電路和輸出級電路之間,以實(shí)現(xiàn)第一和第二晶體管的柵極的偏置控制。在切換時(shí)段期間,輸出級電路提供第一晶體管的柵極和源極之間的短路,以及第二晶體管的柵極和源極之間的短路,并且將第一和第二相位補(bǔ)償電容器充電或者放電到特定的電壓電平。在切換時(shí)段期間,偏置控制電路切斷第一和第二晶體管的柵極之間的電流路徑。在本發(fā)明的又一方面中,提供了一種用于顯示裝置的數(shù)據(jù)線驅(qū)動方法,該顯示裝置包括多個(gè)差分放大器,所述多個(gè)差分放大器與顯示面板內(nèi)的多條數(shù)據(jù)線關(guān)聯(lián),多個(gè)差分放大器分別接收在相對于基準(zhǔn)電壓電平的正和負(fù)極性之間切換的灰階電壓并且將接收到的灰階電壓輸出到多條數(shù)據(jù)線中的相關(guān)聯(lián)的數(shù)據(jù)線;和輸出短路部件,該輸出短路部件在切換通過多個(gè)差分放大器接收的灰階電壓的極性的切換時(shí)段期間在多條數(shù)據(jù)線之間提供短路。多個(gè)差分放大器中的每一個(gè)包括輸入電路,該輸入電路包括包括第一晶體管對的第一差分輸入級電路和包括第二晶體管對的第二差分輸入級電路,第一和第二晶體管對是互補(bǔ)的;加法器電路,該加法器電路包括被提供在第一差分輸入級電路和正電源之間的第一電流鏡電路和被提供在第二差分輸入級電路和負(fù)電源之間的第二電流鏡電路;輸出級電路,該輸出級電路包括具有被連接到正電源的源極的第一晶體管、具有被連接到負(fù)電源的源極的第二晶體管、被連接到第一和第二晶體管的漏極的輸出端子、被提供在第一電流鏡電路和輸出端子之間的第一相位補(bǔ)償電容器、以及被提供在第二電流鏡電路和輸出端子之間的第二相位補(bǔ)償電容器;以及偏置控制電路,該偏置控制電路被提供在加法器電路和輸出級電路之間,以實(shí)現(xiàn)第一和第二晶體管的柵極的偏置控制。該數(shù)據(jù)線驅(qū)動方法包括在切換時(shí)段期間短路第一和第二晶體管中的每一個(gè)的柵極和源極;在切換時(shí)段期間將第一和第二相位補(bǔ)償電容器充電或者放電到特定的電壓電平;以及在切換時(shí)段期間切斷第一和第二晶體管的柵極之間的電流路徑。本發(fā)明提供了一種顯示裝置,即使當(dāng)面板尺寸和水平同步頻率增加,該顯示裝置也有效地防止了圖像質(zhì)量劣化。
結(jié)合附圖,根據(jù)某些優(yōu)選實(shí)施例的以下描述,本發(fā)明的以上和其它方面、優(yōu)點(diǎn)和特征將更加明顯,其中圖1是示出在專利文獻(xiàn)1中公開的液晶顯示裝置的構(gòu)造的圖;圖2是示出在專利文獻(xiàn)1中公開的液晶顯示裝置的操作的時(shí)序圖;圖3是示出在專利文獻(xiàn)2中公開的差分放大器的構(gòu)造的圖;圖4是示出本發(fā)明的第一實(shí)施例中的顯示裝置的示例性構(gòu)造的圖;圖5是示出本發(fā)明的第一實(shí)施例中的差分放大器的示例性構(gòu)造的圖;圖6是示出本發(fā)明的第一實(shí)施例中的偏置電路的示例性構(gòu)造的圖;圖7是示出本發(fā)明的第一本實(shí)施例中的顯示裝置的示例性操作的時(shí)序圖;圖8是示出本發(fā)明的第二實(shí)施例中的差分放大器的示例性構(gòu)造的圖;圖9是示出本發(fā)明的第三實(shí)施例中的差分放大器的示例性構(gòu)造的圖;圖10是示出本發(fā)明的第三實(shí)施例中的顯示裝置的示例性操作的時(shí)序圖;圖11是示出本發(fā)明的第四實(shí)施例中的差分放大器的示例性構(gòu)造的圖;以及圖12是示出本發(fā)明的第五實(shí)施例中的差分放大器的示例性構(gòu)造的圖。
具體實(shí)施例方式現(xiàn)在在此將參考示例性實(shí)施例來描述本發(fā)明。本領(lǐng)域的技術(shù)人員將會理解能夠使用本發(fā)明的教導(dǎo)完成許多替代實(shí)施例并且本發(fā)明不限于為解釋性目的而示出的實(shí)施例。第一實(shí)施例[裝置構(gòu)造]首先,描述第一實(shí)施例中的顯示裝置的示例性構(gòu)造和適于點(diǎn)反轉(zhuǎn)驅(qū)動的有源矩陣型液晶顯示裝置的示例。圖4是示出本實(shí)施例的顯示裝置的構(gòu)造的圖。本實(shí)施例的顯示裝置被提供有液晶面板22和數(shù)據(jù)線驅(qū)動電路32。應(yīng)注意的是,為了簡單,圖4僅示出被布置成一行八列像素的像素。而且,省略用于提供掃描信號的掃描線驅(qū)動電路、照明液晶面板22 的背面的背光、以及其它組件的示出。首先,描述液晶面板22。液晶面板22具有包括多個(gè)像素的顯示區(qū)域,其中顯示圖像。在液晶面板22中,液晶被填充在TFT陣列基板和與其相對的對向基板(未示出)之間。被提供在TFT陣列基板上的是在水平方向上延伸的掃描線(通過附圖標(biāo)記16來表示的其中的一個(gè)),和在垂直方向上延伸的數(shù)據(jù)線Ha至14d和1 至15d,并且TFT 12a 至1 分別被提供在掃描線16與數(shù)據(jù)線1 至14d和1 至15d的交叉處。接下來,數(shù)據(jù)線1 至14d可以被稱為奇數(shù)編號的數(shù)據(jù)線并且數(shù)據(jù)線1 至15d可以被稱為是偶數(shù)編號的數(shù)據(jù)線。而且,多個(gè)像素電極以矩陣形式被布置在掃描線和數(shù)據(jù)線Ha至14d和1 至 15d的交叉處。TFT 1 至12h的柵極、源極以及漏極分別連接到掃描線16、數(shù)據(jù)線1 至14d和15a至15d、以及像素電極。被提供在對向基板上的是公共電極和R(紅)、G(綠)、以及B(藍(lán))色的濾色片。 在實(shí)際執(zhí)行中,公共電極是被形成為覆蓋對向基板的整個(gè)表面并且與像素電極相對的透明電極。各掃描線被提供有掃描信號,并且當(dāng)通過對應(yīng)的掃描信號選擇掃描線16時(shí),同時(shí)導(dǎo)通連接到掃描線16的所有的TFT 1 至12h。數(shù)據(jù)線Ha至14d與1 至15d中的每一個(gè)被提供有灰階電壓,并且取決于對應(yīng)的灰階電壓在每個(gè)像素電極上積累電荷。取決于要寫入灰階電壓的像素電極和公共電極之間的電勢差,像素電極和公共電極之間的液晶的布置改變。這允許控制從背光(未示出)入射的光的透射量。取決于透射的光量,液晶面板22的每個(gè)像素提供基于R、G、以及B色的灰階的各種灰度的顯示。液晶電容器13a至13h由像素電極、公共電極以及被填充在其間的液晶形成。液晶電容器13a至1 中的每一個(gè)在其一個(gè)端子處連接到對應(yīng)的TFT的漏電極并且在其另一端子處連接到公共電極。當(dāng)執(zhí)行點(diǎn)反轉(zhuǎn)驅(qū)動時(shí),對于在液晶面板22內(nèi)提供的沿著每條掃描線的相鄰的像素和沿著每條數(shù)據(jù)線的相鄰的像素反轉(zhuǎn)被提供到像素電極的顯示信號的極性。而且,對于各個(gè)圖像顯示,即,對于每個(gè)幀時(shí)段切換顯示信號的極性。應(yīng)注意的是,在下文中,顯示信號的極性是“正(+),,的狀態(tài)指顯示信號的電壓電平高于被用于基準(zhǔn)電平的公共電極電平 Vcom的狀態(tài)。另一方面,顯示信號的極性是“負(fù)(_)”的狀態(tài)指顯示信號的電壓電平低于公共電極電平Vcom的狀態(tài)。接下來,描述數(shù)據(jù)線驅(qū)動電路32。數(shù)據(jù)線驅(qū)動電路32響應(yīng)于外部輸入的顯示信號 (未示出)生成一組灰階電壓。為了實(shí)現(xiàn)點(diǎn)反轉(zhuǎn)驅(qū)動,數(shù)據(jù)線驅(qū)動電路32被饋送有正側(cè)和負(fù)側(cè)顯示信號。數(shù)據(jù)線驅(qū)動電路32被提供有正側(cè)灰階電壓生成器電路23、負(fù)側(cè)灰階電壓生成器電路M、正側(cè)DA轉(zhuǎn)換電路(在下文中被稱為正側(cè)DAC) Ia至Id、負(fù)側(cè)DA轉(zhuǎn)換電路(在下文中被稱為負(fù)側(cè)DAC) 2a至2d、切換部件17、緩沖器部件31、輸出短路部件20、公共結(jié)點(diǎn) 21、偏置電路觀、以及偏置總線四。DAC Ia至Id和DAC 2a至2d分別被連接到正側(cè)灰階電壓生成器電路23和負(fù)側(cè)灰階電壓生成器電路M的輸出。切換部件17被連接到DAC Ia至Id和加至2d的輸出。緩沖器部件31與切換部件17的輸出相連接并且還被連接到偏置電路觀的輸出。輸出短路部件20被連接到緩沖器部件31的輸出。切換部件17被提供有第一開關(guān)3a至3d、第二開關(guān)如至4d、第三開關(guān)fe至5d、以及第四開關(guān)6a至6d。緩沖器部件31被提供有差分放大器30a至30h。輸出短路部件20 被提供有公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila至lid。正側(cè)灰階電壓生成器電路23生成具有相對于公共電極電平Vcom的“正”極性的不同的電壓電平的一組正側(cè)灰階電壓。正側(cè)灰階電壓生成器電路23被連接到正側(cè)DAC Ia 至Id。正側(cè)灰階電壓生成器電路23將正側(cè)灰階電壓饋送到正側(cè)DAC Ia至Id。負(fù)側(cè)灰階電壓生成器電路M生成具有相對于公共電極電平Vcom的“負(fù)”極性的不同的電壓電平的一組負(fù)側(cè)灰階電壓。負(fù)側(cè)灰階電壓生成器電路M被連接到負(fù)側(cè)DAC 2a 至2d。負(fù)側(cè)灰階電壓生成器電路M將負(fù)側(cè)灰階電壓饋送到負(fù)側(cè)DAC 2a至2d。正側(cè)DAC Ia至Id外部接收顯示信號(未示出)并且還接收來自于正側(cè)灰階電壓生成器電路23的正側(cè)灰階電壓。正側(cè)DAC Ia至Id分別從接收到的正側(cè)灰階電壓中選擇具有與顯示信號相對應(yīng)的電平的正側(cè)灰階電壓。正側(cè)DAC Ia至Id通過第一開關(guān)3a至3d 分別連接到差分放大器30a、30C、30e以及30g。而且,正側(cè)DAC Ia至Id通過第二開關(guān)乜至4d分別連接到差分放大器30b、30d、30f以及30h。正側(cè)DAC Ia至Id通過第一開關(guān)3a 至3d分別將選擇的電平的正側(cè)灰階電壓饋送到差分放大器30a、30C、30e以及30g,或者通過第二開關(guān)4a至4d饋送到差分放大器30b、30d、30f以及30h。負(fù)側(cè)DAC加至2d外部接收顯示信號(未示出)并且還接收來自于負(fù)側(cè)灰階電壓生成器電路M的負(fù)側(cè)灰階電壓。負(fù)側(cè)DAC加至2d分別從負(fù)側(cè)灰階電壓中選擇具有與顯示信號相對應(yīng)的電平的負(fù)側(cè)灰階電壓。負(fù)側(cè)DAC加至2(1通過第三開關(guān)^1至5(1分別連接到差分放大器30a、30C、30e以及30g。而且,負(fù)側(cè)DAC加至2d通過第四開關(guān)6a至6d分別連接到差分放大器30b、30d、30f以及30h。負(fù)側(cè)DAC 2a至2d通過第三開關(guān)至5d分別將具有選擇的電平的負(fù)側(cè)灰階電壓饋送到差分放大器30a、30C、30e以及30g,或者通過第四開關(guān)6a至6d饋送到差分放大器30b、30d、30f以及30h。第一開關(guān)3a至3d分別提供正側(cè)DAC Ia至Id和差分放大器30a、30C、30e以及 30g之間的連接。第二開關(guān)如至4(1分別提供正側(cè)DAC Ia至Id與差分放大器30b、30d、30f 以及30h之間的連接。第三開關(guān)如至5(1分別提供負(fù)側(cè)DAC加至2d和差分放大器30a、 30c、30e以及30g之間的連接。第四開關(guān)6a至6d分別提供負(fù)側(cè)DAC 2a至2d與差分放大器30b、30d、30f以及30h之間的連接。而且,第一開關(guān)3a至3d和第四開關(guān)6a至6d被饋送有反轉(zhuǎn)信號P0L,并且通過極性反轉(zhuǎn)信號POL進(jìn)行控制。第二開關(guān)如至4d和第三開關(guān) 5a至5d被饋送有在下文中稱為反轉(zhuǎn)的極性反轉(zhuǎn)信號POLB的、通過反轉(zhuǎn)極性反轉(zhuǎn)信號POL 獲得的信號,并且通過反轉(zhuǎn)的極性反轉(zhuǎn)信號POLB進(jìn)行控制。偏置電路28生成在差分放大器30a至30h中使用的基準(zhǔn)電壓。偏置電路28通過偏置總線四連接到差分放大器30a至30h。偏置電路28通過偏置總線四將基準(zhǔn)電壓輸出到差分放大器30a至30h。差分放大器30a、30c、30e以及30g接收來自于正側(cè)DAC Ia至Id或者負(fù)側(cè)DAC 2a 至2d的灰階電壓以驅(qū)動奇數(shù)編號的數(shù)據(jù)線1 至14d。差分放大器30b、30d、30f以及30h 接收來自于正側(cè)DAC Ia至Id或者負(fù)側(cè)DAC加至2d的灰階電壓以驅(qū)動偶數(shù)編號的數(shù)據(jù)線 15a至15d。而且,差分放大器30a至30h在稍候描述的基準(zhǔn)電壓端子Vl至V4上接收來自偏置電路觀的基準(zhǔn)電壓。短路開關(guān)Ila至Ild分別提供奇數(shù)編號的數(shù)據(jù)線1 至14d和與奇數(shù)編號的數(shù)據(jù)線1 至14d相對應(yīng)的偶數(shù)編號的數(shù)據(jù)線15a至15d之間的連接。而且,公共結(jié)點(diǎn)連接開關(guān)IOa至IOd分別提供奇數(shù)編號和偶數(shù)編號的數(shù)據(jù)線14a、14b、15c、以及15d與公共結(jié)點(diǎn) 21之間的連接。短路開關(guān)Ila至Ild實(shí)現(xiàn)奇數(shù)編號的數(shù)據(jù)線1 至14d與偶數(shù)編號的數(shù)據(jù)線15a至15d之間的短路,并且公共結(jié)點(diǎn)連接開關(guān)IOa至IOd實(shí)現(xiàn)數(shù)據(jù)線14a、14b、15c、以及15d到公共結(jié)點(diǎn)21的短路。當(dāng)公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila至Ild被同時(shí)接通時(shí),奇數(shù)編號的數(shù)據(jù)線Ha至14d和偶數(shù)編號的數(shù)據(jù)線1 至15d都被短路。公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila至Ild被饋送有選通信號STB,并且通過選通信號STB進(jìn)行控制。接下來參考圖5描述本實(shí)施例中的差分放大器30a至30h的示例性構(gòu)造,差分放大器30a至30h中的每一個(gè)被構(gòu)造為圖4中的電壓跟隨器。應(yīng)注意的是,差分放大器30a至30h具有相同的構(gòu)造。接下來,通過差分放大器30統(tǒng)一地表示差分放大器30a至30h。圖 5是示出本實(shí)施例中每個(gè)差分放大器30的示例性構(gòu)造的圖。每個(gè)差分放大器30的輸入級電路被提供有第一和第二差分輸入級電路。第一差分輸入級電路包括具有通過提供恒流的恒流源12共同地連接到正電源VDD的一對P型晶體管MPl和MP2。第二差分輸入級電路包括具有通過提供恒流的恒流源Il共同地連接到負(fù)電源VSS的一對N型晶體管MNl和MN2。P型晶體管MPl和N型晶體管麗1的柵極被連接到輸入端子h-。輸入端子In-連接到差分放大器30的輸出端子Vout。P型晶體管MP2和N型晶體管麗2的柵極連接到輸入端子h+。輸入端子In+連接到切換部件17中的對應(yīng)的開關(guān)。第一差分輸入級電路的P型晶體管MPl的漏極連接到具有被連接到負(fù)電源VSS的源極的N型晶體管MN5的漏極,并且P型晶體管MP2的漏極被連接到具有被連接到負(fù)電源 VSS的源極的N型晶體管麗6的漏極。N型晶體管麗5的漏極被進(jìn)一步連接到N型晶體管麗3的源極,并且N型晶體管 MN6的漏極被進(jìn)一步連接到N型晶體管MN4的源極。N型晶體管麗3和MN4的柵極共同地連接到基準(zhǔn)電壓端子V2,并且被饋送有來自于基準(zhǔn)電壓端子V2的基準(zhǔn)電壓。N型晶體管麗5和MN6的柵極共同地連接到被連接到N型晶體管麗3的漏極的端子41。N型晶體管麗5和MN6組成電流鏡。第二差分輸入級電路的N型晶體管MNl的漏極被連接到具有被連接到正電源VDD 的源極的P型晶體管MP5的漏極。而且,N型晶體管麗2的漏極被連接到具有被連接到正電源VDD的源極的P型晶體管MP6的漏極。P型晶體管MP5的漏極被進(jìn)一步連接到P型晶體管MP3的源極,并且P型晶體管 MP6的漏極被進(jìn)一步連接到P型晶體管MP4的源極。P型晶體管MP3和MP4的柵極被共同地連接到基準(zhǔn)電壓端子VI,并且被饋送有來自于基準(zhǔn)電壓端子Vl的基準(zhǔn)電壓。P型晶體管MP5和MP6的柵極被共同地連接到被連接到 P型晶體管MP3的漏極的端子40。P型晶體管MP5和MP6組成電流鏡。而且,電流源13被提供為端子40和41之間的浮置電流源。P型晶體管MP4的漏極被連接到端子42并且N型晶體管MN4的漏極被連接到端子 43。在端子42和43之間連接的是AB類偏置控制電路,包括具有被連接到端子42的源極的P型晶體管MP7被串聯(lián)地連接到P型晶體管MP7的漏極的電流切斷開關(guān)SW6 ;具有被連接到端子43的源極的N型晶體管麗7 ;以及被串聯(lián)地連接到N型晶體管麗7的漏極的電流切斷開關(guān)SW5。通過反轉(zhuǎn)選通信號STB生成的信號STBB控制電流切斷開關(guān)SW5和SW6。差分放大器30的輸出級包括具有被連接到正電源VDD的源極的P型晶體管MP8 和具有被連接到負(fù)電源VSS的源極的N型晶體管MN8,以及被連接到P型和N型晶體管MP8 和MN8的漏極的輸出端子Vout。P型晶體管MP8和N型晶體管MN8被串聯(lián)地連接在正和負(fù)電源VDD和VSS之間。P型晶體管MP8的柵極被連接到端子42并且N型晶體管MN8的柵極被連接到端子43。短路開關(guān)SWl被提供在端子42和正電源VDD之間以提供P型晶體管 MP8的柵極和源極的短路。另外,短路開關(guān)SW2被提供在端子43和負(fù)電源VSS之間以提供 N型晶體管MN8的柵極和源極之間的短路。通過選通信號STB控制短路開關(guān)SWl和SW2。P型晶體管MP6的漏極被連接到端子44。相位補(bǔ)償電容器Cl被提供在端子44和輸出端子Vout之間。N型晶體管MN6的漏極被連接到端子45。相位補(bǔ)償電容器C2被提供在端子45和輸出端子Vout之間。短路開關(guān)SW3被提供在端子44和正電源VDD之間。另外,短路開關(guān)SW4被提供在端子45和負(fù)電源VSS之間。通過選通信號STB控制短路開關(guān) SW3 禾口 SW4。接下來,參考圖6,描述本實(shí)施例中的偏置電路觀的示例性構(gòu)造。圖6是示出本實(shí)施例的偏置電路28的構(gòu)造的圖。二極管接法的P型晶體管MPll被串聯(lián)地連接到正電源VDD和負(fù)電源VSS之間的電流源111。P型晶體管MPll的源極被連接到正電源VDD,并且P型晶體管MPll的漏極被連接到P型晶體管MPll的柵極、恒流源111以及基準(zhǔn)電壓端子VI’。P型晶體管MPll將具有與其漏極電勢相同的電壓電平的基準(zhǔn)電壓輸出到基準(zhǔn)電壓端子VI’。二極管接法的N型晶體管麗11被串聯(lián)地連接到電流源112,并且被提供在正電源 VDD和負(fù)電源VSS之間。N型晶體管麗11的源極被連接到負(fù)電源VSS,并且N型晶體管麗11 的漏極被連接到N型晶體管麗11的柵極、電流源112以及基準(zhǔn)電壓端子V2’。N型晶體管 MNll將具有與其漏極電勢相同的電壓電平的基準(zhǔn)電壓輸出到基準(zhǔn)電壓端子V2’。二極管接法的P型晶體管MP12和MP13被串聯(lián)地連接到正電源VDD和負(fù)電源VSS 之間的電流源113。P型晶體管MP12的源極被連接到正電源VDD,并且P型晶體管MP12的漏極被連接到P型晶體管MP12的柵極和P型晶體管MP13的源極。P型晶體管MP13的漏極被連接到P型晶體管MP13的柵極、電流源113以及基準(zhǔn)電壓端子V3’。P型晶體管MP13將具有與其漏極電勢相同的電壓電平的基準(zhǔn)電壓輸出到基準(zhǔn)電壓端子V3,。二極管接法的N型晶體管麗12和麗13被串聯(lián)地連接到正電源VDD和負(fù)電源VSS 之間的電流源114。N型晶體管麗12的源極被連接到負(fù)電源VSS。N型晶體管麗12的漏極被連接到N型晶體管麗12的柵極和N型晶體管麗13的源極。N型晶體管麗13的漏極被連接到N型晶體管麗13的柵極、電流源114以及基準(zhǔn)電壓端子V4,。N型晶體管麗13將具有與其漏極電勢相同的電壓電平的基準(zhǔn)電壓輸出到基準(zhǔn)電壓端子V4’。應(yīng)注意的是,在圖6中示出的基準(zhǔn)電壓端子V1’、V2’、V3’以及V4’分別對應(yīng)于圖 5中所示的差分放大器30的基準(zhǔn)電壓端子V1、V2、V3以及V4。基準(zhǔn)電壓端子VI,、V2,、V3, 以及V4,通過圖4中所示的偏置總線四被連接到差分放大器30a至30h中的每一個(gè)內(nèi)的基準(zhǔn)電壓端子V1、V2、V3以及V4以操作其中的電流鏡。[裝置操作]接下來,參考圖7,描述在本實(shí)施例中這樣構(gòu)造的顯示裝置的示例性操作。圖7是示出本實(shí)施例中的顯示裝置的操作的時(shí)序圖。接下來,描述用于數(shù)據(jù)線驅(qū)動電路32執(zhí)行點(diǎn)反轉(zhuǎn)驅(qū)動的情況的操作。在圖7的時(shí)序圖中,“STB”表示控制公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila 至Ild的選通信號并且“STBB”表示選通信號的反轉(zhuǎn)信號。“POL”表示控制第一開關(guān)3a至 3d和第四開關(guān)6a至6d的極性反轉(zhuǎn)信號并且“P0LB”表示極性反轉(zhuǎn)信號的反轉(zhuǎn)信號,其控制第二開關(guān)4a至4d和第三開關(guān)fe至5d。奇數(shù)編號的輸出V2n-1表示輸出到奇數(shù)編號的數(shù)據(jù)線1 至14d的灰階電壓(在下文中,可以被稱為奇數(shù)編號的輸出)。偶數(shù)編號的輸出V2n表示被輸出到偶數(shù)編號的數(shù)據(jù)線1 至15d的灰階電壓(在下文中,可以被稱為偶數(shù)編號的輸出)。應(yīng)注意的是,假定輸出到數(shù)據(jù)線Ha至14d的灰階電壓具有相同的電壓電平并且輸出到數(shù)據(jù)線1 至15d的灰階電壓具有相同的電壓電平來進(jìn)行下述描述。如圖7中所示,重復(fù)輸出灰階電壓以顯示圖像的灰階電壓輸出時(shí)段,和數(shù)據(jù)線被中和到接近于公共電極電平Vcom的電壓電平的切換時(shí)段?;译A電壓輸出時(shí)段包括第一灰階電壓輸出時(shí)段TWl和第二灰階電壓輸出時(shí)段 Tff20在灰階電壓輸出時(shí)段TWl期間,正灰階電壓被提供到奇數(shù)編號的數(shù)據(jù)線1 至14d, 并且負(fù)灰階電壓被提供到偶數(shù)編號的數(shù)據(jù)線1 至15d。在灰階電壓輸出時(shí)段TW2期間, 負(fù)灰階電壓被提供到奇數(shù)編號的數(shù)據(jù)線Ha至14d,并且正灰階電壓被提供到偶數(shù)編號的數(shù)據(jù)線1 至15d。第一灰階電壓輸出時(shí)段TWl和第二灰階電壓輸出時(shí)段TW2被交替地提供。在連續(xù)的兩個(gè)灰階電壓輸出時(shí)段之間,提供切換時(shí)段TWA、TWB以及TWC。每次切換極性反轉(zhuǎn)信號POL以切換輸出的灰階電壓的極性時(shí)提供切換時(shí)段TWA、TWB以及TWC。灰階電壓輸出時(shí)段在當(dāng)選通信號STB被設(shè)置為低電平時(shí)的時(shí)段期間持續(xù),而切換時(shí)段在當(dāng)選通信號STB被設(shè)置為高電平時(shí)的時(shí)段期間持續(xù)。接下來,描述在各時(shí)段中的操作。〈切換時(shí)段TWA>當(dāng)在切換時(shí)段TWA中極性反轉(zhuǎn)信號POL上拉到高電平時(shí),第一開關(guān)3a至3d以及第四開關(guān)6a至6d被接通,并且第二開關(guān)如至4d和第三開關(guān)fe至5d被斷開。結(jié)果,正側(cè) DAC Ia至Id被連接到差分放大器30a、30C、30e以及30g,并且負(fù)側(cè)DAC 2a至2d被連接到差分放大器30b、30d、30f以及30h。選通信號STB與極性反轉(zhuǎn)信號POL的上拉同時(shí)地上拉到高電平。如上所述,選通信號STB被設(shè)置為高電平的時(shí)段對應(yīng)于切換時(shí)段TWA。當(dāng)選通信號STB被上拉到高電平時(shí), 差分放大器30a至30h的輸出被設(shè)置為高阻抗?fàn)顟B(tài),并且同時(shí),短路開關(guān)Ila至Ild和公共結(jié)點(diǎn)連接開關(guān)IOa至IOd被接通。由于將差分放大器30a至30h的輸出設(shè)置為高阻抗?fàn)顟B(tài)使得差分放大器30a至30h停止驅(qū)動數(shù)據(jù)線1 至14d和1 至15d。而且,通過接通短路開關(guān)Ila至Ild短路奇數(shù)編號的數(shù)據(jù)線14a至14d和對應(yīng)的偶數(shù)編號的數(shù)據(jù)線1 至15d。此外,通過接通公共結(jié)點(diǎn)連接開關(guān)IOa至IOd將數(shù)據(jù)線1 至14d和數(shù)據(jù)線1 至15d通過公共結(jié)點(diǎn)連接開關(guān)IOa至IOd連接到公共結(jié)點(diǎn)21。例如,通過短路開關(guān)Ila短路數(shù)據(jù)線14a和15a的對,并且其通過公共結(jié)點(diǎn)連接開關(guān)IOa還連接到公共結(jié)點(diǎn)21。通過以這樣的方式通過公共結(jié)點(diǎn)21短路數(shù)據(jù)線1 至14d和數(shù)據(jù)線1 至15d,中和積累在數(shù)據(jù)線Ha至14d和1 至15d上的電荷,并且將各數(shù)據(jù)線14a至14d和1 至15d的電壓電平變?yōu)榻咏诠搽姌O電平Vcom的電壓電平?!吹谝换译A電壓輸出時(shí)段TW1>然后選通信號STB下拉到低電平。在第一灰階電壓輸出時(shí)段TWl期間,極性反轉(zhuǎn)信號POL被設(shè)置為高電平并且選通信號STB被設(shè)置為低電平。當(dāng)選通信號STB被設(shè)置為低電平時(shí),公共結(jié)點(diǎn)開關(guān)IOa至IOd和短路開關(guān)Ila至Ild被斷開,并且想要的極性的灰階電壓被從差分放大器30a至30h輸出到數(shù)據(jù)線1 至14d和1 至15d。例如,數(shù)據(jù)線1 被提供有響應(yīng)于正側(cè)信號從差分放大器30a輸出的灰階電壓,并且數(shù)據(jù)線1 被提供有響應(yīng)于負(fù)側(cè)信號從差分放大器30b輸出的灰階電壓。<切換時(shí)段TWB>當(dāng)然后極性反轉(zhuǎn)信號下拉到低電平時(shí),第一開關(guān)3a至3d和第四開關(guān)6a至6d被斷開,并且第二開關(guān)如至4d和第三開關(guān)如至5(1被接通。結(jié)果,正側(cè)DAC Ia至Id被連接到差分放大器30b、30d、30f以及30h,并且負(fù)側(cè)DAC 2a至2d被連接到差分放大器30a、30c、 30e 以及 30g。選通信號STB與極性反轉(zhuǎn)信號POL的下拉同時(shí)地上拉到高電平。在切換時(shí)段TWB 期間,選通信號STB被設(shè)置為高電平。當(dāng)選通信號STB被設(shè)置為高電平時(shí),差分放大器30a 至30h的輸出被設(shè)置為高阻抗?fàn)顟B(tài),并且同時(shí),短路開關(guān)Ila至Ild和共同結(jié)點(diǎn)連接開關(guān) IOa至IOd被接通。差分放大器30a至30h通過將差分放大器30a至30h的輸出設(shè)置為高阻抗?fàn)顟B(tài)來停止驅(qū)動數(shù)據(jù)線Ha至14d和1 至15d。而且,通過接通短路開關(guān)11&至11(1, 奇數(shù)編號的數(shù)據(jù)線Ha至14d和對應(yīng)的偶數(shù)編號的數(shù)據(jù)線1 至15d分別被短路。此外,通過接通公共結(jié)點(diǎn)連接開關(guān)IOa至IOd將數(shù)據(jù)線1 至14d和數(shù)據(jù)線1 至15d通過公共結(jié)點(diǎn)連接開關(guān)IOa至IOd連接到公共結(jié)點(diǎn)21。通過以這樣的方式通過公共結(jié)點(diǎn)21短路數(shù)據(jù)線14a至14d和數(shù)據(jù)線15a至15d,中和積累在數(shù)據(jù)線14a至14d和1 至15d的電荷,并且將數(shù)據(jù)線1 至14d和1 至15d的電壓電平設(shè)置為接近于公共電極電平Vcom的電壓電平。<第二灰階電壓輸出時(shí)段TW2>然后在第二灰階電壓輸出時(shí)段TW2的開始時(shí),選通信號STB下拉到低電平。在第二灰階電壓輸出時(shí)段TW2期間,極性反轉(zhuǎn)信號POL被設(shè)置為低電平并且選通信號STB也被設(shè)置為低電平。當(dāng)選通信號STB下拉到低電平時(shí),公共結(jié)點(diǎn)開關(guān)IOa至IOd和短路開關(guān)Ila 至Ild斷開,并且將相反極性的灰階電壓從差分放大器30a至30h輸出到數(shù)據(jù)線1 至14d 和1 至15d。例如,數(shù)據(jù)線Ha被提供有響應(yīng)于負(fù)側(cè)信號從差分放大器30b輸出的灰階電壓,并且數(shù)據(jù)線1 被提供有響應(yīng)于正側(cè)信號從差分放大器30a輸出的灰階電壓?!辞袚Q時(shí)段TWC>然后在切換時(shí)段TWC的開始時(shí),選通信號STB和極性反轉(zhuǎn)信號POL同時(shí)上拉到高電平。切換時(shí)段TWC期間的操作與切換時(shí)段TWA期間的操作相同,并且因此沒有進(jìn)行描述。 如上所述,顯示裝置重復(fù)上述切換時(shí)段TWA、第一灰階電壓輸出時(shí)段TW1、切換時(shí)段TWB以及第二灰階電壓輸出時(shí)段TW2以將灰階電壓提供到數(shù)據(jù)線1 至14d和1 至15d。然后參考圖5和圖7描述本實(shí)施例中的差分放大器30a至30h的示例性操作。應(yīng)注意的是,差分放大器30a至30h執(zhí)行與使用圖5的描述類似的操作。在下面的描述中,通過差分放大器30統(tǒng)一地表示差分放大器30a至30h。而且,假定偏置電路28通過偏置總線四將恒定偏置提供到各差分放大器30的基準(zhǔn)電壓端子V1、V2、V3以及V4。當(dāng)在切換時(shí)段TWA的開始時(shí)將選通信號STB設(shè)置為高電平時(shí),短路開關(guān)SWl和SW2 被接通。結(jié)果,P型晶體管MP8的柵極和源極被短路并且N型晶體管MN8的柵極和源極被短路。這導(dǎo)致P型和N型晶體管MP8和MN8都被截止,并且輸出端子Vout被設(shè)置為高阻抗?fàn)顟B(tài)。另外,響應(yīng)于選通信號被設(shè)置為高電平而接通短路開關(guān)SW3和SW4。結(jié)果,相位補(bǔ)償電容器Cl的端子44被短路到正電源VDD,并且相位補(bǔ)償電容器C2的端子45被短路到負(fù)電源VSS。在選通信號STB被設(shè)置為高電平的切換時(shí)段TWA期間,如上所述,輸出端子Vout 的電壓電平被設(shè)置為接近于公共電極電平Vcom,并且因此相位補(bǔ)償電容器Cl和C2也被充電/放電液晶面板22的電荷以接近于公共電極電平Vcom。這允許減少在切換輸出灰階電壓的極性之后充電/放電相位補(bǔ)償電容器Cl和C2的所要求的功率和持續(xù)時(shí)間。而且,在選通信號STB被設(shè)置為高電平的切換時(shí)段TWA期間響應(yīng)于選通信號STB的反轉(zhuǎn)信號STBB斷開電流切斷開關(guān)SW5和SW6。這有效地允許避免通過短路開關(guān)SW1、P型晶體管MP7、N型晶體管麗7以及短路開關(guān)SW2從正電源VDD流到負(fù)電源VSS的異常電流, 并且避免通過短路開關(guān)SW3、P型晶體管MP4、P型晶體管MP7、N型晶體管麗7、N型晶體管 MN4以及短路開關(guān)SW4從正電源VDD流到負(fù)電源VSS的異常電流。當(dāng)然后在第一灰階電壓輸出時(shí)段TWl的開始時(shí)將選通信號STB下拉到低電平時(shí), 短路開關(guān)SW1、SW2、SW3以及SW4被斷開,并且電流切斷開關(guān)SW5和SW6被接通。結(jié)果,差分放大器30被恢復(fù)到正常操作。這時(shí),相位補(bǔ)償電容器Cl和C2已經(jīng)在切換時(shí)段TWA期間被充電/放電到接近于公共電極電平Vcom的電壓電平,并且被連接到輸出端子Vout的數(shù)據(jù)線也如上所述變?yōu)榻咏诠搽姌O電平Vcom的電壓電平,使得輸出端子Vout的電壓電平被從公共電極電平Vcom驅(qū)動到與輸入端子^i+的電平相同的電平。應(yīng)注意的是,盡管僅描述切換時(shí)段TWA期間的操作,但是本領(lǐng)域的技術(shù)人員應(yīng)理解的是,在包括切換時(shí)段TWB和TWC的其它切換時(shí)段期間差分放大器30a至30h也以相同的方式操作。應(yīng)強(qiáng)調(diào)的是,在本實(shí)施例的顯示裝置中,差分放大器30a至30h均被提供有短路開關(guān)SW1、SW2、SW3以及SW4和電流切斷開關(guān)SW5和SW6。短路開關(guān)SWl短路輸出級P型晶體管MP8的柵極和源極并且短路開關(guān)SW2短路N型晶體管MN8的源極和柵極。短路開關(guān)SW3 被串聯(lián)地連接在相位補(bǔ)償電容器Cl的端子44與正電源VDD之間,并且短路開關(guān)SW4被串聯(lián)地連接在相位補(bǔ)償電容器C2的端子45和負(fù)電源VSS之間。電流切斷開關(guān)SW5被串聯(lián)地連接在N型晶體管MN7的漏極和端子42之間。電流切斷開關(guān)SW6被串聯(lián)地連接在P型晶體管MP7的漏極和端子43之間。此構(gòu)造允許在選通信號STB被設(shè)置為高電平的切換時(shí)段TWA、TWB以及TWC期間通過短路開關(guān)SWl和SW2來短路P型晶體管MP8的柵極和源極和N型晶體管MN8的柵極和源極。結(jié)果,P型晶體管MP8和N型晶體管MN8被截止從而使輸出端子Vout進(jìn)入高阻抗?fàn)顟B(tài)。 這有效地消除提供傳統(tǒng)上提供來從數(shù)據(jù)線Ha至14d和1 至15d斷開差分放大器30a至 30h的輸出開關(guān)(圖1中所示的輸出開關(guān)8a至8d和9a至9d)的需要,減少灰階輸出時(shí)段 Tffl或者TW2期間差分放大器30a至30h的輸出端子Vout和數(shù)據(jù)線1 至14d和1 至 15d之間的輸出阻抗,使得改進(jìn)電流輸出特性。結(jié)果,能夠增強(qiáng)從差分放大器30a至30h寫入數(shù)據(jù)線1 至14d和1 至15d的數(shù)據(jù)寫入的速度以避免數(shù)據(jù)寫入的延遲,這防止了即使在每個(gè)水平同步時(shí)段持續(xù)時(shí)間減少的情況下的顯示裝置的圖像質(zhì)量的劣化。而且,其中差分放大器30a至30h中的每一個(gè)的輸出級能夠被設(shè)置為高阻抗?fàn)顟B(tài)的構(gòu)造有效地消除提供傳統(tǒng)上提供輸出開關(guān)的需要,并且因此減少了由于通過輸出開關(guān)的電流的功率消耗導(dǎo)致的發(fā)熱量,減少了用作顯示裝置的源極驅(qū)動器的LSI的總發(fā)熱量。此外,通過增加用作用于使小電流在差分放大器30a至30g內(nèi)流動的開關(guān)的小型晶體管的數(shù)目能夠整體上減少用作源極驅(qū)動器的LSI的芯片面積和成本。第二實(shí)施例接下來,描述本發(fā)明的第二實(shí)施例中的顯示裝置。本實(shí)施例的顯示裝置與第一實(shí)施例的不同之處在于差分放大器30a至30h的構(gòu)造。在下面的描述中著重不同之處,并且沒有描述與第一實(shí)施例相同的要點(diǎn)。在下面的描述中,具有相同構(gòu)造的差分放大器30a至 30h被統(tǒng)一地稱為差分放大器33。圖8是示出本實(shí)施例中的差分放大器33的示例性構(gòu)造的圖。本實(shí)施例的差分放大器33與第一實(shí)施例的不同之處在于電流切斷開關(guān)SW5和SW6 被提供在不同的位置并且額外地提供了電流切斷開關(guān)SW7和SW8。在本實(shí)施例的差分放大器33中,P型晶體管MP7和N型晶體管麗7相互并聯(lián)地連接以構(gòu)造端子42和43之間的AB 類偏置控制電路。參考圖8,在本實(shí)施例中,電流切斷開關(guān)SW5被提供在端子42和P型晶體管MP8的柵極之間。而且,在本實(shí)施例中,電流切斷開關(guān)SW6被提供在端子43和N型晶體管MN8的柵極之間。此外,本實(shí)施例的差分放大器33進(jìn)一步包括電流切斷開關(guān)SW7和SW8。電流切斷開關(guān)SW7被提供在端子44和46之間并且電流切斷開關(guān)SW8被提供在端子45和47之間。通過選通信號STB的反轉(zhuǎn)信號STBB來控制電流切斷開關(guān)SW5至SW8。在當(dāng)選通信號STB被設(shè)置為高電平時(shí)的時(shí)段期間,以與第一實(shí)施例相同的方式接通短路開關(guān)SWl至 SW4,并且電流切斷開關(guān)SW5至SW8被斷開。這有效地避免通過短路開關(guān)SW1、P型晶體管 MP7、N型晶體管麗7以及短路開關(guān)SW2從正電源VDD流到負(fù)電源VSS的異常電流,和通過短路開關(guān)SW3、P型晶體管MP4、P型晶體管MP7、N型晶體管麗7、N型晶體管MN4以及短路開關(guān)SW4從正電源VDD流到負(fù)電源VSS的異常電流。應(yīng)注意的是,除了上述之外的第二實(shí)施例的顯示裝置的構(gòu)造與第一實(shí)施例的相同。如上所述,本實(shí)施例的差分放大器30a至30h分別被提供有上述位置處的電流切斷開關(guān)SW5、SW6、SW7以及SW8。另外,沒有電流切斷開關(guān)被串聯(lián)地連接到P型和N型晶體管MP7 和麗7的各自的漏極。此構(gòu)造允許在切換時(shí)段期間使具有與通過電流源13的電流的水平相同的電流水平的電流恒定地流過P型和N型晶體管MP7和麗7。結(jié)果,通過P型晶體管 MP6、MP4以及MP7和N型晶體管麗7、麗4以及麗6從正電源VDD到負(fù)電源VSS的電流路徑變?yōu)閷?dǎo)電狀態(tài)。這消除了在當(dāng)選通信號STB被設(shè)置為低電平以將差分放大器30a至30h恢復(fù)到正常操作時(shí)充電被連接到端子42、43、44、以及45的各晶體管的漏極和源極電容的需要,允許以較高的速度操作差分放大器30a至30h。第三實(shí)施例接下來,描述本發(fā)明的第三實(shí)施例的顯示裝置。[裝置構(gòu)造]首先,描述本實(shí)施例的顯示裝置的示例性構(gòu)造。本實(shí)施例中的顯示裝置與第二實(shí)施例的顯示裝置的不同之處在于差分放大器的構(gòu)造。具體地,本實(shí)施例的差分放大器34與第二實(shí)施例的不同之處在于沒有提供短路開關(guān)SW3和SW4以及電流切斷開關(guān)SW7和SW8并且替代地提供了短路開關(guān)SW9和SW10。在下面的描述中著重不同之處,并且沒有描述與第二實(shí)施例相同的要點(diǎn)。在下面的描述中,具有相同構(gòu)造的差分放大器30a至30h被統(tǒng)一地稱為差分放大器34。圖9是示出本實(shí)施例中的差分放大器34的構(gòu)造的圖。差分放大器34的輸入級電路被提供有第一差分輸入級電路和第二差分輸入級電路。第一差分輸入級電路包括具有被共同地連接到分別提供恒流的電流源12和15的第一端子的源極的P型晶體管MPl和MP2。電流源12的第二端子被連接到正電源VDD。電流源 15的第二端子通過短路開關(guān)SWlO被連接到正電源VDD。而且,第二差分輸入級電路包括具有被共同地連接到分別提供恒流的電流源Il和14的第一端子的源極的N型晶體管MNl和 MN2。電流源Il的第二端子被連接到負(fù)電源VSS。電流源14的第二端子通過短路開關(guān)SW9被連接到負(fù)電源VDD。另外,通過選通信號STB控制短路開關(guān)SW9和SW10。電流源14和15 和短路開關(guān)SW9和SWlO提供流過輸入級電路的偏置電流的控制以控制差分放大器34的輸出端子Vout處的擺率。應(yīng)注意的是,除了上述之外的構(gòu)造與第二實(shí)施例中的相同。[裝置操作]接下來,描述本實(shí)施例中的顯示裝置的示例性操作。在本實(shí)施例中的顯示裝置與第二實(shí)施例的不同之處在于差分放大器的操作。圖10是本實(shí)施例中的顯示裝置的時(shí)序圖。 接下來,描述數(shù)據(jù)線驅(qū)動電路32執(zhí)行點(diǎn)反轉(zhuǎn)驅(qū)動的情況。在圖10的時(shí)序圖中,“STB”表示控制公共結(jié)點(diǎn)連接開關(guān)IOa至IOd和短路開關(guān)Ila 至Ild的選通信號并且“STBB”表示選通信號的反轉(zhuǎn)信號?!癙OL”表示控制第一開關(guān)3a至 3d和第四開關(guān)6a至6d的極性反轉(zhuǎn)信號。奇數(shù)編號的輸出V2lri表示被輸出到奇數(shù)編號的數(shù)據(jù)線Ha至14d的灰階電壓(在下文中,可以被稱為奇數(shù)編號的輸出)。偶數(shù)編號的輸出V2n表示被輸出到偶數(shù)編號的數(shù)據(jù)線1 至15d的灰階電壓(在下文中可以被稱為偶數(shù)編號的輸出)。應(yīng)注意的是,假定被輸出到數(shù)據(jù)線Ha至14d的灰階電壓具有相同的電壓電平并且被輸出到數(shù)據(jù)線1 至15d的灰階電壓具有相同的電壓電平來進(jìn)行下面的描述。當(dāng)在切換時(shí)段TWA開始時(shí)將選通信號STB上拉到高電平時(shí),短路開關(guān)SWl和SW2被接通使得P型晶體管MP8的源極和柵極被短路并且N型晶體管MN8的源極和柵極被短路。 結(jié)果,P型晶體管MP8和N型晶體管MN8被截止,并且因此輸出端子Vout被設(shè)置為高阻抗?fàn)顟B(tài)。當(dāng)選通信號STB被設(shè)置為高電平時(shí)也同時(shí)接通短路開關(guān)SW9和SW10。結(jié)果,電流流過電流源14和15,并且因此通過電流源14和15的電流水平增加通過輸入級電路的偏置電流。即,如圖10中所示,這時(shí)流過各輸入級電路的偏置電流對于第一差分輸入級電路來說是(12+15)并且對于第二差分輸入級電路來說是(11+14)。假定通過I和C分別表示輸入級電路內(nèi)的偏置電流和相位補(bǔ)償電容器的電容,差分放大器34的輸出端子Vout處的擺率SR被確定為SR= I/C。因此,通過輸入級電路的偏置電流的增加來增加擺率。這意味著通過適當(dāng)?shù)卦O(shè)計(jì)流過電流源14和15的偏置電流14和 15能夠?qū)⑾胍碾姾伤矔r(shí)地充電到相位補(bǔ)償電容器Cl和C2/能夠從相位補(bǔ)償電容器Cl和 C2瞬時(shí)地放電想要的電荷。即,因?yàn)樵谶x通信號被設(shè)置為高電平的時(shí)段期間輸出端子Vout 的電壓電平中和到接近于公共電極電平Vcom的電壓電平,因此相位補(bǔ)償電容器Cl和C2也被充電/放電液晶面板22的電荷到接近于公共電極電平Vcom的電壓。選通信號STB上拉到高電平也導(dǎo)致同時(shí)斷開電流切斷開關(guān)SW5和SW6。這有效地避免通過短路開關(guān)SWl、P型晶體管MP7、N型晶體管麗7以及短路開關(guān)SW2從正電源VDD流到負(fù)電源VSS的異常電流。當(dāng)然后在第一灰階電壓輸出時(shí)段TWl開始時(shí)將選通信號STB設(shè)置為低電平時(shí),短路開關(guān)SW1、SW2、SW9以及SWlO被斷開,并且電流切斷開關(guān)SW5和SW6被接通。結(jié)果,差分放大器34恢復(fù)到正常操作。即,在第一和第二差分輸入級電路中,流過輸入級電路的偏置電流分別減少到偏置電流12和II。這時(shí),在切換時(shí)段TWA期間,相位補(bǔ)償電容器Cl和C2 已經(jīng)被充電/放電到接近于公共電極電平Vcom的電壓電平,并且因此輸出端子Vout的電壓電平被從公共電極電平Vcom驅(qū)動到與輸入端子^i+相同的電壓電平。應(yīng)注意的是,盡管在上面僅描述了切換時(shí)段TWA和第一灰階電壓輸出時(shí)段,但是本領(lǐng)域的技術(shù)人員應(yīng)理解的是,在切換時(shí)段TWB和TWC和其它的切換時(shí)段期間,差分放大器34也以相同的方式進(jìn)行操作。應(yīng)注意的是,除了上述之外的構(gòu)造與第二實(shí)施例中的相同。如這樣描述的,本發(fā)明的顯示裝置允許構(gòu)造具有更少量的開關(guān)的差分放大器,同時(shí)保持與第二實(shí)施例相同的效^ ο第四實(shí)施例接下來,描述本發(fā)明的第四實(shí)施例的顯示裝置。[裝置構(gòu)造]首先,描述本實(shí)施例中的顯示裝置的構(gòu)造。本實(shí)施例的顯示裝置與第一實(shí)施例的不同之處在于差分放大器的構(gòu)造。在下面的描述中著重不同之處,并且沒有描述與第一實(shí)施例相同的要點(diǎn)。在下面的描述中,具有相同構(gòu)造的差分放大器30a至30h被統(tǒng)一地稱為差分放大器35。圖11是示出本實(shí)施例中的差分放大器35的示例性構(gòu)造的圖。本實(shí)施例中的差分放大器35的輸入級電路被提供有第一差分輸入級電路和第二差分輸入級電路。第一差分輸入級電路包括具有通過提供恒流的電流源12共同地連接到正電源VDD的源極的一對P型晶體管MPl和MP2。第二差分輸入級電路包括具有通過提供恒流的電流源Il共同地連接到負(fù)電源VSS的源極的一對N型晶體管麗1和麗2。P型和N型晶體管MPl和麗1的柵極被連接到輸入端子h_,并且P型和N型晶體管MP2和麗2的柵極被連接到輸入端子h+。N型晶體管麗5的源極被連接到負(fù)電源VSS。N型晶體管MN6的源極被連接到負(fù)電源VSS。N型晶體管麗5的漏極被連接到P型晶體管MP2的漏極。N型晶體管MN6的漏極被連接到P型晶體管MPl的漏極。N型晶體管麗5的柵極被連接到N型晶體管MN6的柵極,并且進(jìn)一步被連接到N型晶體管麗5的漏極以形成二極管接法。N型晶體管麗5和MN6 組成電流鏡作為第一差分輸入級電路的有源負(fù)載。P型晶體管MP5的源極被連接到正電源VDD。P型晶體管MP6的源極被連接到正電源VDD。P型晶體管MP5的漏極被連接到N型晶體管麗2的漏極。P型晶體管MP6的漏極被連接到N型晶體管麗1的漏極。P型晶體管MP5的柵極被連接到P型晶體管MP6的柵極,并且進(jìn)一步被連接到P型晶體管MP5的漏極以形成二極管接法。P型晶體管MP5和MP6 組成電流鏡作為第二差分輸入級電路的有源負(fù)載。被提供在P型晶體管MP6的漏極端子42和N型晶體管MN6的漏極端子43之間的是AB類偏置控制電路,其包括具有被連接到端子42的源極的P型晶體管MP7、被串聯(lián)地連接到P型晶體管MP7的漏極的電流切斷開關(guān)SW6、具有被連接到端子43的源極的N型晶體管麗7以及被串聯(lián)地連接到N型晶體管麗7的漏極的電流切斷開關(guān)SW5。通過選通信號 STB的反轉(zhuǎn)信號STBB來控制電流切斷開關(guān)SW5和SW6。通常包括電流鏡的電流源14被提供在端子42和正電源VDD之間,并且通常包括電流鏡的電流源15被提供在端子43和負(fù)電源VSS之間。差分放大器35的輸出級被構(gòu)造為具有被連接到正電源VDD的源極的P型晶體管 MP8和具有被連接到負(fù)電源VSS的源極的N型晶體管MN8被串聯(lián)地連接在正和負(fù)電源VDD 和VSS之間,并且輸出端子Vout被連接到P型和N型晶體管MP8和MN8的漏極。P型晶體管MP8的柵極被連接到端子42,并且N型晶體管MN8的柵極被連接到端子43。短路開關(guān)Sffl被提供在端子42和正電源VDD之間,并且短路開關(guān)SW2被提供在端子43和負(fù)電源VSS 之間。通過選通信號STB來控制短路開關(guān)SWl和SW2。在端子42和輸出端子Vout之間,串聯(lián)地提供零點(diǎn)抵消補(bǔ)償電阻器Rl和相位補(bǔ)償電容器Cl ;零點(diǎn)抵消補(bǔ)償電阻器Rl被用于抵消差分放大器35的相位延遲的零點(diǎn)。而且, 零點(diǎn)抵消補(bǔ)償電阻器R2和相位補(bǔ)償電容器C2被串聯(lián)地提供在端子43和輸出端子Vout之間;零點(diǎn)抵消補(bǔ)償電阻器R2被用于抵消差分放大器35的相位延遲的零點(diǎn)。[裝置操作]接下來,參考圖7,描述本實(shí)施例中的顯示裝置的示例性操作。當(dāng)在切換時(shí)段TWA的開始時(shí)選通信號STB上拉到高電平時(shí),短路開關(guān)SWl和SW2 被接通。結(jié)果,P型晶體管MP8的柵極和源極被短路并且N型晶體管MN8的柵極和源極被短路。這導(dǎo)致P型晶體管MP8和N型晶體管MN8被截止以將輸出端子Vout設(shè)置為高阻抗?fàn)顟B(tài)。短路開關(guān)SWl的接通導(dǎo)致相位補(bǔ)償電容器Cl的端子42短路到正電源VDD。此外,短路開關(guān)SW2的接通導(dǎo)致相位補(bǔ)償電容器C2的端子43短路到負(fù)電源VSS。在選通信號STB被設(shè)置為高電平的時(shí)段期間,輸出端子Vout的電壓電平被中和到接近于公共電極電平Vcom的電壓電平,并且因此相位補(bǔ)償電容器Cl和C2也被充電/放電液晶面板22的電荷到接近于公共電極電平Vcom的電壓電平。而且,當(dāng)選通信號STB被設(shè)置為高電平時(shí)電流切斷開關(guān)SW5和SW6被斷開。這有效地避免通過短路開關(guān)SW1、P型晶體管MP7、N型晶體管麗7以及短路開關(guān)SW2從正電源 VDD流到負(fù)電源VSS的異常電流。當(dāng)然后在第一灰階電壓輸出時(shí)段TWl的開始時(shí)選通信號被設(shè)置為低電平時(shí),短路開關(guān)SWl和SW2被斷開,并且電流切斷開關(guān)SW5和SW6被接通。結(jié)果,差分放大器35恢復(fù)到正常操作。這時(shí),在切換時(shí)段TWA期間,相位補(bǔ)償電容器Cl和C2已經(jīng)被充電/放電到接近于公共電極電平Vcom的電壓電平,并且因此輸出端子Vout的電壓電平被從公共電極電平Vcom驅(qū)動到與輸入端子In+相同的電壓電平。應(yīng)注意的是,盡管在上面的描述中僅描述切換時(shí)段TWA和第一灰階電壓輸出時(shí)段,但是在切換時(shí)段TWB和TWC以及其它的切換時(shí)段和其它的灰階電壓輸出時(shí)段期間,差分放大器35以相同的方式進(jìn)行操作。如這樣所述,根據(jù)本發(fā)明的顯示裝置,差分放大器能夠被構(gòu)造有更少量的晶體管, 同時(shí)保持與第一實(shí)施例中相同的效果。第五實(shí)施例接下來,描述本發(fā)明的第五實(shí)施例的顯示裝置。[構(gòu)造的描述]首先,描述本實(shí)施例中的顯示裝置的示例性構(gòu)造。本實(shí)施例中的顯示裝置與第四實(shí)施例的不同之處在于差分放大器的構(gòu)造。具體地,將要由附圖標(biāo)記36表示的本實(shí)施例的差分放大器與第四實(shí)施例中的差分放大器的不同之處在于提供電流切斷開關(guān)SW5和SW6的位置。接下來,著重于不同之處,并且沒有給出與第四實(shí)施例中相同的方面的詳細(xì)描述。圖12是示出本實(shí)施例的差分放大器36的示例性構(gòu)造的圖。應(yīng)注意的是,在圖12 中,通過“Al”和“A2”分別表示第四實(shí)施例中的第一差分輸入級電路和第二差分輸入級電路。
在本實(shí)施例的差分放大器36中,電流切斷開關(guān)SW5被提供在N型晶體管MN7的漏極和P型晶體管MP8的柵極之間。而且,電流切斷開關(guān)SW6被提供在N型晶體管麗7的源極和N型晶體管MN8的柵極之間。通過選通信號STB的反轉(zhuǎn)信號STBB控制電流切斷開關(guān) SW5和SW6。除了上述之外的構(gòu)造與第四實(shí)施例中的相同。[操作的描述]接下來,參考圖7描述本實(shí)施例中的顯示裝置的示例性操作。當(dāng)如圖7中所示在切換時(shí)段TWA的開始時(shí)選通信號STB上拉到高電平時(shí),短路開關(guān)SWl和SW2被接通。結(jié)果,P型晶體管MP8的柵極和源極被短路并且N型晶體管MN8的柵極和源極被短路。這導(dǎo)致P型晶體管MP8和N型晶體管MN8被截止以將輸出端子Vout 設(shè)置為高阻抗?fàn)顟B(tài)。這時(shí),電流切斷開關(guān)SW5和SW6被斷開,并且這有效地避免通過短路開關(guān)SWl、P型晶體管MP、N型晶體管麗7以及短路開關(guān)SW2從正電源VDD流到負(fù)電源VSS的異常電流。當(dāng)然后在第一灰階電壓輸出時(shí)段TWl的開始時(shí)選通信號STB被設(shè)置為低電平時(shí), 短路開關(guān)SWl和SW2被斷開,并且電流切斷開關(guān)SW5和SW6被接通。結(jié)果,差分放大器36 恢復(fù)到正常操作。這時(shí),在切換時(shí)段TWA期間,相位補(bǔ)償電容器Cl和C2已經(jīng)被充電/放電到接近于公共電極電平Vcom的電壓電平,并且因此輸出端子Vout的電壓電平被從公共電極電平Vcom驅(qū)動到與輸入端子In+相同的電壓電平。應(yīng)注意的是,盡管在上面僅描述切換時(shí)段TWA和第一灰階電壓輸出時(shí)段,但是在切換時(shí)段TWB和TWC、其它的切換時(shí)段以及其它時(shí)段期間,差分放大器36以相同的方式進(jìn)行操作。除了上述之外的操作與第一實(shí)施例中的相同。在第四實(shí)施例中,電流切斷開關(guān)SW6 和SW5被提供在各晶體管的漏極連接路徑上以阻斷由于偏置電壓V3導(dǎo)致流過P型和N型晶體管MP7和麗7的異常電流,而在本實(shí)施例中電流切斷開關(guān)SW5和SW6被提供在包括提供到正和負(fù)電源VDD和VSS的短路的短路開關(guān)SWl和SW2的短路路徑上,以阻擋相同的異常電流。結(jié)果,通過本實(shí)施例中的不同構(gòu)造也能夠獲得與第四實(shí)施例中相同的效果。顯然的是,本發(fā)明不限于上述實(shí)施例,而是可以在不脫離本發(fā)明的范圍的情況下進(jìn)行修改和變化。
權(quán)利要求
1.一種顯示裝置,包括多個(gè)差分放大器,所述多個(gè)差分放大器與顯示面板內(nèi)的多條數(shù)據(jù)線相關(guān)聯(lián),所述多個(gè)差分放大器分別接收相對于基準(zhǔn)電壓電平在正和負(fù)極性之間切換的灰階電壓并且將接收到的灰階電壓輸出到所述多條數(shù)據(jù)線中的相關(guān)聯(lián)的數(shù)據(jù)線;和輸出短路部件,所述輸出短路部件在切換通過所述多個(gè)差分放大器接收的所述灰階電壓的極性的切換時(shí)段期間在所述多條數(shù)據(jù)線之間提供短路, 其中所述多個(gè)差分放大器中的每一個(gè)包括輸入電路,所述輸入電路包括第一差分輸入級電路和第二差分輸入級電路,所述第一差分輸入級電路包括第一晶體管對并且所述第二差分輸入級電路包括第二晶體管對,所述第一和第二晶體管對是互補(bǔ)的;加法器電路,所述加法器電路包括被提供在所述第一差分輸入級電路和正電源之間的第一電流鏡電路和被提供在所述第二差分輸入級電路和負(fù)電源之間的第二電流鏡電路;輸出級電路,所述輸出級電路包括具有被連接到所述正電源的源極的第一晶體管、具有被連接到所述負(fù)電源的源極的第二晶體管、被連接到所述第一和第二晶體管的漏極的輸出端子、被提供在所述第一電流鏡電路和所述輸出端子之間的第一相位補(bǔ)償電容器、以及被提供在所述第二電流鏡電路和所述輸出端子之間的第二相位補(bǔ)償電容器;以及偏置控制電路,所述偏置控制電路被提供在所述加法器電路和所述輸出級電路之間, 以實(shí)現(xiàn)所述第一和第二晶體管的柵極的偏置控制,其中,在所述切換時(shí)段期間,所述輸出級電路在所述第一和第二晶體管中的每一個(gè)的柵極和源極之間提供短路,并且將所述第一和第二相位補(bǔ)償電容器充電或者放電到特定的電壓電平,并且其中,在所述切換時(shí)段期間,所述偏置控制電路切斷所述第一和第二晶體管的柵極之間的電流路徑。
2.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述輸出級電路進(jìn)一步包括第一開關(guān),所述第一開關(guān)被連接在所述第一晶體管的柵極和源極之間,以在所述切換時(shí)段期間在所述第一晶體管的柵極和源極之間提供短路;第二開關(guān),所述第二開關(guān)被連接在所述第二晶體管的柵極和源極之間,以在所述切換時(shí)段期間在所述第二晶體管的柵極和源極之間提供短路;第三開關(guān),所述第三開關(guān)被提供在所述正電源和所述第一相位補(bǔ)償電容器與所述第一電流鏡電路的第一連接結(jié)點(diǎn)之間,以在所述正電源和所述第一連接結(jié)點(diǎn)之間提供短路;以及第四開關(guān),所述第四開關(guān)被連接在所述負(fù)電源和所述第二相位補(bǔ)償電容器與所述第二電流鏡電路的第二連接結(jié)點(diǎn)之間,以在所述負(fù)電源和所述第二連接結(jié)點(diǎn)之間提供短路。
3.根據(jù)權(quán)利要求1或者2所述的顯示裝置,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路和所述第一晶體管的柵極,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路和所述第二晶體管的柵極;第五開關(guān),所述第五開關(guān)被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第三晶體管,在所述切換時(shí)段期間,所述第五開關(guān)被斷開從而切斷通過所述第三晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑;以及第六開關(guān),所述第六開關(guān)被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第四晶體管,在所述切換時(shí)段期間,所述第六開關(guān)被斷開從而切斷通過所述第四晶體管的所述第三和第四連接結(jié)點(diǎn)之間的電流路徑。
4.根據(jù)權(quán)利要求1或者2所述的顯示裝置,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路;第五開關(guān),所述第五開關(guān)被連接在所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間, 在所述切換時(shí)段期間,所述第五開關(guān)被斷開以切斷所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的電流路徑;第六開關(guān),所述第六開關(guān)被連接在所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間, 在所述切換時(shí)段期間,所述第六開關(guān)被斷開以切斷所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的電流路徑;第七開關(guān),所述第七開關(guān)被連接在所述第一相位補(bǔ)償電容器和所述第一電流鏡電路之間,在所述切換時(shí)段期間,所述第七開關(guān)被斷開以切斷所述第一電流鏡電路和所述輸出端子之間的電流路徑;以及第八開關(guān),所述第八開關(guān)被連接在所述第二相位補(bǔ)償電容器和所述第二電流鏡電路之間,在所述切換時(shí)段期間,所述第八開關(guān)被斷開以切斷所述第二電流鏡電路和所述輸出端子之間的電流路徑。
5.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述輸出級電路進(jìn)一步包括第一開關(guān),所述第一開關(guān)被連接在所述第一晶體管的柵極和源極之間,以在所述切換時(shí)段期間在所述第一晶體管的柵極和源極之間提供短路;和第二開關(guān),所述第二開關(guān)被連接在所述第二晶體管的柵極和源極之間,以在所述切換時(shí)段期間在所述第二晶體管的柵極和源極之間提供短路,并且其中所述輸入電路進(jìn)一步包括第三開關(guān),所述第三開關(guān)控制被饋送到所述第一差分輸入級電路的偏置電流;以及第四開關(guān),所述第四開關(guān)控制被饋送到所述第二差分輸入級電路的偏置電流。
6.根據(jù)權(quán)利要求5所述的顯示裝置,其中所述第三開關(guān)被連接在所述第一差分輸入級電路和所述負(fù)電源之間,并且其中所述第四開關(guān)被連接在所述第二差分輸入級電路和所述正電源之間。
7.根據(jù)權(quán)利要求5或者6所述的顯示裝置,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路;第五開關(guān),所述第五開關(guān)被連接在所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間, 在所述切換時(shí)段期間,所述第五開關(guān)被斷開以切斷所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的電流路徑;第六開關(guān),所述第六開關(guān)被連接在所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間,在所述切換時(shí)段期間,所述第六開關(guān)被斷開以切斷所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的電流路徑。
8.根據(jù)權(quán)利要求1所述的顯示裝置,其中所述第一晶體管的柵極被連接到所述第一相位補(bǔ)償電容器和所述第一電流鏡電路之間的連接結(jié)點(diǎn),其中所述第二晶體管的柵極被連接到所述第二相位補(bǔ)償電容器和所述第二電流鏡電路之間的連接結(jié)點(diǎn),其中所述輸出級電路進(jìn)一步包括第一相位補(bǔ)償電阻器,所述第一相位補(bǔ)償電阻器被串聯(lián)地連接到所述第一晶體管的柵極和所述輸出端子之間的所述第一相位補(bǔ)償電容器;第二相位補(bǔ)償電阻器,所述第二相位補(bǔ)償電阻器被串聯(lián)地連接到所述第二晶體管的柵極和所述輸出端子之間的所述第二相位補(bǔ)償電容器;第一開關(guān),所述第一開關(guān)被連接在所述第一晶體管的柵極和源極之間,以在所述切換時(shí)段期間在所述第一晶體管的柵極和源極之間提供短路;以及第二開關(guān),所述第二開關(guān)被連接在所述第二晶體管的柵極和源極之間,以在所述切換時(shí)段期間在所述第二晶體管的柵極和源極之間提供短路。
9.根據(jù)權(quán)利要求8所述的顯示裝置,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路和所述第一晶體管的柵極,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路和所述第二晶體管的柵極;第三開關(guān),所述第三開關(guān)被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第三晶體管,在所述切換時(shí)段期間,所述第三開關(guān)被斷開從而切斷通過所述第三晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑;以及第四開關(guān),所述第四開關(guān)被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的第四晶體管,在所述切換時(shí)段期間,所述第四開關(guān)被斷開從而切斷通過所述第四晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑。
10.根據(jù)權(quán)利要求8所述的顯示裝置,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路;第三開關(guān),所述第三開關(guān)被連接在所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間, 在所述切換時(shí)段期間,所述第三開關(guān)被斷開以切斷所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的電流路徑;以及第四開關(guān),所述第四開關(guān)被連接在所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間, 在所述切換時(shí)段期間,所述第四開關(guān)被斷開以切斷所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的電流路徑。
11.一種差分放大器,包括輸入電路,所述輸入電路包括第一差分輸入級電路和第二差分輸入級電路,所述第一差分輸入級電路包括第一晶體管對并且所述第二差分輸入級電路包括第二晶體管對,所述第一和第二晶體管對是互補(bǔ)的;加法器電路,所述加法器電路包括被提供在所述第一差分輸入級電路和正電源之間的第一電流鏡電路和被提供在所述第二差分輸入級電路和負(fù)電源之間的第二電流鏡電路;輸出級電路,所述輸出級電路包括具有被連接到所述正電源的源極的第一晶體管、具有被連接到所述負(fù)電源的源極的第二晶體管、被連接到所述第一和第二晶體管的漏極的輸出端子、被提供在所述第一電流鏡電路和所述輸出端子之間的第一相位補(bǔ)償電容器、以及被提供在所述第二電流鏡電路和所述輸出端子之間的第二相位補(bǔ)償電容器;以及偏置控制電路,所述偏置控制電路被提供在所述加法器電路和所述輸出級電路之間, 以實(shí)現(xiàn)所述第一和第二晶體管的柵極的偏置控制,其中,在切換時(shí)段期間,所述輸出級電路在所述第一晶體管的柵極和源極之間提供短路并且在所述第二晶體管的柵極和源極之間提供短路,并且將所述第一和第二相位補(bǔ)償電容器充電或者放電到特定的電壓電平,并且其中,在所述切換時(shí)段期間,所述偏置控制電路切斷所述第一和第二晶體管的柵極之間的電流路徑。
12.一種用于顯示裝置的數(shù)據(jù)線驅(qū)動方法, 所述顯示裝置包括多個(gè)差分放大器,所述多個(gè)差分放大器與顯示面板內(nèi)的多條數(shù)據(jù)線相關(guān)聯(lián),所述多個(gè)差分放大器分別接收相對于基準(zhǔn)電壓電平在正和負(fù)極性之間切換的灰階電壓并且將接收到的灰階電壓輸出到所述多條數(shù)據(jù)線中的相關(guān)聯(lián)的數(shù)據(jù)線;和輸出短路部件,所述輸出短路部件在切換通過所述多個(gè)差分放大器接收的所述灰階電壓的極性的切換時(shí)段期間在所述多條數(shù)據(jù)線之間提供短路, 所述多個(gè)差分放大器中的每一個(gè)包括輸入電路,所述輸入電路包括第一差分輸入級電路和第二差分輸入級電路,所述第一差分輸入級電路包括第一晶體管對并且所述第二差分輸入級電路包括第二晶體管對,所述第一和第二晶體管對是互補(bǔ)的;加法器電路,所述加法器電路包括被提供在所述第一差分輸入級電路和正電源之間的第一電流鏡電路和被提供在所述第二差分輸入級電路和負(fù)電源之間的第二電流鏡電路;輸出級電路,所述輸出級電路包括具有被連接到所述正電源的源極的第一晶體管、具有被連接到所述負(fù)電源的源極的第二晶體管、被連接到所述第一和第二晶體管的漏極的輸出端子、被提供在所述第一電流鏡電路和所述輸出端子之間的第一相位補(bǔ)償電容器、以及被提供在所述第二電流鏡電路和所述輸出端子之間的第二相位補(bǔ)償電容器;以及偏置控制電路,所述偏置控制電路被提供在所述加法器電路和所述輸出級電路之間, 以實(shí)現(xiàn)所述第一和第二晶體管的柵極的偏置控制, 所述方法包括在所述切換時(shí)段期間,短路所述第一和第二晶體管中的每一個(gè)的柵極和源極; 在所述切換時(shí)段期間,將所述第一和第二相位補(bǔ)償電容器充電或者放電到特定的電壓電平;以及在所述切換時(shí)段期間,切斷所述第一和第二晶體管的柵極之間的電流路徑。
13.根據(jù)權(quán)利要求12所述的數(shù)據(jù)線驅(qū)動方法,其中所述短路包括通過被連接在所述第一晶體管的柵極和源極之間的第一開關(guān),在所述切換時(shí)段期間,短路所述第一晶體管的柵極和源極;和通過被連接在所述第二晶體管的柵極和源極之間的第二開關(guān),在所述切換時(shí)段期間, 短路所述第二晶體管的柵極和源極, 其中所述充電或者放電包括通過被連接在所述正電源和所述第一相位補(bǔ)償電容器與所述第一電流鏡電路的第一連接結(jié)點(diǎn)之間的第三開關(guān),在所述切換時(shí)段期間,短路所述正電源和所述第一連接結(jié)點(diǎn);通過被連接在所述負(fù)電源和所述第二相位補(bǔ)償電容器與所述第二電流鏡電路的第二連接結(jié)點(diǎn)之間的第四開關(guān),在所述切換時(shí)段期間,短路所述負(fù)電源和所述第二連接結(jié)點(diǎn)。
14.根據(jù)權(quán)利要求12或者13所述的數(shù)據(jù)線驅(qū)動方法,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在所述第三和第四連接結(jié)點(diǎn)之間, 所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路和所述第一晶體管的柵極,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路和所述第二晶體管的柵極;其中所述切斷包括通過斷開被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第三晶體管的第五開關(guān),在所述切換時(shí)段期間,切斷通過所述第三晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑;和通過斷開被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第四晶體管的第六開關(guān),在所述切換時(shí)段期間,切斷通過所述第四晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑。
15.根據(jù)權(quán)利要求12或者13所述的數(shù)據(jù)線驅(qū)動方法,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在所述第三和第四連接結(jié)點(diǎn)之間, 所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路;其中所述切斷包括通過斷開被連接在所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的第五開關(guān),在所述切換時(shí)段期間,切斷所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的電流路徑;通過斷開被連接在所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的第六開關(guān),在所述切換時(shí)段期間,切斷所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的電流路徑;通過斷開所述第一相位補(bǔ)償電容器和所述第一電流鏡電路之間的第七開關(guān),在所述切換時(shí)段期間,切斷所述第一電流鏡電路和所述輸出端子之間的電流路徑;以及通過斷開所述第二相位補(bǔ)償電容器和所述第二電流鏡電路之間的第八開關(guān),在所述切換時(shí)段期間,切斷所述第二電流鏡電路和所述輸出端子之間的電流路徑。
16.根據(jù)權(quán)利要求12所述的數(shù)據(jù)線驅(qū)動方法,進(jìn)一步包括 控制被饋送到所述第一差分輸入級電路的偏置電流;和控制被饋送到所述第二差分輸入級電路的偏置電流,其中所述短路包括通過被連接在所述第一晶體管的柵極和源極之間的第一開關(guān),在所述切換時(shí)段期間, 短路所述第一晶體管的柵極和源極;和通過被連接在所述第二晶體管的柵極和源極之間的第二開關(guān),在所述切換時(shí)段期間,短路所述第二晶體管的柵極和源極。
17.根據(jù)權(quán)利要求16所述的數(shù)據(jù)線驅(qū)動方法,其中所述控制被饋送到所述第一差分輸入級電路的偏置電流包括通過被連接在所述第一差分輸入級電路和所述負(fù)電源之間的第三開關(guān),控制被饋送到所述第一差分輸入級電路的偏置電流,和其中所述控制被饋送到所述第二差分輸入級電路的偏置電流包括通過被連接在所述第二差分輸入級電路和所述正電源之間的第四開關(guān),控制被饋送到所述第二差分輸入級電路的偏置電流。
18.根據(jù)權(quán)利要求16或者17所述的數(shù)據(jù)線驅(qū)動方法,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在所述第三和第四連接結(jié)點(diǎn)之間, 所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路;其中所述切斷包括通過斷開被連接在所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的第五開關(guān),在所述切換時(shí)段期間,切斷所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的電流路徑;和通過斷開被連接在所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的第六開關(guān),在所述切換時(shí)段期間,切斷所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的電流路徑。
19.根據(jù)權(quán)利要求12所述的數(shù)據(jù)線驅(qū)動方法,其中所述第一晶體管的柵極被連接到所述第一相位補(bǔ)償電容器和所述第一電流鏡電路之間的連接結(jié)點(diǎn),其中所述第二晶體管的柵極被連接到所述第二相位補(bǔ)償電容器和所述第二電流鏡電路之間的連接結(jié)點(diǎn),其中所述輸出級電路進(jìn)一步包括第一相位補(bǔ)償電阻器,所述第一相位補(bǔ)償電阻器被串聯(lián)地連接到所述第一晶體管的柵極和所述輸出端子之間的所述第一相位補(bǔ)償電容器;和第二相位補(bǔ)償電阻器,所述第二相位補(bǔ)償電阻器被串聯(lián)地連接到所述第二晶體管的柵極和所述輸出端子之間的所述第二相位補(bǔ)償電容器;其中所述短路包括通過被連接在所述第一晶體管的柵極和源極之間的第一開關(guān),在所述切換時(shí)段期間, 短路所述第一晶體管的柵極和源極;以及通過被連接在所述第二晶體管的柵極和源極之間的第二開關(guān),在所述切換時(shí)段期間, 短路所述第二晶體管的柵極和源極。
20.根據(jù)權(quán)利要求19所述的數(shù)據(jù)線驅(qū)動方法,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路和所述第一晶體管的柵極,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路和所述第二晶體管的柵極;其中所述切斷包括通過斷開被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第三晶體管的第三開關(guān),在所述切換時(shí)段期間,切斷通過所述第三晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑;和通過斷開被串聯(lián)地連接到所述第三和第四連接結(jié)點(diǎn)之間的所述第四晶體管的第四開關(guān),在所述切換時(shí)段期間,切斷通過所述第四晶體管的、所述第三和第四連接結(jié)點(diǎn)之間的電流路徑。
21.根據(jù)權(quán)利要求19所述的數(shù)據(jù)線驅(qū)動方法,其中所述偏置控制電路包括第三和第四晶體管,所述第三和第四晶體管被并聯(lián)地連接在第三和第四連接結(jié)點(diǎn)之間,所述第三連接結(jié)點(diǎn)被連接到所述第一電流鏡電路,并且所述第四連接結(jié)點(diǎn)被連接到所述第二電流鏡電路;其中所述切斷包括通過斷開被連接在所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的第三開關(guān),在所述切換時(shí)段期間,切斷所述第三連接結(jié)點(diǎn)和所述第一晶體管的柵極之間的電流路徑;和通過斷開被連接在所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的第四開關(guān),在所述切換時(shí)段期間,切斷所述第四連接結(jié)點(diǎn)和所述第二晶體管的柵極之間的電流路徑。
全文摘要
本發(fā)明提供了顯示裝置、差分放大器及用于顯示裝置的數(shù)據(jù)線驅(qū)動方法。顯示裝置被提供有多個(gè)差分放大器,多個(gè)差分放大器與顯示面板內(nèi)的多條數(shù)據(jù)線相關(guān)聯(lián)。多個(gè)差分放大器中的每一個(gè)包括輸出級電路,該輸出級電路包括具有被連接到正電源的源極的第一晶體管和具有被連接到負(fù)電源的源極的第二晶體管、被連接到第一和第二晶體管的漏極的輸出端子;以及,偏置控制電路,該偏置控制電路被提供在加法器電路和輸出級電路之間,以實(shí)現(xiàn)第一和第二晶體管的柵極的偏置控制。在切換時(shí)段期間,輸出級電路提供第一和第二晶體管中的每一個(gè)的柵極和源極之間的短路,并且在切換時(shí)段期間偏置控制電路切斷第一和第二晶體管的柵極之間的電流路徑。
文檔編號G09G3/36GK102208173SQ20111008399
公開日2011年10月5日 申請日期2011年3月30日 優(yōu)先權(quán)日2010年3月30日
發(fā)明者中岡將光, 西村浩一 申請人:瑞薩電子株式會社