專利名稱:液晶顯示器的源極驅(qū)動(dòng)器電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種操作液晶顯示器的源極驅(qū)動(dòng)器的技術(shù),尤其涉及液晶顯示器(LCD)的源極驅(qū)動(dòng)器電路,其可以防止當(dāng)電源開啟時(shí)自源極驅(qū)動(dòng)器提供至LCD面板的噪聲數(shù)據(jù)所致而顯示的劣質(zhì)影像。
背景技術(shù):
通常,IXD包括具有多個(gè)柵極線和多個(gè)數(shù)據(jù)線以矩陣形式垂直排列的像素區(qū)域的LCD面板、提供驅(qū)動(dòng)信號(hào)和數(shù)據(jù)信號(hào)至LCD面板的驅(qū)動(dòng)電路、以及為L(zhǎng)CD面板提供光的背光。驅(qū)動(dòng)器電路包括提供數(shù)據(jù)信號(hào)至LCD面板的各個(gè)數(shù)據(jù)線的源極驅(qū)動(dòng)器、將柵極驅(qū)動(dòng)脈沖施加至LCD面板的各個(gè)柵極線的柵極驅(qū)動(dòng)器、以及時(shí)序控制器,其接收如自LCD面板 的驅(qū)動(dòng)系統(tǒng)輸入的垂直和水平同步信號(hào)和時(shí)鐘信號(hào)的顯示數(shù)據(jù)和控制信號(hào),并在適于源極驅(qū)動(dòng)器和柵極驅(qū)動(dòng)器重塑影像的時(shí)序輸出所接收的顯示數(shù)據(jù)和控制信號(hào)。圖I說明了傳統(tǒng)IXD面板的加電順序。當(dāng)?shù)谝浑娫措妷篤CC上升至目標(biāo)電平時(shí),第二電源電壓VDD上升至中間電平。此時(shí),復(fù)位信號(hào)Reset開始朝向目標(biāo)電平上升,并且第二電源電壓VDD于中間電平保持時(shí)間tl然后上升至最終目標(biāo)電平。當(dāng)時(shí)間t2消逝時(shí),復(fù)位信號(hào)Reset達(dá)到目標(biāo)電平。當(dāng)時(shí)間t3消逝并且時(shí)間t4開始時(shí),提供第一柵極啟動(dòng)脈沖GSP,然后通過時(shí)序控制器和源極驅(qū)動(dòng)器開始提供有效數(shù)據(jù)。第一電源電壓VCC是指驅(qū)動(dòng)源極驅(qū)動(dòng)器的邏輯電路的電源電壓,而第二電源電壓VDD是指驅(qū)動(dòng)源極驅(qū)動(dòng)器的電源電壓。如上所述,在有效數(shù)據(jù)自源極驅(qū)動(dòng)器提供至IXD面板之前兩個(gè)電源電壓VCC和VDD以時(shí)間差而提供。在此情況下,包括于源極驅(qū)動(dòng)器內(nèi)的輸出緩沖器的輸入端浮動(dòng),并且因此不清晰的噪聲數(shù)據(jù)提供至LCD面板。因此,噪聲影像顯示在如圖2(a)所示的時(shí)間周期t2和t3內(nèi),并且在圖2(b)所示的時(shí)間周期t4之后實(shí)現(xiàn)正常顯示操作。如此,當(dāng)使用傳統(tǒng)的源極驅(qū)動(dòng)器時(shí),不清晰的噪聲數(shù)據(jù)在有效數(shù)據(jù)輸出至LCD面板之前輸出于IXD面板上。顯示于IXD面板上的噪聲影像給用戶造成不舒服的感覺而且也降低了產(chǎn)品的可靠性。
發(fā)明內(nèi)容
需解決的課題因此,本發(fā)明致力于解決現(xiàn)有技術(shù)中的問題,并且本發(fā)明的目的是藉由在電源開啟之后,有效數(shù)據(jù)自源極驅(qū)動(dòng)器提供至LCD面板之前,通過包括于源極驅(qū)動(dòng)器內(nèi)的輸出緩沖器供給特定電壓電平的電壓而防止噪聲劣質(zhì)影像的顯示。本發(fā)明的技術(shù)問題并不僅限于前面所提及的目的,本發(fā)明的另一個(gè)技術(shù)課題及優(yōu)點(diǎn)根據(jù)以下的說明可更明確理解。解決方法為了實(shí)現(xiàn)上述目的,根據(jù)本發(fā)明的一個(gè)方面,
提供一種用于液晶顯示器的源極驅(qū)動(dòng)器電路,包括配置以細(xì)分第一電源電壓和第二電源電壓使得第二電源電壓的中間電平低于第一電源電壓的電平的電源電壓輸入單元;配置以比較自電源電壓輸入單元輸入的分壓,并且在第二電源電壓的中間電平高于第一電源電壓的電平的時(shí)間周期內(nèi)輸出高電平的輸出電壓的電源電壓比較單兀;配置以將電源電壓比較單元的輸出電壓輸出為復(fù)位信號(hào)并防止對(duì)外部環(huán)境的敏感響應(yīng)的施密特觸發(fā)器;配置以在自施密特觸發(fā)器的復(fù)位信號(hào)的輸入與第一柵極啟動(dòng)脈沖的輸入之間的時(shí)間周期內(nèi)輸出特定電平的電壓的特定電壓供應(yīng)單元;以及配置以在輸出自特定電壓供應(yīng)單元提供的特定電平的電壓之后輸出有效數(shù)據(jù),在電源開啟之后立即將該有效數(shù)據(jù)供應(yīng)至液晶顯示面板的數(shù)據(jù)線的輸出緩沖器單元。 為了實(shí)現(xiàn)上述目的,根據(jù)本發(fā)明的另一方面,提供一種用于液晶顯示器的源極驅(qū)動(dòng)器電路,包括配置以在電源開啟之后立即開啟輸出緩沖器的輸出端和相應(yīng)的數(shù)據(jù)線直至輸入有效數(shù)據(jù)的多個(gè)輸出開關(guān);配置以在電源開啟之后立即通過連接數(shù)據(jù)線實(shí)現(xiàn)電荷共享直至輸入有效數(shù)據(jù)的多個(gè)電荷共孚開關(guān);以及配置以控制輸出開關(guān)與電荷共享開關(guān)的開關(guān)操作的控制單元。發(fā)明效果本發(fā)明提供一種用于LCD的源極驅(qū)動(dòng)器電路,其可以在電源開啟之后,立即藉由將特定電壓電平的電壓強(qiáng)制提供至數(shù)據(jù)線,直至有效數(shù)據(jù)通過數(shù)據(jù)線提供至LCD面板而完全防止噪聲劣質(zhì)影像的顯示。再者,在LCD中,連接至數(shù)據(jù)線的輸出緩沖器的輸出端開啟直至電源開啟之后立即通過數(shù)據(jù)線將有效數(shù)據(jù)輸入至LCD面板,并且通過連接各個(gè)數(shù)據(jù)線而實(shí)現(xiàn)電荷共享。同樣,可以完全地防止顯示噪聲劣質(zhì)影像。因此,可以防止產(chǎn)品可靠性的降低。
圖I為說明傳統(tǒng)IXD面板的加電順序的波形圖;圖2 (a)和圖2 (b)為說明傳統(tǒng)IXD中初始驅(qū)動(dòng)運(yùn)作而顯示劣質(zhì)影像之后的正常影像顯示的示意圖;圖3為說明根據(jù)本發(fā)明實(shí)施例中用于LCD的源極驅(qū)動(dòng)器電路的方塊圖;圖4為說明圖3的電源電壓比較單元的詳細(xì)電路圖;圖5為說明自圖3的各個(gè)單元輸出的信號(hào)的波形圖;圖6為說明圖3的電源電壓比較單元的詳細(xì)電路圖;圖7為電源電壓比較單元的輸入電壓和輸出電壓的波形圖;圖8 (a)和圖8 (b)為說明根據(jù)本發(fā)明實(shí)施例中IXD的初始驅(qū)動(dòng)運(yùn)作于輸入有效數(shù)據(jù)之后和之前的兩種正常影像顯示的示意圖;以及圖9為說明根據(jù)本發(fā)明另一實(shí)施例中用于LCD的源極驅(qū)動(dòng)器電路的方塊圖。
具體實(shí)施例方式以下將配合圖式詳細(xì)說明本發(fā)明的首選實(shí)施例。無論如何,相同的附圖標(biāo)記在這里將用于表示相同或相似的部分。圖3為說明根據(jù)本發(fā)明的實(shí)施例中用于LCD的源極驅(qū)動(dòng)器電路的方塊圖。參考圖3,源極驅(qū)動(dòng)器電路包括電源電壓輸入單元31、電源電壓比較單元32、施密特觸發(fā)器33、特定電壓供應(yīng)單元34以及輸出緩沖器單元35。電源電壓輸入單元31配置以在預(yù)定比例細(xì)分具有不同電 平的第一電源電壓VCC和第二電源電壓VDD。圖4為說明電源電壓輸入單元31的實(shí)施例的電路圖。電源電壓輸入單元31包括開關(guān)PMOS晶體管HPl、上部分壓輸出部41、開關(guān)PMOS晶體管LPl以及下部分壓輸出部42。如圖5所示,PMOS晶體管開啟以響應(yīng)時(shí)間周期tl內(nèi)的上部關(guān)電信號(hào)H_PD,其中第二電源電壓VDD在時(shí)間周期tl內(nèi)保持中間電平。因此,第二電源電壓VDD通過PMOS晶體管HPl傳送至上部分壓輸出部41。上部分壓輸出部41通過使用串聯(lián)的兩個(gè)電阻HRl和HR2細(xì)分通過PMOS晶體管HPl提供的第二電源電壓VDD,并提供上部分壓H_0UT作為電源電壓比較單元32的上部輸入電壓H_IN。再者,在時(shí)間周期tl內(nèi),PMOS晶體管LPl開啟以響應(yīng)下部關(guān)電信號(hào)L_PD。因此,第一電源電壓VCC通過PMOS晶體管LPl傳送至下部分壓輸出部42。下部分壓輸出部42通過使用串聯(lián)的兩個(gè)電阻LRl和LR2細(xì)分通過PMOS晶體管LPl提供的第一電源電壓VCC,并提供下部分壓L_0UT作為電源電壓比較單元32的下部輸入電壓L_IN。如圖7所示,開始時(shí),第一電源電壓VCC低于第二電源電壓的中間電平。然而,在時(shí)間周期tl提供至電源電壓比較單元32的下部輸入電壓L_IN通過適當(dāng)?shù)卦O(shè)定上部分壓輸出部41的電阻HRl和HR2的比例以及下部分壓輸出部42的電阻LRl和LR2的比例而調(diào)整為高于上部輸入電壓H_IN。電源電壓比較單兀32比較下部輸入電壓L_IN和上部輸入電壓H_IN,其中該下部輸入電壓L_IN和上部輸入電SH_IN自電源電壓輸入單兀31輸入,并在下部輸入電壓L_IN高于上部輸入電壓H_IN的時(shí)間周期tl內(nèi)輸出高電平的輸出信號(hào)OUT(參考圖7)。圖6為說明電源電壓比較單元32的實(shí)施例的電路圖。如圖6所示,電源電壓比較單元32包括使能部61、比較部62以及負(fù)載部63。使能部61包括串聯(lián)的PMOS晶體管CPI和CP2。PMOS晶體管CPI開啟以響應(yīng)在時(shí)間周期tl內(nèi)提供的低電平的關(guān)電信號(hào)H)。因此,第一電源電壓VCC通過PMOS晶體管CPl和CP2傳送至比較部62。比較部62包括PMOS晶體管CP3和CP4。PMOS晶體管CP3和CP4分別通過公共源極節(jié)點(diǎn)NI被提供為具有第一電源電壓VCC,以及通過其柵極被提供為具有下部輸入電壓1IN和上部輸入電SH_IN。如上所述,由于在時(shí)間周期tl內(nèi)下部輸入電&L_IN高于上部輸入電壓H_IN,故PMOS晶體管CP3關(guān)閉,而PMOS晶體管CP4開啟。負(fù)載部63包括NMOS晶體管CNl和CN2。由于PMOS晶體管CP3關(guān)閉,故節(jié)點(diǎn)NI處于低電平。因此,NMOS晶體管CNl和CN2保持關(guān)閉狀態(tài)。因此,如圖7所示,高電平的輸出電壓OUT通過比較部62的PMOS晶體管CP4輸出。
因此,如圖5和圖7所示,電源電壓比較單元32在第一電源電壓VCC上升至目標(biāo)電平的時(shí)間周期內(nèi)輸出高電平的復(fù)位信號(hào)Reset,隨后第二電源電壓VDD開始上升至最終目標(biāo)電平,也就是說,在時(shí)間周期11內(nèi)第二電源電壓VDD保持在中間電平。當(dāng)自電源電壓比較單元32產(chǎn)生的輸出電壓OUT用作為復(fù)位信號(hào)Reset時(shí),施密特觸發(fā)器33保持復(fù)位信號(hào)Reset的穩(wěn)定波形,而沒有過于敏感地響應(yīng)外部環(huán)境(噪聲)。如圖5所示,特定電壓供應(yīng)單元34邏輯地結(jié)合復(fù)位信號(hào)Reset和特定電壓SV,并在時(shí)間周期t2和t3內(nèi)輸出特定電壓SV。自特定電壓供應(yīng)單元34輸出的特定電壓SV通過輸出緩沖器單元35的輸出緩沖器BUFl與BUF2提供至LCD面板的數(shù)據(jù)線。雖然一對(duì)輸出緩沖器BUFl和BUF2提供于圖3的輸出緩沖器單元35中,必要時(shí)輸出緩沖器可依需求而多多提供。因此,如圖8(a)所示,IXD面板上沒有顯示出不清晰的噪聲影像。此后,在時(shí)間周期t4之后,特定電壓SV不再提供至輸出緩沖器單元35的輸出緩沖器BUFl和BUF2,并且通過輸出緩沖器BUFl和BUF2將有效數(shù)據(jù)提供至IXD面板的數(shù)據(jù)·線。因此,如圖8(b)所示,正常影像藉由有效數(shù)據(jù)來顯示。輸出緩沖器單元35的輸出緩沖器BUFl和BUF2可以通過具有時(shí)間差的單一輸入端接收特定電壓SV和有效數(shù)據(jù),或者可以通過獨(dú)立開關(guān)選擇性地接收特定電壓SV和有效數(shù)據(jù)。參考圖3,在時(shí)間周期t2和t3消逝之后,NMOS晶體管匪開啟以響應(yīng)下部關(guān)電信號(hào)L_PD,并將電源電壓比較單元32的輸出電壓OUT降噪至接地端VSS,從而使輸出電壓OUT無效。圖9為說明根據(jù)本發(fā)明的另一實(shí)施例中用于LCD的源極驅(qū)動(dòng)器電路的方塊圖。參考圖9,源極驅(qū)動(dòng)器電路包括輸出緩沖器BUFl、BUF2、BUF3以及BUF4、輸出開關(guān)SW_0UTI、Sff_0UT2、Sff_0UT3 和 SW_0UT4、以及電荷共享開關(guān) SW_CS1、SW_CS2、Sff_CS3 和 SW_CS4。在正常狀態(tài)中,在控制單元如時(shí)序控制器的控制下,連接至數(shù)據(jù)線的輸出開關(guān)SW_0UT1將輸出緩沖器BUFl的輸出端或輸出緩沖器BUF2的輸出端連接至奇數(shù)輸出端0UTPUT〈odd>。此外,在控制單元的控制下,連接至數(shù)據(jù)線的輸出開關(guān)SW_0UT2將輸出緩沖器BUFl的輸出端或輸出緩沖器BUF2的輸出端連接至偶數(shù)輸出端0UTPUT〈eVen>。類似地,連接至另一數(shù)據(jù)線的輸出開關(guān)SW_0UT3和SW_0UT4將輸出緩沖器BUF3和BUF4的輸出端連接至奇數(shù)輸出端0UTPUT〈odd>和偶數(shù)輸出端0UTPUT〈even>。輸出開關(guān)SW_0UT1、SW_0UT2、SW_0UT3以及SW_0UT4配置為在可以輸入不清晰的數(shù)據(jù)的時(shí)間周期t2和t3內(nèi)通過控制單元關(guān)閉。因此,無法防止不清晰的噪聲數(shù)據(jù)在時(shí)間周期t2和t3內(nèi)輸入并顯示于IXD面板上。然而,當(dāng)輸出開關(guān)SW_0UT1、SW_0UT2、Sff_0UT3和SW_0UT4在時(shí)間周期t2和t3內(nèi)簡(jiǎn)單地關(guān)閉的情況下,可以通過數(shù)據(jù)電壓顯示輕微的噪聲影像,其中該數(shù)據(jù)電壓不均勻地保留在數(shù)據(jù)線上。為了防止此現(xiàn)象,在本實(shí)施例中,在控制單元的控制下關(guān)閉所有的電荷共享開關(guān)SW_CS1、SW_CS2、SW_CS3和SW_CS4。因此,連接至多個(gè)奇數(shù)輸出端0UTPUT〈odd>和多個(gè)偶數(shù)輸出端0UTPUT〈eVen>的各個(gè)數(shù)據(jù)線連接并且電荷共享。因此,可以更加完全地防止噪聲影像在時(shí)間周期t2和t3內(nèi)顯示。另外,可以顯示具有清晰色彩的影像。雖然通過在時(shí)間周期t2和t3內(nèi)連接各個(gè)數(shù)據(jù)線而共享電荷可以防止噪聲影像顯示的技術(shù)應(yīng)用于一交叉結(jié)構(gòu),其中輸出開關(guān)SW_0UT1和SW_0UT2選擇性地接收輸出緩沖器BUFl和BUF2的輸出信號(hào),并且輸出開關(guān)SW_0UT3和SW_0UT4選擇性地接收輸出緩沖器BUF3和BUF4的輸出信號(hào),但本發(fā)明并不局限于此。例如,當(dāng)上述技術(shù)應(yīng)用于輸出緩沖器BUFl至BUF4的輸出信號(hào)和輸出開關(guān)SW_0UT1至SW_0UT4為I : I對(duì)應(yīng)連接的結(jié)構(gòu)時(shí),可以獲得相同的效果。 雖然上述本發(fā)明的首選實(shí)施例為說明性目的,熟悉本領(lǐng)域的技術(shù)人員可以理解地是,在不脫離所附權(quán)利要求揭露的本發(fā)明的范圍和精神下,可以對(duì)本發(fā)明作出各種修改、添加及替換。
權(quán)利要求
1.一種用于液晶顯示器的源極驅(qū)動(dòng)器電路,其特征在于,該電路包括 一電源電壓輸入單元,配置以細(xì)分第一電源電壓和第二電源電壓,使得該第二電源電壓的中間電平低于該第一電源電壓的電平; 一電源電壓比較單元,配置以比較自該電源電壓輸入單元所輸入的多個(gè)分壓,并于該第二電源電壓的中間電平高于第一電源電壓的電平的時(shí)間周期內(nèi)輸出高電壓電平的輸出電壓; 一施密特觸發(fā)器,配置以將該電源電壓比較單元的輸出電壓輸出為復(fù)位信號(hào)并防止對(duì)外部環(huán)境的敏感響應(yīng); 一特定電壓供應(yīng)單元,配置以在自該施密特觸發(fā)器的復(fù)位信號(hào)的輸入和第一柵極啟動(dòng)脈沖的輸入之間的一時(shí)間周期內(nèi)輸出特定電壓電平的電壓;以及 一輸出緩沖器單元,配置以在輸出自該特定電壓供應(yīng)單元所供應(yīng)的特定電壓電平的電壓之后輸出有效數(shù)據(jù),在電源開啟之后立即將該有效數(shù)據(jù)供應(yīng)至液晶顯示面板的數(shù)據(jù)線。
2.如權(quán)利要求I所述的源極驅(qū)動(dòng)器電路,其特征在于,該第一電源電壓包括VCC并且第二電源電壓包括VDD。
3.如權(quán)利要求I所述的源極驅(qū)動(dòng)器電路,其特征在于,該電源電壓輸入單元包括 一上部PMOS晶體管,配置以響應(yīng)上部關(guān)電信號(hào)而開啟并傳送該第二電源電壓; 一上部分壓輸出部,配置以在一預(yù)定電阻比細(xì)分經(jīng)該上部PMOS晶體管所輸入的該第二電源電壓,并輸出上部分壓; 一下部晶體管,配置以響應(yīng)下部關(guān)電信號(hào)而開啟并傳送該第一電源電壓;以及一下部分壓輸出部,配置以在一預(yù)定電阻比細(xì)分經(jīng)該下部PMOS晶體管所輸入的該第一電源電壓,并輸出下部分壓。
4.如權(quán)利要求3所述的源極驅(qū)動(dòng)器電路,其特征在于,該上部分壓輸出部設(shè)定預(yù)定電阻比,從而所細(xì)分的第二電源電壓的中間電平低于所細(xì)分的第一電源電壓的電平。
5.如權(quán)利要求I所述的源極驅(qū)動(dòng)器電路,其特征在于,該電源電壓比較單元包括 一使能部,配置以響應(yīng)該上部關(guān)電信號(hào)而自預(yù)備模式變?yōu)槭鼓苣J剑? 一比較部,配置以透過該使能部而供應(yīng)有該第一電源電壓、比較下部輸入電壓和上部輸入電壓以及根據(jù)比較的結(jié)果輸出一輸出電壓;以及一負(fù)載部,配置以允許該輸出電壓自該比較部產(chǎn)生。
6.如權(quán)利要求I所述的源極驅(qū)動(dòng)器電路,其特征在于,該輸出緩沖器單元配置以通過共享輸入端接收特定電壓和有效數(shù)據(jù),或通過開關(guān)選擇性地接收特定電壓和有效數(shù)據(jù)。
7.如權(quán)利要求I所述的源極驅(qū)動(dòng)器電路,其特征在于,進(jìn)一步包括一MOS晶體管,配置以響應(yīng)關(guān)電信號(hào)而開啟并將該電源電壓比較單元的輸出信號(hào)降噪至接地端。
8.一種用于液晶顯示器的源極驅(qū)動(dòng)器電路,其特征在于,該電路包括 多個(gè)輸出開關(guān),配置以在電源開啟之后立即開啟多個(gè)輸出緩沖器的多個(gè)輸出端和相應(yīng)的多個(gè)數(shù)據(jù)線直至輸入有效數(shù)據(jù); 多個(gè)電荷共享開關(guān),配置以在電源開啟之后立即通過連接所述數(shù)據(jù)線實(shí)現(xiàn)電荷共享直至輸入該有效數(shù)據(jù);以及 一控制單元,配置以控制所述輸出開關(guān)與所述電荷共享開關(guān)的多個(gè)開關(guān)運(yùn)作。
全文摘要
本發(fā)明涉及一種當(dāng)液晶顯示裝置開啟時(shí),防止在輸入有效數(shù)據(jù)之前顯示噪聲數(shù)據(jù)的技術(shù)。本發(fā)明包括電源電壓輸入單元,其細(xì)分VCC電源電壓和VDD電源電壓,并且輸出分壓,其中該電壓被細(xì)分并且通過將VDD電源電壓的中間電平設(shè)置為低于VCC電源電壓的電平來輸出;電源電壓比較器,比較電源電壓輸入單元細(xì)分之后所輸入的電壓,并且在一階段內(nèi)輸出“高”狀態(tài)的輸出電壓,其中在該階段內(nèi)VCC電源電壓的電平顯示為比VDD電源電壓的中間電平更高的狀態(tài);施密特觸發(fā)器,將電源電壓比較器的輸出電壓輸出為復(fù)位信號(hào),并防止該復(fù)位信號(hào)對(duì)外部環(huán)境的敏感響應(yīng);以及特定電壓供應(yīng)器,在第一柵極啟動(dòng)脈沖與自施密特觸發(fā)器輸入的復(fù)位信號(hào)之間的階段內(nèi)輸出特定電平的電壓。
文檔編號(hào)G09G3/36GK102770898SQ201080062671
公開日2012年11月7日 申請(qǐng)日期2010年3月12日 優(yōu)先權(quán)日2010年1月29日
發(fā)明者崔丁煥, 林憲用, 羅俊暤, 金大成, 金彥泳, 韓大根 申請(qǐng)人:硅工廠股份有限公司