亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

像素電路和顯示裝置的制作方法

文檔序號(hào):2582409閱讀:225來源:國(guó)知局
專利名稱:像素電路和顯示裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及像素電路和具備該像素電路的顯示裝置,特別涉及有源矩陣型的顯示
直O(jiān)
背景技術(shù)
在便攜電話、便攜式游戲機(jī)等便攜用終端中,一般使用液晶顯示裝置作為其顯示單元。另外,便攜電話等是由電池驅(qū)動(dòng)的,因此強(qiáng)烈要求功耗的減少。因此,對(duì)于時(shí)刻、電池余量這樣的需要常時(shí)顯示的信息,顯示于反射型子面板。另外,最近開始要求用同一主面板來兼顧全彩色顯示的通常顯示和反射型的常時(shí)顯示。圖49示出一般有源矩陣型的液晶顯示裝置的像素電路的等效電路。另外,圖50示出mXn像素的有源矩陣型的液晶顯示裝置的電路配置例。此外,m、η均為2以上的整數(shù)。如圖50所示,在m個(gè)源極線SLl、SL2、......、SLm與η個(gè)掃描線GL1、GL2、......、
GLn的各交點(diǎn)設(shè)有包括薄膜晶體管(TFT)的開關(guān)元件。在圖49中,用源極線SL代表各源極線SL1、SL2、......、SLm,同樣,代表各掃描線GL1、GL2、......、GLn標(biāo)注GL的附圖標(biāo)記。如圖49所示,液晶電容元件Clc與輔助電容元件Cs通過TFT并聯(lián)地連接。液晶電容元件Clc包括在像素電極20與相對(duì)電極80之間設(shè)有液晶層的層疊結(jié)構(gòu)。相對(duì)電極也被稱為共用(common)電極。此外,在圖50中,對(duì)于各像素電路,僅顯示TFT和像素電極(黑色的矩形部分)。輔助電容元件Cs的一端(一方電極)與像素電極20連接,另一端(另一方電極) 與輔助電容線CSL連接,使保持于像素電極20的像素?cái)?shù)據(jù)的電壓穩(wěn)定化。輔助電容元件Cs 具有抑制保持于像素電極的像素?cái)?shù)據(jù)的電壓發(fā)生變動(dòng)的效果,上述變動(dòng)是由如下情況導(dǎo)致的在TFT中產(chǎn)生漏電電流、液晶分子所具有的介電常數(shù)各向異性導(dǎo)致在黑顯示和白顯示中液晶電容元件Clc的電容量發(fā)生變動(dòng)以及通過像素電極與周邊配線間的寄生電容而發(fā)生電壓變動(dòng)等。通過依次控制掃描線的電壓,與1個(gè)掃描線連接的TFT成為導(dǎo)通狀態(tài),將以掃描線為單位提供給各源極線的像素?cái)?shù)據(jù)的電壓寫入對(duì)應(yīng)的像素電極。在全彩色顯示的通常顯示中,即使在顯示內(nèi)容為靜止圖像的情況下,也按每1幀對(duì)相同的像素反復(fù)寫入相同的顯示內(nèi)容。這樣,更新保持于像素電極的像素?cái)?shù)據(jù)的電壓,由此將像素?cái)?shù)據(jù)的電壓變動(dòng)抑制為最小限度,保證高質(zhì)量的靜止圖像的顯示。用于驅(qū)動(dòng)液晶顯示裝置的功耗大致受源極驅(qū)動(dòng)器用于進(jìn)行源極線驅(qū)動(dòng)的功耗支配,大體上由以下的數(shù)學(xué)式1示出的關(guān)系式表示。此外,在數(shù)學(xué)式1中,P表示功耗,f表示刷新率(每單位時(shí)間的1幀的量的刷新動(dòng)作次數(shù)),C表示由源極驅(qū)動(dòng)器驅(qū)動(dòng)的負(fù)載電容, V表示源極驅(qū)動(dòng)器的驅(qū)動(dòng)電壓,η表示掃描線數(shù),m表示源極線數(shù)。在此,所謂刷新動(dòng)作,是指保持顯示內(nèi)容并且通過源極線對(duì)像素電極施加電壓的動(dòng)作。(數(shù)學(xué)式1)P OC f . C · V2 · η · m然而,在常時(shí)顯示的情況下,由于顯示內(nèi)容是靜止圖像,因此并不一定需要按每1幀更新像素?cái)?shù)據(jù)的電壓。因此,為了進(jìn)一步減少液晶顯示裝置的功耗,降低該常時(shí)顯示時(shí)的刷新頻率。但是,當(dāng)降低刷新頻率時(shí),由TFT的漏電電流導(dǎo)致保持于像素電極的像素?cái)?shù)據(jù)電壓發(fā)生變動(dòng)。該電壓變動(dòng)帶來各像素的顯示亮度(液晶的透射率)的變動(dòng),會(huì)被觀測(cè)為閃爍。另外,各幀期間的平均電位也降低,因此有可能會(huì)導(dǎo)致得不到足夠的對(duì)比度等顯示質(zhì)量的降低。在此,作為在電池余量、時(shí)刻顯示等靜止圖像的常時(shí)顯示中,同時(shí)實(shí)現(xiàn)解決由于降低刷新頻率而造成顯示質(zhì)量降低的問題和低功耗化的方法,例如公開了下述專利文獻(xiàn)1記載的構(gòu)成。在專利文獻(xiàn)1公開的構(gòu)成中,能進(jìn)行透射型和反射型這兩種功能的液晶顯示,而且,在能進(jìn)行反射型的液晶顯示的像素區(qū)域內(nèi)的像素電路中具有存儲(chǔ)部。該存儲(chǔ)部將應(yīng)顯示于反射型液晶的顯示部中的信息保持為電壓信號(hào)。在進(jìn)行反射型的液晶顯示時(shí),像素電路讀出保持在存儲(chǔ)部?jī)?nèi)的電壓,由此顯示與該電壓相應(yīng)的信息。在專利文獻(xiàn)1中,上述存儲(chǔ)部包括SRAM,上述電壓信號(hào)被靜態(tài)地保持,因此不需要刷新動(dòng)作,能同時(shí)實(shí)現(xiàn)維持顯示質(zhì)量和低功耗化?,F(xiàn)有技術(shù)文獻(xiàn)專利文獻(xiàn)專利文獻(xiàn)1 特開2007-3;34224號(hào)公報(bào)

發(fā)明內(nèi)容
發(fā)明要解決的問題但是,在便攜電話等中所使用的液晶顯示裝置中,在采用上述構(gòu)成的情況下,除了在通常動(dòng)作時(shí)用于保持作為模擬信息的各像素?cái)?shù)據(jù)的電壓的輔助電容元件以外,還需要按每像素或者每像素群具備用于存儲(chǔ)像素?cái)?shù)據(jù)的存儲(chǔ)部。由此,應(yīng)形成于構(gòu)成液晶顯示裝置的顯示部的陣列基板(有源矩陣基板)的元件數(shù)、信號(hào)線數(shù)增加,因此會(huì)降低透射模式下的開口率。另外,在與上述存儲(chǔ)部一起設(shè)置用于對(duì)液晶進(jìn)行交流驅(qū)動(dòng)的極性反轉(zhuǎn)驅(qū)動(dòng)電路的情況下,會(huì)進(jìn)一步導(dǎo)致開口率的降低。當(dāng)這樣增加元件數(shù)、信號(hào)線數(shù)造成開口率降低時(shí),通常顯示模式下的顯示圖像的亮度會(huì)降低。在液晶顯示裝置中,在常時(shí)顯示的靜止圖像的顯示中,除了像素電極的電壓變動(dòng)的問題以外,還會(huì)發(fā)生如下問題當(dāng)對(duì)像素電極與相對(duì)電極間持續(xù)施加相同極性的電壓時(shí), 在液晶層中包含的微量的離子性雜質(zhì)集中到像素電極和相對(duì)電極中的任一方側(cè),由此在顯示畫面整體中發(fā)生殘影。因此,除了上述刷新動(dòng)作以外,還需要使施加到像素電極與相對(duì)電極間的電壓的極性反轉(zhuǎn)的極性反轉(zhuǎn)動(dòng)作。在通常顯示和常時(shí)顯示中的任一情況下,在靜止圖像的顯示中,在該極性反轉(zhuǎn)動(dòng)作中,都會(huì)將1幀的量的像素?cái)?shù)據(jù)存儲(chǔ)到幀存儲(chǔ)器,對(duì)與該像素?cái)?shù)據(jù)相應(yīng)的電壓進(jìn)行使以相對(duì)電極為基準(zhǔn)的極性每次反轉(zhuǎn)并且反復(fù)寫入的動(dòng)作。因此,如上述那樣,需要從外部驅(qū)動(dòng)掃描線和源極線,將以掃描線為單位提供給各源極線的像素?cái)?shù)據(jù)的電壓寫入各像素電極的動(dòng)作。因此,在要求低功耗動(dòng)作的常時(shí)顯示中,當(dāng)從外部驅(qū)動(dòng)掃描線和源極線來進(jìn)行極性反轉(zhuǎn)動(dòng)作時(shí),與上述刷新動(dòng)作相比,像素電極的電壓振幅較大,因此會(huì)帶來更大的電力消
^^ ο
本發(fā)明是鑒于上述問題而完成的,其目的在于提供不導(dǎo)致開口率的降低并且能以低功耗防止液晶的惡化和顯示質(zhì)量的降低的像素電路和顯示裝置。用于解決問題的方案為了實(shí)現(xiàn)上述目的,本發(fā)明的像素電路的特征在于如下的構(gòu)成。首先,本發(fā)明的像素電路具備顯示元件部,其包含單位顯示元件;內(nèi)部節(jié)點(diǎn),其構(gòu)成上述顯示元件部的一部分,保持施加到上述顯示元件部的像素?cái)?shù)據(jù)的電壓;第1開關(guān)電路,其至少經(jīng)由規(guī)定的開關(guān)元件將從數(shù)據(jù)信號(hào)線提供的上述像素?cái)?shù)據(jù)的電壓轉(zhuǎn)送到上述內(nèi)部節(jié)點(diǎn);第2開關(guān)電路,其將從數(shù)據(jù)信號(hào)線提供的電壓不經(jīng)由上述規(guī)定的開關(guān)元件地轉(zhuǎn)送到上述內(nèi)部節(jié)點(diǎn);以及控制電路,其將與上述內(nèi)部節(jié)點(diǎn)所保持的上述像素?cái)?shù)據(jù)的電壓相應(yīng)的規(guī)定的電壓保持在第1電容元件的一端,并且控制上述第2開關(guān)電路的導(dǎo)通非導(dǎo)通。該像素電路具備具有第1端子、第2端子以及控制上述第1端子和第2端子間的導(dǎo)通的控制端子的第1晶體管元件 第3晶體管元件,其中,在第2開關(guān)電路內(nèi)具備第1晶體管元件和第3晶體管元件,在控制電路內(nèi)具備第2晶體管元件。第2開關(guān)電路包括第1 晶體管元件與第3晶體管元件的串聯(lián)電路,控制電路包括第2晶體管元件與第1電容元件的串聯(lián)電路。第1開關(guān)電路的一端與數(shù)據(jù)信號(hào)線連接,第2開關(guān)電路的一端與電壓提供線連接。 這兩個(gè)開關(guān)電路各自的另一端均與內(nèi)部節(jié)點(diǎn)連接。該內(nèi)部節(jié)點(diǎn)也連接著第2晶體管元件的第1端子。第1晶體管元件的控制端子、第2晶體管元件的第2端子以及第1電容元件的一端相互連接而形成節(jié)點(diǎn)(輸出節(jié)點(diǎn))。另外,第2晶體管元件的控制端子與第1控制線連接,第3晶體管元件的控制端子與第2控制線連接。而且,第1電容元件的另一端即不形成上述節(jié)點(diǎn)的一側(cè)的端子與第2控制線或者第3控制線連接。電壓提供線可以是獨(dú)立的信號(hào)線,也可以由第1控制線兼任。除了該構(gòu)成以外,也可以還具備第2電容元件,其一端與上述內(nèi)部節(jié)點(diǎn)連接,另一端與第4控制線或者規(guī)定的固定電壓線連接。此時(shí),第4控制線也可以兼任電壓提供線。另外,上述規(guī)定的開關(guān)元件包括具有第1端子、第2端子以及控制上述第1端子和第2端子間的導(dǎo)通的控制端子的第4晶體管元件,優(yōu)選上述第4晶體管元件構(gòu)成為第1端子與上述內(nèi)部節(jié)點(diǎn)連接,第2端子與上述數(shù)據(jù)信號(hào)線或者上述第3晶體管元件的第1端子連接,控制端子與掃描信號(hào)線連接。另外,優(yōu)選上述第1開關(guān)電路構(gòu)成為不包含上述規(guī)定的開關(guān)元件以外的開關(guān)元件。另外,也優(yōu)選上述第1開關(guān)電路包括上述第2開關(guān)電路內(nèi)的上述第3晶體管元件與上述規(guī)定的開關(guān)元件的串聯(lián)電路或者第5晶體管與上述規(guī)定的開關(guān)元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接。而且,本發(fā)明的顯示裝置的特征在于,在行方向和列方向上分別配置多個(gè)具有上述特征的像素電路來構(gòu)成像素電路陣列,按每個(gè)上述列各具備1個(gè)上述數(shù)據(jù)信號(hào)線,在配置于同一列的上述像素電路中,上述第1開關(guān)電路的一端與共用的上述數(shù)據(jù)信號(hào)線連接,在配置于同一行或者同一列的上述像素電路中,上述第2晶體管元件的控制端子與共用的上述第1控制線連接,在配置于同一行或者同一列的上述像素電路中,上述第3晶體管元件的控制端子與共用的上述第2控制線連接,在配置于同一行或者同一列的上述像素電路中,上述第1電容元件的上述另一端與共用的上述第2控制線或者上述第3控制線連接,具備分別地驅(qū)動(dòng)上述數(shù)據(jù)信號(hào)線的數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路以及分別地驅(qū)動(dòng)上述第 1控制線和第2控制線的控制線驅(qū)動(dòng)電路,在上述第1控制線被兼用作上述電壓提供線的情況下,或者上述電壓提供線是獨(dú)立配線的情況下,上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)上述電壓提供線,在上述第1電容元件的另一端與上述第3控制線連接的情況下,上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)上述第3控制線。另外,在像素電路中還具備一端與上述內(nèi)部節(jié)點(diǎn)連接、另一端與第4控制線連接的第2電容元件的情況下,該第4控制線也可以由上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)。 除了上述構(gòu)成以外,在上述電壓提供線是獨(dú)立配線的情況下,優(yōu)選配置于同一行或者同一列的上述像素電路構(gòu)成為上述第2開關(guān)電路的一端與共用的上述電壓提供線連接。在此,上述規(guī)定的開關(guān)元件包括具有第1端子、第2端子以及控制上述第1端子和第2端子間的導(dǎo)通的控制端子的第4晶體管元件,優(yōu)選上述第4晶體管元件的控制端子與掃描信號(hào)線分別連接的構(gòu)成。上述第1開關(guān)電路也可以構(gòu)成為不包含上述規(guī)定的開關(guān)元件以外的開關(guān)元件,也可以包括上述第2開關(guān)電路內(nèi)的上述第3晶體管元件與上述規(guī)定的開關(guān)元件的串聯(lián)電路, 或者包括第5晶體管與上述規(guī)定的開關(guān)元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接。本發(fā)明的顯示裝置的特征在于,在行方向和列方向上分別配置多個(gè)具有上述特征的像素電路來構(gòu)成像素電路陣列,按每個(gè)上述列各具備1個(gè)上述數(shù)據(jù)信號(hào)線,在配置于同一列的上述像素電路中,上述第1開關(guān)電路的一端與共用的上述數(shù)據(jù)信號(hào)線連接,在配置于同一行或者同一列的上述像素電路中,上述第2晶體管元件的控制端子與共用的上述第1控制線連接,在配置于同一行或者同一列的上述像素電路中,上述第3晶體管元件的控制端子與共用的上述第2控制線連接,在配置于同一行或者同一列的上述像素電路中,上述第1電容元件的上述另一端與共用的上述第2控制線或者上述第3控制線連接,
具備分別地驅(qū)動(dòng)上述數(shù)據(jù)信號(hào)線的數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路以及分別地驅(qū)動(dòng)上述第 1控制線和第2控制線的控制線驅(qū)動(dòng)電路,在上述第1控制線被兼用作上述電壓提供線的情況下,或者上述電壓提供線是獨(dú)立配線的情況下,上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)上述電壓提供線,在上述第1電容元件的另一端與上述第3控制線連接的情況下,上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)上述第3控制線。此時(shí),在上述電壓提供線是獨(dú)立配線的情況下,在配置于同一行或者同一列的上述像素電路中,上述第2開關(guān)電路的一端也可以與共用的上述電壓提供線連接。另外,除了上述特征以外,在上述第1開關(guān)電路構(gòu)成為不包含上述規(guī)定的開關(guān)元件以外的開關(guān)元件,并且上述規(guī)定的開關(guān)元件是具有第1端子、第2端子以及控制上述第1 端子和第2端子間的導(dǎo)通的控制端子的第4晶體管元件,構(gòu)成為上述第1端子與上述內(nèi)部節(jié)點(diǎn)連接,第2端子與上述數(shù)據(jù)信號(hào)線連接,控制端子與掃描信號(hào)線連接的情況下,優(yōu)選按每個(gè)上述行各具備1個(gè)上述掃描信號(hào)線,配置于同一行的上述像素電路與共用的上述掃描信號(hào)線連接,具備分別地驅(qū)動(dòng)上述掃描信號(hào)線的掃描信號(hào)線驅(qū)動(dòng)電路。另一方面,在上述規(guī)定的開關(guān)元件包括具有第1端子、第2端子以及控制上述兩端子間的導(dǎo)通的控制端子的第4晶體管元件,并且上述第1開關(guān)電路包括上述第2開關(guān)電路內(nèi)的上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路,或者包括第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第 3晶體管元件的控制端子連接的情況下,優(yōu)選如下構(gòu)成按每個(gè)上述行各具備1個(gè)掃描信號(hào)線和1個(gè)上述第2控制線,上述第4晶體管元件的控制端子與掃描信號(hào)線連接,配置于同一行的上述像素電路與共用的上述掃描信號(hào)線和共用的上述第2控制線分別連接,具備分別地驅(qū)動(dòng)上述掃描信號(hào)線的掃描信號(hào)線驅(qū)動(dòng)電路。另外,本發(fā)明的顯示裝置的特征在于,在對(duì)配置于1個(gè)選擇行的上述像素電路分別地進(jìn)行寫入上述像素?cái)?shù)據(jù)的寫入動(dòng)作時(shí),上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)上述選擇行的上述掃描信號(hào)線施加規(guī)定的選擇行電壓,使配置于上述選擇行的上述第4晶體管元件為導(dǎo)通狀態(tài),并且對(duì)非選擇行的上述掃描信號(hào)線施加規(guī)定的非選擇行電壓,使配置于上述非選擇行的上述第4晶體管元件為非導(dǎo)通狀態(tài),上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)各個(gè)上述數(shù)據(jù)信號(hào)線分別地施加與寫入上述選擇行的各列的上述像素電路中的像素?cái)?shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)電壓。也優(yōu)選在該寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第2控制線施加使上述第3 晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓。另外,也優(yōu)選在該寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓。另外,也優(yōu)選在該寫入動(dòng)作時(shí),
上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2晶體管元件與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地為導(dǎo)通狀態(tài)的規(guī)定的電壓,并且對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài)。另外,本發(fā)明的顯示裝置的特征在于,在上述第1開關(guān)電路包括上述第2開關(guān)電路內(nèi)的上述第3晶體管元件與上述第4 晶體管元件的串聯(lián)電路,或者包括第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5 晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接的情況下,在對(duì)配置于1個(gè)選擇行的上述像素電路分別地進(jìn)行寫入上述像素?cái)?shù)據(jù)的寫入動(dòng)作時(shí),上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)上述選擇行的上述掃描信號(hào)線施加規(guī)定的選擇行電壓,使配置于上述選擇行的上述第4晶體管元件為導(dǎo)通狀態(tài),并且對(duì)非選擇行的上述掃描信號(hào)線施加規(guī)定的非選擇行電壓,使配置于上述非選擇行的上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路對(duì)上述選擇行的上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的選擇用電壓,并且對(duì)上述非選擇行的上述第2控制線施加使上述第3 晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的非選擇用電壓,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)各個(gè)上述數(shù)據(jù)信號(hào)線分別地施加與寫入上述選擇行的各列的上述像素電路中的像素?cái)?shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)電壓。另外,也優(yōu)選在該寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓。另外,本發(fā)明的顯示裝置的特征在于,在上述電壓提供線是獨(dú)立配線的情況下,在對(duì)配置于1個(gè)選擇行的上述像素電路分別地進(jìn)行寫入上述像素?cái)?shù)據(jù)的寫入動(dòng)作時(shí),上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)上述選擇行的上述掃描信號(hào)線施加規(guī)定的選擇行電壓,使配置于上述選擇行的上述第4晶體管元件為導(dǎo)通狀態(tài),并且對(duì)非選擇行的上述掃描信號(hào)線施加規(guī)定的非選擇行電壓,使配置于上述非選擇行的上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路對(duì)上述選擇行的上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的選擇用電壓,對(duì)上述第1控制線施加使上述第2晶體管元件與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地為導(dǎo)通狀態(tài)的規(guī)定的電壓,對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)各個(gè)上述數(shù)據(jù)信號(hào)線分別地施加與寫入上述選擇行的各列的上述像素電路中的像素?cái)?shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)電壓。也優(yōu)選在該寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2 晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓。而且,本發(fā)明的顯示裝置的特征在于,在對(duì)多個(gè)上述像素電路進(jìn)行使上述第2開關(guān)電路和上述控制電路工作并且同時(shí)
2補(bǔ)償上述內(nèi)部節(jié)點(diǎn)的電壓變動(dòng)的自刷新動(dòng)作時(shí),上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓在上述內(nèi)部節(jié)點(diǎn)所保持的 2值的像素?cái)?shù)據(jù)的電壓狀態(tài)為第1電壓狀態(tài)的情況下利用上述第2晶體管元件隔斷從上述第1電容元件的一端向上述內(nèi)部節(jié)點(diǎn)的電流,在第2電壓狀態(tài)的情況下使上述第2晶體管元件為導(dǎo)通狀態(tài),對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第 2電壓狀態(tài)的情況下抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),對(duì)與作為上述自刷新動(dòng)作的對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線提供上述第1電壓狀態(tài)的上述像素?cái)?shù)據(jù)的電壓。也優(yōu)選在上述構(gòu)成中,在自刷新動(dòng)作結(jié)束緊后進(jìn)入待機(jī)狀態(tài),上述控制線驅(qū)動(dòng)電路對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,并且使上述電壓脈沖的施加結(jié)束。此時(shí),優(yōu)選隔開比上述自刷新動(dòng)作期間長(zhǎng)10倍以上的上述待機(jī)狀態(tài)來反復(fù)進(jìn)行上述自刷新動(dòng)作。另外,優(yōu)選在上述待機(jī)狀態(tài)中,上述控制線驅(qū)動(dòng)電路構(gòu)成為對(duì)上述數(shù)據(jù)信號(hào)線施加固定電壓。此時(shí),作為上述固定電壓,能施加上述第2電壓狀態(tài)的電壓。另外,在構(gòu)成像素電路的上述第1開關(guān)電路為不包含上述第4晶體管元件以外的開關(guān)元件的構(gòu)成的情況下,以1個(gè)列或者多個(gè)列為單位將上述自刷新動(dòng)作對(duì)象的多個(gè)上述像素電路分區(qū),至少將上述第2控制線和與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線設(shè)置為能按每個(gè)上述分區(qū)進(jìn)行驅(qū)動(dòng),對(duì)于不是上述自刷新動(dòng)作的對(duì)象的分區(qū),上述控制線驅(qū)動(dòng)電路對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線不施加上述電壓脈沖,依次切換上述自刷新動(dòng)作對(duì)象的上述分區(qū),按每個(gè)上述分區(qū)來分割執(zhí)行上述自刷新動(dòng)作。而且,本發(fā)明的顯示裝置的特征在于,上述像素電路構(gòu)成為上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,
在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者在上述電壓提供線是獨(dú)立配線的情況下,對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線施加規(guī)定的初始電壓,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后的規(guī)定期間中對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓, 然后,停止對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。此時(shí),在上述第1控制線被兼用作上述電壓提供線的情況下,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加上述第 2電壓狀態(tài)的電壓作為與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的上述規(guī)定的電壓。而且,也可以構(gòu)成為在上述像素電路具備一端與上述內(nèi)部節(jié)點(diǎn)連接、另一端與第4 控制線連接的第2電容元件并且上述第4控制線被兼用作上述電壓提供線的情況下,上述控制線驅(qū)動(dòng)電路在上述自極性反轉(zhuǎn)動(dòng)作的期間中對(duì)上述第4控制線持續(xù)施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述電壓提供線是獨(dú)立配線,上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第3控制線施加規(guī)定的初始電壓,
在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)上述第2控制線以及上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),并且使上述第3晶體管元件為導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線和上述第3控制線施加電壓脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的電壓脈沖緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述電壓提供線是獨(dú)立配線,上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件,并且上述第1電容元件的另一端與上述第2控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,
對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第2控制線施加規(guī)定的初始電壓,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)上述第2控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第 1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線施加脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述電壓提供線是獨(dú)立配線,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第3控制線和上述電壓提供線施加規(guī)定的初始電壓,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在從上述掃描信號(hào)線驅(qū)動(dòng)電路的上述電壓脈沖施加時(shí)到該脈沖施加結(jié)束后為止的規(guī)定期間中對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,停止對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路,利用上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖,在對(duì)上述數(shù)據(jù)信號(hào)線施加上述第1電壓狀態(tài)的電壓期間,在對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第1電壓狀態(tài)的電壓后、結(jié)束對(duì)上述第2控制線施加使上述第3 晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述電壓提供線是獨(dú)立配線,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第3控制線和上述電壓提供線施加規(guī)定的初始電壓,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)上述第2控制線和上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1 電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第 2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1 晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線和上述第3控制線施加電壓脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路,利用上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖,在對(duì)上述數(shù)據(jù)信號(hào)線施加上述第1電壓狀態(tài)的電壓期間,在對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第1電壓狀態(tài)的電壓后、結(jié)束對(duì)上述第2控制線和上述第3控制線施加上述電壓脈沖緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述電壓提供線是獨(dú)立配線,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,并且上述第1電容元件的另一端與上述第2控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),在上述初始狀態(tài)設(shè)定動(dòng)作后,
上述控制線驅(qū)動(dòng)電路,對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線施加電壓脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路,利用上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖,在對(duì)上述數(shù)據(jù)信號(hào)線施加上述第1電壓狀態(tài)的電壓期間,在對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第1電壓狀態(tài)的電壓后、結(jié)束對(duì)上述第2控制線施加上述電壓脈沖緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,在上述第1電容元件的一端的電壓值的差使上述第1晶體管元件的第1端子或者第2端子的電壓為上述第2電壓狀態(tài)的情況下,施加如下規(guī)定的電壓該規(guī)定的電壓使得在上述內(nèi)部節(jié)點(diǎn)為上述第1電壓狀態(tài)的情況下上述第1晶體管元件為導(dǎo)通狀態(tài),在上述內(nèi)部節(jié)點(diǎn)為上述第2電壓狀態(tài)的情況下上述第1晶體管元件為非導(dǎo)通狀態(tài),對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者在上述電壓提供線是獨(dú)立配線的情況下,對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的初始電壓,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加無論上述內(nèi)部節(jié)點(diǎn)為上述第1電壓狀態(tài)還是上述第2電壓狀態(tài)都使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后的規(guī)定期間中對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,上述像素電路構(gòu)成為上述電壓提供線是獨(dú)立配線,上述第1電容元件的另一端與上述第3控制線連接,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接,
具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的
一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的初始電壓,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在從上述掃描信號(hào)線驅(qū)動(dòng)電路的上述電壓脈沖施加時(shí)到該脈沖施加結(jié)束的經(jīng)過規(guī)定期間后為止的期間對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。另外,本發(fā)明的顯示裝置的其它特征在于,在上述像素電路具備一端與上述內(nèi)部節(jié)點(diǎn)連接、另一端與固定電壓線連接的第2 電容元件的情況下,上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加之后通過調(diào)整上述固定電壓線的電壓來補(bǔ)償在上述電壓脈沖的施加結(jié)束時(shí)產(chǎn)生的上述內(nèi)部節(jié)點(diǎn)的電壓變動(dòng)。
發(fā)明效果根據(jù)本發(fā)明的構(gòu)成,除了通常的寫入動(dòng)作以外不用進(jìn)行寫入動(dòng)作就能執(zhí)行使顯示元件部?jī)啥碎g的電壓的絕對(duì)值復(fù)原為緊前的寫入動(dòng)作時(shí)的值的動(dòng)作(自刷新動(dòng)作)。另外, 根據(jù)像素電路的構(gòu)成,在液晶顯示裝置那樣需要極性反轉(zhuǎn)動(dòng)作的顯示裝置中,不用進(jìn)行寫入動(dòng)作就能執(zhí)行使顯示元件部?jī)啥碎g的電壓的極性反轉(zhuǎn)的動(dòng)作(自極性反轉(zhuǎn)動(dòng)作)。在排列有多個(gè)像素電路的情況下,通常的寫入動(dòng)作一般對(duì)每一行執(zhí)行。因此,需要使驅(qū)動(dòng)器電路驅(qū)動(dòng)排列的像素電路的行數(shù)的量。根據(jù)本發(fā)明的像素電路,通過進(jìn)行自刷新動(dòng)作,能原樣對(duì)數(shù)據(jù)信號(hào)線施加固定電壓來執(zhí)行刷新動(dòng)作,因此即使用與通常的寫入同樣的掃描方法來執(zhí)行刷新動(dòng)作,也能大大減少?gòu)乃⑿聞?dòng)作的開始到結(jié)束為止所需的驅(qū)動(dòng)器電路的驅(qū)動(dòng)次數(shù),能實(shí)現(xiàn)低功耗。而且還能一并刷新對(duì)象像素,由此能謀求縮短刷新所需要的時(shí)間,并且大大減少功耗。并且,在像素電路內(nèi)不需要另外具備SRAM等存儲(chǔ)部,因此不會(huì)如現(xiàn)有技術(shù)那樣使開口率大大降低。而且,根據(jù)本發(fā)明的像素電路,進(jìn)行自極性反轉(zhuǎn)動(dòng)作,由此能對(duì)最大配置的多個(gè)像素全部同時(shí)執(zhí)行極性反轉(zhuǎn)動(dòng)作。與通過通常的寫入動(dòng)作來進(jìn)行極性反轉(zhuǎn)的情況相比,能大大減少?gòu)臉O性反轉(zhuǎn)動(dòng)作的開始到結(jié)束為止所需的驅(qū)動(dòng)器電路的驅(qū)動(dòng)次數(shù),能實(shí)現(xiàn)低功耗。并且,根據(jù)本發(fā)明的像素電路以及顯示裝置,能適當(dāng)?shù)亟M合上述自刷新動(dòng)作、自極性反轉(zhuǎn)動(dòng)作,由此能使圖像顯示時(shí)的功耗的降低效果更高。


圖1是示出本發(fā)明的顯示裝置的概要構(gòu)成的一個(gè)例子的框圖。圖2是液晶顯示裝置的一部分截面概略結(jié)構(gòu)圖。圖3是示出本發(fā)明的顯示裝置的概要構(gòu)成的一個(gè)例子的框圖。圖4是示出本發(fā)明的顯示裝置的概要構(gòu)成的一個(gè)例子的框圖。圖5是示出本發(fā)明的顯示裝置的概要構(gòu)成的一個(gè)例子的框圖。圖6是示出本發(fā)明的像素電路的基本電路構(gòu)成的電路圖。圖7是示出本發(fā)明的像素電路的其它基本電路構(gòu)成的電路圖。圖8是示出本發(fā)明的像素電路中屬于組X的第1類型的電路構(gòu)成例的電路圖。圖9是示出本發(fā)明的像素電路中屬于組X的第1類型的其它電路構(gòu)成例的電路圖。圖10是示出本發(fā)明的像素電路中屬于組X的第1類型的其它電路構(gòu)成例的電路圖。圖11是示出本發(fā)明的像素電路中屬于組X的第2類型的電路構(gòu)成例的電路圖。圖12是示出本發(fā)明的像素電路中屬于組X的第3類型的電路構(gòu)成例的電路圖。圖13是示出本發(fā)明的像素電路中屬于組X的第4類型的電路構(gòu)成例的電路圖。圖14是示出本發(fā)明的像素電路中屬于組X的第4類型的其它電路構(gòu)成例的電路圖。圖15是示出本發(fā)明的像素電路中屬于組X的第4類型的其它電路構(gòu)成例的電路圖。
圖16是示出本發(fā)明的像素電路中屬于組X的第5類型的電路構(gòu)成例的電路圖。圖17是示出本發(fā)明的像素電路中屬于組X的第6類型的電路構(gòu)成例的電路圖。圖18是示出本發(fā)明的像素電路中屬于組Y的第1類型的電路構(gòu)成例的電路圖。圖19是示出本發(fā)明的像素電路中屬于組Y的第2類型的電路構(gòu)成例的電路圖。圖20是示出本發(fā)明的像素電路中屬于組Y的第3類型的電路構(gòu)成例的電路圖。圖21是示出本發(fā)明的像素電路中屬于組Y的第4類型的電路構(gòu)成例的電路圖。圖22是示出本發(fā)明的像素電路中屬于組Y的第5類型的電路構(gòu)成例的電路圖。圖23是示出本發(fā)明的像素電路中屬于組Y的第6類型的電路構(gòu)成例的電路圖。圖M是組X的第1類型的像素電路的自刷新動(dòng)作的時(shí)序圖。圖25是組X的第2類型的像素電路的自刷新動(dòng)作的時(shí)序圖。圖沈是組X的第3類型的像素電路的自刷新動(dòng)作的時(shí)序圖。圖27是組Y的第1、第4類型的像素電路的自刷新動(dòng)作的時(shí)序圖。圖觀是組Y的第2、第5類型的像素電路的自刷新動(dòng)作的時(shí)序圖。圖四是組Y的第3、第6類型的像素電路的自刷新動(dòng)作的時(shí)序圖。圖30是組X的第1類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。圖31是組X的第2類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。圖32是組X的第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。圖33是組X的第6類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。圖34是組Y的第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。圖35是組X的第1類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的其它時(shí)序圖。圖36是組X的第2類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的其它時(shí)序圖。圖37是組X的第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的其它時(shí)序圖。圖38是組X的第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的另一其它時(shí)序圖。圖39是組X的第6類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的其它時(shí)序圖。圖40是組Y的第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的其它時(shí)序圖。圖41是組X的第1類型的像素電路的常時(shí)顯示模式時(shí)的寫入動(dòng)作的時(shí)序圖。圖42是組X的第4類型的像素電路的常時(shí)顯示模式時(shí)的寫入動(dòng)作的時(shí)序圖。圖43是示出常時(shí)顯示模式的寫入動(dòng)作和自刷新動(dòng)作的執(zhí)行順序的流程圖。圖44是示出常時(shí)顯示模式的寫入動(dòng)作和自極性反轉(zhuǎn)動(dòng)作的執(zhí)行順序的流程圖。圖45是示出組合執(zhí)行常時(shí)顯示模式的寫入動(dòng)作、自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作的情況下的順序的流程圖。圖46是示出第1類型的像素電路的通常顯示模式時(shí)的寫入動(dòng)作的時(shí)序圖。圖47是示出本發(fā)明的像素電路的另一其它基本電路構(gòu)成的電路圖。圖48是示出本發(fā)明的像素電路的另一其它基本電路構(gòu)成的電路圖。圖49是一般有源矩陣型的液晶顯示裝置的像素電路的等效電路圖。圖50是示出mXn像素的有源矩陣型的液晶顯示裝置的電路配置例的框圖。
具體實(shí)施例方式下面參照

本發(fā)明的像素電路和顯示裝置的各實(shí)施方式。此外,對(duì)與圖49和圖50相同的構(gòu)成要素標(biāo)注相同的附圖標(biāo)記。[第1實(shí)施方式]在第1實(shí)施方式中,說明本發(fā)明的顯示裝置(以下單稱為“顯示裝置”)和本發(fā)明的像素電路(以下單稱為“像素電路”)的構(gòu)成?!讹@示裝置》圖1示出顯示裝置1的概要構(gòu)成。顯示裝置1具備有源矩陣基板10、相對(duì)電極 80、顯示控制電路11、相對(duì)電極驅(qū)動(dòng)電路12、源極驅(qū)動(dòng)器13、柵極驅(qū)動(dòng)器14和后述的各種信號(hào)線。在有源矩陣基板10上,多個(gè)像素電路2分別配置在行和列方向,形成有像素電路陣列。此外,在圖1中,為了避免附圖變繁瑣而將像素電路2方塊化顯示。另外,為了明確在有源矩陣基板10上形成有各種信號(hào)線的情況,為了方便將有源矩陣基板10圖示在相對(duì)電極80的上側(cè)。在本實(shí)施方式中,顯示裝置1構(gòu)成為能用相同的像素電路2以通常顯示模式和常時(shí)顯示模式這2個(gè)顯示模式來進(jìn)行畫面顯示。通常顯示模式是用全彩色顯示來顯示動(dòng)態(tài)圖像或者靜止圖像的顯示模式,利用采用背光源的透射型液晶顯示。另一方面,本實(shí)施方式的常時(shí)顯示模式是以像素電路為單位進(jìn)行2灰度級(jí)(白黑)顯示,將3個(gè)相鄰的像素電路2 分配給3原色(R,G,B)的各顏色來顯示8種顏色的顯示模式。而且,在常時(shí)顯示模式下,也能進(jìn)一步將相鄰的3個(gè)像素電路進(jìn)行多套組合,利用面積灰度級(jí)來增加顯示顏色的數(shù)量。 此外,本實(shí)施方式的常時(shí)顯示模式是在透射型液晶顯示和反射型液晶顯示中均能利用的技術(shù)。在以下的說明中,為了方便,將與1個(gè)像素電路2對(duì)應(yīng)的最小顯示單位稱為“像素”,寫入各像素電路的“像素?cái)?shù)據(jù)”在進(jìn)行3原色(R,G,B)的彩色顯示的情況下為各顏色的灰度級(jí)數(shù)據(jù)。在除了 3原色以外還包含白黑的亮度數(shù)據(jù)來進(jìn)行彩色顯示的情況下,該亮度數(shù)據(jù)也包含于像素?cái)?shù)據(jù)。圖2是示出有源矩陣基板10和相對(duì)電極80的關(guān)系的概略截面結(jié)構(gòu)圖,示出作為像素電路2的構(gòu)成要素的顯示元件部21 (參照?qǐng)D6)的結(jié)構(gòu)。有源矩陣基板10是透光性的透明基板,包括例如玻璃、塑料。如圖1所示,在有源矩陣基板10上形成包括各信號(hào)線的像素電路2。在圖2中, 代表像素電路2的構(gòu)成要素圖示出了像素電極20。像素電極20包括透光性的透明導(dǎo)電材料,例如ITO (銦錫氧化物)。與有源矩陣基板10相對(duì)地配置有透光性的相對(duì)基板81,在這兩個(gè)基板的間隙中保持有液晶層75。在兩個(gè)基板的外表面貼附有偏振板(未圖示)。液晶層75在兩個(gè)基板的周邊部分由密封材料74密封。在相對(duì)基板81上,與像素電極20相對(duì)地形成有包括ITO等透光性的透明導(dǎo)電材料的相對(duì)電極80。該相對(duì)電極80在相對(duì)基板81上擴(kuò)展到大致一面地形成為單一膜。在此,利用1個(gè)像素電極20、相對(duì)電極80 以及夾持在它們之間的液晶層75來形成單位液晶顯示元件Clc (參照?qǐng)D6)。另外,背光源裝置(未圖示)配置在有源矩陣基板10的背面?zhèn)?,能從有源矩陣基?0向朝向相對(duì)基板81的方向放射光。如圖1所示,在有源矩陣基板10上,多個(gè)信號(hào)線形成在縱橫方向上。并且,在縱方向(列方向)上延伸的m個(gè)源極線(SL1、SL2、……、SLm)與在橫方向(行方向)上延伸的 η個(gè)柵極線(GL1、GL2、……、GLn)交叉的位置,多個(gè)像素電路2形成為矩陣狀。m、n都是2 以上的自然數(shù)。另外,用“源極線SL”代表各源極線,用“柵極線GL”代表各柵極線。在此,源極線SL與“數(shù)據(jù)信號(hào)線”對(duì)應(yīng),柵極線GL與“掃描信號(hào)線”對(duì)應(yīng)。另外,源極驅(qū)動(dòng)器13與“數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路”對(duì)應(yīng),柵極驅(qū)動(dòng)器14與“掃描信號(hào)線驅(qū)動(dòng)電路”對(duì)應(yīng),相對(duì)電極驅(qū)動(dòng)電路12與“相對(duì)電極電壓提供電路”對(duì)應(yīng),顯示控制電路11的一部分與 “控制線驅(qū)動(dòng)電路”對(duì)應(yīng)。此外,在圖1中,示出了顯示控制電路11、相對(duì)電極驅(qū)動(dòng)電路12分別與源極驅(qū)動(dòng)器13、柵極驅(qū)動(dòng)器14獨(dú)立存在,但是也可以是在這些驅(qū)動(dòng)器內(nèi)包括顯示控制電路11、相對(duì)電極驅(qū)動(dòng)電路12的構(gòu)成。在本實(shí)施方式中,作為驅(qū)動(dòng)像素電路2的信號(hào)線,除了上述源極線SL和柵極線GL 以外,還具備基準(zhǔn)線REF、選擇線SEL、輔助電容線CSL、電壓提供線VSL和升壓線BST。能具備升壓線BST作為與選擇線SEL分立的信號(hào)線,也能與選擇線SEL共用化。 通過將升壓線BST和選擇線SEL共用化,能減少應(yīng)配置在有源矩陣基板10上的信號(hào)線的個(gè)數(shù),能提高各像素的開口率。圖3示出將選擇線SEL和升壓線BST共用化的情況下的顯示裝置的構(gòu)成。而且,電壓提供線VSL可以如圖1和圖3那樣是獨(dú)立的信號(hào)線,也能與輔助電容線 CSL或者基準(zhǔn)線REF共用化。圖4和圖5分別示出在圖1和圖3的構(gòu)成中將電壓提供線VSL 與輔助電容線CSL或者基準(zhǔn)線REF共用化的情況的構(gòu)成。如圖3或者圖5所示,將選擇線SEL與升壓線BST共用化,或者如圖4或者圖5所示,將電壓提供線VSL與輔助電容線CSL或者基準(zhǔn)線REF共用化,由此能減少應(yīng)配置在有源矩陣基板10上的信號(hào)線的個(gè)數(shù),能提高各像素的開口率。基準(zhǔn)線REF、選擇線SEL、升壓線BST分別與“第1控制線”、“第2控制線”、“第3控制線”對(duì)應(yīng),由顯示控制電路11驅(qū)動(dòng)。另外,輔助電容線CSL與“第4控制線”或者“固定電壓線”對(duì)應(yīng),作為一個(gè)例子由顯示控制電路11驅(qū)動(dòng)。在圖1和圖3 圖5中,基準(zhǔn)線REF、選擇線SEL和輔助電容線CSL均在行方向上延伸地設(shè)于各行,在像素電路陣列的周邊部,各行的配線相互連接成為一個(gè),但是也可以構(gòu)成為分別地驅(qū)動(dòng)各行的配線,根據(jù)動(dòng)作模式來施加共用的電壓。另外,視后述的像素電路2 的電路構(gòu)成的類型,能將基準(zhǔn)線REF、選擇線SEL和輔助電容線CSL的一部分或者全部以在列方向上延伸的方式設(shè)于各列?;旧蠘?gòu)成為各個(gè)基準(zhǔn)線REF、選擇線SEL和輔助電容線 CSL由多個(gè)像素電路2共用。此外,在與選擇線SEL分立地具備升壓線BST的構(gòu)成的情況下,也可以與選擇線SEL同樣設(shè)置。顯示控制電路11是控制后述的通常顯示模式和常時(shí)顯示模式的各寫入動(dòng)作以及常時(shí)顯示模式的自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作的電路。在寫入動(dòng)作時(shí),顯示控制電路11從外部的信號(hào)源接受表示應(yīng)顯示的圖像的數(shù)據(jù)信號(hào)Dv和定時(shí)信號(hào)Ct,基于該信號(hào)Dv、Ct,作為用于使圖像顯示于像素電路陣列的顯示元件部21 (參照?qǐng)D6)的信號(hào),生成提供給源極驅(qū)動(dòng)器13的數(shù)字圖像信號(hào)DA和數(shù)據(jù)側(cè)定時(shí)控制信號(hào)^c、提供給柵極驅(qū)動(dòng)器14的掃描側(cè)定時(shí)控制信號(hào)Gtc、提供給相對(duì)電極驅(qū)動(dòng)電路12 的相對(duì)電壓控制信號(hào)以及分別施加到基準(zhǔn)線REF、選擇線SEL、輔助電容線CSL、升壓線BST和電壓提供線VSL的各信號(hào)電壓。源極驅(qū)動(dòng)器13是根據(jù)來自顯示控制電路11的控制,在寫入動(dòng)作、自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作時(shí)對(duì)各源極線SL在規(guī)定的定時(shí)施加規(guī)定的電壓振幅的源極信號(hào)的電路。在寫入動(dòng)作時(shí),源極驅(qū)動(dòng)器13基于數(shù)字圖像信號(hào)DA和數(shù)據(jù)側(cè)定時(shí)控制信號(hào)Mc, 按每1水平期間(也稱為“1H期間”)生成與數(shù)字信號(hào)DA所表示的1顯示線的量的像素值相當(dāng)?shù)摹⑦m合于相對(duì)電壓Vcom的電壓電平的電壓作為源極信號(hào)&1、&2、……、Scm。該電壓在通常顯示模式是多灰度級(jí)的模擬電壓,在常時(shí)顯示模式是2灰度級(jí)0值)的電壓。然后將這些源極信號(hào)分別施加到對(duì)應(yīng)的源極線SL1、SL2、……、SLm。另外,在自刷新動(dòng)作時(shí)和自極性反轉(zhuǎn)動(dòng)作時(shí),源極驅(qū)動(dòng)器13根據(jù)來自顯示控制電路11的控制,對(duì)與作為對(duì)象的像素電路2連接的全部源極線SL以相同的定時(shí)進(jìn)行相同的電壓施加(詳細(xì)內(nèi)容后述)。柵極驅(qū)動(dòng)器14是根據(jù)來自顯示控制電路11的控制在寫入動(dòng)作、自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作時(shí)對(duì)各柵極線GL以規(guī)定的定時(shí)施加規(guī)定的電壓振幅的柵極信號(hào)的電路。此外,該柵極驅(qū)動(dòng)器14也可以與像素電路2同樣地形成在有源矩陣基板10上。在寫入動(dòng)作時(shí),柵極驅(qū)動(dòng)器14基于掃描側(cè)定時(shí)控制信號(hào)Gtc,為了將源極信號(hào) ScUSc2,……、Scm寫入各像素電路2,在數(shù)字圖像信號(hào)DA的各幀期間中,在大致每1水平期間依次選擇柵極線GL1、GL2、……,GLn0另外,在自刷新動(dòng)作時(shí)和自極性反轉(zhuǎn)動(dòng)作時(shí),柵極驅(qū)動(dòng)器14根據(jù)來自顯示控制電路11的控制對(duì)與作為對(duì)象的像素電路2連接的全部柵極線GL以相同的定時(shí)進(jìn)行相同的電壓施加(詳細(xì)內(nèi)容后述)。相對(duì)電極驅(qū)動(dòng)電路12通過相對(duì)電極配線CML對(duì)相對(duì)電極80施加相對(duì)電壓Vcom。 在本實(shí)施方式中,相對(duì)電極驅(qū)動(dòng)電路12在通常顯示模式和常時(shí)顯示模式中,將相對(duì)電壓 Vcom在規(guī)定的高電平(5V)與規(guī)定的低電平(OV)之間交替切換并輸出。這樣將相對(duì)電壓 Vcom在高電平與低電平之間切換并且驅(qū)動(dòng)相對(duì)電極80的方式稱為“相對(duì)AC驅(qū)動(dòng)”。通常顯示模式下的“相對(duì)AC驅(qū)動(dòng)”按每1水平期間和每1幀期間將相對(duì)電壓Vcom 在高電平與低電平之間切換。也就是說,在某個(gè)1幀期間,在前后相鄰的2個(gè)水平期間中, 相對(duì)電極80與像素電極20間的電壓極性發(fā)生變化。另外,在相同的1水平期間中,在前后相鄰的2個(gè)幀期間中,相對(duì)電極80與像素電極20間的電壓極性也會(huì)變化。另一方面,在常時(shí)顯示模式下,在1幀期間中維持相同的電壓電平,但是在前后相鄰的2個(gè)寫入動(dòng)作中相對(duì)電極80與像素電極20間的電壓極性發(fā)生變化。當(dāng)對(duì)相對(duì)電極80與像素電極20間持續(xù)施加相同極性的電壓時(shí),產(chǎn)生顯示畫面的殘影(面殘影),因此需要極性反轉(zhuǎn)動(dòng)作,但是通過采用“相對(duì)AC驅(qū)動(dòng)”,能減少極性反轉(zhuǎn)動(dòng)作對(duì)像素電極20施加的電壓振幅。《像素電路》下面參照?qǐng)D6 圖23的各圖說明像素電路2的構(gòu)成。圖6和圖7示出本發(fā)明的像素電路2的基本電路構(gòu)成。像素電路2構(gòu)成為在全部電路構(gòu)成中共同地具備包括單位液晶顯示元件Clc的顯示元件部21、第1開關(guān)電路22、第 2開關(guān)電路23、控制電路M和輔助電容元件Cs。輔助電容元件Cs與“第2電容元件”對(duì)應(yīng)。
此外,圖6與后述的屬于組X的各像素電路的基本構(gòu)成對(duì)應(yīng),圖7與后述的屬于組 Y的各像素電路的基本構(gòu)成對(duì)應(yīng)。單位液晶顯示元件Clc如參照?qǐng)D2已說明的那樣,省略說明。像素電極20與第1開關(guān)電路22、第2開關(guān)電路23和控制電路M的各一端連接, 形成內(nèi)部節(jié)點(diǎn)m。內(nèi)部節(jié)點(diǎn)m在寫入動(dòng)作時(shí)保持從源極線SL提供的像素?cái)?shù)據(jù)的電壓。輔助電容元件Cs的一端與內(nèi)部節(jié)點(diǎn)附連接,另一端與輔助電容線CSL連接。該輔助電容元件Cs是為了使內(nèi)部節(jié)點(diǎn)m能穩(wěn)定地保持像素?cái)?shù)據(jù)的電壓而追加設(shè)置的。第1開關(guān)電路22的不構(gòu)成內(nèi)部節(jié)點(diǎn)m的一側(cè)的一端與源極線SL連接。第1開關(guān)電路22具備發(fā)揮開關(guān)元件的功能的晶體管T4。晶體管T4是指控制端子與柵極線連接的晶體管,與“第4晶體管”對(duì)應(yīng)。至少在晶體管T4截止(OFF)時(shí),第1開關(guān)電路22為非導(dǎo)通狀態(tài),源極線SL與內(nèi)部節(jié)點(diǎn)m間的導(dǎo)通被隔斷。第2開關(guān)電路23的不構(gòu)成內(nèi)部節(jié)點(diǎn)附的一側(cè)的一端與電壓提供線VSL連接。第 2開關(guān)電路23包括晶體管Tl與晶體管T3的串聯(lián)電路。此外,晶體管Tl是指控制端子與控制電路M的輸出節(jié)點(diǎn)N2連接的晶體管,與“第1晶體管元件”對(duì)應(yīng)。另外,晶體管T3是指控制端子與選擇線SEL連接的晶體管,與“第3晶體管元件”對(duì)應(yīng)。在晶體管Tl和晶體管 T3兩者導(dǎo)通(ON)時(shí),第2開關(guān)電路21為導(dǎo)通狀態(tài),電壓提供線VSL與內(nèi)部節(jié)點(diǎn)m間為導(dǎo)通狀態(tài)??刂齐娐稭包括晶體管T2與升壓電容元件Cbst的串聯(lián)電路。晶體管T2的第1 端子與內(nèi)部節(jié)點(diǎn)m連接,控制端子與基準(zhǔn)線REF連接。另外,晶體管T2的第2端子與升壓電容元件Cbst的第1端子及晶體管Tl的控制端子連接,形成輸出節(jié)點(diǎn)N2。升壓電容元件 Cbst的第2端子如圖6所示與升壓線BST連接(組X),或者如圖7所示與選擇線SEL連接 (組 Y)。然而,在內(nèi)部節(jié)點(diǎn)附連接著輔助電容元件Cs的一端以及液晶電容元件Clc的一端。為了避免附圖標(biāo)記的復(fù)雜化,將輔助電容元件的靜電電容(稱為“輔助電容”)表示為 Cs,將液晶電容元件的靜電電容(稱為“液晶電容”)表示為cic。此時(shí),在內(nèi)部節(jié)點(diǎn)m寄生的全電容、即應(yīng)寫入像素?cái)?shù)據(jù)并保持的像素電容Cp大致表示為液晶電容Clc與輔助電容 Cs 的和(Cp ^ Clc+Cs)。此時(shí),升壓電容元件Cbst設(shè)定為如果將該元件的靜電電容(稱為“升壓電容”) 記載為Cbst,則Cbst << Cp成立。輸出節(jié)點(diǎn)N2構(gòu)成為在晶體管T2為導(dǎo)通時(shí),保持與內(nèi)部節(jié)點(diǎn)m的電壓電平相應(yīng)的電壓,在晶體管T2為截止時(shí),即使內(nèi)部節(jié)點(diǎn)m的電壓電平發(fā)生變化也維持最初的保持電壓。根據(jù)輸出節(jié)點(diǎn)N2的保持電壓來控制第2開關(guān)電路23的晶體管Tl的導(dǎo)通截止。上述4種類的晶體管Tl T4都形成在有源矩陣基板10上,是多晶硅TFT、非晶硅 TFT等薄膜晶體管,第1端子和第2端子的一方相當(dāng)于漏極電極,另一方相當(dāng)于源極電極,控制端子相當(dāng)于柵極電極。而且,各晶體管Tl T4可以包括單體的晶體管元件,而在抑制截止時(shí)的漏電電流的要求高的情況下,也可以構(gòu)成為將多個(gè)晶體管串聯(lián)地連接,將控制端子共用化。在以下的像素電路2的動(dòng)作說明中,假定晶體管Tl T4全部是N溝道型的多晶硅TFT,閾值電壓為2V程度。像素電路2如后述那樣可以是多樣的電路構(gòu)成,能對(duì)它們?nèi)缦履菢舆M(jìn)行圖案化。
1)從第1開關(guān)電路22的構(gòu)成來看,可能有僅由晶體管T4構(gòu)成的情況以及包括晶體管T4與其它晶體管元件的串聯(lián)電路的情況這2種。在后者的情況下,作為構(gòu)成串聯(lián)電路的其它晶體管元件,能使用第2開關(guān)電路23內(nèi)的晶體管T3,也可以是控制端子與第2開關(guān)電路23內(nèi)的晶體管T3的控制端子彼此連接的其它晶體管元件。2)從與升壓電容元件Cbst的第2端子(與形成輸出節(jié)點(diǎn)N2的端子相反的一側(cè)的端子)連接的信號(hào)線來看,可能有與升壓線BST連接的情況以及與選擇線SEL連接的情況這2種。在后者的情況下,選擇線SEL兼作升壓線BST。此外,上面說明了前者與圖6對(duì)應(yīng),后者與圖7對(duì)應(yīng)。3)從電壓提供線VSL來看,可能有兼用作基準(zhǔn)線REF來共用化、兼用作輔助電容線 CSL來共用化或者為獨(dú)立的信號(hào)線這3種。以下,基于上述1) 幻,按類型分別整理像素電路2。具體地說,根據(jù)與升壓電容元件Cbst的第2端子連接的信號(hào)線是升壓線BST還是選擇線SEL而分為2個(gè)組(X、Y)以后,對(duì)各組中的每個(gè)組按第1開關(guān)電路22的構(gòu)成以及電壓提供線VSL的構(gòu)成的組合分為6 個(gè)類型。S卩,第1開關(guān)電路22僅由晶體管T4構(gòu)成的情況為第1類型 第3類型,第1開關(guān)電路22包括晶體管T4與其它晶體管元件的串聯(lián)電路的情況為第4類型 第6類型。其中, 第1類型和第4類型是電壓提供線VSL與基準(zhǔn)線REF共用化的構(gòu)成,第2類型和第5類型是電壓提供線VSL與輔助電容線CSL共用化的構(gòu)成,第3類型和第6類型的電壓提供線VSL 包括獨(dú)立的信號(hào)線。此外,即使是在相同組內(nèi)的相同類型的像素電路,根據(jù)第2開關(guān)電路23內(nèi)的晶體管T3的配置位置的不同而考慮多個(gè)變形圖案。<1.組 X>首先說明升壓線BST與升壓電容元件Cbst的第2端子連接的屬于組X的像素電路。此時(shí),如上所述,根據(jù)電壓提供線VSL以及第1開關(guān)電路22的構(gòu)成,假定圖8 圖 17示出的第1 第6類型的像素電路2A 2F。在圖8示出的第1類型的像素電路2A中,第1開關(guān)電路22僅由晶體管T4構(gòu)成, 電壓提供線VSL與基準(zhǔn)線REF共用化?;鶞?zhǔn)線REF作為一個(gè)例子與柵極線GL平行地在橫方向(行方向)上延伸,但是也可以與源極線SL平行地在縱方向(列方向)上延伸。在此,在圖8中,第2開關(guān)電路23包括晶體管Tl與晶體管T3的串聯(lián)電路,作為一個(gè)例子示出了如下構(gòu)成例晶體管Tl的第1端子與內(nèi)部節(jié)點(diǎn)m連接,晶體管Tl的第2端子與晶體管T3的第1端子連接,晶體管T3的第2端子與源極線SL連接。但是該串聯(lián)電路的晶體管Tl與晶體管T3的配置也可以更換,另外,也可以是在2個(gè)晶體管T3之間夾著晶體管Tl的電路構(gòu)成。圖9和圖10示出該2個(gè)變形電路構(gòu)成例。在圖11示出的第2類型的像素電路2B中,第1開關(guān)電路22僅由晶體管T4構(gòu)成, 電壓提供線VSL與輔助電容線CSL共用化。輔助電容線CSL作為一個(gè)例子與柵極線GL平行地在橫方向(行方向)上延伸,但是也可以與源極線SL平行地在縱方向(列方向)上延伸。在圖12示出的第3類型的像素電路2C中,第1開關(guān)電路22僅由晶體管T4構(gòu)成,電壓提供線VSL包括獨(dú)立的信號(hào)線。在圖12中,作為一個(gè)例子與柵極線GL平行地在橫方向(行方向)上延伸,但是也可以與源極線SL平行地在縱方向(列方向)上延伸。此外,在第2類型和第3類型中也與第1類型的情況同樣,能實(shí)現(xiàn)與第2開關(guān)電路 23的構(gòu)成相應(yīng)的變形電路。圖13示出的第4類型的像素電路2D除了第1開關(guān)電路22包括晶體管T4與其它晶體管元件的串聯(lián)電路這一點(diǎn)以外,與圖8示出的第1類型的像素電路2A是共同的。在此,在圖13中,作為構(gòu)成第1開關(guān)電路22的晶體管T4以外的晶體管元件,示出兼用第2開關(guān)電路23內(nèi)的晶體管的構(gòu)成。即,第1開關(guān)電路22包括晶體管T4與晶體管T3 的串聯(lián)電路,第2開關(guān)電路23包括晶體管Tl與晶體管T3的串聯(lián)電路。并且,晶體管T3的第1端子與內(nèi)部節(jié)點(diǎn)W連接,晶體管T3的第2端子與晶體管Tl的第1端子及晶體管T4 的第1端子連接,晶體管T4的第2端子與源極線SL連接,晶體管Tl的第2端子與電壓提供線VSL連接。也就是說,在第4類型的像素電路2D中,第1開關(guān)電路22構(gòu)成為由柵極線GL以及選擇線SEL進(jìn)行導(dǎo)通控制。如圖14所示,作為該第4類型的變形例,作為構(gòu)成第1開關(guān)電路22的晶體管T4 以外的晶體管元件,也能實(shí)現(xiàn)使用控制端子與第2開關(guān)電路23內(nèi)的晶體管T3的控制端子彼此連接的晶體管T5的構(gòu)成。該晶體管T5與“第5晶體管元件”對(duì)應(yīng)。在圖14示出的像素電路2D中,晶體管T5與晶體管T3的控制端子彼此連接,因此晶體管T5與晶體管T3同樣由選擇線SEL進(jìn)行導(dǎo)通截止控制。構(gòu)成第1開關(guān)電路22的晶體管T4以外的晶體管元件在由選擇線SEL進(jìn)行導(dǎo)通截止控制這一點(diǎn)與圖13的構(gòu)成是共同的。此外,在第4類型中,晶體管T3由第1開關(guān)電路22和第2開關(guān)電路23共用,因此無法如圖9那樣更換第2開關(guān)電路23的晶體管Tl和T3的配置。另一方面,能如圖10那樣用晶體管T3夾著晶體管Tl。圖15示出這種情況下的變形例。圖16示出的第5類型的像素電路2E除了第1開關(guān)電路22包括晶體管T4與其它晶體管元件的串聯(lián)電路這一點(diǎn)以外,與圖11示出的第2類型的像素電路2B是共同的。圖17示出的第6類型的像素電路2F除了第1開關(guān)電路22包括晶體管T4與其它晶體管元件的串聯(lián)電路這一點(diǎn)以外,與圖12示出的第3類型的像素電路2C是共同的。此外,在第5類型和第6類型中,也能實(shí)現(xiàn)第4類型的圖15所示的變形電路。<2.組 Y>下面說明選擇線SEL與升壓電容元件Cbst的第2端子連接的屬于組Y的像素電路。如上所述,屬于組Y的第1 第6類型的各像素電路相對(duì)于屬于組X的第1 第6 類型的各像素電路的不同之處僅在于通過將選擇線SEL與晶體管Τ3的控制端子連接來使升壓線BST和選擇線SEL共用化這一點(diǎn)。圖18 圖23示出這些像素電路加 2f的電路圖。此外,為了在組X與組Y之間區(qū)別像素電路,將組Y的像素電路的附圖標(biāo)記用小寫的字母標(biāo)記為加 2f。[第2實(shí)施方式]
在第2實(shí)施方式中,參照

上述各組X、Y的第1 第6類型的像素電路的自刷新動(dòng)作。所謂自刷新動(dòng)作,是指用常時(shí)顯示模式下的動(dòng)作,對(duì)多個(gè)像素電路2使第1開關(guān)電路22、第2開關(guān)電路23和控制電路M以規(guī)定的次序工作,使像素電極20的電位(這也是內(nèi)部節(jié)點(diǎn)m的電位)同時(shí)一并復(fù)原為緊前的寫入動(dòng)作中寫入的電位的動(dòng)作。自刷新動(dòng)作是上述各像素電路進(jìn)行的本發(fā)明特有的動(dòng)作,與如以往那樣進(jìn)行通常的寫入動(dòng)作來使像素電極20的電位復(fù)原的“外部刷新動(dòng)作”相比,能實(shí)現(xiàn)大幅度的低功耗化。此外,上述“同時(shí)一并”的“同時(shí)”是指一系列的自刷新動(dòng)作的具有時(shí)間幅度的“同時(shí)”。然而,以往是進(jìn)行寫入動(dòng)作,并進(jìn)行維持施加到像素電極20與相對(duì)電極80之間的液晶電壓Vcl的絕對(duì)值并且僅使極性反轉(zhuǎn)的動(dòng)作(外部極性反轉(zhuǎn)動(dòng)作)。當(dāng)進(jìn)行該外部極性反轉(zhuǎn)動(dòng)作時(shí),液晶電壓Vcl的絕對(duì)值也與極性反轉(zhuǎn)一起更新為緊前寫入時(shí)的狀態(tài)。也就是說,極性反轉(zhuǎn)與刷新同時(shí)進(jìn)行。因此,通常不進(jìn)行以通過寫入動(dòng)作不使極性反轉(zhuǎn)而僅更新液晶電壓Vcl的絕對(duì)值為目的來執(zhí)行刷新動(dòng)作的工作,而以下為了便于說明,從與自刷新動(dòng)作進(jìn)行比較的觀點(diǎn)出發(fā),將這種刷新動(dòng)作稱為“外部刷新動(dòng)作”。此外,在通過外部極性反轉(zhuǎn)動(dòng)作來執(zhí)行刷新動(dòng)作的情況下,進(jìn)行寫入動(dòng)作的情況不會(huì)改變。也就是說,在與該現(xiàn)有方法進(jìn)行比較的情況下,也能通過本實(shí)施方式的自刷新動(dòng)作來實(shí)現(xiàn)大幅度的低功耗化。以全部相同的定時(shí)對(duì)與成為自刷新動(dòng)作的對(duì)象的像素電路2連接的全部柵極線 GL、源極線SL、選擇線SEL、基準(zhǔn)線REF、輔助電容線CSL、升壓線BST和相對(duì)電極80進(jìn)行電壓施加。在電壓提供線VSL被設(shè)為獨(dú)立的信號(hào)線的情況下,也以相同的定時(shí)對(duì)該電壓提供線VSL進(jìn)行電壓施加。并且,在相同定時(shí)下,對(duì)全部柵極線GL施加相同電壓,對(duì)全部基準(zhǔn)線 REF施加相同電壓,對(duì)全部輔助電容線CSL施加相同電壓,對(duì)全部升壓線BST施加相同電壓, 電壓提供線VSL被設(shè)為獨(dú)立的信號(hào)線的情況下,對(duì)全部電壓提供線VSL施加相同電壓。這些電壓施加的定時(shí)控制由顯示控制電路11進(jìn)行,各個(gè)電壓施加由顯示控制電路11、相對(duì)電極驅(qū)動(dòng)電路12、源極驅(qū)動(dòng)器13、柵極驅(qū)動(dòng)器14進(jìn)行。在本實(shí)施方式的常時(shí)顯示模式中,以像素電路為單位保持2灰度級(jí)0值)的像素?cái)?shù)據(jù),因此保持于像素電極20 (內(nèi)部節(jié)點(diǎn)Ni)的像素電壓V20示出第1電壓狀態(tài)和第2電壓狀態(tài)的2個(gè)電壓狀態(tài)。在本實(shí)施方式中,與上述相對(duì)電壓Vcom同樣,設(shè)第1電壓狀態(tài)為高電平(5V),設(shè)第2電壓狀態(tài)為低電平(OV)來進(jìn)行說明。在自刷新動(dòng)作執(zhí)行緊前的狀態(tài)中,假定像素電極20被寫入了高電平電壓的像素和被寫入了低電平電壓的像素的雙方混雜。然而,通過本實(shí)施方式的自刷新動(dòng)作,無論像素電極20被寫入高低任一種電壓,都能通過進(jìn)行基于相同的次序的電壓施加處理來對(duì)全部像素電路執(zhí)行刷新動(dòng)作。參照時(shí)序圖和電路圖說明該內(nèi)容。此外,對(duì)用緊前的寫入動(dòng)作對(duì)內(nèi)部節(jié)點(diǎn)m寫入了高電平電壓并使該高電平電壓復(fù)原的情況稱為“事件A”,對(duì)用緊前的寫入動(dòng)作對(duì)內(nèi)部節(jié)點(diǎn)m寫入了低電平電壓并使該低電平電壓復(fù)原的情況稱為“事件B”。<1.組 X>首先,說明升壓線BST與升壓電容元件Cbst的第2端子連接的屬于組X的各像素電路的自刷新動(dòng)作。
(第1類型)圖M示出第1類型的像素電路2A的自刷新動(dòng)作的時(shí)序圖。如圖M所示,自刷新動(dòng)作被分解為2個(gè)階段P1、P2。設(shè)各階段的開始時(shí)刻分別為tl、t2。圖M示出與成為自刷新動(dòng)作的對(duì)象的像素電路2A連接的全部柵極線GL、源極線SL、選擇線SEL、基準(zhǔn)線REF、輔助電容線CSL、升壓線BST的各電壓波形和相對(duì)電壓Vcom的電壓波形。此外,在本實(shí)施方式中,像素電路陣列的全像素電路為自刷新動(dòng)作的對(duì)象。而且,圖對(duì)表示事件A和事件B的內(nèi)部節(jié)點(diǎn)m的像素電壓V20、輸出節(jié)點(diǎn)N2的電壓VN2的各電壓波形以及晶體管Tl T4的各階段的導(dǎo)通截止?fàn)顟B(tài)。此外,在時(shí)刻tl以前的時(shí)候,在事件A中寫入高電平,在事件B中寫入低電平。在執(zhí)行寫入動(dòng)作后,當(dāng)經(jīng)過時(shí)間時(shí),隨著像素電路內(nèi)的各晶體管的漏電電流的發(fā)生,像素電壓V20發(fā)生變動(dòng)。在事件A的情況下,寫入動(dòng)作之后像素電壓V20立即為5V,但是隨著時(shí)間經(jīng)過該值示出比最初低的值。同樣,在事件B的情況下,寫入動(dòng)作之后像素電壓 V20立即為0V,但是隨著時(shí)間經(jīng)過該值示出比最初高的值。在時(shí)刻tl的時(shí)候,事件A的像素電壓V20示出比5V稍低的值,事件B的像素電壓V20示出比OV稍高的值,這表明上述情況。以下,說明在各階段中的每個(gè)階段對(duì)各線施加的電壓電平?!峨A段P1》在從時(shí)刻tl開始的階段P1,對(duì)柵極線GLl施加使晶體管T4完全成為截止?fàn)顟B(tài)的電壓。在此為-5V。另外,對(duì)基準(zhǔn)線REF施加與第1電壓狀態(tài)對(duì)應(yīng)的電壓(5V)。該電壓也是在內(nèi)部節(jié)點(diǎn)W的電壓狀態(tài)為高電平(事件A)的情況下晶體管T2為非導(dǎo)通狀態(tài)、在低電平(事件B) 的情況下晶體管T2為導(dǎo)通狀態(tài)的電壓值。對(duì)源極線SL施加與第2電壓狀態(tài)對(duì)應(yīng)的電壓(OV)。對(duì)選擇線SEL施加使晶體管T3完全成為導(dǎo)通狀態(tài)的電壓。在此為8V。對(duì)相對(duì)電極80施加的相對(duì)電壓Vcom和對(duì)輔助電容線CSL施加的電壓為0V。并不意味著它被限于0V,只要能原樣維持時(shí)刻tl以前的時(shí)候的電壓值即可。如在第5實(shí)施方式中后述的那樣,在寫入動(dòng)作時(shí)晶體管T2導(dǎo)通,因此在寫入高電平的事件A中,節(jié)點(diǎn)m和N2為高電平電位(5V),在寫入低電平的事件B中,節(jié)點(diǎn)m和N2 為低電平電位(OV)。當(dāng)寫入動(dòng)作完成時(shí),晶體管T2為非導(dǎo)通狀態(tài),而節(jié)點(diǎn)m與源極線SL被隔斷,因此繼續(xù)保持節(jié)點(diǎn)m和N2的電位。S卩,時(shí)刻tl緊前的節(jié)點(diǎn)m和N2的電位在事件A中大致為 5V,在事件B中大致為0V。所謂“大致”是考慮到發(fā)生漏電電流導(dǎo)致電位的變動(dòng)的情況。并且,在時(shí)刻tl對(duì)基準(zhǔn)線REF施加5V時(shí),在事件A中,節(jié)點(diǎn)附和N2大致為5V,因此晶體管T2的柵極-源極間電壓Vgs為大致0V,低于閾值電壓的2V,為非導(dǎo)通狀態(tài)。與此相對(duì),在事件B中,構(gòu)成晶體管T2的漏極或者源極的節(jié)點(diǎn)m和N2大致為0V,因此晶體管 T2的柵極-源極間電壓Vgs大致為5V,高于閾值電壓的2V,為導(dǎo)通狀態(tài)。此外,嚴(yán)格地說,在事件A的情況下,晶體管T2不需要完全為非導(dǎo)通,只要至少為從節(jié)點(diǎn)N2向m不導(dǎo)通的狀態(tài)即可。對(duì)升壓線BST施加高電平電壓,使得在節(jié)點(diǎn)m的電壓狀態(tài)為高電平(事件A)的情況下晶體管Tl為導(dǎo)通狀態(tài),在低電平(事件B)的情況下晶體管Tl為非導(dǎo)通狀態(tài)。升壓線BST與升壓電容元件Cbst的一端連接。因此,當(dāng)對(duì)升壓線BST施加高電平電壓時(shí),升壓電容元件Cbst的另一端的電位即輸出節(jié)點(diǎn)N2的電位上沖。這樣,下面將通過使對(duì)升壓線BST施加的電壓上升來使輸出節(jié)點(diǎn)N2的電位上沖稱為“升壓上沖”。如上所述,在事件A的情況下,在時(shí)刻tl晶體管T2為非導(dǎo)通。因此,升壓上沖造成的節(jié)點(diǎn)N2的電位變動(dòng)量由升壓電容Cbst與寄生于節(jié)點(diǎn)N2的全電容的比率決定。作為一個(gè)例子,當(dāng)設(shè)該比率為0.7時(shí),如果升壓電容元件的一方電極上升AVbst,則另一方電極即節(jié)點(diǎn)N2上升大致0. 7 Δ Vbst0在事件A的情況下,示出在時(shí)刻tl像素電壓V20為大致5V,因此只要對(duì)晶體管Tl 的柵極即輸出節(jié)點(diǎn)N2提供比像素電壓V20高閾值電壓2V以上的電位,晶體管Tl就會(huì)導(dǎo)通。 在本實(shí)施例中,設(shè)在時(shí)刻tl對(duì)升壓線BST施加的電壓為10V。在這種情況下,輸出節(jié)點(diǎn)N2 上升7V。在時(shí)刻tl緊前的時(shí)候,節(jié)點(diǎn)N2示出與節(jié)點(diǎn)Μ大致為相同電位(5V),因此通過升壓上沖該節(jié)點(diǎn)N2示出12V程度。因此,在晶體管Tl中,在柵極與節(jié)點(diǎn)m之間產(chǎn)生閾值電壓以上的電位差,因此該晶體管Tl導(dǎo)通。另一方面,在事件B的情況下,在時(shí)刻tl晶體管T2為導(dǎo)通。也就是說,與事件A 不同,輸出節(jié)點(diǎn)N2與內(nèi)部節(jié)點(diǎn)m電連接。在這種情況下,升壓上沖造成輸出節(jié)點(diǎn)N2的電位變動(dòng)量除了升壓電容Cbst和節(jié)點(diǎn)N2的全寄生電容以外,還受內(nèi)部節(jié)點(diǎn)m的全寄生電容的影響。內(nèi)部節(jié)點(diǎn)m連接著輔助電容元件Cs的一端以及液晶電容元件Clc的一端,如上所述,寄生于該內(nèi)部節(jié)點(diǎn)m的全電容Cp大致用液晶電容Cic與輔助電容Cs的和表示。并且,升壓電容Cbst是遠(yuǎn)遠(yuǎn)小于液晶電容Cp的值。因此,升壓電容相對(duì)于它們的總電容的比率極小,例如為0.01以下程度的值。在這種情況下,如果升壓電容元件的一方電極上升 Δ Vbst,則另一方電極即輸出節(jié)點(diǎn)Ν2最高僅上升0. 01 Δ Vbst程度。也就是說,在事件B的情況下,即使AVbst = 10V,輸出節(jié)點(diǎn)Ν2的電位VN2也幾乎不上升。在事件B的情況下,在緊前的寫入動(dòng)作中寫入低電平,因此輸出節(jié)點(diǎn)Ν2在時(shí)刻tl 緊前示出大致0V。因此,即使在時(shí)刻tl進(jìn)行升壓上沖,也不會(huì)對(duì)晶體管Tl的柵極賦予足夠使該晶體管導(dǎo)通的電位。也就是說,與事件A不同,晶體管Tl依然示出非導(dǎo)通狀態(tài)。此外,在事件B的情況下,時(shí)刻tl緊前的輸出節(jié)點(diǎn)N2的電位并不需要必須為0V, 只要是至少使Tl不導(dǎo)通的電位即可。同樣,在事件A的情況下,時(shí)刻ti緊前的節(jié)點(diǎn)m的電位不需要必須為5V,只要是在晶體管T2為非導(dǎo)通狀態(tài)下通過升壓上沖使晶體管Tl導(dǎo)通的電位即可。在事件A的情況下,通過升壓上沖使晶體管Tl導(dǎo)通。另外,對(duì)選擇線SEL施加高電平電壓使晶體管T3導(dǎo)通,因此第2開關(guān)電路23導(dǎo)通。因此,示出對(duì)基準(zhǔn)線REF施加的第 ι電壓狀態(tài)的高電平電壓通過該第2開關(guān)電路23被賦予給內(nèi)部節(jié)點(diǎn)m。由此,內(nèi)部節(jié)點(diǎn)m 的電位即像素電壓V20復(fù)原為第1電壓狀態(tài)。在圖M中,示出在從時(shí)刻tl稍微經(jīng)過時(shí)間的時(shí)候,像素電壓V20的值復(fù)原為5V的情況。另一方面,在事件B的情況下,即使升壓上沖晶體管Tl仍然不導(dǎo)通,因此第2開關(guān)電路23為非導(dǎo)通狀態(tài)。因此,對(duì)源極線SL施加的高電平電壓不通過該第2開關(guān)電路23賦予給節(jié)點(diǎn)m。也就是說,節(jié)點(diǎn)m的電位依然為與時(shí)刻ti的時(shí)候大致相同電平的值即大致OV。如以上那樣,在階段P1,進(jìn)行寫入了第1電壓狀態(tài)的像素電壓V20(事件A)的刷新動(dòng)作。《階段P2》在從時(shí)刻t2開始的階段P2,使對(duì)柵極線GL、源極線SL、基準(zhǔn)線REF、輔助電容線 CSL施加的電壓以及相對(duì)電壓Vcom繼續(xù)為與階段Pl相同的值。對(duì)選擇線SEL施加使晶體管T3為非導(dǎo)通狀態(tài)的電壓。在此為-5V。由此,第2開關(guān)電路23為非導(dǎo)通。使對(duì)升壓線BST施加的電壓降低到進(jìn)行升壓上沖前的狀態(tài)。在此為0V。升壓線 BST的電壓降低,由此節(jié)點(diǎn)m的電位下沖。在階段P2中,在事件B的情況下晶體管T2也為導(dǎo)通狀態(tài)。因此,即使升壓線BST 的電壓發(fā)生變化,對(duì)節(jié)點(diǎn)N2的電位幾乎沒有影響。S卩,維持大致0V。節(jié)點(diǎn)m也示出與節(jié)點(diǎn) N2相同的電位。在階段P2中,以遠(yuǎn)遠(yuǎn)長(zhǎng)于階段Pl的時(shí)間維持相同的電壓狀態(tài)。在此期間,對(duì)源極線SL施加低電平電壓(OV)。因此,由于該期間的漏電電流的發(fā)生,事件B的像素電壓V20 在接近OV的方向上經(jīng)時(shí)地變化。也就是說,即使在時(shí)刻tl緊前的時(shí)候,事件B的像素電壓 V20的電位是比OV高的電位,在階段P2的期間該電位也會(huì)向朝向OV的方向變化。另一方面,在事件A的情況下,通過階段Pl像素電壓V20的電位復(fù)原為5V,但是由于其后漏電電流的存在,隨著時(shí)間經(jīng)過而緩緩減少。如以上那樣,在階段P2中,進(jìn)行使在第2電壓狀態(tài)下寫入的像素電壓V20 (事件B) 緩緩靠近OV的動(dòng)作??梢哉f進(jìn)行在第2電壓狀態(tài)下寫入的像素電壓V20的刷新動(dòng)作。然后,反復(fù)進(jìn)行該階段Pl和P2,能使事件A和B的雙方的像素電壓V20復(fù)原為緊前的寫入狀態(tài)。如以往那樣通過源極線SL施加電壓進(jìn)行寫入來進(jìn)行刷新動(dòng)作的情況下,需要在垂直方向上掃描每1個(gè)柵極線GL。因此,需要對(duì)柵極線GL施加?xùn)艠O線的數(shù)量(η)的高電平電壓。另外,需要將與在緊前的寫入動(dòng)作中寫入的電位電平相同的電位電平施加到各源極線SL,因此源極驅(qū)動(dòng)器13需要進(jìn)行最大η次驅(qū)動(dòng)。與此相對(duì),根據(jù)本實(shí)施方式,只要對(duì)基準(zhǔn)線REF賦予固定的電壓(5V),并且對(duì)選擇線SEL和升壓線BST施加1次脈沖電壓,然后維持低電平電位,就能對(duì)全部像素將像素電極 20的電位復(fù)原為寫入動(dòng)作時(shí)的電位狀態(tài)。也就是說,在1幀期間內(nèi),為了使各像素的像素電極20的電位復(fù)原而使對(duì)各線施加的施加電壓變化的次數(shù)為1次就夠了。在該期間只要繼續(xù)對(duì)全部柵極線GL施加低電平電壓就行。因此,根據(jù)本實(shí)施方式的自刷新動(dòng)作,與通常的外部刷新動(dòng)作相比,能大幅度減少對(duì)柵極線GL的電壓施加和對(duì)源極線SL的電壓施加的次數(shù),而且也能使其控制內(nèi)容簡(jiǎn)單化。 因此,能大大減少柵極驅(qū)動(dòng)器14和源極驅(qū)動(dòng)器13的功耗量。如下總結(jié)本實(shí)施方式的自刷新動(dòng)作。首先,在階段Pl Ρ2中第1開關(guān)電路22為非導(dǎo)通。并且,在階段Pl,在事件A的情況下使第2開關(guān)電路23導(dǎo)通,將與第1電壓狀態(tài)對(duì)應(yīng)的高電平電壓從兼作電壓提供線VSL的基準(zhǔn)線REF賦予給內(nèi)部節(jié)點(diǎn)m,另一方面,在事件 B的情況下,使第2開關(guān)電路23為非導(dǎo)通,不將上述高電平電壓賦予給內(nèi)部節(jié)點(diǎn)W。在階段P2中,在事件A、B中都使第2開關(guān)電路23為非導(dǎo)通,不將兼作電壓提供線VSL的基準(zhǔn)線 REF的施加電壓提供給內(nèi)部節(jié)點(diǎn)m。(第2類型)圖11示出的第2類型的像素電路2B是電壓提供線VSL與輔助電容線CSL共用化的構(gòu)成。因此,在與第1類型比較的情況下,不同之處在于在階段Pl中對(duì)輔助電容線CSL 施加第1電壓狀態(tài)的高電平電壓(5V)這一點(diǎn)。圖25示出第2類型的像素電路的自刷新動(dòng)作時(shí)的時(shí)序圖。如后述的那樣,在第2類型的情況下,在常時(shí)顯示模式時(shí)的寫入動(dòng)作中,對(duì)輔助電容線CSL施加的電壓固定為第1電壓狀態(tài)(5V)和第2電壓狀態(tài)(OV)中的任一個(gè)。并且, 在該類型中,在寫入時(shí)對(duì)輔助電容線CSL施加了 5V的情況下能執(zhí)行自刷新動(dòng)作。此時(shí),在自刷新動(dòng)作時(shí)也是預(yù)先固定對(duì)該輔助電容線CSL的施加電壓(5V)。其它與圖M示出的第 1類型的情況是共同的。在圖25中,為了明示不能采用OV作為對(duì)輔助電容線CSL的施加電壓,對(duì)輔助電容線CSL的施加電壓的欄標(biāo)記為“5V(限定)”。通過這樣構(gòu)成,在階段Pl中,在事件A的情況下,第2開關(guān)電路23導(dǎo)通,因此從輔助電容線CSL通過第2開關(guān)電路23對(duì)內(nèi)部節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓(5V),進(jìn)行刷新動(dòng)作。在事件B的情況下,第2開關(guān)電路23為非導(dǎo)通,因此內(nèi)部節(jié)點(diǎn)m維持低電平電壓。(第3類型)圖12示出的第3類型的像素電路2C不使電壓提供線VSL與其它信號(hào)線共用化, 而是構(gòu)成為分別地具有電壓提供線VSL。因此,在與第1類型比較的情況下,不同之處在于 在階段Pl中對(duì)電壓提供線VSL施加第1電壓狀態(tài)的高電平電壓(5V),在階段P2中施加第 2電壓狀態(tài)的低電平電壓(OV)這一點(diǎn)。圖沈示出第3類型的像素電路的自刷新動(dòng)作時(shí)的時(shí)序圖。通過這樣構(gòu)成,在階段Pl中,在事件A的情況下,第2開關(guān)電路23導(dǎo)通,因此從電壓提供線VSL通過第2開關(guān)電路23對(duì)內(nèi)部節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓(5V),進(jìn)行刷新動(dòng)作。在事件B的情況下,第2開關(guān)電路23為非導(dǎo)通,因此內(nèi)部節(jié)點(diǎn)m維持低電平電壓。此外,在階段P2中,第2開關(guān)電路23為非導(dǎo)通,因此并不一定需要將電壓提供線 VSL降低為第2電壓狀態(tài)(OV),也可以繼續(xù)維持第1電壓狀態(tài)(5V)。(第4類型)在圖13示出的第4類型的像素電路2D中,關(guān)于基準(zhǔn)線REF兼作電壓提供線VSL 這一點(diǎn)與第1類型的像素電路2A是共同的。如上所述,在階段Pl使第1開關(guān)電路22為非導(dǎo)通,對(duì)于第2開關(guān)電路23,僅在事件A的情況下需要導(dǎo)通。在第4類型的像素電路2D的情況下,第2開關(guān)電路23包括晶體管Tl與T3的串聯(lián)電路,因此在階段Pl中,需要使晶體管T3為導(dǎo)通狀態(tài)。晶體管T3也構(gòu)成第1開關(guān)電路22的一個(gè)元件。然而,通過在階段Pl使晶體管T4 為非導(dǎo)通,能使第1開關(guān)電路22為非導(dǎo)通,因此沒有問題。這種情況在圖14示出的第4類型的像素電路的變形例中也同樣?;谝陨嫌涊d,第4類型的像素電路2D能通過圖M的時(shí)序圖示出的與第1類型的像素電路2A相同的電壓施加方法來執(zhí)行自刷新動(dòng)作。(第5類型)
在圖16示出的第5類型的像素電路2E中,關(guān)于輔助電容線CSL兼作電壓提供線 VSL這一點(diǎn)與第2類型的像素電路2B是共同的。并且,第2類型與第5類型的像素電路的不同點(diǎn)和第1類型與第4類型的像素電路的不同點(diǎn)是相同的。因此,根據(jù)與第4類型的情況同樣的原因,第5類型的像素電路2E能通過與圖25 的時(shí)序圖示出的第2類型的像素電路2B相同的電壓施加方法來執(zhí)行自刷新動(dòng)作。(第6類型)圖17示出的第6類型的像素電路2F關(guān)于電壓提供線VSL包括獨(dú)立的信號(hào)線這一點(diǎn)與第3類型的像素電路2C是共同的。并且,第3類型與第6類型的像素電路的不同點(diǎn)和第1類型與第4類型的像素電路的不同點(diǎn)是相同的。因此,由于與第4類型的情況同樣的原因,第6類型的像素電路2F能通過與圖沈的時(shí)序圖示出的第3類型的像素電路2C相同的電壓施加方法來執(zhí)行自刷新動(dòng)作。<2.組 Y>下面說明在升壓電容元件Cbst的第2端子連接著選擇線SEL的屬于組Y的各像素電路的自刷新動(dòng)作。觀察圖M 圖沈所示的組X的各像素電路的自刷新動(dòng)作的時(shí)序圖,可知在任一種情況下都對(duì)選擇線SEL和升壓線BST以相同的定時(shí)施加電壓脈沖。只要對(duì)選擇線SEL賦予在階段Pl使晶體管Τ3為導(dǎo)通、在階段Ρ2使晶體管Τ3為非導(dǎo)通的電壓即可。因此,在屬于組Y的第1 第6類型的各像素電路的情況下,對(duì)于屬于組X的第 1 第6類型的各像素電路的時(shí)序圖所示的動(dòng)作,能通過原樣對(duì)選擇線SEL施加升壓線BST 的施加電壓,根據(jù)與組X的情況同樣的原理來實(shí)現(xiàn)自刷新動(dòng)作。具體地說,圖27示出第1類型或者第4類型的情況下的時(shí)序圖,圖觀示出第2類型或者第5類型的情況下的時(shí)序圖, 圖四示出第3類型或者第6類型的情況的時(shí)序圖。此外,動(dòng)作原理與組X相同,因此省略說明。此外,在圖27 四中,作為對(duì)SEL施加的電壓中的低電平電壓值,只要在通過賦予給晶體管Τ3的柵極而能使晶體管Τ3完全截止的范圍內(nèi)即可。另外,作為高電平電壓值, 只要在通過賦予給晶體管Τ3的柵極而能使在對(duì)該晶體管的一方端子施加+5V的狀態(tài)下導(dǎo)通,并且在事件A的情況下輸出節(jié)點(diǎn)Ν2的電位上沖從而能使晶體管Tl導(dǎo)通的范圍內(nèi)即可。[第3實(shí)施方式]在第3實(shí)施方式中,參照

上述各組X、Y的第1 第6類型的像素電路的自極性反轉(zhuǎn)動(dòng)作。所謂自極性反轉(zhuǎn)動(dòng)作是指如下動(dòng)作在常時(shí)顯示模式下的動(dòng)作中對(duì)多個(gè)像素電路 2使第1開關(guān)電路22、第2開關(guān)電路23和控制電路M以規(guī)定的次序工作,將施加到像素電極20與相對(duì)電極80之間的液晶電壓Vlc的極性原樣保持其絕對(duì)值同時(shí)使其一并反轉(zhuǎn)。自極性反轉(zhuǎn)動(dòng)作是上述各像素電路進(jìn)行的本發(fā)明特有的動(dòng)作,相對(duì)于現(xiàn)有的“外部極性反轉(zhuǎn)動(dòng)作”能大幅度低功耗化。此外,上述所謂“同時(shí)一并”的“同時(shí)”是指一系列的自極性反轉(zhuǎn)動(dòng)作的具有時(shí)間幅度的“同時(shí)”。對(duì)與作為自極性反轉(zhuǎn)動(dòng)作的對(duì)象的像素電路2連接的全部柵極線GL、源極線SL、 選擇線SEL、基準(zhǔn)線REF、輔助電容線CSL、升壓線BST和相對(duì)電極80以全部相同的定時(shí)進(jìn)行電壓施加。在電壓提供線VSL被設(shè)為獨(dú)立的信號(hào)線的情況下,對(duì)該電壓提供線VSL也以相同的定時(shí)進(jìn)行電壓施加。并且,在相同定時(shí)下對(duì)全部柵極線GL施加相同電壓、對(duì)全部基準(zhǔn)線REF施加相同電壓、對(duì)全部輔助電容線CSL施加相同電壓、對(duì)全部升壓線BST施加相同電壓,在電壓提供線VSL被設(shè)為獨(dú)立的信號(hào)線的情況下,對(duì)全部電壓提供線VSL施加相同電壓。這些電壓施加的定時(shí)控制由顯示控制電路11進(jìn)行,各個(gè)電壓施加由顯示控制電路11、 相對(duì)電極驅(qū)動(dòng)電路12、源極驅(qū)動(dòng)器13、柵極驅(qū)動(dòng)器14進(jìn)行。然而,液晶電壓Vlc通過相對(duì)電極80的對(duì)抗電壓Vcom、保持于像素電極20的像素電壓V20用以下的數(shù)學(xué)式2表示。(數(shù)學(xué)式2)Vlc = V20-Vcom另外,與第2實(shí)施方式同樣,在本實(shí)施方式的常時(shí)顯示模式中,像素電壓V20示出第1電壓狀態(tài)和第2電壓狀態(tài)的2個(gè)電壓狀態(tài),設(shè)第1電壓狀態(tài)為高電平(5V),設(shè)第2電壓狀態(tài)為低電平(OV)來進(jìn)行說明。此時(shí),液晶電壓Vlc在像素電壓V20與相對(duì)電壓Vcom不同的情況下為+5V或者-5V,在像素電壓V20與相對(duì)電壓Vcom為相同電壓的情況下為0V。也就是說,通過自極性反轉(zhuǎn)動(dòng)作,液晶電壓Vlc = +5V的像素電路2為液晶電壓 Vlc = -5V,液晶電壓Vlc = -5V的像素電路2為液晶電壓Vlc = +5V,液晶電壓Vlc = OV 的像素電路2維持液晶電壓Vlc = 0V。更具體地說,通過自極性反轉(zhuǎn)動(dòng)作,相對(duì)電壓Vcom和像素電壓V20從高電平(5V) 向低電平(OV)轉(zhuǎn)移,或者從低電平(OV)向高電平(5V)轉(zhuǎn)移。以下說明相對(duì)電壓Vcom從低電平(OV)向高電平(5V)轉(zhuǎn)移的情況。并且,在這種情況下,設(shè)在自極性反轉(zhuǎn)動(dòng)作前像素電極20在高電平狀態(tài)下被寫入的情況為“事件A”,在低電平狀態(tài)下被寫入的情況為“事件 B”。此時(shí),在事件A中,通過自極性反轉(zhuǎn)動(dòng)作,像素電壓V20從高電平轉(zhuǎn)移到低電平,在事件 B中從低電平向高電平轉(zhuǎn)移。<1.組 X>首先,說明升壓線BST與升壓電容元件Cbst的第2端子連接的屬于組X的各像素電路的自極性反轉(zhuǎn)動(dòng)作。(第1類型)圖30示出第1類型的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。如圖30所示,自極性反轉(zhuǎn)動(dòng)作分解為9個(gè)階段PlO P18。設(shè)各階段的開始時(shí)刻分別為tl0、tll、……、tl8。圖30示出與成為自極性反轉(zhuǎn)動(dòng)作的對(duì)象的像素電路2A連接的全部柵極線GL、源極線SL、選擇線SEL、 基準(zhǔn)線REF、輔助電容線CSL、升壓線BST的各電壓波形以及相對(duì)電壓Vcom的電壓波形。此外,在本實(shí)施方式中,像素電路陣列的全像素電路為自極性反轉(zhuǎn)動(dòng)作的對(duì)象。另外,圖30顯示事件A和事件B中節(jié)點(diǎn)附的像素電壓V20和輸出節(jié)點(diǎn)N2的電壓 VN2的各電壓波形以及晶體管Tl T4的各階段的導(dǎo)通截止?fàn)顟B(tài)?!峨A段P10》在從時(shí)刻tlO開始的階段PlO中,進(jìn)行用于自極性反轉(zhuǎn)動(dòng)作的初始狀態(tài)設(shè)定。對(duì)柵極線GL施加使晶體管T4完全成為截止?fàn)顟B(tài)的電壓。在此設(shè)為-5V。另外,對(duì)源極線SL施加與第2電壓狀態(tài)對(duì)應(yīng)的電壓(OV)。對(duì)選擇線SEL施加使晶體管T3為完全截止?fàn)顟B(tài)的電壓。在此設(shè)為_5V。另外,對(duì)升壓線BST施加0V。
使對(duì)相對(duì)電極80施加的相對(duì)電壓Vcom和對(duì)輔助電容線CSL施加的電壓為0V。 此外,在本實(shí)施方式中,將對(duì)輔助電容線CSL施加的電壓固定為0V,但是并不意味著限定于 0V,只要能原樣維持在寫入動(dòng)作時(shí)賦予的電壓值即可。此外,相對(duì)電壓Vcom為了在后面的階段中進(jìn)行極性反轉(zhuǎn)而變化為5V。對(duì)基準(zhǔn)線REF施加在節(jié)點(diǎn)m的電壓狀態(tài)為高電平(事件A)的情況下晶體管T2為非導(dǎo)通狀態(tài)、在低電平(事件B)的情況下晶體管T2為導(dǎo)通狀態(tài)的電壓值。在此設(shè)為5V。另外,作為用于使晶體管T4為完全截止?fàn)顟B(tài)的對(duì)柵極線GL施加的電壓值而使用作為負(fù)電壓的-5V的理由在于,在非導(dǎo)通狀態(tài)的第1開關(guān)電路22中,有可能會(huì)原樣維持液晶電壓Vlc的電壓,像素電壓V20隨著相對(duì)電壓Vcom的電壓變化而向負(fù)電壓轉(zhuǎn)移,在該狀態(tài)下防止非導(dǎo)通狀態(tài)的第1開關(guān)電路22不必要地成為導(dǎo)通狀態(tài)。此外,在常時(shí)顯示模式下, 源極線SL的電壓為第1電壓狀態(tài)(5V)或者第2電壓狀態(tài)(OV),因此即使內(nèi)部節(jié)點(diǎn)m的電壓為負(fù)電壓,第2開關(guān)電路23的晶體管Tl也能發(fā)揮逆偏置的二極管的功能,因此不一定需要將選擇線SEL的電壓與柵極線GL同樣地控制為負(fù)電壓來使晶體管T3為截止?fàn)顟B(tài)。《階段Pll》在從時(shí)刻til開始的階段Pll中,對(duì)升壓線BST施加在事件A的情況下節(jié)點(diǎn)N2的電位上沖從而使晶體管Tl表現(xiàn)為導(dǎo)通狀態(tài)的高電平電壓。在此設(shè)為10V。另一方面,在事件B的情況下,晶體管T2導(dǎo)通,因此即使通過升壓上沖節(jié)點(diǎn)N2的電位也幾乎不上升,晶體管Tl保持非導(dǎo)通。在事件B中,節(jié)點(diǎn)m與N2電連接,因此兩節(jié)點(diǎn)表現(xiàn)為相同電位。此外,在階段PlO的時(shí)候,在事件A的節(jié)點(diǎn)N2的電位為能使晶體管Tl導(dǎo)通的電平的情況下,不一定需要對(duì)該升壓線BST進(jìn)行高電平電壓施加動(dòng)作。在這種情況下,在第4實(shí)施方式中詳細(xì)說明。《階段P12》在從時(shí)刻tl2開始的階段P12,使基準(zhǔn)線REF的電壓為第2電壓狀態(tài)(OV),使晶體管T2與事件A、B無關(guān)地為非導(dǎo)通。由此,輸出節(jié)點(diǎn)N2與事件A、B無關(guān)地從內(nèi)部節(jié)點(diǎn)m被隔斷。在事件A中,通過階段Pll的升壓上沖輸出節(jié)點(diǎn)N2的電位VN2示出高電平,另一方面,在事件B中不受升壓上沖的影響,輸出節(jié)點(diǎn)N2的電位VN2示出低電平電位(大致OV)。 通過使晶體管T2為非導(dǎo)通,即使節(jié)點(diǎn)m的電位發(fā)生變化,也能使節(jié)點(diǎn)N2保持上述電位?!峨A段P13》在從時(shí)刻tl3開始的階段P13,相對(duì)電壓Vcom變換為高電平(5V)。由此相對(duì)電極80的電位上升,液晶電容元件Clc的另一方電極即像素電極20的電位也部分上升。此時(shí)的電位變動(dòng)量由液晶電容Cic相對(duì)于寄生于節(jié)點(diǎn)m的全寄生電容的比率決定。液晶電容Clc和輔助電容Cs與其它寄生電容相比足夠大,實(shí)際上由液晶電容 Clc相對(duì)于液晶電容Clc和輔助電容Cs的總電容的比率決定。在此,作為一個(gè)例子設(shè)該比率為0. 2。在這種情況下,設(shè)相對(duì)電極80的電位變動(dòng)量為AVcom,則像素電極20的電位上升0. 2 Δ Vcom?,F(xiàn)在為AVcom = 5V,因此在時(shí)刻tl3的時(shí)候,像素電極20的電位V20分別在事件A、B上升約IV程度。此外,在階段P13的時(shí)候,在事件A、B中第2開關(guān)電路23均為非導(dǎo)通狀態(tài),因此內(nèi)部節(jié)點(diǎn)m的電位V20維持于上升了 IV程度電位的狀態(tài)?!峨A段P14》在從時(shí)刻tl4開始的階段P14,對(duì)柵極線GL施加高電平電壓,使晶體管T4導(dǎo)通。在此設(shè)為8V。通過階段P14,第1開關(guān)電路22為導(dǎo)通狀態(tài)。然后,對(duì)源極線SL施加第1電壓狀態(tài)(5V)。由此,在兩個(gè)事件A、B中,對(duì)源極線SL施加的5V的電壓均通過第1開關(guān)電路22 被賦予給內(nèi)部節(jié)點(diǎn)m。即,與事件A、B無關(guān)地,在階段P13中像素電壓V20為第1電壓狀態(tài)。此時(shí),在事件A、B中,液晶電壓Vlc均示出士 0V。然而,在時(shí)刻tlO緊前,液晶電壓Vlc的絕對(duì)值在事件A的情況下為大致5V,在事件B的情況下為0V。也就是說,在階段 P14,事件A的液晶電壓Vlc的絕對(duì)值從時(shí)刻tlO的時(shí)候變大。因此,理論上說,在該時(shí)候以后,顯示的圖像發(fā)生變化。然而,使到極性反轉(zhuǎn)最終完成為止的期間變短,由此將該顯示狀態(tài)的暫時(shí)變化抑制為短時(shí)間,液晶電壓Vlc的平均值的變動(dòng)極微小,為人類的視覺所無法感知的程度。例如,在將各階段的期間設(shè)定為30μ秒程度的情況下,人類的視覺上會(huì)忽略該顯示狀態(tài)的暫時(shí)變化,因此沒有問題?!峨A段Ρ15》在從時(shí)刻tl5開始的階段P15中,對(duì)柵極線GL再次施加低電平電壓,使晶體管T4 為非導(dǎo)通。由此,第1開關(guān)電路22為非導(dǎo)通狀態(tài)。另外,使源極線SL的施加電壓降低為第2電壓狀態(tài)(OV)。此時(shí),晶體管T4完全成為截止?fàn)顟B(tài),由此通過晶體管T4的柵極與內(nèi)部節(jié)點(diǎn)m之間的電容耦合,在內(nèi)部節(jié)點(diǎn)W的第1電壓狀態(tài)(5V)變動(dòng)的情況下,也可以調(diào)整輔助電容線 CSL的電壓,利用通過第2電容元件C2的電容耦合來補(bǔ)償內(nèi)部節(jié)點(diǎn)m的該電壓變動(dòng)。在能執(zhí)行自極性反轉(zhuǎn)動(dòng)作的其它類型中也同樣。《階段P16》在從時(shí)刻tl6開始的階段P16,對(duì)選擇線SEL施加高電平電壓(8V),使晶體管T3 為完全導(dǎo)通狀態(tài)。在事件A的情況下,節(jié)點(diǎn)N2的電位VN2為高電平,晶體管Tl導(dǎo)通,因此第2開關(guān)電路23導(dǎo)通。另外,在階段P16中,對(duì)基準(zhǔn)線REF施加0V。由此,產(chǎn)生從示出高電平電位的內(nèi)部節(jié)點(diǎn)m通過第2開關(guān)電路23向基準(zhǔn)線REF的電流,節(jié)點(diǎn)m為與示出第2電壓狀態(tài)的基準(zhǔn)線REF相同的電位。S卩,像素電壓V20降低為0V。另一方面,在事件B的情況下,節(jié)點(diǎn)N2的電位VN2為低電平,晶體管Tl為非導(dǎo)通, 因此即使晶體管T3為導(dǎo)通狀態(tài),第2開關(guān)電路23仍然為非導(dǎo)通。因此,節(jié)點(diǎn)m與基準(zhǔn)線 REF沒有電連接,不會(huì)如事件A那樣產(chǎn)生從節(jié)點(diǎn)m向源極線SL的電流。因此,像素電壓V20 繼續(xù)保持5V。在該時(shí)候,在事件A的情況下對(duì)液晶電壓Vlc施加-5V,在事件B的情況下施加士0V。因此,極性反轉(zhuǎn)完成,在此以后,顯示的圖像復(fù)原為自極性反轉(zhuǎn)動(dòng)作開始緊前顯示的圖像。在階段P16以后,該Vlc的絕對(duì)值不變化,因此顯示的圖像不發(fā)生變化。此外,該時(shí)候的事件A的像素電壓V20示出第2電壓狀態(tài),事件B的像素電壓V20 示出第1電壓狀態(tài),但是前者是通過在階段P16中將基準(zhǔn)線REF的施加電壓賦予給內(nèi)部節(jié)點(diǎn)W而實(shí)現(xiàn)的,后者是在階段P14中將源極線SL的施加電壓賦予給內(nèi)部節(jié)點(diǎn)m而實(shí)現(xiàn)的。也就是說,假如由于漏電電流的存在,在自極性反轉(zhuǎn)動(dòng)作開始前的時(shí)候,內(nèi)部節(jié)點(diǎn)m的電位V20為正而不示出第1電壓狀態(tài)或者第2電壓狀態(tài),在階段P16的時(shí)候也會(huì)實(shí)現(xiàn)上述電壓狀態(tài)?;谶@一情況,可以說事件A的像素電壓V20被“刷新”為第2電壓狀態(tài),事件 B的像素電壓V20被“刷新”為第1電壓狀態(tài)。《階段P17》在從時(shí)刻tl7開始的階段P17,使升壓線BST的施加電壓返回低電平電壓(OV),對(duì)選擇線SEL也施加低電平電壓來使晶體管T3為非導(dǎo)通狀態(tài)。由此,在事件A、B中,第2開關(guān)電路23均為非導(dǎo)通狀態(tài)。此外,第1開關(guān)電路22繼續(xù)為非導(dǎo)通狀態(tài)。因此,在事件A、B中,內(nèi)部節(jié)點(diǎn)附的電位V20均保持時(shí)刻tl7開始緊前的電壓值。另外,對(duì)基準(zhǔn)線REF施加0V,因此晶體管T2為非導(dǎo)通狀態(tài)。因此,由于升壓線BST 的電壓降低,輸出節(jié)點(diǎn)N2的電位降低。在事件A的情況下,在階段P16的時(shí)候,輸出節(jié)點(diǎn)N2的電位VN2為約10V。因此, 在階段P17降低7V程度成為3V程度。另一方面,在事件B的情況下,在階段P16的時(shí)候,輸出節(jié)點(diǎn)N2的電位VN2為約 0V。因此,與事件A同樣,VN2開始向自此降低7V的約-7V降低。但是,此時(shí),晶體管T2的柵極電位為0V,因此當(dāng)輸出節(jié)點(diǎn)N2的負(fù)電位的絕對(duì)值比晶體管T2的閾值電壓Vth大時(shí), 晶體管T2從內(nèi)部節(jié)點(diǎn)m向朝向輸出節(jié)點(diǎn)N2的方向?qū)?。其結(jié)果是,輸出節(jié)點(diǎn)N2的電位 VN2隨后開始上升。該電位VN2上升到晶體管T2切斷的值為止之后,即上升到從柵極電位下降閾值電壓Vth的值為止之后停止。在本實(shí)施例中,晶體管T2的閾值電壓Vth為2V,因此VN2上升到-2V附近之后停止?!峨A段P18》在從時(shí)刻tl8開始的階段P18,使基準(zhǔn)線REF的電壓返回階段PlO的5V。在事件A的情況下,在時(shí)刻tl8緊前,成為晶體管T2的源極的內(nèi)部節(jié)點(diǎn)m的電位為0V,因此與晶體管T2的柵極的電位差Vgs為閾值電壓Vth以上。因此,晶體管T2為從輸出節(jié)點(diǎn)N2向朝向內(nèi)部節(jié)點(diǎn)m的方向?qū)顟B(tài)。與輸出節(jié)點(diǎn)N2相比,內(nèi)部節(jié)點(diǎn)m的寄生電容足夠大,因此輸出節(jié)點(diǎn)N2的電位VN2被拉向內(nèi)部節(jié)點(diǎn)附的電位V20,向OV降低。另一方面,內(nèi)部節(jié)點(diǎn)m的電位幾乎不變化,依然維持0V。在事件B的情況下,在時(shí)刻tl8緊前,成為晶體管T2的源極的輸出節(jié)點(diǎn)N2的電位為-2V,因此與晶體管T2的柵極的電位差Vgs也為閾值電壓Vth以上。因此,晶體管T2從內(nèi)部節(jié)點(diǎn)m向輸出節(jié)點(diǎn)N2為導(dǎo)通狀態(tài)。由此,輸出節(jié)點(diǎn)N2的電位VN2上升到晶體管T2 切斷的值為止之后,即上升到從柵極電位(5V)降低閾值電壓Vth的值為止之后停止。在本實(shí)施方式中,閾值電壓Vth為2V,因此VN2的值上升到3V附近為止之后停止。該值與事件 A的時(shí)刻tlO時(shí)的VN2的值對(duì)應(yīng)。此外,第2開關(guān)電路23在事件A、B中仍然均為非導(dǎo)通,因此基準(zhǔn)線REF的施加電壓不會(huì)對(duì)內(nèi)部節(jié)點(diǎn)W的電位V20造成影響。在現(xiàn)有的外部極性反轉(zhuǎn)動(dòng)作的情況下,需要在垂直方向上掃描每1個(gè)柵極線GL, 因此需要對(duì)柵極線GL施加?xùn)艠O線的數(shù)量(η)的高電平電壓,而且,對(duì)各源極線SL也需要進(jìn)行最大η次充放電動(dòng)作。與此相對(duì),根據(jù)本實(shí)施方式的方法,對(duì)全部像素共用階段PlO Ρ18 的各電壓施加步驟,由此能使相對(duì)電壓Vcom在高電平與低電平之間切換,并且能使液晶電壓Vlc的極性反轉(zhuǎn)。因此,能大幅度減少對(duì)柵極線GL施加電壓和對(duì)源極線SL施加電壓的次數(shù),因此能大大減少柵極驅(qū)動(dòng)器14和源極驅(qū)動(dòng)器13的功耗量。
此外,在圖30中,說明了相對(duì)電壓Vcom從低電平(OV)向高電平(5V)轉(zhuǎn)移的情況, 但是在從高電平(5V)向低電平(OV)轉(zhuǎn)移的情況下,其轉(zhuǎn)移定時(shí)也是相同的,當(dāng)階段P13開始時(shí)(tl3),進(jìn)行該轉(zhuǎn)移。此時(shí),在極性反轉(zhuǎn)前的時(shí)候,在事件A的情況下液晶電壓Vlc為士0V,在事件B的情況下為-5V。并且,在事件A的情況下,在階段P16的時(shí)候像素電壓V20為第2電壓狀態(tài) (0V),液晶電壓Vlc復(fù)原為士0V。另外,在事件B的情況下,在階段P14中強(qiáng)制地使像素電壓V20為第1電壓狀態(tài),液晶電壓Vlc為+5V。即,從-5V變化為+5V,執(zhí)行極性反轉(zhuǎn)。如下總結(jié)本實(shí)施方式的自極性反轉(zhuǎn)動(dòng)作。首先,在階段PlO P13,第1開關(guān)電路22為非導(dǎo)通。在階段Pll中,僅在事件A 的情況下使晶體管T2為非導(dǎo)通的狀態(tài)下,通過對(duì)升壓線BST施加高電平電壓來僅在事件A 中使內(nèi)部節(jié)點(diǎn)N2的電位大大上升,使晶體管Tl為導(dǎo)通狀態(tài)。然后,在階段P13中使相對(duì)電壓Vcom從低電平反轉(zhuǎn)為高電平后,在階段P14在使源極線SL成為第1電壓狀態(tài)的狀態(tài)下使第1開關(guān)電路22導(dǎo)通。由此,使內(nèi)部節(jié)點(diǎn)m在兩個(gè)事件A、B中均為第1電壓狀態(tài)(5V)。然后,在階段P15使第1開關(guān)電路22為非導(dǎo)通后,在階段P16中對(duì)選擇線SEL施加高電平電壓,使晶體管T3為導(dǎo)通狀態(tài)。由此,僅在晶體管Tl示出導(dǎo)通狀態(tài)的事件A中, 第2開關(guān)電路23導(dǎo)通,內(nèi)部節(jié)點(diǎn)m被拉向示出第2電壓狀態(tài)(OV)的基準(zhǔn)線REF的電位而變?yōu)?V。在事件B中,在該時(shí)候第1開關(guān)電路22和第2開關(guān)電路23均為非導(dǎo)通,因此內(nèi)部節(jié)點(diǎn)W原樣保持第1電壓狀態(tài)(5V)。然后,在階段P17,使晶體管T3再次為非導(dǎo)通,在階段P18,使第2晶體管T2的導(dǎo)通狀態(tài)返回階段Pio的時(shí)候。此外,僅在階段P14的期間第1開關(guān)電路22為導(dǎo)通,在其它階段第1開關(guān)電路22 不導(dǎo)通。因此,源極線SL也可以涵蓋各階段地維持第1電壓狀態(tài)(5V)。這對(duì)于其它類型也是同樣的。另外,階段P13的相對(duì)電壓Vcom的反轉(zhuǎn)只要在階段P14中的向柵極線GL施加高電平電壓結(jié)束前進(jìn)行即可。在使基準(zhǔn)線REF的施加電壓下沖的時(shí)刻tl2以后、使柵極線GL 的施加電壓下沖的時(shí)刻tl5前的期間,能使相對(duì)電壓Vcom反轉(zhuǎn)。在能執(zhí)行自極性反轉(zhuǎn)動(dòng)作的以下各類型中也是同樣的。(第2類型)在圖11示出的第2類型的像素電路2B的情況中,如后述的那樣,在常時(shí)顯示模式時(shí)的寫入動(dòng)作中,對(duì)輔助電容線CSL施加的電壓固定為第1電壓狀態(tài)(5V)或第2電壓狀態(tài) (OV)中的任一個(gè)。并且,在該類型中,在寫入時(shí)對(duì)輔助電容線CSL施加OV的情況下能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。如用第1類型說明的那樣,在自極性反轉(zhuǎn)動(dòng)作中,通過第1開關(guān)電路22從源極線 SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓5V后,僅對(duì)事件A從兼任電壓提供線VSL的基準(zhǔn)線REF通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)附賦予第2電壓狀態(tài)的電壓0V。基于這一點(diǎn),在第2類型中,僅在事件A的情況下,從兼任電壓提供線VSL的輔助電容線CSL通過第2開關(guān)電路23對(duì)內(nèi)部節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓OV即可。因此需要對(duì)輔助電容線CSL施加0V。
基準(zhǔn)線REF在階段PlO中賦予僅在事件B的情況下晶體管T2導(dǎo)通、在事件A的情況下為非導(dǎo)通的電壓即可,因此只要賦予與第1類型同樣的5V即可。由此,在階段Pll對(duì)升壓線BST賦予高電平電壓來進(jìn)行升壓上沖,由此能僅在事件A的情況下使輸出節(jié)點(diǎn)N2的電位大幅度上沖,使晶體管Tl導(dǎo)通。基于以上情況,可知在第2類型中,除了將對(duì)輔助電容線CSL施加的電壓限定為OV 以外,能通過與在第1類型中說明的階段PlO P18完全相同的電壓施加方法來執(zhí)行自極性反轉(zhuǎn)動(dòng)作。因此,圖31示出的第2類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖與圖30 示出的第1類型的情況相比,除了將對(duì)輔助電容線CSL施加的電壓限定為OV這一點(diǎn)以外, 都是相同的。在圖31中,為了明示作為對(duì)輔助電容線CSL施加的電壓不采用5V,對(duì)輔助電容線CSL的施加電壓的欄標(biāo)記為“0V(限定)”。此外,在本類型的情況下,為了在階段P15的時(shí)候補(bǔ)償內(nèi)部節(jié)點(diǎn)W的電壓狀態(tài)的變動(dòng),也能進(jìn)行輔助電容線CSL的電壓調(diào)整。其中,在本類型的情況下,輔助電容線CSL是兼任電壓提供線VSL的構(gòu)成,因此在對(duì)柵極線GL施加高電平電壓的階段P14中,使輔助電容線CSL的電壓預(yù)先以調(diào)整電壓的量向相反方向位移,在階段P15的開始時(shí)(tl5)為OV(第 2電壓狀態(tài))即可。(第3類型)在圖12示出的第3類型的像素電路2C的情況下,電壓提供線VSL被設(shè)為獨(dú)立的信號(hào)線。因此,在通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)附賦予第1電壓狀態(tài)的電壓5V后,僅在事件A中,從電壓提供線VSL通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓0V,由此能實(shí)現(xiàn)自極性反轉(zhuǎn)動(dòng)作。因此,可知在第1類型的階段P16中,如果對(duì)電壓提供線VSL施加第2電壓狀態(tài) (OV)的電壓,就能用與在第1類型中說明的階段PlO P18完全相同的電壓施加方法來執(zhí)行自極性反轉(zhuǎn)動(dòng)作。圖32示出第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。在圖32 中,示出了對(duì)輔助電容線CSL施加OV的情況,但是如果在緊前的寫入動(dòng)作時(shí)對(duì)輔助電容線 CSL施加5V,只要在自極性反轉(zhuǎn)動(dòng)作時(shí)也持續(xù)施加5V即可。另外,在圖32中,使電壓提供線VSL涵蓋階段PlO P18地為第2電壓狀態(tài)(OV),但是只要至少在階段P16中為第2電壓狀態(tài)即可。(第4類型)圖13示出的第4類型的像素電路2D的情況與第1類型同樣,基準(zhǔn)線REF兼任電壓提供線VSL。另一方面,由第1開關(guān)電路22和第2開關(guān)電路23共用晶體管T3這一點(diǎn)與第1類型的像素電路2A不同。如在第1類型中說明的那樣,在自極性反轉(zhuǎn)動(dòng)作中,通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓5V后,僅在事件A中,需要從兼任電壓提供線VSL的基準(zhǔn)線REF通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓 0V。在此,在第4類型的情況下,在使第1開關(guān)電路22導(dǎo)通的情況下和使第2開關(guān)電路23 導(dǎo)通的情況下,都需要使晶體管T3為導(dǎo)通狀態(tài)。也就是說,在圖30示出的第1類型的時(shí)序圖中,需要在階段P14對(duì)選擇線SEL施加高電平電壓,使晶體管T3導(dǎo)通。此時(shí),在事件B的情況下晶體管Tl為非導(dǎo)通,因此第2開關(guān)電路23為非導(dǎo)通,從源極線SL通過第1開關(guān)電路22對(duì)節(jié)點(diǎn)m施加第1電壓狀態(tài)的電壓5V,因此沒有問題。然而在事件A的情況下,晶體管Tl為導(dǎo)通,因此第2開關(guān)電路23為導(dǎo)通。由此,對(duì)于內(nèi)部節(jié)點(diǎn)Ni,從源極線SL通過第1開關(guān)電路22賦予第1電壓狀態(tài)(5V)的電壓,并且從基準(zhǔn)線REF 通過第2開關(guān)電路23賦予第2電壓狀態(tài)(OV)的電壓。由此,兩個(gè)電壓發(fā)生干擾,不能將內(nèi)部節(jié)點(diǎn)W的電位設(shè)定為第1電壓狀態(tài)(5V)。另外,為了處理該問題,在階段P14的時(shí)候,只要使基準(zhǔn)線REF的施加電壓上升到第1電壓狀態(tài)(5V),由此從源極線SL和基準(zhǔn)線REF都賦予5V,就能使內(nèi)部節(jié)點(diǎn)m的電位在事件A、B中均為5V。然而,在這樣的情況下,在事件B中晶體管T2從節(jié)點(diǎn)附向N2導(dǎo)通, 節(jié)點(diǎn)N2的電位會(huì)上升到從晶體管T2的柵極電位(5V)降低閾值電壓的量的電壓值(3V)。 由此,在階段P16中,當(dāng)對(duì)基準(zhǔn)線REF施加第2電壓狀態(tài)的電壓(OV)時(shí),在事件A、B中晶體管Tl均會(huì)為導(dǎo)通,其結(jié)果是,在兩個(gè)事件中內(nèi)部節(jié)點(diǎn)m均下降為0V。因此,也不能采用這種方法。由以上內(nèi)容,在本實(shí)施方式的方法中,不能對(duì)第4類型的像素電路進(jìn)行自極性反轉(zhuǎn)動(dòng)作。(第5類型)圖16示出的第5類型的像素電路2E的情況與第2類型同樣,輔助電容線CSL兼任電壓提供線VSL。另一方面,關(guān)于由第1開關(guān)電路22和第2開關(guān)電路23共用晶體管T3 這一點(diǎn)與第2類型的像素電路2B是不同的。在第5類型的像素電路2E的情況下,在階段P14中,通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓5V后,在階段P16中,僅在事件 A中,需要從兼任電壓提供線VSL的輔助電容線CSL通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)m賦予第 2電壓狀態(tài)的電壓0V。在此,在第5類型的情況下,在使第1開關(guān)電路22導(dǎo)通的情況下和使第2開關(guān)電路23導(dǎo)通的情況下,都需要使晶體管T3為導(dǎo)通狀態(tài)。也就是說,在圖31示出的第2類型的時(shí)序圖中,需要在階段P14對(duì)選擇線SEL施加高電平電壓,使晶體管T3導(dǎo)
ο但是,在這種情況下也會(huì)發(fā)生與第4類型同樣的問題。也就是說,在事件A的情況下,晶體管Tl導(dǎo)通,因此在階段P14中第2開關(guān)電路23會(huì)導(dǎo)通。由此,對(duì)于內(nèi)部節(jié)點(diǎn)Ni,從源極線SL通過第1開關(guān)電路22賦予第1電壓狀態(tài)(5V)的電壓,并且從輔助電容線CSL通過第2開關(guān)電路23賦予第2電壓狀態(tài)(OV)的電壓。由此,兩個(gè)電壓會(huì)發(fā)生干擾,不能將內(nèi)部節(jié)點(diǎn)m的電位設(shè)定為第1電壓狀態(tài)(5V)。而且,內(nèi)部節(jié)點(diǎn)m的電位會(huì)發(fā)生變動(dòng),因此也無法使輔助電容線CSL的施加電壓上升到5V。由以上內(nèi)容,在本實(shí)施方式的方法中,對(duì)第5類型的像素電路不能進(jìn)行自極性反轉(zhuǎn)動(dòng)作。(第6類型)圖17示出的第6類型的像素電路2F的情況與第3類型同樣,電壓提供線VSL包括獨(dú)立的信號(hào)線。另一方面,關(guān)于由第1開關(guān)電路22與第2開關(guān)電路23共用晶體管T3這一點(diǎn)與第3類型的像素電路2C是不同的。在第6類型的像素電路2F的情況下,在階段P14中,通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓5V后,在階段P16中,僅對(duì)事件 A,需要從電壓提供線VSL通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓0V。在此,在第6類型的情況下,在使第1開關(guān)電路22導(dǎo)通的情況下和使第2開關(guān)電路23導(dǎo)通的情況下,都需要使晶體管T3為導(dǎo)通狀態(tài)。也就是說,在圖32示出的第3類型的時(shí)序圖中, 需要在階段P14對(duì)選擇線SEL施加高電平電壓,使晶體管T3導(dǎo)通。此時(shí),在事件A中,在階段P14中第1開關(guān)電路22和第2開關(guān)電路23兩者為導(dǎo)通。 但是,在本類型的情況下,與第4類型或者第5類型不同,電壓提供線VSL是獨(dú)立的信號(hào)線, 因此能自由控制其電壓。因此,在階段P14中,只要對(duì)電壓提供線VSL施加第1電壓狀態(tài)的電壓5V,在事件A的情況下也能使內(nèi)部節(jié)點(diǎn)m的電位V20為第1電壓狀態(tài)。并且,在階段P15以后,如果對(duì)電壓提供線VSL賦予第2電壓狀態(tài)的0V,僅在第2 開關(guān)電路23為導(dǎo)通的事件A中,內(nèi)部節(jié)點(diǎn)m的電位V20下降為0V,第2開關(guān)電路23為非導(dǎo)通的事件B能繼續(xù)維持5V。總結(jié)以上內(nèi)容,在第6類型的像素電路中,使電壓提供線VSL在階段P14為第1電壓狀態(tài)(5V),然后在階段P15為第2電壓狀態(tài)(OV),其它信號(hào)線為與第3類型的時(shí)序圖同樣的電壓,由此能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。圖33示出第6類型的像素電路的時(shí)序圖。<2.組 Y>下面說明升壓電容元件Cbst的第2端子連接著選擇線SEL的屬于組Y的各像素電路的自極性反轉(zhuǎn)動(dòng)作。(第1類型)與圖8示出的像素電路2Α相比,在圖18示出的像素電路加中,選擇線SEL和升壓線BST共用化。在此,觀察圖30示出的組X的像素電路2Α的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖, 選擇線SEL和升壓線BST的電壓脈沖的上沖定時(shí)不同。因此,不能將圖30的時(shí)序圖原樣用于組Y的像素電路加。以下,適當(dāng)?shù)貐⒄請(qǐng)D30的時(shí)序圖并且進(jìn)行說明。在階段Ρ11,需要進(jìn)行事件A的輸出節(jié)點(diǎn)m的上沖。因此,需要對(duì)選擇線SEL施加高電平電壓(10V)。在事件A的情況下,在該時(shí)候,第2開關(guān)電路23為導(dǎo)通狀態(tài)。此外,在事件B的情況下,晶體管Tl為截止?fàn)顟B(tài),因此第2開關(guān)電路23為非導(dǎo)通。然后,在階段P12使基準(zhǔn)線REF下降到第2電壓狀態(tài)(OV),由此晶體管T2為截止?fàn)顟B(tài),在此以后輸出節(jié)點(diǎn)N2與內(nèi)部節(jié)點(diǎn)m電切斷。因此,需要在到使基準(zhǔn)線REF的施加電壓再次升高為止的期間,使選擇線SEL的施加電壓維持高電平(IOV)。究其原因,是因?yàn)槿绻惯x擇線SEL的施加電壓降低,則輸出節(jié)點(diǎn)N2的電位會(huì)降低,在階段Pll進(jìn)行電位上沖變得無意義。換言之,在到使基準(zhǔn)線REF的施加電壓再次升高為止的期間,在事件A中第2 開關(guān)電路23繼續(xù)為導(dǎo)通狀態(tài)。在此,在階段P14中,需要在事件A、B中均使內(nèi)部節(jié)點(diǎn)附的電位移至第1電壓狀態(tài)。但是,在該時(shí)候仍然繼續(xù)對(duì)基準(zhǔn)線REF施加0V。因此,在事件A的情況下,對(duì)于內(nèi)部節(jié)點(diǎn)m,從源極線SL通過第1開關(guān)電路22賦予第1電壓狀態(tài)(5V)的電壓,并且從基準(zhǔn)線REF 通過第2開關(guān)電路23賦予第2電壓狀態(tài)(OV)的電壓。由此,兩個(gè)電壓會(huì)發(fā)生干擾,不能將內(nèi)部節(jié)點(diǎn)m的電位設(shè)定為第1電壓狀態(tài)(5V)。并且,關(guān)于在該時(shí)候不能將基準(zhǔn)線REF設(shè)定為5V,如在組X的第4類型中說明的同樣。由以上內(nèi)容,在本實(shí)施方式的方法中,不能對(duì)組Y的第1類型的像素電路加進(jìn)行自極性反轉(zhuǎn)動(dòng)作。
(第2類型)與圖11示出的像素電路2B相比,在圖19示出的像素電路2b中,選擇線SEL與升壓線BST共用化。在此,觀察圖31示出的組X的像素電路2B的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖, 選擇線SEL和升壓線BST的電壓脈沖的上沖定時(shí)不同。因此,不能將圖31的時(shí)序圖原樣用于組Y的像素電路2b。以下,適當(dāng)?shù)貐⒄請(qǐng)D31的時(shí)序圖并且進(jìn)行說明。在階段Pll中對(duì)選擇線SEL施加高電平電壓(IOV)后到使基準(zhǔn)線REF的電壓再次升高為止的期間,需要將選擇線SEL的施加電壓維持為高電平,關(guān)于這一點(diǎn)與組Y的第1類型是相同的。另一方面,如圖31所示,在組X的第2類型的像素電路2B中,需要從兼任電壓提供線VSL的輔助電容線CSL對(duì)內(nèi)部節(jié)點(diǎn)m提供第2電壓狀態(tài)(OV)的電壓,因此需要對(duì)輔助電容線CSL持續(xù)施加0V,這一點(diǎn)在組Y的像素電路2b中也沒有改變。也就是說,在階段P14,為了在事件A、B中均使內(nèi)部節(jié)點(diǎn)m的電位移至第1電壓狀態(tài),即使在使第1開關(guān)電路22導(dǎo)通的狀態(tài)下對(duì)源極線SL施加第1電壓狀態(tài)的5V,對(duì)輔助電容線CSL也施加0V。因此,在事件A的情況下,對(duì)于內(nèi)部節(jié)點(diǎn)m,從源極線SL通過第 1開關(guān)電路22賦予第1電壓狀態(tài)(5V)的電壓,并且從基準(zhǔn)線REF通過第2開關(guān)電路23賦予第2電壓狀態(tài)(ov)的電壓。由此,兩個(gè)電壓會(huì)發(fā)生干擾,不能將內(nèi)部節(jié)點(diǎn)m的電位設(shè)定為第1電壓狀態(tài)(5V)。另外,關(guān)于不能使輔助電容線CSL的電壓變化這一點(diǎn),與組X的第5類型中說明的情況同樣。由以上內(nèi)容,在本實(shí)施方式的方法中,不能對(duì)組Y的第2類型的像素電路2b進(jìn)行自極性反轉(zhuǎn)動(dòng)作。(第3類型)與圖12示出的像素電路2C相比,在圖20示出的像素電路2c中,選擇線SEL和升壓線BST共用化。在此,觀察圖32示出的組X的像素電路2C的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖, 選擇線SEL和升壓線BST的電壓脈沖的上沖定時(shí)不同。因此,不能將圖32的時(shí)序圖原樣用于組Y的像素電路2c。以下,適當(dāng)?shù)貐⒄請(qǐng)D32的時(shí)序圖并且進(jìn)行說明。在階段Pll中對(duì)選擇線SEL施加高電平電壓(IOV)后到使基準(zhǔn)線REF的電壓再次升高為止的期間,需要將選擇線SEL的施加電壓維持為高電平,關(guān)于這一點(diǎn)與組Y的第1類型是相同的。也就是說,在此期間,事件A的第2開關(guān)電路23繼續(xù)為導(dǎo)通狀態(tài)。另一方面,如圖32所示,在組X的第3類型的像素電路2C中,需要從電壓提供線 VSL對(duì)內(nèi)部節(jié)點(diǎn)m提供第2電壓狀態(tài)(OV)的電壓,這一點(diǎn)在組Y的像素電路2c中也沒有改變。然而,在像素電路2c中,電壓提供線VSL是獨(dú)立信號(hào)線,因此能不受其它信號(hào)線的電位的影響地控制其電壓值。因此,在階段P14中,為了在兩個(gè)事件A、B中均使內(nèi)部節(jié)點(diǎn)m 的電位為第1電壓狀態(tài),在該期間使電壓提供線VSL也為第1電壓狀態(tài)即可。并且,然后, 為了僅在事件A中將內(nèi)部節(jié)點(diǎn)m移至第2電壓狀態(tài),將電壓提供線VSL降低到第2電壓狀態(tài)。該電壓提供線VSL的控制內(nèi)容與組X的第6類型的像素電路2F的情況是相同的(參照?qǐng)D3;3)。通過進(jìn)行這種控制,對(duì)組Y的第3類型的像素電路2c也能與組X的第3類型的像素電路2C同樣地執(zhí)行自極性反轉(zhuǎn)。圖34示出該時(shí)序圖。此外,在圖34中,作為選擇線SEL 的施加電壓,在低電平時(shí)設(shè)為0V,在高電平時(shí)設(shè)為10V,但是不限定于該值。即,作為對(duì)SEL 施加的電壓中的低電平電壓值,只要在通過賦予給晶體管T3的柵極能使晶體管T3完全截止的范圍內(nèi)即可。另外,作為高電平電壓值,只要在對(duì)該晶體管的一方端子施加+5V的狀態(tài)下能導(dǎo)通,并且在事件A的情況下輸出節(jié)點(diǎn)N2的電位上沖從而能使晶體管Tl導(dǎo)通的范圍內(nèi)即可。(第4 第5類型)如上所述,屬于組X的第4類型的像素電路2D和第5類型的像素電路2E能執(zhí)行本實(shí)施方式的自極性反轉(zhuǎn)動(dòng)作。相對(duì)于組X的各電路構(gòu)成,在組Y中,選擇線SEL和升壓線 BST共用化,是比組X進(jìn)一步增加制約的構(gòu)成。因此,在相同類型中,在屬于組X的像素電路不能執(zhí)行自極性反轉(zhuǎn)動(dòng)作的情況下,當(dāng)然屬于組Y的像素電路也不能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。(第6類型)與圖17示出的像素電路2F相比,在圖23示出的像素電路2f中,選擇線SEL和升壓線BST共用化。在此,觀察圖33示出的組X的像素電路2F的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖, 選擇線SEL和升壓線BST的電壓脈沖的上沖定時(shí)不同。因此,不能將圖33的時(shí)序圖原樣用于組Y的像素電路2f。以下,適當(dāng)?shù)貐⒄請(qǐng)D33的時(shí)序圖并且進(jìn)行說明。在階段Pll中對(duì)選擇線SEL施加高電平電壓(IOV)后到使基準(zhǔn)線REF的電壓再次升高為止的期間,需要將選擇線SEL的施加電壓維持為高電平,關(guān)于這一點(diǎn)與組Y的第1類型是相同的。也就是說,在此期間,事件A的第2開關(guān)電路23繼續(xù)為導(dǎo)通狀態(tài)。另一方面,如圖33所示,在組X的第6類型的像素電路2F中,需要從電壓提供線 VSL對(duì)內(nèi)部節(jié)點(diǎn)m提供第2電壓狀態(tài)(OV)的電壓,這一點(diǎn)在組Y的像素電路2f中也沒有改變。并且,在像素電路2f中,與像素電路2F同樣,電壓提供線VSL是獨(dú)立信號(hào)線,因此能不受其它信號(hào)線的電位的影響地控制其電壓值。也就是說,與圖33示出的時(shí)序圖同樣, 在階段P14中,為了在兩個(gè)事件A、B中均使內(nèi)部節(jié)點(diǎn)m的電位為第1電壓狀態(tài),在該期間使電壓提供線VSL也為第1電壓狀態(tài)即可。并且,然后,通過將電壓提供線VSL降低到第2 電壓狀態(tài),僅在第2開關(guān)電路23為導(dǎo)通狀態(tài)的事件A中,內(nèi)部節(jié)點(diǎn)m降低為第2電壓狀態(tài) (OV)。通過進(jìn)行這種控制,對(duì)組Y的第6類型的像素電路2f也能與組X的第6類型的像素電路2F同樣地執(zhí)行自極性反轉(zhuǎn)。此外,本類型的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖與圖34示出的組Y的第3類型的時(shí)序圖完全相同,因此省略了圖示。[第4實(shí)施方式]在第4實(shí)施方式中,參照

基于與第3實(shí)施方式不同的次序來進(jìn)行自極性反轉(zhuǎn)的情況。此外,對(duì)各信號(hào)線進(jìn)行電壓施加的控制的構(gòu)成要素與第3實(shí)施方式是相同的。與第3實(shí)施方式同樣,對(duì)與成為自極性反轉(zhuǎn)動(dòng)作的對(duì)象的像素電路2連接的全部柵極線GL、源極線SL、選擇線SEL、基準(zhǔn)線REF、輔助電容線CSL、升壓線BST和相對(duì)電極80 以全部相同的定時(shí)進(jìn)行電壓施加。并且,在相同定時(shí)下,對(duì)全部柵極線GL施加相同電壓,對(duì)全部基準(zhǔn)線REF施加相同電壓,對(duì)全部輔助電容線CSL施加相同電壓,對(duì)全部升壓線BST施
5加相同電壓。<1.組 X>首先,說明升壓線BST與升壓電容元件Cbst的第2端子連接的屬于組X的各像素電路的自極性反轉(zhuǎn)動(dòng)作。(第1類型)圖35示出圖8所示的第1類型的像素電路2A中的本實(shí)施方式的方法的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。如圖35所示,自極性反轉(zhuǎn)動(dòng)作被分解為8個(gè)階段P20 P27。設(shè)各階段的開始時(shí)刻分別為t20、t21、……、t27。圖35示出了與成為自極性反轉(zhuǎn)動(dòng)作的對(duì)象的像素電路2A連接的全部柵極線GL、源極線SL、選擇線SEL、基準(zhǔn)線REF、輔助電容線CSL、升壓線BST的各電壓波形以及相對(duì)電壓Vcom的電壓波形。此外,在本實(shí)施方式中,像素電路陣列的全像素電路為自極性反轉(zhuǎn)動(dòng)作的對(duì)象?!峨A段P2O》在從時(shí)刻t20開始的階段P20,進(jìn)行自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作。柵極線GL、源極線SL、選擇線SEL、升壓線BST、輔助電容線CSL的施加電壓和相對(duì)電壓Vcom與第3實(shí)施方式的階段PlO同樣。對(duì)基準(zhǔn)線REF施加與內(nèi)部節(jié)點(diǎn)附的電壓狀態(tài)無關(guān)地使晶體管T2為導(dǎo)通狀態(tài)的電壓值。必然為比第3實(shí)施方式的階段PlO高的電壓。在此設(shè)為8V。由此,在事件A、B雙方中,晶體管T2示出導(dǎo)通狀態(tài)。由此,在事件A、B雙方中,節(jié)點(diǎn)附和N2示出相同電位。在事件A中,兩節(jié)點(diǎn)示出第1電壓狀態(tài),在事件B中,兩節(jié)點(diǎn)示出第2電壓狀態(tài)。此時(shí),晶體管Tl示出切斷狀態(tài)?!峨A段P21》在從時(shí)刻t21開始的階段P21,設(shè)基準(zhǔn)線REF為低電平(OV),在各事件A、B雙方中,使晶體管T2為截止。由此,在兩個(gè)事件A、B中,輸出節(jié)點(diǎn)N2均從內(nèi)部節(jié)點(diǎn)m被隔斷?!峨A段P22》在從時(shí)刻t22開始的階段P22,使相對(duì)電壓Vcom變換為高電平(5V)。由此,與階段P13同樣,在事件A、B的雙方中,像素電極20的電位V20分別上升約IV程度。另一方面,對(duì)于輸出節(jié)點(diǎn)N2,由于晶體管T2為截止?fàn)顟B(tài),因此不受相對(duì)電壓Vcom的上升的影響而保持緊前的電位。此外,在從該階段P22開始的時(shí)刻t22到階段P25開始的t25緊前為止的期間,液晶電壓Vlc的絕對(duì)值為與時(shí)刻t20的時(shí)候不同的值,理論上說,在該時(shí)候以后,顯示的圖像發(fā)生變化。然而,與第3實(shí)施方式的情況同樣,到極性反轉(zhuǎn)最終完成為止的期間短,由此該顯示狀態(tài)的暫時(shí)變化被抑制為短時(shí)間,液晶電壓Vlc的平均值的變動(dòng)極微小,為人類的視覺無法感知的程度。在時(shí)刻t25以后,在事件A、B雙方中,液晶電壓Vlc的絕對(duì)值為與時(shí)刻t21緊前相同的值?!峨A段P23》在從時(shí)刻t23開始的階段P23,對(duì)柵極線GL施加高電平電壓,使晶體管T4導(dǎo)通。 在此設(shè)為8V。由此,在像素電路2A中,第1開關(guān)電路22為導(dǎo)通。然后,將源極線SL的施加電壓變換為第1電壓狀態(tài)(5V)。由此,與各事件A、B無關(guān)地將內(nèi)部節(jié)點(diǎn)m的電位V20移至第1電壓狀態(tài)。此外,晶體管T2為非導(dǎo)通,因此節(jié)點(diǎn)N2 的電位VN2依然保持階段P22的狀態(tài)。
《階段P24》在從時(shí)刻U4開始的階段P24,對(duì)柵極線GL再次施加低電平電壓,使晶體管T4為非導(dǎo)通。由此,第1開關(guān)電路22為非導(dǎo)通狀態(tài)。另外,將源極線SL的施加電壓變換為第2 電壓狀態(tài)(OV)。第1開關(guān)電路22為非導(dǎo)通,因此內(nèi)部節(jié)點(diǎn)m的電位保持階段P23的值。此時(shí),晶體管T4完全成為截止?fàn)顟B(tài),由此在由于晶體管T4的柵極與內(nèi)部節(jié)點(diǎn)m 之間的電容耦合而使內(nèi)部節(jié)點(diǎn)W的第1電壓狀態(tài)(5V)發(fā)生變動(dòng)的情況下,也可以調(diào)整輔助電容線CSL的電壓,利用通過第2電容元件C2的電容耦合來補(bǔ)償內(nèi)部節(jié)點(diǎn)m的該電壓變動(dòng)。在能執(zhí)行自極性反轉(zhuǎn)動(dòng)作的其它類型中也同樣?!峨A段P25》在從時(shí)刻t25開始的階段P25,對(duì)選擇線SEL施加使晶體管T3完全成為導(dǎo)通狀態(tài)的電壓。在此設(shè)為8V。此時(shí),在事件A的情況下,輸出節(jié)點(diǎn)N2的電位VN2為約5V,對(duì)源極線SL施加0V, 因此晶體管Tl為導(dǎo)通狀態(tài)。即,第2開關(guān)電路23導(dǎo)通。在時(shí)刻t25緊前內(nèi)部節(jié)點(diǎn)m的電位V20示出大致5V,對(duì)基準(zhǔn)線REF施加0V。因此,從內(nèi)部節(jié)點(diǎn)附通過第2開關(guān)電路23向基準(zhǔn)線REF產(chǎn)生電流。由此,內(nèi)部節(jié)點(diǎn)m的電位V20向第2電壓狀態(tài)(OV)轉(zhuǎn)移。另一方面,在事件B的情況下,VN2為約0V,因此晶體管Tl仍然為截止?fàn)顟B(tài)。即,第2開關(guān)電路23 為非導(dǎo)通,內(nèi)部節(jié)點(diǎn)m的電位原樣保持5V。在該時(shí)候,在事件A的情況下對(duì)液晶電壓Vlc施加-5V,在事件B的情況下施加士0V。因此,極性反轉(zhuǎn)完成,這以后,顯示的圖像復(fù)原為自極性反轉(zhuǎn)動(dòng)作的開始緊前顯示的圖像。在階段P25以后,該Vlc的絕對(duì)值不變化,因此顯示的圖像不發(fā)生變化。《階段P26》在從時(shí)刻U6開始的階段P26,使選擇線SEL的施加電壓返回低電平(OV),使晶體管T3為非導(dǎo)通狀態(tài)。由此,內(nèi)部節(jié)點(diǎn)m從基準(zhǔn)線REF電分離?!峨A段P27》在從時(shí)刻t27開始的階段P27,對(duì)基準(zhǔn)線REF賦予與事件A、B無關(guān)地使晶體管T2 為導(dǎo)通的電壓。在此設(shè)為8V。由此,在事件A、B的雙方中,節(jié)點(diǎn)附與N2電連接,它們?yōu)橄嗤娢?。與輸出節(jié)點(diǎn) N2相比,內(nèi)部節(jié)點(diǎn)m的寄生電容較大,因此輸出節(jié)點(diǎn)N2的電位向內(nèi)部節(jié)點(diǎn)m的電位變化。 即,在事件A中節(jié)點(diǎn)N2的電位V20為第2電壓狀態(tài)(OV),在事件B中為第1電壓狀態(tài)(5V)。此外,在采用將晶體管Tl的一端直接與源極線SL連接的圖9的構(gòu)成作為第1類型的像素電路2A的情況下,對(duì)節(jié)點(diǎn)N2施加5V,對(duì)源極線SL施加0V,因此在晶體管Tl中在柵極-源極間會(huì)產(chǎn)生閾值電壓以上的電位差,因此在階段P20中為導(dǎo)通。該狀態(tài)繼續(xù)到階段PM為止。在階段P25以后與圖8的像素電路是同樣的。在本實(shí)施方式的方法的情況下,對(duì)升壓線BST施加高電平電壓,不會(huì)使節(jié)點(diǎn)N2上沖,能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。此外,僅在階段P23的期間第1開關(guān)電路22為導(dǎo)通,在其它階段第1開關(guān)電路22 不導(dǎo)通。因此,也可以使源極線SL涵蓋各階段地維持第1電壓狀態(tài)(5V)。這對(duì)于其它類型也是同樣的。另外,階段P22的相對(duì)電壓Vcom的反轉(zhuǎn)只要在階段P23中對(duì)柵極線GL的高電平電壓施加結(jié)束前進(jìn)行即可。在使基準(zhǔn)線REF的施加電壓下沖的時(shí)刻t21以后、使柵極線GL 的施加電壓下沖的時(shí)刻t24以前的期間,能使相對(duì)電壓Vcom反轉(zhuǎn)。在能執(zhí)行自極性反轉(zhuǎn)動(dòng)作的以下各類型中也是同樣的。
(第2類型)
在圖11示出的第2類型的像素電路2B的情況下,在寫入時(shí)對(duì)輔助電容線CSL施加了 OV的情況下能執(zhí)行自極性反轉(zhuǎn)動(dòng)作,這一點(diǎn)與第3實(shí)施方式的情況是相同的。
如在第1類型中說明的那樣,在自極性反轉(zhuǎn)動(dòng)作中,通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓5V后,僅在事件A中需要從兼任電壓提供線VSL的基準(zhǔn)線REF通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)M賦予第2電壓狀態(tài)的電壓 0V。并且,在第2類型中,僅在事件A的情況下,從兼任電壓提供線VSL的輔助電容線CSL 通過第2開關(guān)電路23對(duì)內(nèi)部節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓OV即可,為此需要對(duì)輔助電容線CSL施加0V,關(guān)于這一點(diǎn)也與第3實(shí)施方式的情況是相同的。
基于以上內(nèi)容,可知在第2類型中,除了對(duì)輔助電容線CSL的施加電壓被限定為OV 這一點(diǎn)以外,通過與在第1類型中說明的階段P20 P27完全相同的電壓施加方法,能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。因此,圖36示出的第2類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖除了對(duì)輔助電容線CSL施加的電壓被限定為OV這一點(diǎn)以外,與圖35示出的第1類型的情況是相同的。在圖36中,為了明示對(duì)輔助電容線CSL施加的電壓不能采用5V,對(duì)輔助電容線CSL 的施加電壓的欄標(biāo)注“0V(限定)”。
此外,與第3實(shí)施方式同樣,在本類型的情況下,為了在階段P15的時(shí)候補(bǔ)償內(nèi)部節(jié)點(diǎn)W的電壓狀態(tài)的變動(dòng),在進(jìn)行輔助電容線CSL的電壓調(diào)整時(shí),在對(duì)柵極線GL施加高電平電壓的階段P23,使輔助電容線CSL的電壓預(yù)先向相反方向位移調(diào)整電壓的量,在階段 P24的開始時(shí)(t24)為OV(第2電壓狀態(tài))即可。
(第3類型)
在圖12示出的第3類型的像素電路2C的情況下,電壓提供線VSL被設(shè)為獨(dú)立的信號(hào)線。因此,通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)附賦予第1電壓狀態(tài)的電壓5V后,僅在事件A中,從電壓提供線VSL通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓0V,由此能實(shí)現(xiàn)自極性反轉(zhuǎn)動(dòng)作。
因此,可知只要在第1類型的階段P25中,對(duì)電壓提供線VSL施加第2電壓狀態(tài) (OV)的電壓,就能通過與在第1類型中說明的階段P20 P27完全相同的電壓施加方法來執(zhí)行自極性反轉(zhuǎn)動(dòng)作。圖37示出第3類型的像素電路的自極性反轉(zhuǎn)動(dòng)作的時(shí)序圖。在圖37 中,示出了對(duì)輔助電容線CSL施加OV的情況,如果在緊前的寫入動(dòng)作時(shí)對(duì)輔助電容線CSL 施加5V,只要在自極性反轉(zhuǎn)動(dòng)作時(shí)也持續(xù)施加5V即可。另外,在圖37中涵蓋階段P20 P27使電壓提供線VSL為第2電壓狀態(tài)(OV),但是只要至少在階段P25中為第2電壓狀態(tài)即可。
此外,在本類型的情況下,電壓提供線VSL獨(dú)立,因此即使在階段P23下晶體管T3 為導(dǎo)通狀態(tài),在該時(shí)候只要對(duì)VSL施加+5V,就能使內(nèi)部節(jié)點(diǎn)m的電位為第1電壓狀態(tài)?;谶@一情況,能使選擇線SEL的上沖定時(shí)與第3實(shí)施方式同樣早。以下,參照?qǐng)D38說明在這種情況。
在基準(zhǔn)線REF落到OV緊前使選擇線SEL上沖到8V。然后,與該選擇線SEL的上沖一起對(duì)電壓提供線VSL施加5V。此時(shí),晶體管T3為導(dǎo)通狀態(tài),在晶體管Tl的端子中,對(duì)與內(nèi)部節(jié)點(diǎn)m相反的一側(cè)的端子施加5V。但是,事件B的情況是輸出節(jié)點(diǎn)N2的電位為大致 0V,因此晶體管Tl為截止?fàn)顟B(tài),即使在事件A的情況下輸出節(jié)點(diǎn)N2的電位也為大致5V,因此對(duì)柵極-源極間不賦予閾值電壓以上的電壓,晶體管Tl仍然為截止?fàn)顟B(tài)。
并且,在階段P22使基準(zhǔn)線REF為0V,使晶體管T2為截止?fàn)顟B(tài)。然后,與上述實(shí)施方式同樣,使相對(duì)電壓Vcom變換為高電平后(階段P2!3),使柵極線GL為高電平,并且對(duì)源極線SL施加第1電壓狀態(tài)的高電平電壓(階段P24)。由此,在兩個(gè)事件中內(nèi)部節(jié)點(diǎn)m的電位V20均為第1電壓狀態(tài),這一點(diǎn)是相同的。然后,在階段P25中,使柵極線GL變換為低電平,將源極線SL的施加電壓變換為第2電壓狀態(tài)。
然后,在階段P25中使電壓提供線VSL變換為第2電壓狀態(tài)(OV)。在該時(shí)候,選擇線SEL已經(jīng)是高電平,因此為與圖37的時(shí)序圖的階段P25相同的電壓狀態(tài)。即,僅在事件 A的情況下晶體管Tl為導(dǎo)通,內(nèi)部節(jié)點(diǎn)m的電位降低為第2電壓狀態(tài)。另一方面,在事件 B的情況下,輸出節(jié)點(diǎn)N2的電位低,因此晶體管Tl仍然為非導(dǎo)通,因此內(nèi)部節(jié)點(diǎn)m的電位繼續(xù)維持第1電壓狀態(tài)。
然后,只要為與圖37的時(shí)序圖相同的電壓提供狀態(tài)即可。即,在階段M6使選擇線SEL變換為低電平,使晶體管T3截止后,在階段P27使基準(zhǔn)線REF變換為高電平,使晶體管T2導(dǎo)通。由此,內(nèi)部節(jié)點(diǎn)附的電位V20出現(xiàn)在輸出節(jié)點(diǎn)N2。
這樣,如本類型那樣電壓提供線VSL獨(dú)立存在的情況下,在通過晶體管T4使內(nèi)部節(jié)點(diǎn)W為第1電壓狀態(tài)時(shí),能使電壓提供線VSL為第1電壓狀態(tài),因此能在使柵極線GL變換為高電平的前段使選擇線SEL變換為高電平。
(第4 第5類型)
根據(jù)與第3實(shí)施方式同樣的理由,對(duì)圖15示出的第4類型的像素電路2D和圖16 示出的第5類型的像素電路2E,不能執(zhí)行本實(shí)施方式的自極性反轉(zhuǎn)動(dòng)作。
(第6類型)
在圖17示出的第6類型的像素電路2F的情況下,在階段P23中,通過第1開關(guān)電路22從源極線SL對(duì)兩個(gè)事件A、B的節(jié)點(diǎn)m賦予第1電壓狀態(tài)的電壓5V后,在階段P25 中,僅在事件A,需要從電壓提供線VSL通過第2開關(guān)電路23對(duì)節(jié)點(diǎn)m賦予第2電壓狀態(tài)的電壓0V。在此,在第6類型的情況下,在使第1開關(guān)電路22導(dǎo)通的情況下和使第2開關(guān)電路23導(dǎo)通的情況下,都需要使晶體管T3為導(dǎo)通狀態(tài)。也就是說,在圖37示出的第3類型的時(shí)序圖中,需要在階段P23對(duì)選擇線SEL施加高電平電壓,使晶體管T3導(dǎo)通。
此時(shí),在事件A中,在階段P23中第1開關(guān)電路22和第2開關(guān)電路23兩者為導(dǎo)通, 但是只要對(duì)電壓提供線VSL施加第1電壓狀態(tài)的電壓5V,在事件A的情況下也能使內(nèi)部節(jié)點(diǎn)m的電位V20為第1電壓狀態(tài)。并且,在階段P25以后,只要對(duì)電壓提供線VSL賦予第 2電壓狀態(tài)的0V,僅在第2開關(guān)電路23為導(dǎo)通的事件A中,內(nèi)部節(jié)點(diǎn)m的電位V20下降為 0V,第2開關(guān)電路23為非導(dǎo)通的事件B能繼續(xù)維持5V。
總結(jié)以上內(nèi)容,在第6類型的像素電路中,使電壓提供線VSL在階段P23為第1電壓狀態(tài)(5V),然后在階段P25為第2電壓狀態(tài)(OV),其它信號(hào)線為與第3類型的時(shí)序圖同樣的電壓,由此能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。圖39示出第6類型的像素電路的時(shí)序圖。
此外,觀察圖39,在使柵極線GL變換為高電平時(shí)對(duì)選擇線SEL施加8V(高電平電壓),晶體管T3為導(dǎo)通。因此,可知通過與圖38示出的第3類型完全同樣的電壓施加方法, 在本類型中也能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。時(shí)序圖與圖38相同,因此省略。
<2.組 Y>
下面說明選擇線SEL與升壓電容元件Cbst的第2端子連接的屬于組Y的各像素電路的自極性反轉(zhuǎn)動(dòng)作。
(第1、第2、第4、第5類型,)
首先,參照?qǐng)D35示出的組X的第1類型的像素電路的時(shí)序圖來說明圖18示出的組Y的第1類型的像素電路加的動(dòng)作。如上所述,在本實(shí)施方式中,需要在階段Ρ25的時(shí)候使選擇線SEL變換為高電平電壓,使晶體管Τ3導(dǎo)通。
在此,在階段Ρ25的時(shí)候,對(duì)基準(zhǔn)線REF施加0V,晶體管Τ2為非導(dǎo)通。
因此,對(duì)于組Y的第1類型的像素電路加,在與階段Ρ25相同的電壓狀態(tài)的情況下,在事件A、B中均為選擇線SEL的電壓上升導(dǎo)致輸出節(jié)點(diǎn)Ν2的電位上沖。其結(jié)果是,在雙方的事件中晶體管Tl示出導(dǎo)通狀態(tài),第2開關(guān)電路23導(dǎo)通。
因此,在階段Ρ25中,事件A、B均會(huì)導(dǎo)致內(nèi)部節(jié)點(diǎn)附移至第2電壓狀態(tài)(OV),不執(zhí)行自極性反轉(zhuǎn)動(dòng)作。
并且,上述說明在第2、第4、第5類型的像素電路2b、2dJe中也適合。也就是說, 用本實(shí)施方式的方法,對(duì)組Y的第1、第2、第4、第5類型的各像素電路也不能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。
(第3、第6類型)
在第3類型的像素電路2c的情況下,能利用組X的第3類型的像素電路2C的情況下的電壓施加方法中圖38示出的方法來進(jìn)行自極性反轉(zhuǎn)。
即,在階段P20對(duì)基準(zhǔn)線REF施加8V使晶體管T2導(dǎo)通后,在階段P21對(duì)選擇線SEL 施加高電平電壓并且對(duì)電壓提供線VSL施加5V。在本類型的像素2c中,選擇線SEL與第1 電容元件Cbst的一端連接,而在事件A、B雙方中晶體管T2為導(dǎo)通,因此即使選擇線SEL的電壓電平上升,輸出節(jié)點(diǎn)N2的電位也幾乎不上升。另外,此時(shí),晶體管T3為導(dǎo)通狀態(tài),對(duì)晶體管Tl的端子中與內(nèi)部節(jié)點(diǎn)m相反的一側(cè)的端子施加5V。但是,在事件B的情況下輸出節(jié)點(diǎn)N2的電位為大致0V,因此晶體管Tl為截止?fàn)顟B(tài),在事件A的情況下輸出節(jié)點(diǎn)N2的電位也為大致5V,因此不能對(duì)柵極-源極間賦予閾值電壓以上的電壓,晶體管Tl仍然為截止?fàn)顟B(tài)。此外,在事件A的情況下,也考慮到根據(jù)閾值電壓的值使晶體管Tl為導(dǎo)通狀態(tài)的可能性,但是在這種情況下,通過對(duì)內(nèi)部節(jié)點(diǎn)m施加第1電壓狀態(tài)的電壓來自刷新為第1電壓狀態(tài)即可,沒有問題。
并且,在階段P22使基準(zhǔn)線REF為0V,晶體管T2為截止?fàn)顟B(tài)。然后,在使相對(duì)電壓 Vcom變換為高電平后(階段P23),使柵極線GL為高電平并且對(duì)源極線SL施加第1電壓狀態(tài)的高電平電壓(階段P24)。由此,在兩個(gè)事件中,內(nèi)部節(jié)點(diǎn)m的電位V20均為第1電壓狀態(tài)。然后,在階段P25中,使柵極線GL變換為低電平,將源極線SL的施加電壓變換為第 2電壓狀態(tài)。
然后,在階段P25中使電壓提供線VSL變換為第2電壓狀態(tài)(OV)。在該時(shí)候,選擇線SEL已經(jīng)為高電平,因此僅在事件A的情況下晶體管Tl為導(dǎo)通,內(nèi)部節(jié)點(diǎn)m的電位降低為第2電壓狀態(tài)。另一方面,在事件B的情況下,輸出節(jié)點(diǎn)N2的電位低,因此晶體管Tl仍然為非導(dǎo)通,因此內(nèi)部節(jié)點(diǎn)m的電位繼續(xù)維持第ι電壓狀態(tài)。
然后,使基準(zhǔn)線REF為高電平,在階段P^使基準(zhǔn)線REF變換為高電平,使晶體管 T2導(dǎo)通。由此,內(nèi)部節(jié)點(diǎn)m的電位V20出現(xiàn)于輸出節(jié)點(diǎn)N2。
在階段P^使晶體管T2導(dǎo)通后,在階段P27使選擇線SEL變換為低電平。這樣, 對(duì)節(jié)點(diǎn)N2幾乎不造成電位變動(dòng)的影響。通過用這種步驟進(jìn)行電壓施加來執(zhí)行自極性反轉(zhuǎn)動(dòng)作。圖40示出該時(shí)序圖。
此外,根據(jù)圖40,在使柵極線GL變換為高電平時(shí)對(duì)選擇線SEL施加8V(高電平電壓),晶體管T3導(dǎo)通。因此,可知通過同樣的電壓施加方法,對(duì)第6類型的像素電路2f也能執(zhí)行自極性反轉(zhuǎn)動(dòng)作。時(shí)序圖與圖40是相同的,因此省略。
[第5實(shí)施方式]
在第5實(shí)施方式中,參照附圖按各類型中的每個(gè)類型說明常時(shí)顯示模式的寫入動(dòng)作。
在常時(shí)顯示模式的寫入動(dòng)作中,將1幀的量的像素?cái)?shù)據(jù)按水平方向(行方向)的每個(gè)顯示線進(jìn)行分割,在每1水平期間對(duì)各列的源極線SL施加與1個(gè)顯示線的量的各像素?cái)?shù)據(jù)對(duì)應(yīng)的2值的電壓,即高電平電壓(5V)或者低電平電壓(OV)。然后,對(duì)選擇的顯示線 (選擇行)的柵極線GL施加選擇行電壓8V,使該選擇行的全部像素電路2的第1開關(guān)電路 22為導(dǎo)通狀態(tài),將各列的源極線SL的電壓轉(zhuǎn)送到選擇行的各像素電路2的內(nèi)部節(jié)點(diǎn)W。
對(duì)選擇的顯示線以外(非選擇行)的柵極線GL,為使該選擇行的全部像素電路2 的第1開關(guān)電路22為非導(dǎo)通狀態(tài),施加非選擇行電壓-5V。此外,由顯示控制電路11進(jìn)行以下說明的寫入動(dòng)作中的各信號(hào)線的電壓施加的定時(shí)控制,各個(gè)電壓施加由顯示控制電路 11、相對(duì)電極驅(qū)動(dòng)電路12、源極驅(qū)動(dòng)器13、柵極驅(qū)動(dòng)器14進(jìn)行。
<1.組 X>
首先,說明在晶體管T3的控制端子連接著升壓線BST的屬于組X的各像素電路的常時(shí)顯示模式的寫入動(dòng)作。
(第1類型)
圖41示出使用第1類型的像素電路2A(圖8)的寫入動(dòng)作的時(shí)序圖。在圖41中, 示出1幀期間的2個(gè)柵極線GL1、GL2、2個(gè)源極線SL1、SL2、選擇線SEL、基準(zhǔn)線REF、輔助電容線CSL、升壓線BST的各電壓波形以及相對(duì)電壓Vcom的電壓波形。而且,在圖41中,將2 個(gè)像素電路2A的內(nèi)部節(jié)點(diǎn)m的像素電壓V20的各電壓波形合起來顯示。2個(gè)像素電路2A 中的一方是由柵極線GLl和源極線SLl選擇的像素電路2A (a),另一方是由柵極線GLl和源極線SL2選擇的像素電路2A(b),在圖中的像素電壓V20之后分別標(biāo)注(a)和(b)來進(jìn)行區(qū)別。
1幀期間被分割為柵極線GL的個(gè)數(shù)的量的水平期間,在各水平期間選擇的柵極線 GLl GLn按順序分配。在圖41中,示出了最初的2水平期間的2個(gè)柵極線GL1、GL2的電壓變化。在第1水平期間,對(duì)柵極線GLl施加選擇行電壓8V,對(duì)柵極線GL2施加非選擇行電壓-5V,在第2水平期間,對(duì)柵極線GL2施加選擇行電壓8V,對(duì)柵極線GLl施加非選擇行電壓-5V,在此以后的水平期間中,對(duì)兩個(gè)柵極線GL1、GL2施加非選擇行電壓-5V。
對(duì)各列的源極線SL,施加與對(duì)應(yīng)于每個(gè)水平期間的顯示線的像素?cái)?shù)據(jù)對(duì)應(yīng)的電壓 (5V,0V)。在圖41中,代表各源極線SL示出2個(gè)源極線SL1、SL2。此外,在圖41示出的例子中,為了說明像素電壓V20的變化,設(shè)定為將最初的1水平期間的2個(gè)源極線SL1、SL2的電壓分為5V和OV。
在第1類型的像素電路2A中,第1開關(guān)電路22僅由晶體管T4構(gòu)成,因此第1開關(guān)電路22的導(dǎo)通非導(dǎo)通的控制僅由晶體管T4的導(dǎo)通截止控制就足夠了。另外,第2開關(guān)電路23在寫入動(dòng)作中不需要為導(dǎo)通狀態(tài),為了防止非選擇行的像素電路2A中第2開關(guān)電路23為導(dǎo)通狀態(tài),以1幀期間的時(shí)間對(duì)全部與像素電路2A連接的選擇線SEL施加非選擇用電壓OV(也可以是-5V)。此外,對(duì)升壓線BST也施加與選擇線SEL相同的電壓。
另外,為了使晶體管T2與內(nèi)部節(jié)點(diǎn)m的電壓狀態(tài)無關(guān)地為常時(shí)導(dǎo)通狀態(tài),以1幀期間的時(shí)間對(duì)基準(zhǔn)線REF施加比高電平的電壓(5V)高閾值電壓OV程度)以上的8V。由此,輸出節(jié)點(diǎn)N2與內(nèi)部節(jié)點(diǎn)m電連接,能將與內(nèi)部節(jié)點(diǎn)m連接的輔助電容元件Cs用于像素電壓V20的保持,有利于像素電壓V20的穩(wěn)定化。另外,輔助電容線CSL固定于規(guī)定的固定電壓(例如0V)。相對(duì)電壓Vcom進(jìn)行上述相對(duì)AC驅(qū)動(dòng),但是以1幀期間的時(shí)間固定為 OV或者5V。在圖41中,相對(duì)電壓Vcom固定為0V。
(第2、第3類型)
觀察圖41示出的第1類型的像素電路2A的寫入動(dòng)作的時(shí)序圖,涵蓋1幀期間對(duì)選擇線SEL總是施加低電平電壓。也就是說,第2開關(guān)電路23總為非導(dǎo)通。
因此,在第2開關(guān)電路23的一端與輔助電容線CSL連接的第2類型的像素電路 2B、與電壓提供線VSL連接的第3類型中,都能通過與第1類型的時(shí)序圖同樣的電壓施加來進(jìn)行寫入動(dòng)作。此外,在第3類型的情況下,對(duì)電壓提供線VSL施加的電壓為OV即可。
另外,在第3類型的情況下,通過對(duì)電壓提供線VSL施加5V (第1電壓狀態(tài)),即使對(duì)選擇線SEL施加OV而不使晶體管T3為截止?fàn)顟B(tài),晶體管Tl的控制端子的電壓與內(nèi)部節(jié)點(diǎn)W為相同電壓,因此二極管連接狀態(tài)的晶體管Tl為逆偏置狀態(tài)(截止?fàn)顟B(tài)),第2開關(guān)電路23為非導(dǎo)通狀態(tài)。
(第4類型)
在圖13示出的第4類型的像素電路2D中,第1開關(guān)電路22包括晶體管T4與晶體管T3的串聯(lián)電路,因此在寫入時(shí),不僅要使晶體管T4導(dǎo)通,也要使T3導(dǎo)通。這一點(diǎn)是與第1類型的像素電路不同的次序。
圖42示出使用第4類型的像素電路2D的寫入動(dòng)作的時(shí)序圖。在圖42中,除了示出2個(gè)選擇線SEL1、SEL2這一點(diǎn)以外,與圖41示出的項(xiàng)目是共同的。
柵極線GL(GL1、GL2)以及源極線SL(SL1、SL2)的電壓施加定時(shí)和電壓振幅與圖 41完全相同。
在像素電路2D中,第1開關(guān)電路22包括晶體管T4與晶體管T3的串聯(lián)電路,因此在控制第1開關(guān)電路22的導(dǎo)通/非導(dǎo)通時(shí),除了晶體管T4的導(dǎo)通截止控制以外,還需要晶體管T3的導(dǎo)通截止控制。因此,在本類型中,不是一并控制全部選擇線SEL,而是與柵極線GL同樣,需要以行為單位分別地控制。也就是說,按每行設(shè)置1個(gè)選擇線SEL,與柵極線 GLl GLn數(shù)目相同,與柵極線GLl GLn同樣按順序選擇。
在圖42中,示出最初的2水平期間的2個(gè)選擇線SEL1、SEL2的電壓變化。在第1 水平期間,對(duì)選擇線SELl施加選擇用電壓8V,對(duì)選擇線SEL2施加非選擇用電壓-5V,在第2 水平期間,對(duì)選擇線SEL2施加選擇用電壓8V,對(duì)選擇線SELl施加非選擇用電壓-5V,在此以后的水平期間,使兩個(gè)選擇線SEL1、SEL2為非選擇用電壓-5V。
對(duì)基準(zhǔn)線REF、輔助電容線CSL、升壓線BST的施加電壓以及相對(duì)電壓Vcom,與圖 41示出的第1類型相同。此外,在非選擇行中,在使第1開關(guān)電路22為非導(dǎo)通狀態(tài)的情況下,晶體管T4完全成為截止?fàn)顟B(tài),因此用于使晶體管T3截止的選擇線SEL的非選擇用電壓也可以不是-5V而是0V。
此外,在本類型的像素電路的情況下,在寫入時(shí)晶體管T3為導(dǎo)通,但是對(duì)基準(zhǔn)線 REF施加8V,因此即使內(nèi)部節(jié)點(diǎn)m為第1電壓狀態(tài),晶體管Tl也不會(huì)從基準(zhǔn)線REF向朝向晶體管T3的方向?qū)āR虼?,不是把?duì)基準(zhǔn)線REF施加的8V通過第2開關(guān)電路23賦予給內(nèi)部節(jié)點(diǎn)Ni,而是把賦予給源極線SL的正確的寫入電壓賦予給節(jié)點(diǎn)m。
(第5類型)
在圖16示出的第5類型的像素電路2E中,與第4類型的情況同樣,不是一并控制選擇線SEL,而是與柵極線GL同樣,需要以行為單位分別地控制選擇線SEL。也就是說,按每行各設(shè)置1個(gè)選擇線SEL,使其與柵極線GLl GLn數(shù)目相同,與柵極線GLl GLn同樣按順序選擇。
并且,在本類型的構(gòu)成的情況下,在寫入時(shí)晶體管T3為導(dǎo)通,因此第2開關(guān)電路23 導(dǎo)通,為了不會(huì)因此使內(nèi)部節(jié)點(diǎn)m的電位V20變動(dòng),需要對(duì)輔助電容線CSL賦予5V。除此以外能通過與第4類型的像素電路2D同樣的電壓施加方法來進(jìn)行寫入動(dòng)作。
(第6類型)
在圖17示出的第6類型的像素電路2F中,也與第4類型的情況同樣,不是一并控制選擇線SEL,而是與柵極線GL同樣,需要以行為單位分別地控制。也就是說,按每行各設(shè)置1個(gè)選擇線SEL,使其與柵極線GLl GLn數(shù)目相同,與柵極線GLl GLn同樣按順序選擇。
在本類型的構(gòu)成的情況下,在寫入時(shí)晶體管T3有可能為導(dǎo)通。也就是說,假如在寫入動(dòng)作中,與同時(shí)為導(dǎo)通狀態(tài)的第1開關(guān)電路22和第2開關(guān)電路23的各一端連接的源極線SL與電壓提供線VSL的電壓存在差,在源極線SL與電壓提供線VSL間就會(huì)產(chǎn)生電流路徑,位于其中間的節(jié)點(diǎn)的電壓會(huì)發(fā)生變動(dòng),有可能無法對(duì)內(nèi)部節(jié)點(diǎn)m寫入正確的像素電壓 V20。
因此,通過如下方法來解決上述問題在電壓提供線VSL與源極線SL平行地在縱方向(列方向)上延伸,設(shè)為能以列為單位分別地驅(qū)動(dòng)的情況下,使與第2開關(guān)電路23的一端連接的電壓提供線VSL與成對(duì)的第1開關(guān)電路22的一端連接的源極線SL為相同的電壓來進(jìn)行驅(qū)動(dòng),由此使源極線SL與電壓提供線VSL不產(chǎn)生電位差。
另外,與上述方法不同,還有通過使選擇行的第1開關(guān)電路22為非導(dǎo)通來解決上述問題的驅(qū)動(dòng)方法。
對(duì)基準(zhǔn)線REF施加8V,晶體管T2為導(dǎo)通狀態(tài),因此晶體管Tl的控制端子的電壓與內(nèi)部節(jié)點(diǎn)W為相同電壓。因此,對(duì)電壓提供線VSL施加5V (第1電壓狀態(tài)),由此二極管連接狀態(tài)的晶體管Tl為逆偏置狀態(tài)(截止?fàn)顟B(tài)),能使選擇行的第1開關(guān)電路22為非導(dǎo)通狀態(tài)。根據(jù)該方法,不需要使電壓提供線VSL與源極線SL為相同電壓來進(jìn)行驅(qū)動(dòng),因此在使電壓提供線VSL與柵極線GL平行地在橫方向(行方向)上延伸的電路構(gòu)成中也能進(jìn)行寫入動(dòng)作。
<2.組 Y>
下面說明升壓電容元件Cbst的第2端子連接著選擇線SEL的屬于組Y的各像素電路的常時(shí)顯示模式的寫入動(dòng)作。
(第1類型 第3類型)
觀察圖41示出的組X的第1類型的像素電路2Α的寫入動(dòng)作的時(shí)序圖,涵蓋1幀期間地對(duì)選擇線SEL總是施加低電平電壓。也就是說,第2開關(guān)電路23總是非導(dǎo)通,而且賦予給升壓電容元件Cbst的一端的電壓也不變化。
因此,在組Y的第1類型 第3類型的像素電路h、2b、2c中,能通過與組X的第 1類型的時(shí)序圖同樣的電壓施加來進(jìn)行寫入動(dòng)作。此外,在第3類型的情況下,對(duì)電壓提供線VSL施加的電壓為固定電壓即可。在此,使形成二極管連接的晶體管Tl為逆偏置狀態(tài), 例如施加5V即可。
(第4類型 第6類型)
觀察圖42示出的組X的第4類型的像素電路2D的寫入動(dòng)作的時(shí)序圖,在選擇行中對(duì)選擇線SEL施加高電平電壓,對(duì)非選擇行施加低電平電壓。
在此,在組Y的第4類型的像素電路2d的情況下,當(dāng)對(duì)選擇線SEL施加高電平電壓時(shí),賦予給升壓電容元件Cbst的一端的電壓也隨之上升。然而,在寫入動(dòng)作時(shí),對(duì)基準(zhǔn)線 REF賦予高電平電壓(8V),晶體管T2為導(dǎo)通狀態(tài)。因此,寄生電容大的節(jié)點(diǎn)m與節(jié)點(diǎn)N2 電連接,因此節(jié)點(diǎn)N2的電位幾乎不上升。因此,選擇線SEL的電壓變動(dòng)不對(duì)電路動(dòng)作賦予影響,能用與組X的第4類型的像素電路2D同樣的電壓施加方法進(jìn)行寫入動(dòng)作。在第5 第6類型中,也能通過與組X的第5 第6類型同樣的電壓施加來實(shí)現(xiàn)寫入動(dòng)作。
[第6實(shí)施方式]
在第6實(shí)施方式中,說明常時(shí)顯示模式下的自刷新動(dòng)作與寫入動(dòng)作的關(guān)系。
在常時(shí)顯示模式下,在對(duì)1幀的量的圖像數(shù)據(jù)執(zhí)行寫入動(dòng)作后,以固定期間不進(jìn)行寫入動(dòng)作,維持緊前進(jìn)行寫入動(dòng)作而得到的顯示內(nèi)容。
通過寫入動(dòng)作,通過源極線SL對(duì)各像素內(nèi)的像素電極20賦予電壓。然后,柵極線 GL為低電平,晶體管T4為非導(dǎo)通狀態(tài)。但是,由于通過緊前的寫入動(dòng)作存儲(chǔ)于像素電極20 的電荷的存在,像素電極20的電位被保持。即,在像素電極20與相對(duì)電極80之間維持電壓Vic。由此,在寫入動(dòng)作完成后,也繼續(xù)為對(duì)液晶電容Clc兩端施加圖像數(shù)據(jù)的顯示所需的電壓的狀態(tài)。
在相對(duì)電極80的電位固定的情況下,液晶電壓Vlc依賴于像素電極20的電位。該電位隨著像素電路2內(nèi)的晶體管的漏電電流的發(fā)生與時(shí)間經(jīng)過一起發(fā)生變動(dòng)。例如,在源極線SL的電位比內(nèi)部節(jié)點(diǎn)m的電位低的情況下,產(chǎn)生從內(nèi)部節(jié)點(diǎn)m向源極線SL的漏電電流,像素電壓V20經(jīng)時(shí)地減少。反之,在源極線SL的電位比內(nèi)部節(jié)點(diǎn)m的電位高的情況下,產(chǎn)生從源極線SL向內(nèi)部節(jié)點(diǎn)m的漏電電流,像素電極20的電位經(jīng)時(shí)地增加。也就是說,不進(jìn)行來自外部的寫入動(dòng)作而經(jīng)過時(shí)間時(shí),液晶電壓Vlc緩緩變化,其結(jié)果是顯示圖像也會(huì)變化。
在通常顯示模式的情況下,即使是靜止圖像也會(huì)按每1幀對(duì)全部像素電路2執(zhí)行寫入動(dòng)作。因此,存儲(chǔ)于像素電極20的電荷量只要能維持1幀期間即可。1幀期間內(nèi)的像素電極20的電位變動(dòng)量再大也是極小的,因此其間的電位變動(dòng)不會(huì)對(duì)顯示的圖像數(shù)據(jù)賦予視覺上能確認(rèn)的程度的影響。因此,在通常顯示模式下,像素電極20的電位變動(dòng)幾乎沒有問題。
與此相對(duì),在常時(shí)顯示模式下,不是按每1幀執(zhí)行寫入動(dòng)作的構(gòu)成。因此,在相對(duì)電極80的電位固定的期間,視情況需要涵蓋數(shù)幀地保持像素電極20的電位。但是,當(dāng)涵蓋數(shù)幀期間地不進(jìn)行寫入動(dòng)作而是放置時(shí),由于上述漏電電流的發(fā)生,像素電極20的電位會(huì)斷續(xù)地變動(dòng)。其結(jié)果是,顯示的圖像數(shù)據(jù)有可能以能視覺確認(rèn)的程度發(fā)生變化。
為了避免發(fā)生這種現(xiàn)象,在常時(shí)顯示模式下,以圖43的流程圖示出的要領(lǐng)組合執(zhí)行自極性反轉(zhuǎn)動(dòng)作和寫入動(dòng)作,由此能抑制像素電極的電位變動(dòng)并且實(shí)現(xiàn)大幅度電力消耗的減少。
首先,按在第5實(shí)施方式中所述的要領(lǐng)執(zhí)行常時(shí)顯示模式下的1幀的量的像素?cái)?shù)據(jù)的寫入動(dòng)作(步驟#1)。
在步驟#1的寫入動(dòng)作后,通過在第2實(shí)施方式所述的要領(lǐng)執(zhí)行自刷新動(dòng)作(步驟 #2)。自刷新動(dòng)作由施加脈沖電壓的階段Pl和待機(jī)的階段P2實(shí)現(xiàn)。
在此,在自刷新動(dòng)作期間的階段P2的期間,當(dāng)接受新的像素?cái)?shù)據(jù)的寫入動(dòng)作(數(shù)據(jù)改寫)、外部刷新動(dòng)作或者外部極性反轉(zhuǎn)動(dòng)作的請(qǐng)求時(shí)(步驟#3為是),返回步驟#1,執(zhí)行新的像素?cái)?shù)據(jù)或者以往的像素?cái)?shù)據(jù)的寫入動(dòng)作。在上述階段P2的期間,在未接受該請(qǐng)求的情況(步驟#3為否)下,返回步驟#2再次執(zhí)行自刷新動(dòng)作。由此,能抑制漏電電流的影響導(dǎo)致顯示圖像的變化。
當(dāng)不進(jìn)行自刷新動(dòng)作而是通過寫入動(dòng)作來進(jìn)行刷新動(dòng)作時(shí),為用上述數(shù)學(xué)式1示出的關(guān)系式表示的功耗,但是在以相同的刷新率反復(fù)進(jìn)行自刷新動(dòng)作的情況下,全部源極線電壓的驅(qū)動(dòng)次數(shù)為1次,因此數(shù)學(xué)式1中的變量m為1,當(dāng)假定顯示分辨率(像素?cái)?shù))為 VGA時(shí),m = 1920,η = 480,因此如果如圖1、3 5那樣構(gòu)成電壓提供線的信號(hào)線與柵極線 GL平行地形成,可以期待減少到1920分之1程度的功耗。
在本實(shí)施方式中,同時(shí)采用自刷新動(dòng)作和外部刷新動(dòng)作或者外部極性反轉(zhuǎn)動(dòng)作的理由是為了應(yīng)對(duì)如下情況假如最初是正常動(dòng)作的像素電路2,由于老化變化,第2開關(guān)電路23或者控制電路24會(huì)發(fā)生故障,雖然能無障礙地實(shí)施寫入動(dòng)作,但是在一部分像素電路 2中出現(xiàn)不能正常執(zhí)行自刷新動(dòng)作的狀態(tài)。也就是說,當(dāng)僅依賴于自刷新動(dòng)作時(shí),當(dāng)該一部分像素電路2的顯示出現(xiàn)惡化,該惡化就固定了,而通過同時(shí)采用外部極性反轉(zhuǎn)動(dòng)作,能防止該顯示缺陷的固定化。
此外,在第2類型的像素電路QB、2b)的情況下,為了實(shí)現(xiàn)本實(shí)施方式的流程,需要在步驟#1中使輔助電容線CSL為5V來執(zhí)行寫入動(dòng)作,這一點(diǎn)在第2實(shí)施方式中已經(jīng)說明。
[第7實(shí)施方式]
在第7實(shí)施方式中,說明常時(shí)顯示模式下的自極性反轉(zhuǎn)動(dòng)作與寫入動(dòng)作的關(guān)系。
在常時(shí)顯示模式下,寫入動(dòng)作不按每1幀執(zhí)行,而是經(jīng)過規(guī)定量的幀期間來間歇地執(zhí)行寫入動(dòng)作。在此期間,全部像素電路2A為非選擇狀態(tài),對(duì)全部柵極線GL施加非選擇行電壓-5V,對(duì)全部選擇線SEL也施加非選擇用電壓-5V,第1開關(guān)電路22和第2開關(guān)電路 23均為非導(dǎo)通狀態(tài),內(nèi)部節(jié)點(diǎn)m與源極線SL電分離。
然而,如上所述,由于與內(nèi)部節(jié)點(diǎn)m連接的晶體管T4等的截止時(shí)的漏電電流,內(nèi)部節(jié)點(diǎn)W的像素電壓V20緩慢變化。因此,當(dāng)停止寫入動(dòng)作的幀期間的間隔變長(zhǎng)時(shí),由于液晶電壓Vlc的變動(dòng)會(huì)使顯示圖像發(fā)生變化。在該變化超過視覺上的允許限度前,需要進(jìn)行再寫入動(dòng)作。在對(duì)相同的顯示圖像進(jìn)行再寫入動(dòng)作的情況下,使相對(duì)電壓Vcom的電壓值在高電平(5V)與低電平(OV)之間反轉(zhuǎn),使對(duì)源極線SL施加的電壓也在高電平(5V)與低電平(OV)之間反轉(zhuǎn),由此能對(duì)相同的像素?cái)?shù)據(jù)進(jìn)行再寫入。這與現(xiàn)有的作為使用外部像素存儲(chǔ)器的極性反轉(zhuǎn)動(dòng)作的“外部極性反轉(zhuǎn)動(dòng)作”相當(dāng)。
上述外部極性反轉(zhuǎn)動(dòng)作與寫入動(dòng)作完全相同,將1幀的量的像素?cái)?shù)據(jù)分割為柵極線的個(gè)數(shù)的量的水平期間來進(jìn)行寫入,因此產(chǎn)生了需要使各列的源極線SL最大按每1水平期間變化,帶來大的電力消耗。因此,在本實(shí)施方式中,在常時(shí)顯示模式中,按圖44的流程圖示出的要領(lǐng)來組合執(zhí)行自極性反轉(zhuǎn)動(dòng)作和寫入動(dòng)作,由此實(shí)現(xiàn)大幅度減少電力消耗。
最初,按在第5實(shí)施方式中所述的要領(lǐng)執(zhí)行常時(shí)顯示模式下的1幀的量的像素?cái)?shù)據(jù)的寫入動(dòng)作(步驟#11)。
步驟#11的寫入動(dòng)作后,經(jīng)過與規(guī)定數(shù)量的幀期間的量相當(dāng)?shù)拇龣C(jī)期間后,對(duì)常時(shí)顯示模式下的1幀的量的像素電路2,按在第3 第4實(shí)施方式中所述的要領(lǐng)一并執(zhí)行自極性反轉(zhuǎn)動(dòng)作(步驟#12)。其結(jié)果是,在上述待機(jī)期間的經(jīng)過中,如圖41 圖42所示,發(fā)生像素電壓V20的微小電壓變動(dòng),隨之液晶電壓Vlc中也發(fā)生了同樣的電壓變動(dòng)的電壓被初始化,像素電壓V20復(fù)原為進(jìn)行寫入動(dòng)作緊后的電壓狀態(tài),液晶電壓Vl也成為以與進(jìn)行寫入動(dòng)作緊后的電壓值相同的絕對(duì)值發(fā)生極性反轉(zhuǎn)的狀態(tài)。因此,通過自極性反轉(zhuǎn)動(dòng)作同時(shí)實(shí)現(xiàn)液晶電壓Vlc的刷新動(dòng)作和極性反轉(zhuǎn)動(dòng)作。
在步驟#12的自極性反轉(zhuǎn)動(dòng)作后,當(dāng)在上述待機(jī)期間的經(jīng)過中從外部接受新的像素?cái)?shù)據(jù)的寫入動(dòng)作(數(shù)據(jù)改寫)或者“外部極性反轉(zhuǎn)動(dòng)作”的請(qǐng)求時(shí)(步驟#13為是),返回步驟#11,執(zhí)行新的像素?cái)?shù)據(jù)或者以往的像素?cái)?shù)據(jù)的寫入動(dòng)作。在上述待機(jī)期間的經(jīng)過中沒有接受該請(qǐng)求的情況(步驟#13為否)下,在經(jīng)過上述待機(jī)期間后返回步驟#12,再次執(zhí)行自極性反轉(zhuǎn)動(dòng)作。由此,每次經(jīng)過上述待機(jī)期間都會(huì)反復(fù)執(zhí)行自極性反轉(zhuǎn)動(dòng)作,因此能進(jìn)行液晶電壓Vlc的刷新動(dòng)作和極性反轉(zhuǎn)動(dòng)作,防止液晶顯示元件的惡化和顯示質(zhì)量的降低。
通過自極性反轉(zhuǎn)動(dòng)作能減少功耗的理由以及不僅用自極性反轉(zhuǎn)動(dòng)作還同時(shí)采用外部極性反轉(zhuǎn)動(dòng)作的理由與使用第6實(shí)施方式的自刷新動(dòng)作的情況的理由相同,因此省略。另外,為了實(shí)現(xiàn)本實(shí)施方式的流程,當(dāng)然限定為能執(zhí)行自極性反轉(zhuǎn)動(dòng)作的像素電路的類型。
此外,在第2類型的像素電路QB)的情況下,為了實(shí)現(xiàn)本實(shí)施方式的流程,需要在步驟#11中使輔助電容線CSL為OV來執(zhí)行寫入動(dòng)作,這一點(diǎn)在第3實(shí)施方式以及第4實(shí)施方式中已經(jīng)說明。
[第8實(shí)施方式]
在第8實(shí)施方式中,說明常時(shí)顯示模式下的自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作與寫入動(dòng)作的關(guān)系。如第6和第7實(shí)施方式中所述的那樣,自刷新動(dòng)作、自極性反轉(zhuǎn)動(dòng)作分別具有減少功耗的效果。在本實(shí)施方式中,在常時(shí)顯示模式中,用圖45的流程圖示出的要領(lǐng)來組合執(zhí)行自刷新動(dòng)作、自極性反轉(zhuǎn)動(dòng)作以及寫入動(dòng)作,由此能實(shí)現(xiàn)更大幅度的電力消耗的減少。
首先,按在第5實(shí)施方式中所述的要領(lǐng)執(zhí)行常時(shí)顯示模式下的1幀的量的像素?cái)?shù)據(jù)的寫入動(dòng)作(步驟#21)。
在步驟#21的寫入動(dòng)作后,通過在第2實(shí)施方式中所述的要領(lǐng)執(zhí)行自刷新動(dòng)作 (步驟#22)。
下面檢測(cè)該自刷新動(dòng)作是從緊前進(jìn)行寫入動(dòng)作起第幾次的動(dòng)作。換言之,對(duì)從緊前進(jìn)行寫入動(dòng)作起執(zhí)行了幾幀的量的自刷新動(dòng)作進(jìn)行計(jì)數(shù)。如果該計(jì)數(shù)值在規(guī)定的臨界幀數(shù)以下(步驟#23中為否),繼續(xù)返回步驟#22執(zhí)行自刷新動(dòng)作。另一方面,如果超過臨界幀數(shù)(步驟#23中為是),通過在第3 第4實(shí)施方式中所述的要領(lǐng)執(zhí)行自極性反轉(zhuǎn)動(dòng)作 (步驟#24)。
在步驟#24的自極性反轉(zhuǎn)動(dòng)作后,當(dāng)從外部接受新的像素?cái)?shù)據(jù)的寫入動(dòng)作(數(shù)據(jù)改寫)或者“外部極性反轉(zhuǎn)動(dòng)作”的請(qǐng)求時(shí)(步驟#25為是),返回步驟#21,執(zhí)行新的像素?cái)?shù)據(jù)或者以往的像素?cái)?shù)據(jù)的寫入動(dòng)作。另一方面,在未接受該請(qǐng)求的情況(步驟#25為否) 下,返回步驟#22,再次執(zhí)行自刷新動(dòng)作。由此,反復(fù)執(zhí)行自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作,因此能進(jìn)行液晶電壓Vlc的刷新動(dòng)作和極性反轉(zhuǎn)動(dòng)作,防止液晶顯示元件的惡化和顯示質(zhì)量的降低。
此外,也可以代替圖45的流程圖,構(gòu)成為適當(dāng)組合圖43的流程圖和圖44的流程圖,由此將自刷新動(dòng)作和自極性反轉(zhuǎn)動(dòng)作組合。特別是在第2類型的像素電路QB)的情況下,為了實(shí)現(xiàn)本實(shí)施方式的流程,需要在進(jìn)行自刷新動(dòng)作時(shí),在數(shù)據(jù)寫入時(shí)(步驟#1)使輔助電容線CSL為5V,在進(jìn)行自極性反轉(zhuǎn)動(dòng)作時(shí),數(shù)據(jù)寫入時(shí)(步驟#11)為0V。在這種像素電路的情況下,不能執(zhí)行圖45的流程圖,因此適于將圖43的流程圖和圖44的流程圖組合執(zhí)行。
[第9實(shí)施方式]
在第9實(shí)施方式中,對(duì)于各類型中的每個(gè)類型參照

通常顯示模式的寫入動(dòng)作。
通常顯示模式的寫入動(dòng)作是如下動(dòng)作將1幀的量的像素?cái)?shù)據(jù)按水平方向(行方向)的每個(gè)顯示線進(jìn)行分割,在每1水平期間對(duì)各列的源極線SL施加與1顯示線的量的各像素?cái)?shù)據(jù)對(duì)應(yīng)的多灰度級(jí)的模擬電壓,并且對(duì)選擇的顯示線(選擇行)的柵極線GL施加選擇行電壓8V,使該選擇行的全部像素電路2的第1開關(guān)電路22為導(dǎo)通狀態(tài),將各列的源極線SL的電壓轉(zhuǎn)送到選擇行的各像素電路2的內(nèi)部節(jié)點(diǎn)m。對(duì)選擇的顯示線以外(非選擇行)的柵極線GL,為了使該選擇行的全部像素電路2的第1開關(guān)電路22為非導(dǎo)通狀態(tài),施加非選擇行電壓-5V。
以下說明的寫入動(dòng)作的各信號(hào)線的電壓施加的定時(shí)控制由顯示控制電路11進(jìn)行,各個(gè)電壓施加由顯示控制電路11、相對(duì)電極驅(qū)動(dòng)電路12、源極驅(qū)動(dòng)器13、柵極驅(qū)動(dòng)器14 進(jìn)行。
圖46示出使用了組X的第1類型的像素電路2A的寫入動(dòng)作的時(shí)序圖。在圖46 中,示出了 1幀期間的2個(gè)柵極線GL1、GL2、2個(gè)源極線SL1、SL2、選擇線SEL、基準(zhǔn)線REF、 輔助電容線CSL和升壓線BST的各電壓波形以及相對(duì)電壓Vcom的電壓波形。
1幀期間被分割為柵極線GL的個(gè)數(shù)的量的水平期間,在各水平期間選擇的柵極線 GLl GLn按順序被分配。在圖46中,示出了最初的2水平期間的2個(gè)柵極線GL1、GL2的電壓變化。在第1水平期間,對(duì)柵極線GLl施加選擇行電壓8V,對(duì)柵極線GL2施加非選擇行電壓-5V,在第2水平期間,對(duì)柵極線GL2施加選擇行電壓8V,對(duì)柵極線GLl施加非選擇行電壓-5V,在此以后的水平期間,對(duì)兩個(gè)柵極線GL1、GL2施加非選擇行電壓-5V。
對(duì)各列的源極線SL施加與每個(gè)水平期間對(duì)應(yīng)的顯示線的像素?cái)?shù)據(jù)所對(duì)應(yīng)的多灰度級(jí)的模擬電壓。此外,在通常顯示模式下,施加與模擬顯示線的像素?cái)?shù)據(jù)對(duì)應(yīng)的多灰度級(jí)的模擬電壓,施加電壓沒有單義地確定,因此在圖46中通過用斜線涂抹來表現(xiàn)。此外,在圖 46中代表各源極線SL1、SL2,……SLm而示出2個(gè)源極線SL1、SL2。
相對(duì)電壓Vcom按每1水平期間變化(相對(duì)AC驅(qū)動(dòng)),因此該模擬電壓為與相同的水平期間中的相對(duì)電壓Vcom對(duì)應(yīng)的電壓值。也就是說,視相對(duì)電壓Vcom為5V還是0V,設(shè)定對(duì)源極線SL施加的模擬電壓,使得用數(shù)學(xué)式2賦予的液晶電壓Vlc的絕對(duì)值不變而僅有極性改變。
在第1類型和第4類型的像素電路中,第1開關(guān)電路22僅由晶體管T4構(gòu)成,因此第1開關(guān)電路22的導(dǎo)通非導(dǎo)通的控制僅由晶體管T4進(jìn)行導(dǎo)通截止控制就夠了。另外,第 2開關(guān)電路23在寫入動(dòng)作中不需要為導(dǎo)通狀態(tài),為了防止在非選擇行的像素電路2A中第2 開關(guān)電路23為導(dǎo)通狀態(tài),以1幀期間的時(shí)間對(duì)與全部像素電路2A連接的選擇線SEL施加非選擇用電壓-5V。該非選擇用電壓不限于負(fù)電壓,也可以是0V。
另外,以1幀期間的時(shí)間對(duì)基準(zhǔn)線REF施加使晶體管T2與內(nèi)部節(jié)點(diǎn)m的電壓狀態(tài)無關(guān)地為常時(shí)導(dǎo)通狀態(tài)的電壓。該電壓值為比作為多灰度級(jí)的模擬電壓而從源極線SL 賦予的電壓值中的最大值高晶體管T2的閾值電壓以上的電壓即可。在圖46中,設(shè)上述最大值為5V,閾值電壓為2V,施加比它們之和大的8V。
按每1水平期間對(duì)相對(duì)電壓Vcom進(jìn)行相對(duì)AC驅(qū)動(dòng),因此輔助電容線CSL以與相對(duì)電壓Vcom相同的電壓被驅(qū)動(dòng)。像素電極20通過液晶層而與相對(duì)電極80進(jìn)行電容耦合, 并且通過輔助電容元件Cs而與輔助電容線CSL進(jìn)行電容耦合。因此,當(dāng)使輔助電容元件C2 的輔助電容線CSL側(cè)的電壓固定時(shí),相對(duì)電壓Vcom的變化在輔助電容線CSL與輔助電容元件C2間被分配,出現(xiàn)于像素電極20,會(huì)使非選擇行的像素電路2的液晶電壓Vlc發(fā)生變動(dòng)。 因此,用與相對(duì)電壓Vcom相同的電壓驅(qū)動(dòng)全部輔助電容線CSL,由此相對(duì)電極80和像素電極20的電壓向相同的電壓方向變化,能抑制上述非選擇行的像素電路2的液晶電壓Vlc的變動(dòng)。
如在第5實(shí)施方式中說明的那樣,根據(jù)與常時(shí)顯示模式的寫入動(dòng)作的情況同樣的理由,在第2類型和第3類型的像素電路中也能通過與第1類型同樣的電壓施加方法實(shí)現(xiàn)寫入動(dòng)作。另外,在第4類型 第6類型的像素電路中,與常時(shí)顯示模式的寫入動(dòng)作同樣, 以行為單位分別地控制選擇線SEL即可,除此以外能通過與第1類型同樣的電壓施加方法來實(shí)現(xiàn)寫入動(dòng)作。此外,在第3類型和第6類型的情況下,對(duì)電壓提供線VSL施加的電壓為 OV即可。
而且,組Y的各像素電路Oa 2f)能通過進(jìn)行與相同類型的組X的各像素電路 (2A 2F)同樣的電壓施加來實(shí)現(xiàn)寫入動(dòng)作。關(guān)于這一點(diǎn),能通過與在第5實(shí)施方式中說明的常時(shí)顯示模式的寫入動(dòng)作的情況同樣的理由說明,因此省略詳細(xì)內(nèi)容。
此外,在通常顯示模式的寫入動(dòng)作中,作為按每1水平期間使各顯示線的極性反轉(zhuǎn)的方法,除了上述“相對(duì)AC驅(qū)動(dòng)”以外,還有作為相對(duì)電壓Vcom對(duì)相對(duì)電極80施加規(guī)定的固定電壓的方法。根據(jù)該方法,對(duì)像素電極20施加的電壓以相對(duì)電壓Vcom為基準(zhǔn)按每 1水平期間交替為正電壓的情況和為負(fù)電壓的情況。
在這種情況下,有將該像素電壓通過源極線SL直接寫入的方法;以及寫入以相對(duì)電壓Vcom為中心的電壓范圍的電壓后,通過使用輔助電容元件Cs的電容耦合進(jìn)行電壓調(diào)整,使其以相對(duì)電壓Vcom為基準(zhǔn)為正電壓或者負(fù)電壓中的任一方的方法。在這種情況下, 輔助電容線CSL不在與相對(duì)電壓Vcom相同的電壓下被驅(qū)動(dòng),而是以行為單位分別地進(jìn)行脈沖驅(qū)動(dòng)。
另外,在本實(shí)施方式中,在通常顯示模式的寫入動(dòng)作中,采用按每1水平期間使各顯示線的極性反轉(zhuǎn)的方法,但是這是為了消除以1幀為單位進(jìn)行極性反轉(zhuǎn)的情況下發(fā)生的以下示出的故障。此外,作為消除這種故障的方法,還有按每列進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)的方法、 在行和列方向上同時(shí)以像素為單位進(jìn)行極性反轉(zhuǎn)驅(qū)動(dòng)方法。
假定如下情況在某個(gè)幀F(xiàn)l中,在全部像素中施加正極性的液晶電壓Vlc,在下一個(gè)幀F(xiàn)2中,在全部像素中施加負(fù)極性的液晶電壓Vlc。即使在對(duì)液晶層75施加相同絕對(duì)值的電壓的情況下,有時(shí)也會(huì)視正極性還是負(fù)極性而使光的透射率產(chǎn)生微小的差異。在顯示高畫質(zhì)的靜止圖像的情況下,該微小的差異的存在可能在幀F(xiàn)l和幀F(xiàn)2中使顯示樣式發(fā)生微小的變化。另外,在動(dòng)態(tài)圖像顯示時(shí),在幀間應(yīng)為相同內(nèi)容的顯示內(nèi)容的顯示區(qū)域內(nèi)中, 也可能使其顯示樣式發(fā)生微小的變化。在進(jìn)行高畫質(zhì)的靜止圖像、動(dòng)態(tài)圖像的顯示時(shí),假定這種微小的變化也能視覺識(shí)別的情況。
并且,通常顯示模式是顯示這種高畫質(zhì)的靜止圖像、動(dòng)態(tài)圖像的模式,因此上述微小的變化有可能被視覺識(shí)別。為了避免這種現(xiàn)象,在本實(shí)施方式中,在相同幀內(nèi)按每個(gè)顯示線使極性反轉(zhuǎn)。由此,在相同幀內(nèi),也在顯示線間施加不同極性的液晶電壓Vlc,因此能抑制對(duì)基于液晶電壓Vlc的極性的顯示圖像數(shù)據(jù)造成影響。
[其它實(shí)施方式]
以下說明其它實(shí)施方式。
<1>關(guān)于屬于組X的像素電路2A 2F,在通常顯示模式和常時(shí)顯示模式的寫入動(dòng)作時(shí)中,也可以對(duì)基準(zhǔn)線REF賦予低電平電壓,使晶體管T2為截止?fàn)顟B(tài)。由此,內(nèi)部節(jié)點(diǎn)m 和輸出節(jié)點(diǎn)N2被電分離,其結(jié)果是像素電極20的電位不受寫入動(dòng)作前的輸出節(jié)點(diǎn)N2的電壓的影響。由此,像素電極20的電壓能正確地反映源極線SL的施加電壓,能無誤差地顯示圖像數(shù)據(jù)。
其中,如上所述,節(jié)點(diǎn)m的總寄生電容遠(yuǎn)遠(yuǎn)大于節(jié)點(diǎn)N2,節(jié)點(diǎn)N2的初始狀態(tài)的電位幾乎不會(huì)對(duì)像素電極20的電位造成影響,因此優(yōu)選晶體管T2為常時(shí)導(dǎo)通狀態(tài)。
<2>在上述實(shí)施方式中,說明了自極性反轉(zhuǎn)動(dòng)作以1幀為單位以全部像素電路為對(duì)象實(shí)施的情況,但是也可以例如將1幀分割為包括一定數(shù)量的行的多個(gè)行組,以該行組為單位執(zhí)行。例如,也可以依次反復(fù)對(duì)偶數(shù)行的像素電路執(zhí)行自極性反轉(zhuǎn)動(dòng)作,對(duì)奇數(shù)行的像素電路執(zhí)行下一個(gè)自極性反轉(zhuǎn)動(dòng)作。通過這樣將偶數(shù)行和奇數(shù)行分離來進(jìn)行自極性反轉(zhuǎn)動(dòng)作,在由于自極性反轉(zhuǎn)動(dòng)作而產(chǎn)生微小的顯示誤差的情況下,該微小的誤差被分散到每個(gè)偶數(shù)行或者每個(gè)奇數(shù)行,能使對(duì)顯示圖像的影響更小。同樣,也可以將1幀分割為包括一定數(shù)量的列的多個(gè)列組,以該列組為單位來執(zhí)行。
<3>在上述實(shí)施方式中,構(gòu)成為相對(duì)于在有源矩陣基板10上的全部像素電路2,具備第2開關(guān)電路23和控制電路M。與此相對(duì),在構(gòu)成為在有源矩陣基板10上具備進(jìn)行透射液晶顯示的透射像素部和進(jìn)行反射液晶顯示的反射像素部的兩種像素部的情況下,也可以構(gòu)成為僅在反射像素部的像素電路中具備第2開關(guān)電路23和控制電路M,在透射顯示部的像素電路中不具備第2開關(guān)電路23和控制電路M。
在這種情況下,在通常顯示模式時(shí)利用透射像素部進(jìn)行圖像顯示,在常時(shí)顯示模式時(shí)利用反射像素部進(jìn)行圖像顯示。通過這樣構(gòu)成,能減少形成于有源矩陣基板10整體的元件數(shù)量。
<4>在上述實(shí)施方式中,構(gòu)成為各像素電路2具備輔助電容元件Cs,但是也可以構(gòu)成為不具備輔助電容元件Cs。其中,為了使內(nèi)部節(jié)點(diǎn)m的電位更穩(wěn)定化,實(shí)現(xiàn)顯示圖像的可靠的穩(wěn)定化,優(yōu)選具備該輔助電容元件Cs的方案。
<5>在上述實(shí)施方式中,假定了各像素電路2的顯示元件部21僅由單位液晶顯示元件Clc構(gòu)成的情況,但是如圖47所示,也可以構(gòu)成為在內(nèi)部節(jié)點(diǎn)m與像素電極20之間具備模擬放大器Amp (電壓放大器)。在圖47中,作為一個(gè)例子,構(gòu)成為輸入輔助電容線CSL 和電源線Vcc作為模擬放大器Amp的電源用線。
在這種情況下,賦予給內(nèi)部節(jié)點(diǎn)m的電壓通過利用模擬放大器Amp設(shè)定的放大率 η放大,放大后的電壓被提供給像素電極20。因此,是能將內(nèi)部節(jié)點(diǎn)m的微小的電壓變化反映于顯示圖像的構(gòu)成。
此外,在該構(gòu)成的情況下,在常時(shí)顯示模式的自極性反轉(zhuǎn)動(dòng)作下,內(nèi)部節(jié)點(diǎn)m的電壓由放大率η放大并被提供給像素電極20,因此通過調(diào)整對(duì)源極線SL施加的第1電壓狀態(tài)和第2電壓狀態(tài)的電壓差,能使提供給像素電極20的第1電壓狀態(tài)和第2電壓狀態(tài)的電壓與相對(duì)電壓Vcom的高電平和低電平的電壓一致。
<6>在上述實(shí)施方式中,將像素電路2內(nèi)的晶體管Tl Τ4假定為N溝道型的多晶硅TFT,但是也可以是使用P溝道型的TFT的構(gòu)成、使用非晶硅TFT的構(gòu)成。在使用P溝道型的TFT的構(gòu)成的顯示裝置中,也能通過進(jìn)行使電源電壓和作為已敘述的動(dòng)作條件而示出的電壓值的正負(fù)反轉(zhuǎn)、使事件A和事件B中的施加電壓反轉(zhuǎn)、在常時(shí)顯示模式的寫入動(dòng)作中將處于第1電壓狀態(tài)(5V)和第2電壓狀態(tài)(OV)的電壓置換為第1電壓狀態(tài)(OV)和第 2電壓狀態(tài)(5V)等,與上述各實(shí)施方式同樣地使像素電路2動(dòng)作,能得到同樣的效果。
<7>在上述實(shí)施方式中,作為常時(shí)顯示模式下的像素電壓V20和相對(duì)電壓Vcom的第1電壓狀態(tài)和第2電壓狀態(tài)的電壓值假定了 OV和5V,對(duì)各信號(hào)線施加的電壓值也與之相應(yīng)地設(shè)定為_5V、0V、5V、8V、10V,但是這些電壓值能根據(jù)使用的液晶元件和晶體管元件的特性(閾值電壓等)而適當(dāng)變更。
<8>在上述實(shí)施方式中,舉例說明了液晶顯示裝置,但是本發(fā)明不限于此,只要是具有與用于保持像素?cái)?shù)據(jù)的像素電容Cp對(duì)應(yīng)的電容,基于保持于該電容的電壓來顯示圖像的顯示裝置,都能應(yīng)用本發(fā)明。
例如,在與像素電容相當(dāng)?shù)碾娙葜斜3峙c像素?cái)?shù)據(jù)相當(dāng)?shù)碾妷簛磉M(jìn)行圖像顯示的有機(jī)EL (Electroluminescenece 電致發(fā)光)顯示裝置的情況下,特別是關(guān)于自刷新動(dòng)作能應(yīng)用本發(fā)明。圖48是示出這種有機(jī)EL顯示裝置的像素電路的一個(gè)例子的電路圖。在該像素電路中,對(duì)包括TFT的驅(qū)動(dòng)用晶體管Tdv的柵極端子賦予保持于輔助電容Cs的電壓作為像素?cái)?shù)據(jù),與該電壓相應(yīng)的電流通過驅(qū)動(dòng)用晶體管Tdv流到發(fā)光元件0LED。因此,該輔助電容Cs與上述各實(shí)施方式中的像素電容Cp相當(dāng)。
此外,在圖48示出的像素電路中,與通過對(duì)電極間施加電壓來控制光的透射率從而進(jìn)行圖像顯示的液晶顯示裝置不同,利用流過元件的電流使元件自身發(fā)光從而進(jìn)行圖像顯示。因此,由于發(fā)光元件的整流性,不能使施加到該元件的兩端的電壓的極性反轉(zhuǎn),而且也沒有這種必要性。因此,在圖48的像素電路中,不能進(jìn)行在第3 第4實(shí)施方式中說明的自極性反轉(zhuǎn)動(dòng)作。
附圖標(biāo)記說明
1 液晶顯示裝置;2 像素電路;2A、2B、2C、2D、2E、2F 像素電路;2a、2b、2c、2d、 2e,2f 像素電路;10 有源矩陣基板;11 顯示控制電路;12 相對(duì)電極驅(qū)動(dòng)電路;13 源極驅(qū)動(dòng)器;14 柵極驅(qū)動(dòng)器;20 像素電極;21 顯示元件部;22 第1開關(guān)電路;23 第2開關(guān)電路;24 控制電路;74 密封材料;75 液晶層;80 相對(duì)電極;81 相對(duì)基板;Amp 模擬放大器;BST 升壓線;Cbst 升壓電容元件;Clc 液晶顯示元件;CML 相對(duì)電極配線;CSL 輔助電容線;Cs 輔助電容元件;Ct 定時(shí)信號(hào);DA 數(shù)字圖像信號(hào);Dv 數(shù)據(jù)信號(hào);GL(GL1、 GL2、……,GLn)柵極線;Gtc 掃描側(cè)定時(shí)控制信號(hào);Nl 內(nèi)部節(jié)點(diǎn);N2 輸出節(jié)點(diǎn);OLED 發(fā)光元件;P1、P2 階段;P10、P11、……、P18 階段;P20、P21、……、P27 階段;REF 基準(zhǔn)線;ScU Sc2, ......、Scm 源極信號(hào);SEL 選擇線;SL(SL1、SL2、......、SLm)源極線;Stc 數(shù)據(jù)側(cè)定時(shí)控制信號(hào);T1、T2、T3、T4、T5 晶體管;Tdv 驅(qū)動(dòng)用晶體管;V20 像素電極電位,內(nèi)部節(jié)點(diǎn)電位;Vcom 相對(duì)電壓;Vlc 液晶電壓;VN2 輸出節(jié)點(diǎn)電位。
權(quán)利要求
1.一種像素電路,其特征在于,具備 顯示元件部,其包含單位顯示元件;內(nèi)部節(jié)點(diǎn),其構(gòu)成上述顯示元件部的一部分,保持施加到上述顯示元件部的像素?cái)?shù)據(jù)的電壓;第1開關(guān)電路,其至少經(jīng)由規(guī)定的開關(guān)元件將從數(shù)據(jù)信號(hào)線提供的上述像素?cái)?shù)據(jù)的電壓轉(zhuǎn)送到上述內(nèi)部節(jié)點(diǎn);第2開關(guān)電路,其將提供給規(guī)定的電壓提供線的電壓不經(jīng)由上述規(guī)定的開關(guān)元件轉(zhuǎn)送到上述內(nèi)部節(jié)點(diǎn);以及控制電路,其將與上述內(nèi)部節(jié)點(diǎn)所保持的上述像素?cái)?shù)據(jù)的電壓相應(yīng)的規(guī)定的電壓保持在第1電容元件的一端,并且控制上述第2開關(guān)電路的導(dǎo)通非導(dǎo)通,第1晶體管元件 第3晶體管元件具有第1端子、第2端子以及控制上述第1端子和第2端子間的導(dǎo)通的控制端子,上述第2開關(guān)電路具有上述第1晶體管元件 第3晶體管元件中的上述第1晶體管元件和第3晶體管元件,上述控制電路具有上述第1晶體管元件 第3晶體管元件中的上述第2晶體管元件,上述第2開關(guān)電路包括上述第1晶體管元件與上述第3晶體管元件的串聯(lián)電路, 上述控制電路包括上述第2晶體管元件與上述第1電容元件的串聯(lián)電路, 上述第1開關(guān)電路的一端與上述數(shù)據(jù)信號(hào)線連接, 上述第2開關(guān)電路的一端與上述電壓提供線連接,上述第1開關(guān)電路和第2開關(guān)電路的各另一端以及上述第2晶體管元件的第1端子與上述內(nèi)部節(jié)點(diǎn)連接,上述第1晶體管元件的控制端子、上述第2晶體管元件的第2端子以及上述第1電容元件的一端相互連接,上述第2晶體管元件的控制端子與第1控制線連接, 上述第3晶體管元件的控制端子與第2控制線連接, 上述第1電容元件的另一端與上述第2控制線或者第3控制線連接。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于, 上述第1控制線被兼用作上述電壓提供線。
3.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,還具備第2電容元件,上述第2電容元件的一端與上述內(nèi)部節(jié)點(diǎn)連接,另一端與第4控制線或者規(guī)定的固定電壓線連接。
4.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,還具備第2電容元件,上述第2電容元件的一端與上述內(nèi)部節(jié)點(diǎn)連接,另一端與第4控制線連接,上述第4控制線被兼用作上述電壓提供線。
5.根據(jù)權(quán)利要求1至4中的任一項(xiàng)所述的像素電路,其特征在于,上述規(guī)定的開關(guān)元件包括具有第1端子、第2端子以及控制上述第1端子和第2端子間的導(dǎo)通的控制端子的第4晶體管元件,上述第4晶體管元件的控制端子與掃描信號(hào)線分別連接。
6.根據(jù)權(quán)利要求5所述的像素電路,其特征在于,上述第1開關(guān)電路構(gòu)成為不包括上述規(guī)定的開關(guān)元件以外的開關(guān)元件。
7.根據(jù)權(quán)利要求5所述的像素電路,其特征在于,上述第1開關(guān)電路包括上述第2開關(guān)電路內(nèi)的上述第3晶體管元件與上述規(guī)定的開關(guān)元件的串聯(lián)電路或者第5晶體管與上述規(guī)定的開關(guān)元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接。
8.一種顯示裝置,其特征在于, 構(gòu)成為在行方向和列方向上分別配置多個(gè)權(quán)利要求1所述的像素電路來構(gòu)成像素電路陣列, 按每個(gè)上述列各具備1個(gè)上述數(shù)據(jù)信號(hào)線,在配置于同一列的上述像素電路中,上述第1開關(guān)電路的一端與共用的上述數(shù)據(jù)信號(hào)線連接,在配置于同一行或者同一列的上述像素電路中,上述第2晶體管元件的控制端子與共用的上述第1控制線連接,在配置于同一行或者同一列的上述像素電路中,上述第3晶體管元件的控制端子與共用的上述第2控制線連接,在配置于同一行或者同一列的上述像素電路中,上述第1電容元件的上述另一端與共用的上述第2控制線或者上述第3控制線連接,上述顯示裝置具備分別地驅(qū)動(dòng)上述數(shù)據(jù)信號(hào)線的數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路以及分別地驅(qū)動(dòng)上述第1控制線和第2控制線的控制線驅(qū)動(dòng)電路,在上述第1控制線被兼用作上述電壓提供線的情況下,或者上述電壓提供線是獨(dú)立配線的情況下,上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)上述電壓提供線,在上述第1電容元件的另一端與上述第3控制線連接的情況下,上述控制線驅(qū)動(dòng)電路驅(qū)動(dòng)上述第3控制線。
9.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于, 在上述電壓提供線是獨(dú)立配線的情況下,在配置于同一行或者同一列的上述像素電路中,上述第2開關(guān)電路的一端與共用的上述電壓提供線連接。
10.根據(jù)權(quán)利要求8或者9所述的顯示裝置,其特征在于,上述第1開關(guān)電路構(gòu)成為不包含上述規(guī)定的開關(guān)元件以外的開關(guān)元件,并且上述規(guī)定的開關(guān)元件是具有第1端子、第2端子以及控制上述第1端子和第2端子間的導(dǎo)通的控制端子的第4晶體管元件,構(gòu)成為上述第1端子與上述內(nèi)部節(jié)點(diǎn)連接,第2端子與上述數(shù)據(jù)信號(hào)線連接,控制端子與掃描信號(hào)線連接,構(gòu)成為按每個(gè)上述行各具備1個(gè)上述掃描信號(hào)線,并且配置于同一行的上述像素電路與共用的上述掃描信號(hào)線連接,具備分別地驅(qū)動(dòng)上述掃描信號(hào)線的掃描信號(hào)線驅(qū)動(dòng)電路。
11.根據(jù)權(quán)利要求8或者9所述的顯示裝置,其特征在于,上述規(guī)定的開關(guān)元件包括具有第1端子、第2端子以及控制上述兩端子間的導(dǎo)通的控制端子的第4晶體管元件,上述第1開關(guān)電路包括上述第2開關(guān)電路內(nèi)的上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接, 按每個(gè)上述行各具備1個(gè)掃描信號(hào)線和1個(gè)上述第2控制線, 上述第4晶體管元件的控制端子與掃描信號(hào)線連接,配置于同一行的上述像素電路與共用的上述掃描信號(hào)線及共用的上述第2控制線分別連接,具備分別地驅(qū)動(dòng)上述掃描信號(hào)線的掃描信號(hào)線驅(qū)動(dòng)電路。
12.根據(jù)權(quán)利要求10所述的顯示裝置,其特征在于,在對(duì)配置于1個(gè)選擇行的上述像素電路分別地進(jìn)行寫入上述像素?cái)?shù)據(jù)的寫入動(dòng)作時(shí), 上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)上述選擇行的上述掃描信號(hào)線施加規(guī)定的選擇行電壓,使配置于上述選擇行的上述第4晶體管元件為導(dǎo)通狀態(tài),并且對(duì)非選擇行的上述掃描信號(hào)線施加規(guī)定的非選擇行電壓,使配置于上述非選擇行的上述第4晶體管元件為非導(dǎo)通狀態(tài),上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)各個(gè)上述數(shù)據(jù)信號(hào)線分別地施加與寫入上述選擇行的各列的上述像素電路中的像素?cái)?shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)電壓。
13.根據(jù)權(quán)利要求12所述的顯示裝置,其特征在于, 在上述寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓。
14.根據(jù)權(quán)利要求12所述的顯示裝置,其特征在于, 在上述寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓。
15.根據(jù)權(quán)利要求12所述的顯示裝置,其特征在于, 在上述寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2晶體管元件與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地為導(dǎo)通狀態(tài)的規(guī)定的電壓,并且對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài)。
16.根據(jù)權(quán)利要求11所述的顯示裝置,其特征在于,在對(duì)配置于1個(gè)選擇行的上述像素電路分別地進(jìn)行寫入上述像素?cái)?shù)據(jù)的寫入動(dòng)作時(shí), 上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)上述選擇行的上述掃描信號(hào)線施加規(guī)定的選擇行電壓,使配置于上述選擇行的上述第4晶體管元件為導(dǎo)通狀態(tài),并且對(duì)非選擇行的上述掃描信號(hào)線施加規(guī)定的非選擇行電壓,使配置于上述非選擇行的上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路對(duì)上述選擇行的上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的選擇用電壓,并且對(duì)上述非選擇行的上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的非選擇用電壓,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)各個(gè)上述數(shù)據(jù)信號(hào)線分別地施加與寫入上述選擇行的各列的上述像素電路中的像素?cái)?shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)電壓。
17.根據(jù)權(quán)利要求16所述的顯示裝置,其特征在于, 在上述寫入動(dòng)作時(shí),上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加使上述第2晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓。
18.根據(jù)權(quán)利要求11所述的顯示裝置,其特征在于, 在上述電壓提供線是獨(dú)立配線的情況下,在對(duì)配置于1個(gè)選擇行的上述像素電路分別地進(jìn)行寫入上述像素?cái)?shù)據(jù)的寫入動(dòng)作時(shí), 上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)上述選擇行的上述掃描信號(hào)線施加規(guī)定的選擇行電壓,使配置于上述選擇行的上述第4晶體管元件為導(dǎo)通狀態(tài),并且對(duì)非選擇行的上述掃描信號(hào)線施加規(guī)定的非選擇行電壓,使配置于上述非選擇行的上述第4晶體管元件為非導(dǎo)通狀態(tài),上述控制線驅(qū)動(dòng)電路對(duì)上述選擇行的上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的選擇用電壓,對(duì)上述第1控制線施加使上述第2晶體管元件與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地為導(dǎo)通狀態(tài)的規(guī)定的電壓,對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)各個(gè)上述數(shù)據(jù)信號(hào)線分別地施加與寫入上述選擇行的各列的上述像素電路中的像素?cái)?shù)據(jù)對(duì)應(yīng)的數(shù)據(jù)電壓。
19.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,在對(duì)多個(gè)上述像素電路進(jìn)行使上述第2開關(guān)電路和上述控制電路工作并且同時(shí)補(bǔ)償上述內(nèi)部節(jié)點(diǎn)的電壓變動(dòng)的自刷新動(dòng)作時(shí),上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓在上述內(nèi)部節(jié)點(diǎn)所保持的2值的像素?cái)?shù)據(jù)的電壓狀態(tài)為第1電壓狀態(tài)的情況下利用上述第2晶體管元件隔斷從上述第1 電容元件的一端向上述內(nèi)部節(jié)點(diǎn)的電流,在第2電壓狀態(tài)的情況下使上述第2晶體管元件為導(dǎo)通狀態(tài),對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓, 對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),對(duì)與作為上述自刷新動(dòng)作的對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線提供上述第1電壓狀態(tài)的上述像素?cái)?shù)據(jù)的電壓。
20.根據(jù)權(quán)利要求19所述的顯示裝置,其特征在于, 在上述自刷新動(dòng)作結(jié)束緊后進(jìn)入待機(jī)狀態(tài),上述控制線驅(qū)動(dòng)電路對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,并且使上述電壓脈沖的施加結(jié)束。
21.根據(jù)權(quán)利要求20所述的顯示裝置,其特征在于, 在上述待機(jī)狀態(tài)中,上述控制線驅(qū)動(dòng)電路對(duì)上述數(shù)據(jù)信號(hào)線施加上述第2電壓狀態(tài)的電壓。
22.根據(jù)權(quán)利要求20所述的顯示裝置,其特征在于,隔開比上述自刷新動(dòng)作期間長(zhǎng)10倍以上的上述待機(jī)狀態(tài)來反復(fù)進(jìn)行上述自刷新動(dòng)作。
23.根據(jù)權(quán)利要求19所述的顯示裝置,其特征在于,在上述第1開關(guān)電路構(gòu)成為不包含上述第4晶體管元件以外的開關(guān)元件的情況下, 將上述自刷新動(dòng)作對(duì)象的多個(gè)上述像素電路以1個(gè)列或者多個(gè)列為單位分區(qū), 至少將上述第2控制線和與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線設(shè)置為能按每個(gè)上述分區(qū)進(jìn)行驅(qū)動(dòng),對(duì)于不是上述自刷新動(dòng)作的對(duì)象的分區(qū),上述控制線驅(qū)動(dòng)電路對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)與上述第1電容元件的另一端連接的上述第2控制線或者上述第3控制線不施加上述電壓脈沖,依次切換上述自刷新動(dòng)作對(duì)象的上述分區(qū),按每個(gè)上述分區(qū)來分割執(zhí)行上述自刷新動(dòng)作。
24.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件, 并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后的規(guī)定期間中對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,然后, 停止對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
25.根據(jù)權(quán)利要求M所述的顯示裝置,其特征在于, 在上述第1控制線被兼用作上述電壓提供線的情況下,在上述初始狀態(tài)設(shè)定動(dòng)作后,上述控制線驅(qū)動(dòng)電路對(duì)上述第1控制線施加上述第2電壓狀態(tài)的電壓作為與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的上述規(guī)定的電壓。
26.根據(jù)權(quán)利要求M所述的顯示裝置,其特征在于,上述像素電路具備一端與上述內(nèi)部節(jié)點(diǎn)連接、另一端與第4控制線連接的第2電容元件,在上述第4控制線被兼用作上述電壓提供線的情況下,上述控制線驅(qū)動(dòng)電路在上述自極性反轉(zhuǎn)動(dòng)作的期間中對(duì)上述第4控制線持續(xù)施加上述第2電壓狀態(tài)的電壓。
27.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述電壓提供線不與上述第1控制線 第3控制線兼用,是獨(dú)立配線,上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第3控制線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)上述第2控制線和上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2 電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1 晶體管元件為非導(dǎo)通狀態(tài),并且使上述第3晶體管元件為導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線和上述第3控制線施加電壓脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的電壓脈沖緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
28.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述電壓提供線不與上述第1控制線 第2控制線兼用,是獨(dú)立配線,上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件,并且上述第1電容元件的另一端與上述第2控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第2控制線和上述電壓提供線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)上述第2控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第 1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線施加脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
29.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述電壓提供線不與上述第1控制線 第3控制線兼用,是獨(dú)立配線,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2 開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第3控制線和上述電壓提供線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在從上述掃描信號(hào)線驅(qū)動(dòng)電路的上述電壓脈沖施加時(shí)到該脈沖施加結(jié)束后為止的規(guī)定期間中對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,停止對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓, 上述控制線驅(qū)動(dòng)電路,利用上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖,在對(duì)上述數(shù)據(jù)信號(hào)線施加上述第1 電壓狀態(tài)的電壓期間,在對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第1電壓狀態(tài)的電壓后、結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
30.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述電壓提供線不與上述第1控制線 第3控制線兼用,是獨(dú)立配線,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2 開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)上述第3控制線和上述電壓提供線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)上述第2控制線和上述第3控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2 電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1 晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線和上述第3控制線施加電壓脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓, 上述控制線驅(qū)動(dòng)電路,利用上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖,在對(duì)上述數(shù)據(jù)信號(hào)線施加上述第1 電壓狀態(tài)的電壓期間,在對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第1電壓狀態(tài)的電壓后、結(jié)束對(duì)上述第2控制線和上述第3控制線施加上述電壓脈沖緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
31.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述電壓提供線不與上述第1控制線 第2控制線兼用,是獨(dú)立配線,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2 開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,并且上述第1電容元件的另一端與上述第2控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)與上述第1電容元件的另一端連接的上述第2控制線施加規(guī)定的電壓振幅的電壓脈沖,對(duì)上述第1電容元件的一端賦予通過上述第1電容元件的電容耦合帶來的電壓變化,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第1電壓狀態(tài)的情況下,上述第2晶體管元件為非導(dǎo)通狀態(tài),從而不抑制上述電壓變化,使上述第1晶體管元件為導(dǎo)通狀態(tài),另一方面,在上述內(nèi)部節(jié)點(diǎn)的電壓為上述第2電壓狀態(tài)的情況下,上述第2晶體管元件為導(dǎo)通狀態(tài),從而抑制上述電壓變化,使上述第1晶體管元件為非導(dǎo)通狀態(tài),然后,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后經(jīng)過規(guī)定期間后停止對(duì)上述第2控制線施加電壓脈沖,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓, 上述控制線驅(qū)動(dòng)電路,利用上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖,在對(duì)上述數(shù)據(jù)信號(hào)線施加上述第1電壓狀態(tài)的電壓期間,在對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第1電壓狀態(tài)的電壓后、結(jié)束對(duì)上述第2控制線施加上述電壓脈沖緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
32.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述第1開關(guān)電路不包含上述第4晶體管元件以外的開關(guān)元件, 并且上述第1電容元件的另一端與上述第3控制線連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,在由于上述第1電容元件的一端的電壓值的差使上述第1晶體管元件的第1端子或者第2端子的電壓為上述第2電壓狀態(tài)的情況下,施加如下規(guī)定的電壓該規(guī)定的電壓使得在上述內(nèi)部節(jié)點(diǎn)為上述第1電壓狀態(tài)的情況下上述第1晶體管元件為導(dǎo)通狀態(tài),在上述內(nèi)部節(jié)點(diǎn)為上述第2電壓狀態(tài)的情況下上述第1晶體管元件為非導(dǎo)通狀態(tài),對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者在上述電壓提供線是獨(dú)立配線的情況下,對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加無論上述內(nèi)部節(jié)點(diǎn)為上述第1電壓狀態(tài)還是上述第2電壓狀態(tài)都使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加后的規(guī)定期間中對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
33.根據(jù)權(quán)利要求8所述的顯示裝置,其特征在于,上述像素電路構(gòu)成為上述電壓提供線不與上述第1控制線 第3控制線兼用,是獨(dú)立配線,上述第1電容元件的另一端與上述第3控制線連接,并且上述第1開關(guān)電路包括上述第3晶體管元件與上述第4晶體管元件的串聯(lián)電路或者第5晶體管與上述第4晶體管元件的串聯(lián)電路,上述第5晶體管的控制端子與上述第2開關(guān)電路內(nèi)的上述第3晶體管元件的控制端子連接,上述單位顯示元件包括液晶顯示元件,上述液晶顯示元件包括像素電極、相對(duì)電極以及被上述像素電極與上述相對(duì)電極夾持的液晶層,在上述顯示元件部中,上述內(nèi)部節(jié)點(diǎn)直接或者通過電壓放大器與上述像素電極連接, 具備對(duì)上述相對(duì)電極提供電壓的相對(duì)電極電壓提供電路,對(duì)于多個(gè)上述像素電路,在使上述第1開關(guān)電路、上述第2開關(guān)電路和上述控制電路工作,使施加到上述像素電極與上述相對(duì)電極之間的電壓的極性同時(shí)反轉(zhuǎn)的自極性反轉(zhuǎn)動(dòng)作中,執(zhí)行如下一系列動(dòng)作作為上述自極性反轉(zhuǎn)動(dòng)作開始前的初始狀態(tài)設(shè)定動(dòng)作,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述像素電路陣列內(nèi)的全部上述像素電路連接的上述掃描信號(hào)線施加規(guī)定的電壓,使上述第4晶體管元件為非導(dǎo)通狀態(tài), 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加如下規(guī)定的電壓該規(guī)定的電壓根據(jù)上述內(nèi)部節(jié)點(diǎn)所保持的2 值的像素?cái)?shù)據(jù)的電壓狀態(tài)是第1電壓狀態(tài)還是第2電壓狀態(tài)而與上述第1電容元件的一端的電壓值產(chǎn)生差,對(duì)上述第2控制線施加使上述第3晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,或者對(duì)上述電壓提供線施加使上述第1晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,使上述第2開關(guān)電路為非導(dǎo)通狀態(tài),對(duì)與上述第1電容元件的另一端連接的上述第3控制線施加規(guī)定的初始電壓, 在上述初始狀態(tài)設(shè)定動(dòng)作后, 上述控制線驅(qū)動(dòng)電路,對(duì)上述第1控制線施加與上述內(nèi)部節(jié)點(diǎn)的電壓狀態(tài)無關(guān)地使上述第2晶體管元件為非導(dǎo)通狀態(tài)的規(guī)定的電壓,然后,上述掃描信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述掃描信號(hào)線施加規(guī)定的電壓振幅的電壓脈沖,使上述第4晶體管元件暫時(shí)為導(dǎo)通狀態(tài)之后,返回非導(dǎo)通狀態(tài),上述相對(duì)電極電壓提供電路在上述第2晶體管元件為非導(dǎo)通狀態(tài)之后、直到上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加為止,使對(duì)上述相對(duì)電極施加的電壓在2個(gè)電壓狀態(tài)間變化,上述控制線驅(qū)動(dòng)電路至少在從上述掃描信號(hào)線驅(qū)動(dòng)電路的上述電壓脈沖施加時(shí)到該脈沖施加結(jié)束的經(jīng)過規(guī)定期間后為止的期間對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓,上述數(shù)據(jù)信號(hào)線驅(qū)動(dòng)電路對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述數(shù)據(jù)信號(hào)線至少在上述掃描信號(hào)線驅(qū)動(dòng)電路施加上述電壓脈沖的期間施加上述第1電壓狀態(tài)的電壓,上述控制線驅(qū)動(dòng)電路在結(jié)束對(duì)上述第2控制線施加使上述第3晶體管元件為導(dǎo)通狀態(tài)的規(guī)定的電壓緊前的至少一部分期間中,對(duì)與上述自極性反轉(zhuǎn)動(dòng)作對(duì)象的多個(gè)上述像素電路連接的全部上述電壓提供線施加上述第2電壓狀態(tài)的電壓。
34.根據(jù)權(quán)利要求M至33中的任一項(xiàng)所述的顯示裝置,其特征在于, 在上述像素電路具備一端與上述內(nèi)部節(jié)點(diǎn)連接、另一端與固定電壓線連接的第2電容元件的情況下,上述掃描信號(hào)線驅(qū)動(dòng)電路結(jié)束上述電壓脈沖的施加之后通過調(diào)整上述固定電壓線的電壓來補(bǔ)償在上述電壓脈沖的施加結(jié)束時(shí)產(chǎn)生的上述內(nèi)部節(jié)點(diǎn)的電壓變動(dòng)。 1全文摘要
提供不導(dǎo)致開口率降低地實(shí)現(xiàn)功耗下降的顯示裝置。液晶電容元件(Clc)是被像素電極20與相對(duì)電極(80)夾著而形成的。對(duì)相對(duì)電極(80)施加相對(duì)電壓(Vcom)。像素電極(20)、第1開關(guān)電路(22)的一端、第2開關(guān)電路(23)的一端、第2晶體管(T2)的第1端子形成內(nèi)部節(jié)點(diǎn)(N1)。第1開關(guān)電路(22)的另一端與源極線(SL)連接。第2開關(guān)電路(23)的另一端與電壓供給線(VSL)連接,第2開關(guān)電路(23)包括晶體管(T1)和晶體管(T3)的串聯(lián)電路,在晶體管(T1)的控制端子、晶體管(T2)的第2端子以及升壓電容元件(Cbst)的一端形成輸出節(jié)點(diǎn)(N2)。升壓電容元件(Csbt)的另一端與升壓線(BST)連接,晶體管(T2)的控制端子與基準(zhǔn)線(REF)連接,晶體管(T3)的控制端子與選擇線(SEL)連接。
文檔編號(hào)G09G3/20GK102498510SQ201080039890
公開日2012年6月13日 申請(qǐng)日期2010年5月24日 優(yōu)先權(quán)日2009年9月7日
發(fā)明者山內(nèi)祥光 申請(qǐng)人:夏普株式會(huì)社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1