亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

多分區(qū)像素驅(qū)動電路及其方法

文檔序號:2646274閱讀:221來源:國知局
專利名稱:多分區(qū)像素驅(qū)動電路及其方法
技術(shù)領(lǐng)域
本發(fā)明關(guān)于一種像素驅(qū)動電路及其方法,特別是有關(guān)于一種多分區(qū)像素驅(qū)動電路 及其方法。
背景技術(shù)
隨著光學(xué)科技與半導(dǎo)體技術(shù)的進(jìn)步,液晶顯示面板已廣泛的應(yīng)用于電子產(chǎn) 品顯示 面板上。液晶顯示器具有高畫質(zhì)、體積小、重量輕、低電壓驅(qū)動、低消耗功率及應(yīng)用范圍廣等 優(yōu)點,其已取代傳統(tǒng)的陰極射線管成為顯示器的主流技術(shù)。一般而言,液晶顯示面板(IXD)包含二基板并有液晶被密封于其間,像素電極及 薄膜晶體管(TFT)被設(shè)置于一基板上,而相對于各像素電極的彩色濾光膜及一共享于各像 素的共同電極被設(shè)置在另一基板上。彩色濾光膜包含紅(R)、綠(G)、藍(lán)(B)三種,而在每一 像素中會設(shè)有此三種顏色中的一種濾光膜。紅、綠、藍(lán)色像素互相鄰設(shè)而一起構(gòu)成一像元。隨相關(guān)技術(shù)的發(fā)展,業(yè)界已具有較佳視角特性的多分區(qū)垂直配向(Multi-domain Vertical Alignment ;MVA)式液晶顯示器,此技術(shù)并實際應(yīng)用于液晶顯示電視上,技術(shù)特征 在于其分割一個像素為四分區(qū)(4domain)。多分區(qū)垂直配向技術(shù)所制造的液晶顯示器具有 高對比、廣視角及大尺寸兼容等優(yōu)點,不過其液晶屏幕于前視與側(cè)視的比較,仍會發(fā)現(xiàn)側(cè)視 產(chǎn)生白浮現(xiàn)象(color washout),且應(yīng)答時間較慢,這將降低多分區(qū)垂直配向模式的影像質(zhì) 量。要降低色偏,最有效率的方法可以采用八分區(qū)(Sdomain)技術(shù)來解決,即像素分區(qū)從4 分區(qū)增加到8分區(qū)或更多。其可利用電容耦合型(CapacitanceCoupling type, C-C type)、 雙數(shù)據(jù)或雙柵型(T-T type)以及共同電壓擺蕩(common voltage swinging, Com-swing) 技術(shù)而產(chǎn)生8分區(qū)像素。其中雙數(shù)據(jù)或雙柵型(T-T type)以及共同電壓擺蕩技術(shù)需要額 外的電路信號(由集成電路及電子元件所產(chǎn)生),因此增加了回路的成本。雖然電容耦合型 技術(shù)不會增加制造成本,但是由于其自耦合電容的浮置電極會導(dǎo)致嚴(yán)重的影像殘留。在先前技術(shù)的增強(qiáng)的多分區(qū)垂直配向模式(AMVA,Advanced-MVA mode)中, 請參考SID期刊2007年18. 3,其教示一種附加更新技術(shù)(ART,AdditionalRefresh Technology),其分割像素為主區(qū)及次區(qū)以提供八分區(qū)像素。附加更新技術(shù)是利用自加速驅(qū) 動(self-overdriving)的八分區(qū)像素來降低白浮現(xiàn)象并縮短應(yīng)答時間。此外,請參考圖1,所示為現(xiàn)行8分區(qū)像素電路架構(gòu),包括主像素(Mainpixel)A與 次像素(Sub pixel)B,主像素A中有主薄膜晶體管50及電容61、62,而次像素B中有次薄 膜晶體管60及電容63、64,數(shù)據(jù)線10與掃描線30連接,電壓震蕩線20與40連接數(shù)據(jù)線 10以及分別連接電容61與63。此原理是針對主像素A與次像素B,利用不同的電壓震蕩信 號,使得主像素與次像素產(chǎn)生不同的電壓差而達(dá)到8分區(qū)像素的效果。上述傳統(tǒng)設(shè)計的缺點在于(1).電路設(shè)計復(fù)雜,(2).共同電壓震蕩(CS)信號為一 交流(AC)信號,此將造成集成電路(IC)端的出力負(fù)載較重,并且成本提高;(3).電容耦合 型的像素因浮置(Floating)電極結(jié)構(gòu)而有燒付問題;(4).共同電壓擺蕩型態(tài)有較嚴(yán)重的 斜視紅黃帶。
因此,因應(yīng)共同電壓擺蕩設(shè)計方式的缺點,本發(fā)明提供一種優(yōu)于公知技術(shù)的新8分區(qū)像素的實施方式,其為公知技術(shù)所無法比擬者,并且可以有效地增加液晶顯示效能。

發(fā)明內(nèi)容
為了克服公知技術(shù)問題,本發(fā)明提供一種八分區(qū)像素的顯示面板的像素驅(qū)動電路 及其方法,以解決顯示面板最后一條掃描線(Gate line)顯示異常的問題。本發(fā)明的再一目的是提供一種多分區(qū)像素驅(qū)動方法,所述方法是利用一配線以連 接第一條掃描線與虛擬掃描線,使顯示面板最后一條掃描線能夠正常顯示。本發(fā)明的又一目的是提供一種多分區(qū)像素驅(qū)動方法,所述方法無須新增額外電路 信號或回路端,而可以達(dá)到多分區(qū)像素的效果。本發(fā)明所公開的一種多分區(qū)像素驅(qū)動電路,包括;一第一條掃描線,耦合至一數(shù)據(jù) 線;一虛擬掃描線,耦合至數(shù)據(jù)線;以及一配線,耦合第一條掃描線與虛擬掃描線。本發(fā)明公開一種多分區(qū)像素驅(qū)動電路,包括一多分區(qū)像素陣列,包含復(fù)數(shù)主像素、 復(fù)數(shù)次像素、復(fù)數(shù)條掃描線與復(fù)數(shù)條數(shù)據(jù)線,其中第m列、第η行的像素包含第一主像素與 第一次像素,其中第一主像素包含一主像素薄膜晶體管、第一像素電容及第一儲存電容位 于該主像素中,其中主像素薄膜晶體管具有第一柵極耦合第m條掃描線、第一源極耦合第η 條數(shù)據(jù)線、第一漏極耦合第一像素電容及第一儲存電容;上述的第一次像素包含第一與第 二次薄膜晶體管、第二像素電容、第二儲存電容及第三儲存電容,位于該次像素中,其中該 第一次薄膜晶體管具有第二柵極耦合第m條掃描線,具有第二源極耦合第η條數(shù)據(jù)線數(shù)據(jù) 線,第一次薄膜晶體管具有第二漏極耦合至第二像素電容、第二儲存電容、第三儲存電容; 第二次薄膜晶體管具有第三柵極耦合第(m+1)條掃描線、第三源極耦合第二漏極與第二像 素電容之間,具有第三漏極耦合第三儲存電容及第四儲存電容之間;其中多分區(qū)分電路陣 列包含一虛擬掃描線,列于復(fù)數(shù)條掃描線之后;及一配線,耦合復(fù)數(shù)條掃描線的第一條掃描 線與虛擬掃描線間,以利于復(fù)數(shù)條掃描線的最后一條掃描線得正常顯示。本發(fā)明的多分區(qū)像素驅(qū)動電路還包含一最后一條掃描線耦合第η條數(shù)據(jù)線。上述 像素驅(qū)動電路還包含一第二主薄膜晶體管,位于一第二主像素中,其柵極耦合最后一條掃 描線,其源極耦合第η條數(shù)據(jù)線,其漏極耦合第三像素電容及第五儲存電容;一第一三次薄 膜晶體管,位于一第二次像素中,其柵極耦合最后一條掃描線,其源極耦合第η條數(shù)據(jù)線, 其漏極耦合第四像素電容、第六儲存電容及第七儲存電容;以及一第四次薄膜晶體管,位于 第二次像素中,其柵極耦合虛擬掃描線,其源極耦合第五漏極與第四像素電容之間,其漏極 耦合第六儲存電容及第七儲存電容之間。配線是配置于顯示面板的右側(cè)邊或左側(cè)邊,其中 該左側(cè)邊的配線為虛擬源極線。本發(fā)明所揭示的一種多分區(qū)像素驅(qū)動方法,其中該多分區(qū)像素驅(qū)動方法是透過一 多分區(qū)像素驅(qū)動電路執(zhí)行,多分區(qū)像素驅(qū)動電路包括一多分區(qū)像素陣列包含復(fù)數(shù)主像素、 復(fù)數(shù)次像素、復(fù)數(shù)條掃描線、復(fù)數(shù)條數(shù)據(jù)線及一虛擬掃描線,每一主像素包含一主薄膜晶體 管、一第一像素電容及一第一儲存電容,每一次像素包含一第一與一第二次薄膜晶體管、一 第二像素電容、一第二儲存電容、一第三儲存電容及一第四儲存電容,其中虛擬掃描線,列 于復(fù)數(shù)條掃描線之后,該多分區(qū)像素驅(qū)動方法包含使復(fù)數(shù)條掃描線由上至下依序掃描; 當(dāng)掃描至一第m條掃描線時,該第m條掃描線為高電位,以使主薄膜晶體管及第一次薄膜晶體管開啟,則第η條數(shù)據(jù)線對第一像素電容、第一儲存電容、第二像素電容、第二儲存電容、 第三儲存電容及第四儲存電容進(jìn)行充電,并使主像素與次像素的電壓相同;當(dāng)掃描至下一 條第(m+1)條掃描線時,則第m條掃描線回復(fù)至低電位,主薄膜晶體管及第一次薄膜晶體管 關(guān)閉,而第(m+1)條掃描線為高電位,以使第二次薄膜晶體管開啟而造成第二儲存電容短 路而導(dǎo)致主像素與次像素的電壓不同;以及藉由耦合一配線于復(fù)數(shù)條掃描線的一第一條掃 描線與虛擬掃描線間,利用掃描第一條掃描線,透過該配線以將第一條掃描線的信號傳遞 至虛擬掃描線以進(jìn)行放電,以利于復(fù)數(shù)條掃描線的一最后一條掃描線得正常顯示。



上述元件,以及本發(fā)明其它特征與優(yōu)點,藉由閱讀實施方式的內(nèi)容及其圖式后,將 更為明顯圖1為先前技術(shù)的顯示面板8分區(qū)像素的等效電路圖。圖2為顯示面板中的一 8分區(qū)像素的等效電路圖。圖3為本發(fā)明的顯示面板中的一 8分區(qū)像素的等效電路圖。圖4為本發(fā)明的顯示面板的一實施例的示意圖。圖5為本發(fā)明的顯示面板的另一實施例的示意圖。
具體實施例方式本發(fā)明將配合其較佳實施例與隨附的圖示詳述于下。應(yīng)可理解者為本發(fā)明中所有 的較佳實施例僅為例示之用,并非用以限制。因此除文中的較佳實施例外,本發(fā)明亦可廣泛 地應(yīng)用在其它實施例中。且本發(fā)明并不受限于任何實施例,應(yīng)以隨附的權(quán)利要求范圍及其 同等領(lǐng)域而定。為了克服公知技術(shù)問題,本發(fā)明提供一種八分區(qū)像素的顯示面板的像素驅(qū)動電路 及其方法,以解決顯示面板最后一條掃描線(Gate line)顯示異常的問題。本發(fā)明提供一 種八分區(qū)像素的顯示面板,可應(yīng)用于廣視角像素(Wideviewing angle pixel)?;谙惹凹夹g(shù)中顯示面板最后一條掃描線無法正常顯示的缺點,需要多一條虛擬 掃描線(Dummy gate line)來輔助,因此必須使用特殊規(guī)格的柵極集成電路(gate IC)。本 發(fā)明利用連接第一條掃描線(Gl)和虛擬掃描線的連接導(dǎo)線,使顯示面板最后一條掃描線 能夠正常顯示,而無須增加?xùn)艠O集成電路的成本。圖2為顯示面板中的一 8分區(qū)像素的等效電路圖。其為因應(yīng)共同電壓擺蕩 (CS-Swing)設(shè)計方式的缺點,所提出的一種新8分區(qū)像素的實施方式。本發(fā)明的各實施例 中,相同構(gòu)成要件不重復(fù)敘述或說明。此外,本發(fā)明的實施例僅用于說明本發(fā)明的概念并非 用于限定本發(fā)明方法所制作的顯示面板。顯示面板包含但不限定為液晶顯示器、等離子體
顯不器等。如圖2所示為8分區(qū)像素設(shè)計的架構(gòu)與操作,在8分區(qū)像素設(shè)計中,主像素A (Main Pixel)中的主薄膜晶體管(TFT) 100的柵極是電性連接于第m條掃描線Gm,其源極是電性 連接于第η條數(shù)據(jù)線Sn,而其漏極則電性連接于Clca及Csta。次像素B (Sub Pixel)中的 次薄膜晶體管(sub-TFT) 101與102于像素電路中,具有與主薄膜晶體管100不同的寬度/ 長度(W/L)以及充電比例。次薄膜晶體管101柵極是電性連接于第m條掃描線Gm,其源極是電性連接于第η條數(shù)據(jù)線Sn,而其漏極則電性連接于Clcb、Cstc及Cstd。另外,次薄膜 晶體管102柵極是電性連接于次一條第(m+1)條掃描線G(m+1),其源極是電性連接于次薄 膜晶體管101漏極與Clcb之間,而其漏極電性連接于Cstc及Cstb之間。舉一實施例而言,主薄膜晶體管100及次薄膜晶體管101與102是配置在第一基 板上;上述第m條掃描線Gm、第η條數(shù)據(jù)線Sn、第(m+1)條掃描線G (m+1)是配置在第一基 板上。第一基板為主動元件陣列基板,其材質(zhì)包括玻璃、石英或可撓性材質(zhì),第二基板為彩 色濾光基板,對應(yīng)于主動元件陣列基板。液晶可配置于彩色濾光基板與主動元件陣列基板 之間。上述標(biāo)號Clca及Clcb分別為主像素A以及次像素B的像素電容,其面積及電容 大小可為任意比例,端視實際或設(shè)計需要而調(diào)整其大小。標(biāo)號Csta、CStb、CStc、CStd為儲 存電容,其電容大小可為任意比例,端視實際或設(shè)計需要而調(diào)整其大小。當(dāng)顯示面板驅(qū)動時,掃描線(G-Line)由上至下依序掃描,當(dāng)?shù)趍條掃描線Gm為高 電位時,主薄膜晶體管100及次薄膜晶體管101開啟,第η條數(shù)據(jù)線Sn會對所有電容充電。 當(dāng)電容充電完成時,參考點A及B的電壓Va及Vb會和第η條數(shù)據(jù)線Sn所提供的電壓(Vsn) 相同。此時電壓(VSn、VA&VB)、充電量“及。及上述電容的關(guān)系式如以下方程序1與2 所述 當(dāng)掃描至下一條掃描線G (m+1),則掃描線Gm回復(fù)至低電位,而掃描線Gm+1變?yōu)楦?br> 電位,此時主像素A因主薄膜晶體管100關(guān)閉,而進(jìn)入保持(holding)狀態(tài),因此像素電容
Clca及Clcb的電壓維持不變;而次像素B因次薄膜晶體管102開啟,造成儲存電容Cstc短
路,因而失去作用,此時等效電容將會改變?;陔姾墒睾阍?,可得到下列方程式3 ( \ 從上述方程式3得知,利用下一條掃描線而開啟次像素B的次薄膜晶體管,使得主 像素A及次像素B的顯示電壓Va及Vb不相同,因而造成顯示面板具有8分區(qū)像素的效果。適 當(dāng)調(diào)配上述各電容面積,可以將顯示面板的顯示品位最佳化。本發(fā)明的8分區(qū)像素設(shè)計方 式無須新增額外電路信號,因此不用新增加回路端,一樣可以達(dá)到多分區(qū)(multi-domains) 像素的效果。值得注意的是上述的像素設(shè)計僅為本發(fā)明的一實施例而非用以限定本發(fā)明。在一實施例中,上述的像素設(shè)計需另一條掃描線來對次像素做放電的動作,否則 最后一條像素線(pixel line)會有異常的顯示問題。以液晶顯示面板分辨率1366X768 而言,其所使用的柵極集成電路接腳(Pin)的數(shù)目為256通道(Channel)。而此像素設(shè)計的液晶顯示面板需要的實際掃描線走線是(768+1)條,新增的一條輸出接腳用于連接最后一 條掃描線,因而必須選擇特殊的257通道輸出接腳數(shù)的柵極集成電路,如此將增加液晶顯 示面板的集成電路成本。如上所述,在多分區(qū)(例如8分區(qū))像素設(shè)計方式之下,需多一條虛擬掃描線 (Dummy gate line)來解決基于顯示面板最后一條掃描線無法正常顯示的問題,因此必須 使用特殊規(guī)格的柵極集成電路(gate IC)。本發(fā)明的一實施例中,利用連接第一條掃描線 (Gl)和虛擬掃描線的連接導(dǎo)線,使顯示面板最后一條掃描線能夠正常顯示,而無須增加?xùn)?極集成電路的成本。圖3為本發(fā)明的顯示面板中的一 8分區(qū)像素的等效電路圖,其中部分 配置與元件與圖2相仿,相同部分則不再贅述。如圖3所示,在8分區(qū)像素設(shè)計中,主像素 A中的主薄膜晶體管204的柵極連接于最后一條掃描線201,其源極電性連接于第η條數(shù)據(jù) 線Sn,而其漏極則連接于Clca及Csta。次像素B中的次薄膜晶體管203與206于像素電 路中,具有與主薄膜晶體管204不同的寬度/長度(W/L)以及充電比例。次薄膜晶體管203 柵極電性連接于最后一條掃描線201,其源極則電性連接于第η條數(shù)據(jù)線Sn,而其漏極電性 連接于Clcb、Cstc及Cstd。另外,次薄膜晶體管206柵極電性連接于最后一條掃描線201 的次一條虛擬掃描線(Dummy gate line) 205,其源極電性連接于次薄膜晶體管203漏極與 Clcb之間,而其漏極電性連接于Cstc及Cstb之間。此外,第一條掃描線200透過一配線 202連接虛擬掃描線205。配線202可以配置于顯示面板的右側(cè)或左側(cè),端視實際需要或設(shè) 計而定。需注意者,第一條掃描線200亦配置相同于圖2所示的元件與電路架構(gòu),為便利說 明,于圖2中并未顯示。掃描進(jìn)行時,掃描線從第一條掃描線200依序掃描至最后一條掃描 線201,然后回復(fù)至第一條掃描線200重新依序掃描。然而,基于第一條掃描線200連 接虛 擬掃描線205,因此當(dāng)回復(fù)至第一條掃描線200重新掃描時,輸入至第一條掃描線200的信 號(Vgh)亦傳遞至虛擬掃描線205使其放電,結(jié)果使得最后一條掃描線201得以正常的顯
7J\ ο如圖4所示。液晶顯示面板300藉由源極驅(qū)動集成電路301及柵極驅(qū)動集成電 路302來驅(qū)動其中的像素。基于上述的8分區(qū)像素設(shè)計,在液晶顯示面板300的多分區(qū)像 素陣列300 —側(cè)(例如右側(cè)邊)新增一條配線305,連接第一條掃描線303和虛擬掃描線 304。配線305是為第一條掃描線303與虛擬掃描線304的連接走線。當(dāng)?shù)谝粭l掃描線303 進(jìn)行掃描動作時,透過配線305得以將第一條掃描線303的信號(Vgh)傳遞至虛擬掃描線 304以進(jìn)行放電作用,使得液晶顯示面板300的最后一條掃描線得以顯示,本發(fā)明的功效使 得所有的面板掃描線均能正常顯示。。在另一實施例中,液晶顯示面板300的像素驅(qū)動電路包括周邊的配線(wiring), 例如液晶顯示面板300的多分區(qū)像素陣列左側(cè)的虛擬源極線(Dummysource line) 306,其 為虛擬薄膜晶體管的虛擬源極線。利用虛擬源極線306將第一條掃描線303和虛擬掃描 線304相連接。虛擬源極線306是為第一條掃描線303與虛擬掃描線304的連接走線。當(dāng) 第一條掃描線303進(jìn)行掃描動作時,透過虛擬源極線306得以將第一條掃描線303的信號 (Vgh)傳遞至虛擬掃描線304進(jìn)行放電作用,進(jìn)而使液晶顯示面板300的最后一條掃描線得 以顯示,結(jié)果使得所有的掃描線像素能正常顯示八分區(qū)像素,如圖5所示。綜合上述,本發(fā)明提供一種新八分區(qū)像素的實施架構(gòu)與方式,相較于先前技術(shù),具 有下列優(yōu)點
(1).成本不會增加本發(fā)明的新8分區(qū)回路設(shè)計,可以和傳統(tǒng)的4分區(qū)相同,因此 成本及顯示質(zhì)量均較傳統(tǒng)設(shè)計更具競爭力。(2).燒付現(xiàn)象較輕本發(fā)明的像素設(shè)計,無任何浮置(Floating)電極存在,因此 不會產(chǎn)生燒付的問題。(3).斜視紅黃帶較輕本發(fā)明的設(shè)計由于主像素-次像素的低階調(diào)電壓差較共同 電壓擺蕩型態(tài)(CS-Swing Type)小,因此斜視紅黃帶較輕微。(4).無須使用特殊規(guī)格高成本的柵極集成電路。對熟悉此領(lǐng)域技藝者,本發(fā)明雖以較佳實例闡明如上,然其并非用以限定本發(fā)明的精神。在不脫離本發(fā)明的精神與范圍內(nèi)所作的修改與類似的配置,均應(yīng)包含在上述的權(quán) 利要求范圍內(nèi),此范圍應(yīng)覆蓋所有類似修改與類似結(jié)構(gòu),且應(yīng)做最寬廣的詮釋。
權(quán)利要求
一種多分區(qū)像素驅(qū)動電路,其特征在于,包括一多分區(qū)像素陣列包含復(fù)數(shù)主像素、復(fù)數(shù)次像素、復(fù)數(shù)條掃描線、復(fù)數(shù)條數(shù)據(jù)線及一虛擬掃描線;其中每一該主像素包含一主薄膜晶體管、一第一像素電容及一第一儲存電容;其中每一該次像素包含一第一次薄膜晶體管與一第二次薄膜晶體管、一第二像素電容、一第二儲存電容、一第三儲存電容及一第四儲存電容;其中該虛擬掃描線,列于該復(fù)數(shù)條掃描線之后;及一配線,耦合該復(fù)數(shù)條掃描線的第一條掃描線與該虛擬掃描線間,以利于該復(fù)數(shù)條掃描線的最后一條掃描線得正常顯示。
2.如權(quán)利要求1所述的多分區(qū)像素驅(qū)動電路,其特征在于,該主薄膜晶體管具有一第 一柵極耦合該復(fù)數(shù)條掃描線的一第m條掃描線、一第一源極耦合該復(fù)數(shù)條數(shù)據(jù)線的一第n 條數(shù)據(jù)線、一第一漏極耦合該第一像素電容及該第一儲存電容。
3.如權(quán)利要求2所述的多分區(qū)像素驅(qū)動電路,其特征在于,該第一次薄膜晶體管具有 一第二柵極耦合該第m條掃描線,一第二源極耦合該第n條數(shù)據(jù)線,一第二漏極耦合至該第 二像素電容、該第二儲存電容、該第三儲存電容,其中該第二次薄膜晶體管具有一第三柵極 耦合一第(m+1)條掃描線,一第三源極耦合該第二漏極與該第二像素電容之間,一第三漏 極耦合該第三儲存電容及該第四儲存電容之間。
4.如權(quán)利要求3所述的多分區(qū)像素驅(qū)動電路,其特征在于,該第m條掃描線為最后一條 掃描線,其中該第(m+1)條掃描線為該虛擬掃描線。
5.如權(quán)利要求4所述的多分區(qū)像素驅(qū)動電路,其特征在于,該多分區(qū)像素陣列的該最 后一條掃描線是耦合該第n條數(shù)據(jù)線,其為該虛擬掃描線之前一條掃描線。
6.如權(quán)利要求1所述的多分區(qū)像素驅(qū)動電路,其特征在于,該配線是配置于該多分區(qū) 像素路陣列的右側(cè)邊、該多分區(qū)像素路陣列的左側(cè)邊、或一虛擬源極線。
7.一種多分區(qū)像素驅(qū)動方法,其特征在于,該多分區(qū)像素驅(qū)動方法是透過一多分區(qū)像 素驅(qū)動電路執(zhí)行,該多分區(qū)像素驅(qū)動電路包括一多分區(qū)像素陣列包含復(fù)數(shù)主像素、復(fù)數(shù)次 像素、復(fù)數(shù)條掃描線、復(fù)數(shù)條數(shù)據(jù)線及一虛擬掃描線,每一該主像素包含一主薄膜晶體管、 一第一像素電容及一第一儲存電容,每一該次像素包含一第一次薄膜晶體管與一第二次薄 膜晶體管、一第二像素電容、一第二儲存電容、一第三儲存電容及一第四儲存電容,其中該 虛擬掃描線,列于該復(fù)數(shù)條掃描線之后,該多分區(qū)像素驅(qū)動方法包含使該復(fù)數(shù)條掃描線由上至下依序掃描;當(dāng)掃描至一第m條掃描線時,該第m條掃描線為高電位,以使該主薄膜晶體管及該第一 次薄膜晶體管開啟,則一第n條數(shù)據(jù)線對該第一像素電容、該第一儲存電容、該第二像素電 容、該第二儲存電容、該第三儲存電容及該第四儲存電容進(jìn)行充電,并使該主像素與該次像 素的電壓相同;當(dāng)掃描至下一條第(m+1)條掃描線時,則該第m條掃描線回復(fù)至低電位,該主薄膜晶體 管及該第一次薄膜晶體管關(guān)閉,而該第(m+1)條掃描線為高電位,以使該第二次薄膜晶體 管開啟而造成該第二儲存電容短路而導(dǎo)致該主像素與該次像素的電壓不同;以及藉由耦合一配線于該復(fù)數(shù)條掃描線的一第一條掃描線與該虛擬掃描線間,利用掃描該 第一條掃描線,透過該配線以將該第一條掃描線的信號傳遞至該虛擬掃描線以進(jìn)行放電,以利于該復(fù)數(shù)條掃描線的一最后一條掃描線得以正常顯示。
8.如權(quán)利要求7所述的多分區(qū)像素驅(qū)動方法,其特征在于,該多分區(qū)像素陣列的該最 后一條掃描線是耦合該第n條數(shù)據(jù)線,其為該虛擬掃描線的前一條掃描線。
9.如權(quán)利要求7所述的多分區(qū)像素驅(qū)動方法,其特征在于,該配線是配置于該多分區(qū) 像素陣列的右側(cè)邊、該多分區(qū)像素陣列的左側(cè)邊、或一虛擬源極線。
全文摘要
本發(fā)明所公開的一種多分區(qū)像素驅(qū)動電路,包括多分區(qū)像素陣列,包含復(fù)數(shù)主像素、復(fù)數(shù)次像素、復(fù)數(shù)條掃描線與復(fù)數(shù)條數(shù)據(jù)線,其中多分區(qū)像素陣列包含一虛擬掃描線,列于復(fù)數(shù)條掃描線之后;及一配線,耦合復(fù)數(shù)條掃描線的第一條掃描線與虛擬掃描線間,以利于復(fù)數(shù)條掃描線的最后一條掃描線得正常顯示。
文檔編號G09G3/36GK101866604SQ20101012748
公開日2010年10月20日 申請日期2010年3月19日 優(yōu)先權(quán)日2010年3月19日
發(fā)明者蘇圣中, 蔡乙誠 申請人:華映視訊(吳江)有限公司;中華映管股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1