專利名稱:像素陣列的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種像素陣列;更詳細地說,關(guān)于一種具有以二維方式排列的驅(qū)動電 路的電路布局的像素陣列。
背景技術(shù):
近年來,平面顯示裝置的發(fā)展越來越迅速,其已逐漸取代傳統(tǒng)的陰極射線管顯示
裝置(Cathode Ray Tube Display ;CRT display)?,F(xiàn)今的平面顯示裝置主要有下列幾種
有機發(fā)光二極管顯示裝置(Organic Light-Emitting DiodesDisplay ;OLED)、等離子顯示
裝置(Plasma Display Panel ;PDP)、液晶顯示裝置(Liquid Crystal Display ;LCD)以及
場發(fā)射顯示裝置(Field EmissionDisplay ;FED)等。由于前述的平面顯示裝置具備省電、
無幅射、體積小、低耗電量、不占空間、平面直角、高解析度以及畫質(zhì)穩(wěn)定等優(yōu)點,其已廣泛
應(yīng)用于手機、屏幕、數(shù)字電視、筆記本電腦等電子產(chǎn)品上,作為顯示之用。 隨著平面顯示裝置的像素數(shù)量日益增加以及電子產(chǎn)品的體積日益縮小的趨勢,平
面顯示裝置的面板邊框的大小即對于電子產(chǎn)品的體積產(chǎn)生相當(dāng)重要的影響。 如圖1A以及圖1B所示,公知的平面顯示裝置的像素陣列1包含顯示區(qū)11以及多
個驅(qū)動電路151、152、153、. 、15m。顯示區(qū)11上包含m列(131、 132、 133、. 、13m) Xn行
(111、112、113.....lln)個像素,亦即顯示區(qū)ll包含mXn個像素。每一列的多個像素將
同時被電性連接至一個驅(qū)動電路,例如顯示區(qū)11的第一列131的多個像素將同時電性連接 至驅(qū)動電路151 ;顯示區(qū)11的第二列132的多個像素將同時電性連接至驅(qū)動電路152 ;以此 類推,最后,顯示區(qū)11的第m列13m的多個像素將同時電性連接至驅(qū)動電路15m。顯示面
板11中的多個像素將依據(jù)驅(qū)動電路151、152、153.....15m所產(chǎn)生的多個掃描信號的時序
分別依序開啟。 進一步地說,由圖1A以及圖1B可知,當(dāng)像素尺寸越小(如圖IB)時,像素高度也
將隨之縮小,而為了維持驅(qū)動電路151 、 152、 153.....15m的電路布局的空間周期,平面顯
示裝置的制造廠商將增加驅(qū)動電路151、152、153.....15m的電路布局的長度,進而使得平
面顯示裝置的邊框長度增加。 綜上所述,要如何在不大幅改變公知像素陣列的構(gòu)造與驅(qū)動電路的電路布局的情 況下,制作一種可減少驅(qū)動電路的電路布局的長度且具有高像素數(shù)量的平面顯示裝置,乃 是此業(yè)界需要努力達成的目標(biāo)。
發(fā)明內(nèi)容
本發(fā)明的一 目的在于提供一種像素陣列。該像素陣列包含一顯示區(qū)以及多個驅(qū)動 電路。該顯示區(qū)具有一第一側(cè)、相對于該第一側(cè)的一第二側(cè)以及多個像素。所述驅(qū)動電路 分別電性連接所述像素。其中,所述像素沿一第一方向依序排列;所述驅(qū)動電路設(shè)置于該顯 示區(qū)的第一側(cè)以及該顯示區(qū)的第二側(cè),并沿一第二方向依序排列;且該第一方向以及該第 二方向互相垂直。
本發(fā)明的另一目的在于提供另一種像素陣列,該像素陣列包含一顯示區(qū)、多條掃 描線以及多個驅(qū)動電路。該顯示區(qū)具有一第一側(cè)、相對于該第一側(cè)的一第二側(cè)以及多個像 素。所述掃描線分別電性連接所述像素。所述驅(qū)動電路分別電性連接至所述掃描線。其中, 所述像素沿一第一方向依序排列以形成多排列像素,并沿一第二方向依序排列以形成多排 行像素;所述驅(qū)動電路設(shè)置于該顯示區(qū)的第一側(cè)以及該顯示區(qū)的第二側(cè),并沿該第二方向 排列;且該第一方向以及該第二方向互相垂直。 綜上所述,本發(fā)明的像素陣列將以二維方式進行驅(qū)動電路的電路布局的排列。據(jù)
此,像素陣列中,驅(qū)動電路的電路布局的長度將得以縮小,使得應(yīng)用本發(fā)明的像素陣列的平
面顯示裝置的邊框長度隨之減少,進而實現(xiàn)降低平面顯示裝置的體積的目標(biāo)。 在參閱附圖式及隨后描述的實施方式后,本領(lǐng)域技術(shù)人員便可了解本發(fā)明的其它
目的,以及本發(fā)明的技術(shù)手段及實施態(tài)樣。
圖1A至圖1B為公知平面顯示裝置的像素陣列的示意圖2A至圖2J為本發(fā)明的第一-實施例的示意圖;以及圖3A至圖3J為本發(fā)明的第二:實施例的示意圖。其中,附圖標(biāo)記1、2、3:像素陣列11、21、31 :顯示區(qū)111、112、. 、11n :行像素131、132、. . . 、13m :列像素151 、 152、. . 、15m :驅(qū)動電路211、371 :第一側(cè)213、373 :第二側(cè)231、232、. . . 、23m :像素23h :像素的高度251、252、. . . 、25m :驅(qū)動電路25h:驅(qū)動電路的高度311、312、. . . 、31n :行像素331、332、. . . 、33m :列像素33h :列像素的高度351、352、. . . 、35m :驅(qū)動電路35h :驅(qū)動電路的高度391、392、. . . 、39m :掃描線Y :第一方向X:第二方向
具體實施例方式
以下將通過數(shù)個實施例來解釋本發(fā)明內(nèi)容,本發(fā)明關(guān)于一種使用于平面顯示裝置 的像素陣列。平面顯示裝置可以是下列幾種平面顯示器有機發(fā)光二極管顯示器、等離子顯 示器、液晶顯示器以及場發(fā)射顯示器等。關(guān)于實施例的說明僅為闡釋本發(fā)明的目的。需說 明的是,以下實施例及附圖中,與本發(fā)明非直接相關(guān)的元件皆已省略而未繪示;且附圖中各 元件間的尺寸關(guān)系僅求容易了解,非用以限制實際比例。 圖2A至圖2J為本發(fā)明像素陣列的第一實施例的示意圖。像素陣列2包含顯示區(qū)
21以及多個驅(qū)動電路251、252、253.....25m;為簡明起見,在圖2A至圖2G圖中,僅以第一
驅(qū)動電路251、第二驅(qū)動電路252、第三驅(qū)動電路253、第四驅(qū)動電路254、第五驅(qū)動電路255
以及第六驅(qū)動電路256表示像素陣列2的m個驅(qū)動電路。而驅(qū)動電路251、252、253.....
25m則可以為各種不同形式的驅(qū)動電路,例如單向移位寄存器或是雙向移位寄存器等驅(qū)動
5電路。 顯示區(qū)21具有一第一側(cè)211、相對于第一側(cè)211的一第二側(cè)213以及多個像素 231、232、233、. . 、23m,所述像素231、232、233、 、23m將沿一第一方向(Y方向)依序排 列且分別具有一高度23h ;同樣地,為簡明起見,于圖2A至圖2G中,僅以第一像素231、第二 像素232、第三像素233、第四像素234、第五像素235以及第六像素236表示顯示區(qū)21的m 個像素。 每個像素將被電性連接至一個驅(qū)動電路,例如第一像素231將電性連接至第一驅(qū) 動電路251 ;第二像素232將電性連接至第二驅(qū)動電路252 ;以此類推,最后,第m像素23m 將電性連接至第m驅(qū)動電路25m。顯示區(qū)21中的多個像素231、232、233、 ... 、23m將依據(jù)
驅(qū)動電路251、252、253.....25m所產(chǎn)生的多個掃描信號的時序分別依序開啟。 進一步來說,像素陣列2的各個驅(qū)動電路251、252、253.....25m皆具有一高度
25h ;各個驅(qū)動電路251、252、253.....25m的高度25h則為前述各個像素的高度23h的偶數(shù)
倍或是奇數(shù)倍。 如圖2A所示,第一實施例的像素陣列2中,各個驅(qū)動電路251、252、253、 . . . 、25m
的一高度25h為各個像素的高度23h的六倍。據(jù)此,驅(qū)動電路251、252、253.....25m將以
六個一組(如第一驅(qū)動電路251、第二驅(qū)動電路252、第三驅(qū)動電路253、第四驅(qū)動電路254、 第五驅(qū)動電路255以及第六驅(qū)動電路256為一組)的方式沿著與第一方向(Y方向)垂直 的一第二方向(X方向)依序排列于顯示區(qū)21的第一側(cè)211,以形成一種以二維方式排列的 驅(qū)動電路的電路布局。 需特別說明的是,本發(fā)明并不限制以多個一組的方式排列的驅(qū)動電路251、252、
253.....25m需擺放于顯示區(qū)21的第一側(cè)211。本領(lǐng)域技術(shù)人員可依據(jù)需求將驅(qū)動電路
251、252、253.....25m分別設(shè)置于顯示區(qū)21的第一側(cè)211以及第二側(cè)213。 如圖2B所示,第一驅(qū)動電路251、第二驅(qū)動電路252、第三驅(qū)動電路253、第四驅(qū)動 電路254以及第五驅(qū)動電路255沿著與第一方向(Y方向)垂直的第二方向(X方向)依序 排列于顯示區(qū)21的第一側(cè)211 ;而第六驅(qū)動電路256則設(shè)置于顯示區(qū)21的第二側(cè)213。
如圖2C所示,第一驅(qū)動電路251、第二驅(qū)動電路252、第三驅(qū)動電路253以及第四 驅(qū)動電路254沿著與第一方向(Y方向)垂直的第二方向(X方向)依序排列于顯示區(qū)21 的第一側(cè)211 ;而第五驅(qū)動電路255以及第六驅(qū)動電路256則沿著與第一方向(Y方向)垂 直的第二方向(X方向)依序排列于顯示區(qū)21的第二側(cè)213。 如圖2D所示,第一驅(qū)動電路251 、第二驅(qū)動電路252以及第三驅(qū)動電路253沿著與 第一方向(Y方向)垂直的第二方向(X方向)依序排列于顯示區(qū)21的第一側(cè)211 ;而第四 驅(qū)動電路254、第五驅(qū)動電路255以及第六驅(qū)動電路256則沿著與第一方向(Y方向)垂直 的第二方向(X方向)依序排列于顯示區(qū)21的第二側(cè)213。 再如圖2E所示,第一驅(qū)動電路251以及第二驅(qū)動電路252沿著與第一方向(Y方 向)垂直的第二方向(X方向)依序排列于顯示區(qū)21的第一側(cè)211 ;而第三驅(qū)動電路253、 第四驅(qū)動電路254、第五驅(qū)動電路255以及第六驅(qū)動電路256則沿著與第一方向(Y方向) 垂直的第二方向(X方向)依序排列于顯示區(qū)21的第二側(cè)213。 更如圖2F所示,第一驅(qū)動電路251設(shè)置于顯示區(qū)21的第一側(cè)211 ;而第二驅(qū)動電 路252、第三驅(qū)動電路253、第四驅(qū)動電路254、第五驅(qū)動電路255以及第六驅(qū)動電路256則
6沿著與第一方向(Y方向)垂直的第二方向(X方向)依序排列于顯示區(qū)21的第二側(cè)213。
又如圖2G所示,第一驅(qū)動電路251、第二驅(qū)動電路252、第三驅(qū)動電路253、第四驅(qū) 動電路254、第五驅(qū)動電路255以及第六驅(qū)動電路256皆沿著與第一方向(Y方向)垂直的 第二方向(X方向)依序排列于顯示區(qū)21的第二側(cè)213。 同時,如圖2H至圖2J所示,本發(fā)明亦不限制驅(qū)動電路251、252、253.....25m的排
列順序,即驅(qū)動電路251、252、253.....25m可應(yīng)用交錯的方式排列于顯示區(qū)21的第一側(cè)
211及/或第二側(cè)213。本領(lǐng)域技術(shù)人員可依據(jù)需求將驅(qū)動電路251、252、253.....25m以
不同排列順序設(shè)置于顯示區(qū)21的第一側(cè)211以及第二側(cè)213。 據(jù)此,第一實施例所述的像素陣列2將以二維方式進行驅(qū)動電路251、252、 253、. . . 、25m的電路布局的排列。據(jù)此,像素陣列2中,驅(qū)動電路251、252、253、. . . 、25m的 電路布局的長度將得以縮小,使得應(yīng)用像素陣列2的平面顯示裝置的邊框長度隨之減少。
圖3A至圖3J為本發(fā)明像素陣列的第二實施例的示意圖。像素陣列3包含顯示區(qū) 31、多個驅(qū)動電路351、352、353、. . . 、35m以及多條掃描線391、392、393、. . . 、39m ;為簡明起 見,于圖3A至圖3G中,僅以第一驅(qū)動電路351、第二驅(qū)動電路352、第三驅(qū)動電路353、第四 驅(qū)動電路354、第五驅(qū)動電路355以及第六驅(qū)動電路356表示像素陣列3的m個驅(qū)動電路; 并以第一掃描線391、第二掃描線392、第三掃描線393、第四掃描線394、第五掃描線395以 及第六掃描線396表示像素陣列3的m條掃描線。而驅(qū)動電路351、352、353.....35m則可
以為各種不同形式的驅(qū)動電路,例如單向移位寄存器或是雙向移位寄存器等驅(qū)動電路。
顯示區(qū)31具有一第一側(cè)371、相對于第一側(cè)371的一第二側(cè)373以及多個像素。顯
示區(qū)31的多個像素將沿一第一方向(Y方向)依序排列以形成n行像素(311、312、313.....
31n);同時沿一第二方向(X方向)依序排列以形成m列像素(331 、332、333.....33m),亦
即顯示區(qū)31包含nXm個像素。如同第一實施例所述的像素陣列2,第二實施例的像素陣
列3中,沿第二方向(X方向)依序排列而形成的m列像素(331、332、333.....33m)亦分別
具有一高度33h;同樣地,為簡明起見,于圖3A至圖3G中,僅以第一列像素331、第二列像素 332、第三列像素333、第四列像素334、第五列像素335以及第六列像素336表示顯示區(qū)31 的m列像素。 每個像素將通過掃描線被電性連接至一個驅(qū)動電路,例如第一列像素331中的每 個像素將通過第一掃描線391電性連接至第一驅(qū)動電路351 ;第二列像素332中的每個像 素將通過第二掃描線392電性連接至第二驅(qū)動電路352 ;以此類推,最后,第m列像素33m將 中的每個像素將通過第m掃描線39m電性連接至第m驅(qū)動電路35m。顯示區(qū)31中的多列像 素331、332、333、. 、33m將依據(jù)驅(qū)動電路351、352、353、. 、35m所產(chǎn)生的多個掃描信號的 時序分別依序開啟。 進一步來說,像素陣列3的各個驅(qū)動電路351、352、353.....35m皆具有一高度
35h ;各個驅(qū)動電路351、352、353.....35m的高度35h則為前述各列像素的高度33h的偶數(shù)
倍或是奇數(shù)倍。 如圖3A所示,第二實施例的像素陣列3中,各個驅(qū)動電路351、352、353、 . . . 、35m
的一高度35h為各列像素的高度33h的六倍。據(jù)此,驅(qū)動電路351、352、353.....35m將以
六個一組(如第一驅(qū)動電路351、第二驅(qū)動電路352、第三驅(qū)動電路353、第四驅(qū)動電路354、 第五驅(qū)動電路355以及第六驅(qū)動電路356為一組)的方式沿著與第一方向(Y方向)垂直的一第二方向(X方向)依序排列于顯示區(qū)31的第一側(cè)371,以形成一種以二維方式排列的 驅(qū)動電路的電路布局。 需特別說明的是,本發(fā)明并不限制以多個一組的方式排列的驅(qū)動電路351、352、
353.....35m需擺放于顯示區(qū)31的第一側(cè)371。本領(lǐng)域技術(shù)人員可依據(jù)需求將驅(qū)動電路
351、352、353、. . . 、35m分別設(shè)置于顯示區(qū)31的第一側(cè)371以及第二側(cè)373。
如圖3B所示,第一驅(qū)動電路351、第二驅(qū)動電路352、第三驅(qū)動電路353、第四驅(qū)動 電路354以及第五驅(qū)動電路355沿著與第一方向(Y方向)垂直的第二方向(X方向)依序 排列于顯示區(qū)31之第一側(cè)371 ;而第六驅(qū)動電路356則設(shè)置于顯示區(qū)31的第二側(cè)373。
如圖3C所示,第一驅(qū)動電路351、第二驅(qū)動電路352、第三驅(qū)動電路353以及第四 驅(qū)動電路354沿著與第一方向(Y方向)垂直的第二方向(X方向)依序排列于顯示區(qū)31 的第一側(cè)371 ;而第五驅(qū)動電路355以及第六驅(qū)動電路356則沿著與第一方向(Y方向)垂 直之第二方向(X方向)依序排列于顯示區(qū)31的第二側(cè)373。 如圖3D所示,第一驅(qū)動電路351 、第二驅(qū)動電路352以及第三驅(qū)動電路353沿著與 第一方向(Y方向)垂直的第二方向(X方向)依序排列于顯示區(qū)31的第一側(cè)371 ;而第四 驅(qū)動電路354、第五驅(qū)動電路355以及第六驅(qū)動電路356則沿著與第一方向(Y方向)垂直 的第二方向(X方向)依序排列于顯示區(qū)31的第二側(cè)373。 再如圖3E所示,第一驅(qū)動電路351以及第二驅(qū)動電路352沿著與第一方向(Y方 向)垂直的第二方向(X方向)依序排列于顯示區(qū)31的第一側(cè)371 ;而第三驅(qū)動電路353、 第四驅(qū)動電路354、第五驅(qū)動電路355以及第六驅(qū)動電路356則沿著與第一方向(Y方向) 垂直的第二方向(X方向)依序排列于顯示區(qū)31的第二側(cè)373。 更如圖3F所示,第一驅(qū)動電路351設(shè)置于顯示區(qū)31的第一側(cè)371 ;而第二驅(qū)動電 路352、第三驅(qū)動電路353、第四驅(qū)動電路354、第五驅(qū)動電路355以及第六驅(qū)動電路356則 沿著與第一方向(Y方向)垂直的第二方向(X方向)依序排列于顯示區(qū)31的第二側(cè)373。
又如圖3G所示,第一驅(qū)動電路351、第二驅(qū)動電路352、第三驅(qū)動電路353、第四驅(qū) 動電路354、第五驅(qū)動電路355以及第六驅(qū)動電路356皆沿著與第一方向(Y方向)垂直的 第二方向(X方向)依序排列于顯示區(qū)31的第二側(cè)373。 同時,如圖3H至圖3J所示,本發(fā)明亦不限制驅(qū)動電路351、352、353.....35m的排
列順序,即驅(qū)動電路351、352、353.....35m可應(yīng)用交錯的方式排列于顯示區(qū)31的第一側(cè)
371及/或第二側(cè)373。本領(lǐng)域技術(shù)人員可依據(jù)需求將驅(qū)動電路351、352、353.....35m以
不同排列順序設(shè)置于顯示區(qū)31的第一側(cè)371以及第二側(cè)373。 據(jù)此,第二實施例所述的像素陣列3將以二維方式進行驅(qū)動電路351、352、 353、. . . 、35m的電路布局的排列。據(jù)此,像素陣列3中,驅(qū)動電路351、352、353、. . . 、35m的
電路布局的長度將得以縮小,使得應(yīng)用像素陣列3的平面顯示裝置的邊框長度隨之減少。 綜上所述,本發(fā)明的像素陣列將可在不大幅改變構(gòu)造與驅(qū)動電路的電路布局的情
況下,以二維方式進行驅(qū)動電路的電路布局的排列。據(jù)此,本發(fā)明的像素陣列中,驅(qū)動電路
的電路布局的長度將得以縮小,使得應(yīng)用本發(fā)明的像素陣列的平面顯示裝置的邊框長度隨
之減少,進而達成制作同時具有高像素數(shù)量以及體積小的平面顯示裝置的目標(biāo)。 當(dāng)然,本發(fā)明還可有其它多種實施例,在不背離本發(fā)明精神及其實質(zhì)的情況下,熟
悉本領(lǐng)域的技術(shù)人員當(dāng)可根據(jù)本發(fā)明作出各種相應(yīng)的改變和變形,但這些相應(yīng)的改變和變形都應(yīng)屬于本發(fā)明所附的權(quán)利要求的保護范圍'
權(quán)利要求
一種像素陣列,其特征在于,包含一顯示區(qū),具有一第一側(cè)、相對于該第一側(cè)的一第二側(cè)以及多個像素,其中,這些像素沿一第一方向依序排列;以及多個驅(qū)動電路,分別電性連接這些像素,其中,這些驅(qū)動電路設(shè)置于該顯示區(qū)的第一側(cè)以及該顯示區(qū)的第二側(cè),并沿一第二方向依序排列;其中,該第一方向以及該第二方向互相垂直。
2. 根據(jù)權(quán)利要求1所述的像素陣列,其特征在于,各所述驅(qū)動電路的一高度為各該像 素的一高度的偶數(shù)倍。
3. 根據(jù)權(quán)利要求2所述的像素陣列,其特征在于,這些驅(qū)動電路皆設(shè)置于該顯示區(qū)的 第一側(cè)以及該顯示區(qū)的第二側(cè)的其中之一。
4. 根據(jù)權(quán)利要求3所述的像素陣列,其特征在于,這些驅(qū)動電路包含一第一驅(qū)動電路 以及一第二驅(qū)動電路,這些像素包含一第一像素以及一第二像素,且該第一驅(qū)動電路電性 連接該第一像素,該第二驅(qū)動電路電性連接該第二像素。
5. 根據(jù)權(quán)利要求1所述的像素陣列,其特征在于,各所述驅(qū)動電路的一高度為各該像 素的一高度的奇數(shù)倍。
6. 根據(jù)權(quán)利要求5所述的像素陣列,其特征在于,這些驅(qū)動電路皆設(shè)置于該顯示區(qū)的 第一側(cè)以及該顯示區(qū)的第二側(cè)的其中之一。
7. 根據(jù)權(quán)利要求6所述的像素陣列,其特征在于,這些驅(qū)動電路包含一第一驅(qū)動電路、 一第二驅(qū)動電路以及一第三驅(qū)動電路,這些像素包含一第一像素、一第二像素以及一第三 像素,且該第一驅(qū)動電路電性連接該第一像素,該第二驅(qū)動電路電性連接該第二像素,該第 三驅(qū)動電路電性連接該第三像素。
8. 根據(jù)權(quán)利要求5所述的像素陣列,其特征在于,這些驅(qū)動電路分別設(shè)置于該顯示區(qū) 的第一側(cè)以及該顯示區(qū)的第二側(cè)。
9. 根據(jù)權(quán)利要求8所述的像素陣列,其特征在于,這些驅(qū)動電路包含一第一驅(qū)動電路、 一第二驅(qū)動電路以及一第三驅(qū)動電路,這些像素包含一第一像素、一第二像素以及一第三 像素,該第一驅(qū)動電路以及該第二驅(qū)動電路設(shè)置于該顯示區(qū)的第一側(cè),該第三驅(qū)動電路設(shè) 置于該顯示區(qū)的第二側(cè),且該第一驅(qū)動電路電性連接該第一像素,該第二驅(qū)動電路電性連 接該第二像素,該第三驅(qū)動電路電性連接該第三像素。
10. 根據(jù)權(quán)利要求1所述的像素陣列,其特征在于,各該驅(qū)動電路為一移位寄存器。
11. 一種像素陣列,其特征在于,包含一顯示區(qū),具有一第一側(cè)、相對于該第一側(cè)的一第二側(cè)以及多個像素,其中,這些像素 沿一第一方向依序排列以形成多排行像素,并沿一第二方向依序排列以形成多排列像素; 多條掃描線,分別電性連接這些像素;以及多個驅(qū)動電路,分別電性連接這些掃描線,其中,這些驅(qū)動電路設(shè)置于該顯示區(qū)的第一 側(cè)以及該顯示區(qū)的第二側(cè),并沿該第二方向依序排列; 其中,該第一方向以及該第二方向互相垂直。
12. 根據(jù)權(quán)利要求11所述的像素陣列,其特征在于,各所述驅(qū)動電路的一高度為各該 多排列像素的一高度的偶數(shù)倍。
13. 根據(jù)權(quán)利要求12所述的像素陣列,其特征在于,這些驅(qū)動電路皆設(shè)置于該顯示區(qū)的第一側(cè)以及該顯示區(qū)的第二側(cè)的其中之一。
14. 根據(jù)權(quán)利要求13所述的像素陣列,其特征在于,這些驅(qū)動電路包含一第一驅(qū)動電 路以及一第二驅(qū)動電路,這些掃描線包含一第一掃描線以及一第二掃描線,且該第一驅(qū)動 電路電性連接該第一掃描線,該第二驅(qū)動電路電性連接該第二掃描線。
15. 根據(jù)權(quán)利要求11所述的像素陣列,其特征在于,各所述驅(qū)動電路的一高度為各該 多排列像素的一高度的奇數(shù)倍。
16. 根據(jù)權(quán)利要求15所述的像素陣列,其特征在于,這些驅(qū)動電路皆設(shè)置于該顯示區(qū) 的第一側(cè)以及該顯示區(qū)的第二側(cè)的其中之一。
17. 根據(jù)權(quán)利要求16所述的像素陣列,其特征在于,這些驅(qū)動電路包含一第一驅(qū)動電 路、一第二驅(qū)動電路以及一第三驅(qū)動電路,這些掃描線包含一第一掃描線、一第二掃描線以 及一第三掃描線,且該第一驅(qū)動電路電性連接該第一掃描線,該第二驅(qū)動電路電性連接該 第二掃描線,該第三驅(qū)動電路電性連接該第三掃描線。
18. 根據(jù)權(quán)利要求15所述的像素陣列,其特征在于,這些驅(qū)動電路分別設(shè)置于該顯示 區(qū)的第一側(cè)以及該顯示區(qū)的第二側(cè)。
19. 根據(jù)權(quán)利要求18所述的像素陣列,其特征在于,這些驅(qū)動電路包含一第一驅(qū)動電 路、一第二驅(qū)動電路以及一第三驅(qū)動電路,這些掃描線包含一第一掃描線、一第二掃描線以 及一第三掃描線,該第一驅(qū)動電路以及該第二驅(qū)動電路設(shè)置于該顯示區(qū)的第一側(cè),該第三 驅(qū)動電路設(shè)置于該顯示區(qū)的第二側(cè),且該第一驅(qū)動電路電性連接該第一掃描線,該第二驅(qū) 動電路電性連接該第二掃描線,該第三驅(qū)動電路電性連接該第三掃描線。
20. 根據(jù)權(quán)利要求11所述的像素陣列,其特征在于,各該驅(qū)動電路為一移位寄存器。
全文摘要
本發(fā)明公開一種像素陣列。該像素陣列包含顯示區(qū)、多條掃描線以及多個驅(qū)動電路。該顯示區(qū)具有第一側(cè)、相對于該第一側(cè)的第二側(cè)以及多個像素。這些掃描線分別電性連接這些像素。這些驅(qū)動電路分別電性連接這些掃描線。其中,這些像素沿第一方向依序排列;這些驅(qū)動電路設(shè)置于該顯示區(qū)的第一側(cè)以及該顯示區(qū)的第二側(cè),并沿第二方向依序排列;且該第一方向以及第二方向互相垂直。
文檔編號G09G3/20GK101710479SQ20091026232
公開日2010年5月19日 申請日期2009年12月18日 優(yōu)先權(quán)日2009年12月18日
發(fā)明者劉匡祥, 劉圣超 申請人:友達光電股份有限公司