專利名稱:具有輸出致能控制電路的柵極驅動器的制作方法
技術領域:
本發(fā)明涉及到一種柵極驅動器,具體涉及到一種具有輸出致能控制電路的柵極驅 動器。
背景技術:
請參考圖1,圖1為現(xiàn)有技術的液晶顯示器的柵極驅動器10的示意圖。柵極驅動 器10包括一移位緩存器101、一邏輯控制電路102以及一輸出驅動電路103。移位緩存器 101根據(jù)垂直同步信號STV以及垂直頻率信號CPV產(chǎn)生掃描信號Xl Xm,并將垂直同步信 號STV傳送到下一個柵極驅動器10。邏輯控制電路102電性連接于移位緩存器101,邏輯 控制電路102根據(jù)輸出致能信號OE輸出掃描信號Xl Xm。輸出驅動電路103電性連接 于邏輯控制電路102,輸出驅動電路103根據(jù)柵極高電壓準位VGH以與門極低電壓準位VGL 來轉換掃描信號Xl Xm的電壓準位以產(chǎn)生柵極信號Gl Gm。其中垂直同步信號STV、垂 直頻率信號CPV以及輸出致能信號OE由一時序控制器12所提供。請參考圖2,圖2為時序控制器所提供的信號波形圖。柵極驅動器10根據(jù)時序控 制器12所提供的垂直同步信號STV、垂直頻率信號CPV以及輸出致能信號OE產(chǎn)生柵極信號 Gl Gm。邏輯控制電路102在輸出致能信號OE為低準位時將掃描信號Xl Xm輸出,而 輸出致能信號OE為高準位時則停止輸出掃描信號Xl Xm。通常邏輯控制電路102會在第 一個畫面時間內利用輸出致能信號OE遮蔽掃描信號Xl Xm的輸出,并且配合垂直同步信 號STV以及垂直頻率信號CPV對柵極驅動器10做邏輯重置,以避免大電流產(chǎn)生而將柵極驅 動器10燒毀。在重置時間內,致能信號OE必須維持在高準位直到垂直同步信號STV以及 垂直頻率信號CPV同時觸發(fā)第二次。請參考圖3,圖3為垂直頻率信號CPV延遲的示意圖。當垂直頻率信號CPV信號產(chǎn) 生延遲時,柵極驅動器10在第一個畫面時間內的重置動作尚未完成,然而,在第二個畫面 時間時,輸出致能信號OE就由高準位轉換到低準位,使掃描信號Xl Xm輸出。如此柵極 驅動器10的重置動作不完整,可能會產(chǎn)生大電流而將柵極驅動器10燒毀。請參考圖4,圖4為輸出致能信號OE延遲的示意圖。由于輸出致能信號OE為高 準位時才能遮蔽掃描信號Xl Xm的輸出,當輸出致能信號OE產(chǎn)生延遲時,柵極驅動器10 在第一個畫面時間就可能輸出掃描信號Xl Xm。然而,在第一個畫面時間內的柵極驅動器 10正在進行重置動作,若此時輸出掃描信號Xl Xm,在柵極驅動器10的重置動作不完整 的情況下,可能會產(chǎn)生大電流而將柵極驅動器10燒毀。綜上所述,柵極驅動器10在產(chǎn)生柵極信號Gl Gm之前會進行重置的動作,也就 是垂直同步信號STV以及垂直頻率信號CPV必須同時觸發(fā)二次,在此時間內輸出致能信號 OE為高準位,以遮蔽掃描信號Xl Xm的輸出。當垂直頻率信號CPV以及輸出致能信號OE 產(chǎn)生延遲時,皆會造成柵極驅動器10的重置動作不完整。當柵極驅動器10的重置動作不 完整時,可能會產(chǎn)生大電流而將柵極驅動器10燒毀。
發(fā)明內容
本發(fā)明的目的在于提供一種具有輸出致能控制電路的柵極驅動器,以解決上述問題。為實現(xiàn)上述目的,本發(fā)明采用如下技術方案一種柵極驅動器,包括一移位緩存器、一輸出致能控制電路以及一邏輯控制電路。 該移位緩存器用來根據(jù)一垂直同步信號以及一垂直頻率信號產(chǎn)生復數(shù)個掃描信號。該輸出 致能控制電路用來根據(jù)該垂直同步信號、該垂直頻率信號以及一輸出致能信號產(chǎn)生一第二 輸出致能信號,當該垂直同步信號以及該垂直頻率信號同時觸發(fā)二次之后,該第二輸出致 能信號由一高準位轉換為一低準位。該邏輯控制電路電性連接于該移位緩存器及該輸出致 能控制電路,用來于該第二輸出致能信號為該低準位時輸出該復數(shù)個掃描信號。
圖1為現(xiàn)有技術的液晶顯示器的柵極驅動器的示意圖2為時序控制器所提供的信號波形圖3為垂直頻率信號延遲的示意圖4為輸出致能信號延遲的示意圖5為本發(fā)明的液晶顯示器的柵極驅動器的示意圖6為本發(fā)明的輸出致能控制電路的第一實施例的示意圖
圖7為垂直頻率信號延遲的示意圖8為輸出致能信號延遲的示意圖9為本發(fā)明的輸出致能控制電路的第二實施例的示意圖
圖10為輸出致能信號產(chǎn)生噪聲的示意圖。
具體實施例方式在說明書以及后續(xù)的申請專利范圍當中使用了某些詞匯來指稱特定的元件。所屬 領域中具有公知常識者應可理解,制造商可能會用不同的名詞來稱呼同樣的元件。本說明 書以及后續(xù)的申請專利范圍并不以名稱的差異來作為區(qū)別元件的方式,而是以元件在功能 上的差異來作為區(qū)別的基準。在通篇說明書以及后續(xù)的權利要求當中所提以及的“包括”是 為一開放式的用語,故應解釋成“包括但不限定于”。此外,“電性連接” 一詞在此包括任何 直接以及間接的電氣連接手段。因此,若文中描述一第一裝置電性連接于一第二裝置,則代 表該第一裝置可直接連接于該第二裝置,或透過其它裝置或連接手段間接地連接至該第二裝置。請參考圖5,圖5為本發(fā)明的液晶顯示器的柵極驅動器20的示意圖。柵極驅動器 20根據(jù)時序控制器22所提供的垂直同步信號STV、垂直頻率信號CPV以及輸出致能信號OE 產(chǎn)生柵極信號Gl Gm。柵極驅動器20包括一移位緩存器201、一邏輯控制電路202、一輸 出驅動電路203以及一輸出致能控制電路24。移位緩存器201根據(jù)垂直同步信號STV以及 垂直頻率信號CPV產(chǎn)生掃描信號Xl Xm,并將垂直同步信號STV傳送到下一個柵極驅動器 20。輸出致能控制電路24根據(jù)垂直同步信號STV、垂直頻率信號CPV以及輸出致能信號OE 產(chǎn)生一第二輸出致能信號0E2,以避免垂直頻率信號CPV以及輸出致能信號OE延遲時產(chǎn)生大電流而將柵極驅動器20燒毀。邏輯控制電路202電性連接于移位緩存器201以及輸出致 能控制電路24,邏輯控制電路202根據(jù)第二輸出致能信號0E2輸出掃描信號Xl Xm。輸 出驅動電路203電性連接于邏輯控制電路202,輸出驅動電路203根據(jù)柵極高電壓準位VGH 以與門極低電壓準位VGL來轉換掃描信號Xl Xm的電壓準位以產(chǎn)生柵極信號Gl Gm。請參考圖6,圖6為本發(fā)明的輸出致能控制電路24的第一實施例的示意圖。輸出 致能控制電路24包括一第一與門241、一第一反相器242、一第一正反器243、一第二正反器 244、一第二反相器245、一第一或門246、一第三正反器247、一第四正反器248、一第二或門 249以及一第三或門250。第一與門241具有二輸入端,分別用來接收垂直同步信號STV以 及垂直頻率信號CPV,第一與門241的輸出端電性連接于第一正反器243的頻率輸入端,并 通過第一反相器242電性連接于第二正反器244的頻率輸入端。第一或門246具有二輸入 端,分別電性連接于第一正反器243的負輸出端以及第二正反器244的正輸出端,第一或門 246的輸出端電性連接于第一正反器243的數(shù)據(jù)輸入端。第一正反器243的正輸出端通過 第二反相245電性連接于第三正反器247的頻率輸入端。第二正反器244、第三正反器247 以及第四正反器248的數(shù)據(jù)輸入端電性連接于一接地端。輸出致能信號OE由第四正反器 248的頻率輸入端輸入,同時也輸入到第二或門249的一輸入端,第二或門249的另一輸入 端電性連接于第四正反器248的正輸出端。第三或門250具有二輸入端,分別電性連接于 第三正反器247的正輸出端以及第二或門249的輸出端,第三或門250的輸出端用來輸出 第二輸出致能信號0E2。第一與門241、第一正反器243、第二正反器244、第一或門246以及第三正反器 247用來偵測垂直同步信號STV以及垂直頻率信號CPV是否已經(jīng)觸發(fā)二次。第四正反器248 用來偵測輸出致能信號OE是否已輸入。當垂直同步信號STV以及垂直頻率信號CPV已經(jīng) 觸發(fā)二次之后,若輸出致能信號OE延遲輸入(仍為低準位),則第二輸出致能信號0E2將 維持高準位。節(jié)點V8與節(jié)點VlO的電壓準位控制了第二輸出致能信號0E2的輸出。當輸 出致能信號OE產(chǎn)生由低準位轉換到高準位時,則節(jié)點V7被鎖定在低準位,同樣地,當節(jié)點 V2由低準位轉換到高準位時,則節(jié)點V3被鎖定在低準位,當節(jié)點V9由低準位轉換到高準位 時,則節(jié)點VlO被被鎖定在低準位,所以第二輸出致能信號0E2就僅受輸出致能信號OE所 控制。當輸出致能信號OE為高準位時,第二輸出致能信號0E2為高準位。因此,輸出致能 控制電路24可保證邏輯控制電路202完成重置。請參考圖7,圖7為垂直頻率信號CPV延遲的示意圖。當垂直頻率信號CPV信號產(chǎn) 生延遲時,由于輸出致能控制電路24的控制,第二輸出致能信號0E2在輸出致能信號OE輸 入之后仍然維持高準位,以遮蔽掃描信號Xl Xm的輸出。根據(jù)圖6所述的輸出致能控制 電路24的操作,當垂直同步信號STV以及垂直頻率信號CPV已經(jīng)觸發(fā)二次完成重置的動作 之后,第二輸出致能信號0E2才根據(jù)輸出致能信號OE的準位作輸出。請參考圖8,圖8為輸出致能信號OE延遲的示意圖。當輸出致能信號OE產(chǎn)生延 遲時,由于輸出致能控制電路24的控制,第二輸出致能信號0E2在垂直同步信號STV以及 垂直頻率信號CPV觸發(fā)二次之前仍然維持高準位。當垂直同步信號STV以及垂直頻率信號 CPV已經(jīng)觸發(fā)二次完成重置的動作之后,第二輸出致能信號0E2才根據(jù)輸出致能信號OE的 準位作輸出。請參考圖9,圖9為本發(fā)明的輸出致能控制電路的第二實施例的示意圖。輸出致能控制電路30包括一與門301、一計數(shù)器302以及一或門303。在第一實施例中,輸出致能控 制電路24利用第一反相器242、第一正反器243、第二正反器244、第二反相器245、第一或 門246以及第三正反器247來計算垂直同步信號STV以及垂直頻率信號CPV是否已經(jīng)觸發(fā) 二次;在第二實施例中,輸出致能控制電路30利用計數(shù)器302來計算垂直同步信號STV以 及垂直頻率信號CPV是否已經(jīng)觸發(fā)二次。在初始狀態(tài)下,計數(shù)器302的輸出為高準位,所以 第二輸出致能信號0E2為高準位。當垂直同步信號STV以及垂直頻率信號CPV觸發(fā)被計數(shù) 二次且輸出致能信號OE為高準位時,計數(shù)器302的輸出為低準位,此時第二輸出致能信號 0E2將根據(jù)輸出致能信號OE的準位作輸出。請參考圖10,圖10為輸出致能信號OE產(chǎn)生噪聲的示意圖。當垂直同步信號STV 以及垂直頻率信號CPV觸發(fā)被計數(shù)二次且輸出致能信號OE為高準位時,計數(shù)器302的輸出 由高準位轉換為低準位。因此,計數(shù)器302除了可以確保柵極驅動器20可以正確的進行重 置動作之外,也可以防止輸出致能信號OE產(chǎn)生噪聲而導致的誤動作。如圖10所示,輸出致 能信號OE在垂直同步信號STV產(chǎn)生第一個脈波時出現(xiàn)噪聲,但是受到輸出致能控制電路30 的控制,第二輸出致能信號0E2為高準位。由于輸出致能信號OE延遲,第二輸出致能信號 0E2在垂直同步信號STV以及垂直頻率信號CPV觸發(fā)被計數(shù)二次之后仍然維持在高準位。 當輸出致能信號OE由低準位轉換為高準位之后,計數(shù)器302的輸出便由高準位轉換為低準 位。因此,第二輸出致能信號0E2將根據(jù)輸出致能信號OE的準位作輸出。綜上所述,本發(fā)明的柵極驅動器包括一移位緩存器、一輸出致能控制電路、一邏輯 控制電路以及一輸出驅動電路。該移位緩存器根據(jù)一垂直同步信號以及一垂直頻率信號產(chǎn) 生復數(shù)個掃描信號。該輸出致能控制電路根據(jù)該垂直同步信號、該垂直頻率信號以及一輸 出致能信號產(chǎn)生一第二輸出致能信號,當該垂直同步信號以及該垂直頻率信號同時觸發(fā)二 次之后,該第二輸出致能信號由一高準位轉換為一低準位。該邏輯控制電路于該第二輸出 致能信號為該低準位時輸出該復數(shù)個掃描信號。該輸出驅動電路根據(jù)一柵極高電壓準位以 及一柵極低電壓準位來轉換該復數(shù)個掃描信號的電壓準位以產(chǎn)生復數(shù)個柵極信號。因此, 當該垂直頻率信號及該輸出致能信號產(chǎn)生延遲時,該輸出致能控制電路可保證該邏輯控制 電路完成重置動作,以避免產(chǎn)生大電流而將柵極驅動器燒毀。以上所述僅為本發(fā)明的較佳實施例,凡依本發(fā)明申請專利范圍所做的均等變化與 修飾,皆應屬本發(fā)明的涵蓋范圍。
權利要求
一種具有輸出致能控制電路的柵極驅動器,其特征在于,包括一移位緩存器,用來根據(jù)一垂直同步信號以及一垂直頻率信號產(chǎn)生復數(shù)個掃描信號;一輸出致能控制電路,用來根據(jù)該垂直同步信號、該垂直頻率信號以及一輸出致能信號產(chǎn)生一第二輸出致能信號,當該垂直同步信號以及該垂直頻率信號同時觸發(fā)二次之后,該第二輸出致能信號由一高準位轉換為一低準位;以及一邏輯控制電路,電性連接于該移位緩存器及該輸出致能控制電路,用來于該第二輸出致能信號為該低準位時輸出該復數(shù)個掃描信號。
2.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中該輸 出致能控制電路包括一第一與門,具有一第一輸入端用來接收該垂直同步信號、一第二輸入端用來接收該 垂直頻率信號,以及一輸出端;一第一反相器,具有一輸入端電性連接于該第一與門的輸出端,以及一輸出端; 一第一正反器,具有一頻率輸入端電性連接于該第一與門的輸出端,一數(shù)據(jù)輸入端、一 正輸出端以及一負輸出端;一第二正反器,具有一頻率輸入端電性連接于該第一反相器的輸出端, 一數(shù)據(jù)輸入端電性連接于一接地端、一正輸出端以及一負輸出端; 一第二反相器,具有一輸入端電性連接于該第一正反器的正輸出端,以及一輸出端; 一第一或門,具有一第一輸入端電性連接于該第一正反器的負輸出端,一第二輸入端 電性連接于該第二正反器的正輸出端,以及一輸出端電性連接于該第一正反器的數(shù)據(jù)輸入 端;一第三正反器,具有一頻率輸入端電性連接于該第二反相器的輸出端,一數(shù)據(jù)輸入端 電性連接于該接地端、一正輸出端以及一負輸出端;一第四正反器,具有一頻率輸入端用來接收該輸出致能信號,一數(shù)據(jù)輸入端電性連接 于該接地端、一正輸出端以及一負輸出端;一第二或門,具有一第一輸入端電性連接于該第四正反器的正輸出端,一第二輸入端 用來接收該輸出致能信號,以及一輸出端;以及一第三或門,具有一第一輸入端電性連接于該第三正反器的正輸出端,一第二輸入端 電性連接于該第二或門的輸出端,以及一輸出端用來輸出該第二輸出致能信號。
3.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中該輸 出致能控制電路包括一與門,具有一第一輸入端用來接收該垂直同步信號、一第二輸入端用來接收該垂直 頻率信號,以及一輸出端;一計數(shù)器,電性連接該與門之輸出端,用來計算該垂直同步信號以及該垂直頻率信號 同時觸發(fā)的次數(shù)以及偵測該輸出致能信號;以及一或門,具有一第一輸入端電性連接于該計數(shù)器,一第二輸入端用來接收該輸出致能 信號,以及一輸出端用來輸出該第二輸出致能信號。
4.如權利要求3所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中當該 垂直同步信號以及該垂直頻率信號同時觸發(fā)二次且該輸出致能信號為該高準位時,該計數(shù) 器的輸出信號由該高準位轉換為該低準位。
5.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中該垂 直同步信號、該垂直頻率信號以及該輸出致能信號由一時序控制器所提供。
6.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,還包括 一輸出驅動電路,電性連接于該邏輯控制電路,用來根據(jù)一柵極高電壓準位以及一柵極低電壓準位來轉換該復數(shù)個掃描信號的電壓準位以產(chǎn)生復數(shù)個柵極信號。
7.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中該邏 輯控制電路于該第二輸出致能信號為該高準位時停止輸出該復數(shù)個掃描信號。
8.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中當該 垂直同步信號以及該垂直頻率信號同時觸發(fā)二次之后,該第二輸出致能信號與該輸出致能 信號同步由該高準位轉換為該低準位。
9.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中該當 該垂直同步信號以及該垂直頻率信號同時觸發(fā)為該垂直同步信號以及該垂直頻率信號同 時為該高準位。
10.如權利要求1所述的具有輸出致能控制電路的柵極驅動器,其特征在于,其中該第 二輸出致能信號在該垂直同步信號以及該垂直頻率信號同時觸發(fā)二次之前為該高準位。
全文摘要
本發(fā)明提出一種具有輸出致能控制電路的柵極驅動器,其包括一移位緩存器、一邏輯控制電路以及一輸出致能控制電路。該移位緩存器根據(jù)一垂直同步信號以及一垂直頻率信號產(chǎn)生復數(shù)個掃描信號。該輸出致能控制電路根據(jù)該垂直同步信號、該垂直頻率信號以及一輸出致能信號產(chǎn)生一第二輸出致能信號,當該垂直同步信號以及該垂直頻率信號同時觸發(fā)二次之后,該第二輸出致能信號由一高準位轉換為一低準位。該邏輯控制電路于該第二輸出致能信號為該低準位時輸出該復數(shù)個掃描信號。
文檔編號G09G3/36GK101923833SQ20091005275
公開日2010年12月22日 申請日期2009年6月9日 優(yōu)先權日2009年6月9日
發(fā)明者王俊杰 申請人:華映視訊(吳江)有限公司;中華映管股份有限公司