專利名稱:一種dvi-i及vga接口電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種DVI-I及VGA接口電路,具體涉及嵌入式系統(tǒng)DVI和VGA輸出電路 的設(shè)計,屬于高清顯示技術(shù)領(lǐng)域。
背景技術(shù):
目前,大多數(shù)媒體處理器廠商所提供的參考設(shè)計只涉及分量、復(fù)合的視頻輸出接口, 并沒有給出DVI和VGA接口設(shè)計方案。與顯示設(shè)備中相對豐富的DVI、 VGA輸入電路設(shè) 計相比,嵌入式視頻解碼播放設(shè)備中相應(yīng)的輸出電路設(shè)計則比較匱乏。隨著高清顯示設(shè) 備和嵌入式瀏覽器應(yīng)用需求的日漸增多,使這一問題更顯突出。經(jīng)文獻檢索,未見與本發(fā)明相同的公開報道。
發(fā)明內(nèi)容
本發(fā)明的目的在于克服現(xiàn)有技術(shù)之不足,面向嵌入式視頻解碼播放應(yīng)用需求,提供 一種結(jié)構(gòu)簡單、實用有效、穩(wěn)定可靠,基于數(shù)字媒體處理器輸出的RGB信號、視頻時鐘、 視頻使能信號、行場同步信號,同時輸出DVI和VGA信號的DVI-I及VGA接口電路。 本發(fā)明的技術(shù)方案為DVI-I及VGA接口電路是一種應(yīng)用于嵌入式系統(tǒng),基于數(shù)字媒體處理器,能同時輸 出DVI和VGA的處理電路;由DVI發(fā)送器芯片1、三路視頻DAC轉(zhuǎn)換芯片2、 1. 8V至3. 3V 電平轉(zhuǎn)換芯片3、 VGA輸出插座4、 DVI-I輸出插座5及參考電壓分壓電阻6組成。其中具有音視頻軟、硬件解碼能力的數(shù)字媒體處理器基于CPU+DSP或CPU+RISC多核架構(gòu)。DVI發(fā)送器和三路視頻DAC轉(zhuǎn)換器的RGB信號源自同一媒體處理器的輸出,能同時 接兩個顯示設(shè)備,同時輸出DVI和VGA信號。DVI發(fā)送器芯片1采用TFP410芯片,來自媒體處理器的RGB數(shù)據(jù)線、視頻時鐘線和 視頻數(shù)據(jù)使能信號,分別與TFP410的數(shù)據(jù)輸入、時鐘輸入和DE輸入管腳相連。三路視頻DAC轉(zhuǎn)換芯片2采用THS8135或THS8134芯片,來自媒體處理器的RGB數(shù)據(jù)線、視頻時鐘線,分別與THS8135/THS8134的數(shù)據(jù)輸入、時鐘輸入管腳相連。電路工作過程為DVI發(fā)送器芯片1在視頻時鐘、行場同步信號的控制下,將數(shù)字 媒體處理器輸出的RGB信號編碼成TMDS差分信號,直接作為DVI數(shù)字輸出;三路視頻 DAC轉(zhuǎn)換芯片2在視頻時鐘的控制下,將數(shù)字媒體處理器輸出的RGB信號高速轉(zhuǎn)換為模 擬信號,與經(jīng)過轉(zhuǎn)換芯片3轉(zhuǎn)換后的行場同歩信號一起作為VGA輸出。本發(fā)明結(jié)構(gòu)簡單、實用有效、穩(wěn)定可靠,作為嵌入式視頻解碼播放設(shè)備中DVI和 VGA輸出電路的參考設(shè)計,能夠廣泛應(yīng)用于數(shù)字監(jiān)控系統(tǒng)、IP機頂盒、KTV機頂盒、及 多媒體信息發(fā)布系統(tǒng)的嵌入式應(yīng)用領(lǐng)域。
圖1是本發(fā)明的實施例1的電原理圖。 圖2是本發(fā)明的實施例2的電原理圖。 附圖中相同的參考符號代表了相同或相似的組成部分。
具體實施方式
-實施例l:適用于媒體處理器輸出信號為1.8V電平的系統(tǒng)。如圖l所示電路由TFP410DVI發(fā) 送器芯片l、 THS8135三路視頻BAC轉(zhuǎn)換芯片2、 74AVC2T45 1. 8V至3. 3V電平轉(zhuǎn)換芯片3、 VGA輸出插座4、 DVI-I輸出插座5以及參考電壓分壓電阻6組成。來自媒體處理器的1.8V 電平級的信號R、 G、 B數(shù)據(jù)線和VCLK視頻時鐘線分別接至TFP410 DVI發(fā)送器芯片1和 THS8135三路視頻DAC轉(zhuǎn)換芯片2的數(shù)據(jù)輸入管腳和時鐘輸入管腳;視頻數(shù)據(jù)使能信號DE 接入TFP410的DE輸入管腳;行場同步信號HSYNC、 VSYNC在接入TFP410行場同步信號管腳 的同時,通過74AVC2T45將1.8V電平轉(zhuǎn)化至滿足VGA接口要求的3.3V電平后,接到VGA輸 出插座4和DVI-I輸出插座5上;RGB數(shù)字視頻信號及VCLK視頻時鐘信號經(jīng)TFP410編碼后, 通過4對TMDS差分線對,接至DVI-I輸出插座;RGB數(shù)字視頻信號經(jīng)THS8135進行數(shù)模轉(zhuǎn)換 變成模擬的RGB分量信號,分別接至VGA插座和DVI-I插座。分壓電阻6對1.8V電壓進行分 壓,得到0.9V參考電壓,接至TFP410的VREF管腳,使TFP410能夠處理L 8V的電平信號。實施例2:適用于媒體處理器輸出信號為3.3V電平的系統(tǒng)。如圖2所示電路由TFP410 DVI發(fā)送器芯片l、 THS8134三路視頻DAC轉(zhuǎn)換芯片2、 VGA輸出插座4以及DVI-I輸出插座5組成。 由于處理的數(shù)字信號為3.3V的電平信號,此時,三路視頻DAC轉(zhuǎn)換芯片采用THS8134,直 接處理3.3V電平信號;行場同步信號HSYNC、 VSYNC無需進行電平轉(zhuǎn)換,直接接至VGA插 座和DVI-I插座;TFP410的VREF管腳無需通過分壓電阻分壓,直接接3. 3V電壓。使用表明本發(fā)明的一種DVI-I及VGA接口電路,結(jié)構(gòu)簡單,支持帶寬高,支持高清 分辨率,支持DVI和VGA雙口同屏顯示輸出,且調(diào)試容易,能廣泛應(yīng)用于需要DVI和VGA輸 出的嵌入式視頻處理裝置中。
權(quán)利要求
1、一種DVI-I及VGA接口電路,其特征在于DVI-I及VGA接口電路是一種應(yīng)用于嵌入式系統(tǒng),基于數(shù)字媒體處理器,能同時輸出DVI和VGA的處理電路;由DVI發(fā)送器芯片(1)、三路視頻DAC轉(zhuǎn)換芯片(2)、1.8V至3.3V電平轉(zhuǎn)換芯片(3)、VGA輸出插座(4)、DVI-I輸出插座(5)及參考電壓分壓電阻(6)組成。
2、 權(quán)利要求l所述的DVI-I及VGA接口電路,其特征在于所述數(shù)字媒體處理器是 基于CPU+DSP或CPU+RISC多核架構(gòu),具有音視頻軟、硬件解碼能力。
3、 權(quán)利要求l所述的DVI-I及VGA接口電路,其特征在于DVI發(fā)送器和三路視頻 DAC轉(zhuǎn)換器的RGB信號源自同一媒體處理盔的輸出,能同時接兩個顯示設(shè)備,同時輸出 DVI和VGA信號。
4、 權(quán)利要求1所述的DVI-I及VGA接口電路,其特征在于DVI發(fā)送器芯片(1)采 用TFP410芯片,來自媒體處理器的RGB數(shù)據(jù)線、視頻時鐘線和視頻數(shù)據(jù)使能信號,分 別與TFP410的數(shù)據(jù)輸入、時鐘輸入和DE輸入管腳相連。
5、 權(quán)利要求1所述的DVI-1及VGA接口電路,其特征在于三路視頻DAC轉(zhuǎn)換芯片 (2)采用THS8135或THS8134芯片,來自媒體處理器的RGB數(shù)據(jù)線、視頻時鐘線,分別與THS8135/THS8134的數(shù)據(jù)輸入、時鐘輸入管腳相連。
全文摘要
本發(fā)明涉及一種DVI-I及VGA接口電路,具體涉及嵌入式系統(tǒng)DVI和VGA輸出電路的設(shè)計,屬于高清顯示技術(shù)領(lǐng)域。本發(fā)明的DVI-I及VGA接口電路是一種應(yīng)用于嵌入式系統(tǒng),基于數(shù)字媒體處理器,能同時輸出DVI和VGA的處理電路;由DVI發(fā)送器芯片(1)、三路視頻DAC轉(zhuǎn)換芯片(2)、1.8V至3.3V電平轉(zhuǎn)換芯片(3)、VGA輸出插座(4)、DVI-I輸出插座(5)及參考電壓分壓電阻(6)組成。本發(fā)明結(jié)構(gòu)簡單、實用有效、穩(wěn)定可靠,作為嵌入式視頻解碼播放設(shè)備中DVI和VGA輸出電路的參考設(shè)計,能夠廣泛應(yīng)用于數(shù)字監(jiān)控系統(tǒng)、IP機頂盒、KTV機頂盒、及多媒體信息發(fā)布系統(tǒng)的嵌入式領(lǐng)域。
文檔編號G09G5/00GK101404149SQ200810233549
公開日2009年4月8日 申請日期2008年11月10日 優(yōu)先權(quán)日2008年11月10日
發(fā)明者代紅兵, 周永錄, 姚寒冰, 王麗清, 王耀希 申請人:云南大學(xué)