專利名稱:主動矩陣型的顯示裝置的制作方法
技術領域:
本發(fā)明涉及一種主動矩陣型的顯示裝置,其中配置成矩陣狀的各像素分 割成多個次像素,并且特別涉及一種可以提高像素開口率并且中間色表現平 滑的顯示裝置。
背景技術:
在已知的主動矩陣型液晶顯示裝置中,是由多個像素配置成矩陣狀所構 成。在此已知的液晶顯示裝置中, 一個像素分割為多個次像素,通過各次像 素的面積組合而進行多灰階的灰階顯示(參考如專利文獻1 )。
專利文獻1日本特開2005 - 300579號公報(第2-9頁、圖5 - 13 )
圖7表示已知次像素3P的形狀與配置范例的示意圖。舉例來說,如圖 7所示,在已知的液晶顯示裝置中, 一個像素2P分割為4個次像素3P。各 次像素3P可以顯示黑色或白色,而4個次像素3P的面積比設定為1: 2: 4: 8。此外,在各次像素3P之間,必須設置用于液晶元件的配線等結構上的邊 界區(qū)域4P。換句話說,在各次像素3P之間會形成光學的無效區(qū)域。在已知 的液晶顯示裝置中,通過使面積相異的4個次像素3P顯示為黑色或白色, 并且利用各次像素3P的面積組合來進行多灰階的灰階顯示。
發(fā)明內容
但是在已知的液晶顯示裝置中,在4個次像素3P之間會分別形成結構 上的邊界區(qū)域4P (光學的無效區(qū)域)。例如在圖7的范例中,對于一個像素 2P,會形成3個邊界區(qū)域4P (無效區(qū)域),僅此部分就會導致像素2P的開 口率降低。因此,雖然可以考慮直接減少次像素3P的數目而提高像素2P的 開口率,但是在此情況下,次像素3P的面積組合數目會減少,而減少像素 2P的灰階H
另外,在已知的液晶顯示裝置中,由于各次像素3P的顯示僅有黑色或 白色兩種情況(1位),因此,在平滑地表現黑與白之間的中間色上有其限制。例如, 一旦放大液晶顯示裝置的顯示畫面,就會明顯看出黑與白之間中間色 的顯示顆粒。
有鑒于上述課題,本發(fā)明的目的是提供一種可以提高像素開口率并且使 得中間色彩表現平滑的主動矩陣型的顯示裝置。
本發(fā)明的主動矩陣型顯示裝置,其包括配置成矩陣狀的多個像素,且 各像素分割成面積不同的多個次像素;至少一多位存儲器,分別設于各次像 素,用以存儲輸入的2位以上的輸入數字數據,以作為各次像素進行灰階顯 示用的灰階信息;至少一數字模擬轉換電路,用以將存儲于多位存儲器的輸 入數字數據,轉換成能夠用于次像素進行灰階顯示的顯示用模擬數據;以及 至少一顯示元件,利用由數字模擬轉換電路轉換的顯示用模擬數據所決定的 灰階,來進行這些次像素的灰階顯示。
在此顯示裝置中,利用對應于顯示用模擬數據的多種灰階,可以進行次 像素的灰階顯示。也就是說,相較于以一個次像素僅能顯示黑色或白色的已 知技術而言,本發(fā)明能夠以一個次像素顯示多種中間色。在此情況下,通過 構成一個像素的各次像素的面積與灰階的組合,可以進行多灰階的灰階顯 示。因此,利用比已知技術更少的次像素,而可以進行與已知技術相同甚或 更多灰階的灰階顯示。藉此,由于可以減少構成一個像素的次像素數目,因 此可以縮小在次像素之間所形成的構造上的邊界區(qū)域(光學的無效區(qū)域), 就此部分即可以提高像素的開口率。另外,由于可以通過各次像素而顯示各 種中間色,因此相較于已知技術而言,可以平滑地表現中間色。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,多位存儲器為靜態(tài)隨機存 取存儲器(SRAM)或動態(tài)隨機存取存儲器(DRAM)。
藉此,當使用SRAM作為多位存儲器,則可以降低存儲器的消耗電力。 當使用DRAM作為多位存儲器,則可以縮小存儲器的電路尺寸。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,次像素具有與這些次像素 的亮度間呈線性變化的多個灰階,并且這些次像素的面積比是設定成根據這 些次像素的不同亮度組合而與像素的亮度間呈線性變化的面積比。
藉此,由于改變次像素的面積與階調的組合能夠以線性關系改變像素的 亮度,因此可以平滑地表現中間色。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,各次像素相對于以這些次 像素構成的像素的中心,具有對稱的形狀,并且配置在相對于像素中心對稱的位置。
藉此,可以防止像素中各次像素的重心產生偏移,進而可以抑制在顯示 畫面上出現由于次像素的重心偏移所引起條狀失真的問題。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,其中次像素含有面積彼此 不同的第一次像素與第二次像素。第一次像素則包括 一第一靜態(tài)隨機存取 存儲器,用以存儲在該輸入數字數據所含的用于該第一次像素的第一輸入數
字數據; 一第一數字模擬轉換電路,用以將該第一輸入數字數據轉換成用于 該第一次像素的第一顯示用模擬數據;以及一第一液晶顯示元件,利用由該 第一顯示用模擬數據而決定的灰階,來進行灰階顯示。第二次像素則包括 一第二靜態(tài)隨機存取存儲器,用以存儲在該輸入數字數據所含的用于該第二 次像素的第二輸入數字數據; 一第二數字模擬轉換電路,用以將該第二輸入 數字數據轉換成用于該第二次像素的第二顯示用模擬數據;以及一第二液晶 顯示元件,利用由該第二顯示用it擬數據而決定的灰階,來進行灰階顯示。
藉此,在每一個第一及第二次像素中,利用對應于第一及第二顯示用模 擬數據的各種灰階,可以進行灰階顯示。也就是說,相較于各次像素僅能顯 示黑色或白色的已知技術而言,可以利用第 一及第二次像素顯示多種中間 色。在此情況下,通過第一與第二次像素的面積與階調的組合,可以進行多 階調的顯示。利用兩個次像素便可以進行與已知技術相同或更多灰階的灰階 顯示。如此一來,由于構成一個像素的次像素數目只有2個,因此在次像素 之間僅需要形成一個構造上的邊界區(qū)域(光學的無效區(qū)域),而就此部分而 可以提高像素的開口率。另外,由于可以通過第一與第二次像素來顯示多種 中間色,因此相較于已知技術而言,可以平滑地表現中間色。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,第一次像素具有與第一次 像素的亮度呈線性變化的四個灰階,第二次像素具有與第二次像素的亮度呈 線性變化的四個灰階,并且第一次像素與第二次像素的面積比設定為1: 4。
藉此,當改變第一與第二次像素的面積與階調的組合時,像素的亮度會 呈線性變化,因此,可以平滑地表現中間色。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,第一次像素的形狀為四邊 形,第二次像素的形狀為包圍此第一次像素的形狀,并且第一以及第二次像 素的中心設置于像素的中心。
藉此,可以防止第一和第二次像素的重心產生偏移,進而可以抑制在顯示畫面上出現由于次像素的重心偏移所引起條狀失真的問題。
另外,在本發(fā)明的主動矩陣型的顯示裝置中,第一以及第二液晶顯示元
件是包含反射外部光線的反射部的反射型液晶顯示元件。
藉此,由于可以利用在反射部反射之外部光線進行顯示,因此相較于使
用背光源的情況而言,可以抑制消耗的電力。
本發(fā)明的電子裝置包括上述的主動矩陣型的顯示裝置。
如上所述,此電子裝置中也可以利用對應于顯示用模擬數據的各種灰 階,進行次像素的灰階顯示。藉此,便可以縮小在次像素間所形成的構造上 的邊界區(qū)域(光學的無效區(qū)域),就此部分而提高像素的開口率。另外,由 于可以通過各次像素中顯示多種中間色,因此相較于已知技術而言,可以平 滑地表現中間色。
本發(fā)明的顯示電路,用于主動矩陣型的顯示裝置,此顯示裝置則包括配
置成矩陣狀的多個像素,且各像素分割成面積不同的次像素。其包括至少 一多位存儲器,分別設于各該次像素,用以存儲輸入的2位以上的輸入數字 數據,以作為各該次像素進行灰階顯示用的灰階信息;以及至少一數字模擬 轉換電路,用以將存儲于該多位存儲器的該輸入數字數據,轉換成能夠用于 該次像素進行灰階顯示的顯示用模擬數據。
如上所述,此顯示電路中也可以利用對應于顯示用模擬數據的多種灰 階,進行次像素的灰階顯示。藉此,便可以縮小在次像素間所形成的構造上 的邊界區(qū)域(光學的無效區(qū)域),就此部分而可以提高像素的開口率。另夕卜, 由于可以在各次像素中顯示多種中間色,因此相較于已知技術而言,可以平 滑地表現中間色。
本發(fā)明的顯示方法,用于一主動矩陣型的顯示裝置,此顯示裝置包括配 置成矩陣狀的多個像素,并且各像素分割成面積不同的次像素。此顯示方法 包括下列步驟。在每個次像素中,存儲輸入的2位以上的輸入數字數據,以 作為此次像素進行灰階顯示用的灰階信息。將存儲的輸入數字數據,轉換成 能夠在此次像素進行灰階顯示使用的顯示用模擬數據。利用由顯示用模擬數 據所決定的灰階,來進行此次像素的灰階顯示。
如上所述,此方法中也可以利用對應于顯示用模擬數據的多種灰階,進 行次像素的灰階顯示。藉此,便可以縮小在次像素間所形成的構造上的邊界 區(qū)域(光學的無效區(qū)域),就此部分而可以提高像素的開口率。另外,由于可以在各次像素中顯示多種中間色,因此相較于已知技術而言,可以平滑地 表現中間色。
在本發(fā)明中,是利用在次像素中設置多位存儲器與數字模擬電路,以可 以提高像素的開口率并且可以平滑地表現中間色。
圖1是本發(fā)明實施例的液晶顯示裝置結構的概略說明圖。
圖2是液晶顯示裝置的顯示電路范例的示意圖。 圖3是用于說明次像素的亮度與灰階間關系的關系圖。 圖4是像素的灰階顯示范例的示意圖。 圖5是用于說明像素的亮度與灰階間關系的關系圖。 圖6a和6b表示次像素的形狀與配置其他范例的示意圖。 圖7是已知的次像素的形狀與配置其他范例的示意圖。主要元件符號說明
1 液晶顯示裝置;2、 2P 1象素;3、 3P —次4象素;4、 4P 邊界區(qū)i或(無 效區(qū)域);5-SRAM; 6 DAC電路;7 液晶顯示元件;8 顯示電路;9 像素電極;10 對向電極;11 維持電路;12、 14、 15、 16、 19 P型M0S晶 體管;13、 17、 18、 20、 21 N型MOS晶體管;VDD、 VSS 電壓;Rl、 R2 更新線;Gl、 G2 柵極;VI、 V2、 V3、 V4 模擬電壓值
具體實施例方式
以下,根據
本發(fā)明實施例的主動矩陣型顯示裝置。在本實施例 中,以移動電話、數字相機、個人數字助理(PDA)、個人計算機、電視、汽 車用顯示器、航空用顯示器、數字相框、可攜式DVD播放器等電子裝置所 用的液晶顯示面板為例進行說明。此液晶顯示面板是以矩陣狀配置多個像素 的主動矩陣型液晶顯示裝置。
根據圖1及圖2,說明本發(fā)明實施例中液晶顯示裝置的結構。在此先參 考圖1,概略地說明液晶顯示裝置的結構。
圖1是用來說明液晶顯示裝置1的概略結構的示意圖。如圖1所示,在 本實施例的液晶顯示裝置1中,每個像素2被分割成最高有效位(MSB)與 最低有效位(LSB)的兩個次像素3。在液晶顯示裝置1中,則具有設置于每個次像素3的靜態(tài)隨機存取存儲器(Static Random Access Memory, SRAM)5、設置于每個次像素3的數字模擬變換電路(Digital-to-Analog Converter, DAC電路)6以及進行次像素3的灰階顯示的液晶顯示元件7。 此情況下也可以說次像素3的顯示電路8具有SRAM 5與DAC電路6。
如圖1所示,LSB的次像素3的形狀是正方形。MSB的次像素3的形 狀則是包圍LSB的次像素3的形狀,而MSB的次像素3的外圍形狀是正方 形。在兩個次像素3之間,則設置構造上的邊界區(qū)域4 (光學的無效區(qū)域), 做為液晶顯示元件7配線等之用。LSB次像素3與MSB次像素3的面積比 是設定為1: 4。在此,LSB的次像素3相當于本發(fā)明的第1次像素;MSB 的次像素3相當于本發(fā)明的第2次像素。
在每個次像素3的SRAM 5則存儲從源極線輸入的2位輸入數字信號 (例如「 00」、「 01」、「 10」、「 11」等)。后續(xù)會再說明根據此輸入數字信號, 可以在各次像素3進行4階的灰階顯示。因此,此輸入數字信號也可以說是 用于各次像素3的灰階顯示的灰階信息。
在各次4象素3的DAC電路6中,可以將SRAM 5內所存儲的輸入數字 信號變換為在各次像素3中進行灰階顯示所用的顯示用模擬信號。具體而言, 是將兩位的輸入數字信號變換為施加在各次像素3的像素電極9上的四個模 擬電壓值(Vl、 V2、 V3、 V4)。
各次像素3的液晶顯示元件7則具有像素電極9與對向電極10,可以根 據對應于顯示用模擬信號的灰階而進行灰階顯示。在此液晶顯示元件7中, 對應于DAC電路6變換的四個模擬電壓值(VI、 V2、 V3、 V4 ),而進行四 灰階的灰階顯示。
另外,各次像素3的液晶顯示元件7具有反射外部光線的反射部(未圖 示)。也可以說此液晶顯示元件7是反射型液晶顯示元件。
接著,參考圖2,說明液晶顯示裝置1的顯示電路8的具體結構。
圖2表示液晶顯示裝置1的顯示電路8范例的示意圖。此外,為了方便 說明,在圖2中僅表示兩個次像素3中的一個(MSB的次像素3),至于另 一個(LSB的次像素3)的顯示電路8結構是相同的。
首先說明次像素3的SRAM 5。如圖2所示,次像素3的SRAM 5是由 兩個維持電路11所構成。維持電路11具有兩個由P型MOS晶體管12及N 型MOS晶體管13串聯(lián)的反相電路(inverter)所構成,而這兩個反相電路是呈正反饋架構(positive feedback)。如圖2所示,在次像素3的維持電路11上, 則施加用于驅動維持電路11的電壓VDD、 VSS。 一旦對柵極G1、 G2施加 高電壓的話,則從源極線S接收兩位的輸入數字數據,并且分別在各保持電 路11內以一次一位來維持數據。
例如,當在柵極G1施加高電壓,在第一維持電路ll (圖2的左側的維 持電路11 )上維持兩位的輸入數字數據(例如「10」)中高位位的數據(例 如r 1」);當在柵極G2施加高電壓,在第二維:持電路11 (圖2的右側的維 持電路ll)上維持兩位的輸入數字數據中低位位的數據(例如「0J)。
接著說明次像素3的DAC電路6。如圖2所示,次像素3的DAC電路 6包括與模擬電壓VI的供給線連接的兩個P型MOS晶體管14和15、與模 擬電壓V2的供給線連接的P型MOS晶體管16及N型MOS晶體管17、與 模擬電壓V3的供給線連接的N型MOS晶體管18及P型MOS晶體管19 以及與模擬電壓V4的供給線連接的兩個N型MOS晶體管20和21。
與模擬電壓VI的供給線連接的兩個P型MOS晶體管14和15的柵極, 是個別連接到來自兩個維持電路11的信號。因此,當從兩個維持電路ll輸 出「00」的信號時(從第一保持電路ll輸出信號「0」,從第二保持電路ll 輸出信號「0」),則此兩個P型MOS晶體管14、 15開啟,而模擬電壓VI 供給至像素電極9。
另外,與才莫擬電壓V2的供給線連接的P型MOS晶體管16及N型MOS 晶體管17的柵極,是個別連接到來自兩個維持電路11的信號。因此,當從 兩個維持電路ll輸出「01」的信號時(從第一維持電路ll輸出信號「0J, 從第二維持電路11輸出信號r 1 0,則此P型MOS晶體管16及N型MOS 晶體管17開啟,而模擬電壓V2供給至像素電極9。
與模擬電壓V3的供給線連接的N型MOS晶體管18及P型MOS晶體 管19,其柵極個別連接到來自兩個維持電路11的信號。因此,當從兩個維 持電路ll輸出U0J的信號時(從第一維持電路ll輸出信號「1 J,從第二 維持電路11輸出信號「 0 J),則此N型MOS晶體管18及P型MOS晶體管 19開啟,而模擬電壓V3供給至像素電極9。
另外,與模擬電壓V4的供給線連接的兩個N型MOS晶體管20、 21, 其柵極個別連接到來自兩個維持電路11的信號。因此,當從兩個維持電路 11輸出r 11」的信號時(從第一維持電路11輸出信號r 1」,從第二維持電路11輸出信號「1」),則此兩個N型MOS晶體管20、 21開啟,而^t擬電 壓V4供給至像素電極9。
在此,說明關于液晶顯示元件7的更新(refresh)動作。如圖2所示,在 維持電路11內兩個反相電3各個別設置用來輸出數字數據的信號線。也就是 說,其中設置用來將輸入數字數據直接輸出的信號線以及將輸入數字數據反 相后輸出的信號線。當施加高電壓于更新線R1上時,則將輸入數字數據(例 如r 1」)直接以原始數據(例如「 1」)輸出。另一方面,當施加高電壓于更 新線R2上時,則將輸入數字數據(例如「 1」)進行反轉后的數據(例如「 0 J) 輸出。
如此一來,通過切換施加在更新線R1、 R2的高電壓,可以將由兩個維 持電路11輸出的信號進行反相,且可以將施加在像素電極9的模擬電壓VI、 V2、 V3、 V4進行反相。因此,通過同時切換施加在對向電極10的電壓VC 與施加在更新線R1、 R2的高電壓,可以進4亍液晶顯示元件7的更新。在此 種情況下,SRAM 5的電源電壓可以是VDD = VI且VSS = V4,并且擴大 DAC電路6的可輸出電壓范圍。另外,可以縮小電源電壓VDD、 VSS的絕 對值,并且所需電源電壓的種類變少。
液晶顯示元件7的更新也可以通過其他方法進行。例如,不交換DAC 電路6的輸入數字數據的相位而通過將施加在像素電極9的模擬電壓VI、 V2、 V3、 V4進4亍反相,也可以進行液晶顯示元件7的更新。換句話i兌,通 過同時交換施加在對向電極10的電壓VC以及反相模擬電壓VI、 V2、 V3、 V4,也可以進行液晶顯示元件7的更新。在此情況下,不需要設置更新線 Rl、 R2以及與其連接用于反相數字數據的四個TFT。因此,可以縮小顯示 電路8的電路尺寸。
接著,參考圖3 圖5,說明關于像素2的灰階顯示。
先根據圖3說明關于次4象素3的灰階顯示。圖3是用于說明次像素3的 亮度與灰階間的關系圖。如圖3所示,次像素3可以依據四個模擬電壓V1 V4 而進行「0~3」的四灰階的灰階顯示。此時,次^象素3的亮度設定成可對應 灰階變化而線性地變化。
舉例來說,如圖3所示,當次像素3的灰階為r 0」時,次像素3的亮 度是「 1」,并且次像素3的灰階為「 3」時,次像素3的亮度是「 0」,則次 像素3的灰階為U」時,次像素3的亮度是「 2/3」,并且次像素3的灰階為「 2 J時,次像素3的亮度是r 1/3 J。
接著根據圖4及圖5,說明關于像素2的灰階顯示。圖4表示像素2的 灰階顯示范例的示意圖;圖5是用于說明像素2的亮度與灰階間的關系圖。
如圖4所示,像素2可以通過兩個次4象素3 (MSB與LSB的次像素3 ) 的不同亮度組合,而進^亍「 0~15」的16灰階的灰階顯示。在圖4中,r 0 15 J 的16灰階是以2進位碼r 0000 1111」表示。
在本實施例中,此四位數的2進位碼與輸入像素2的四位輸入數字數 據是相同內容。在此四位的輸入數字數據(四位數)中,最初兩個位的數據 (最初兩位數)是MSB的次像素用的輸入數字數據;最后兩個位的數據(最 后兩位數)是LSB的次像素用的輸入數字數據。
例如,在輸入數字數據為「0011」的情況下,MSB的次像素所使用的 輸入數字數據是「 00」;LSB的次像素所使用的輸入數字數據是「 11」。因此 在此情況下,MSB次像素3的灰階為「 0」且顯示最亮(白),而LSB次像 素3的灰階為「 1」且顯示最暗(黑)(參考圖4)。
如圖5所示,像素2的亮度設定成可以通過次像素3的亮度組合而呈線 性變化。例如,當次像素2的灰階為「 0」時,次像素2的亮度是「 1」,并 且次像素2的灰階為「 15」時,次像素2的亮度是「 0」,則次像素2的灰階 為rn (n = 0~15)」時,次像素2的亮度是「(15-n) /15」。
另外,雖然在圖3~圖5中所示的灰階與亮度間關系,是灰階小時較亮而 灰階大時較暗的情況,但是灰階與亮度間的關系也可以是相反的。也就是說, 灰階與亮度間關系也可以是灰階小時較暗而在灰階大時較亮。
以上所述本實施例的液晶顯示裝置1,通過在次像素3設置多位存儲器 與數字模擬電路,可以提高像素2的開口率并且能夠平滑地表現中間色。
也就是說,在本實施例中,在MSB與LSB的次像素3中可以分別通過 對應于顯示用模擬數據的四個灰階而進行灰階顯示。也就是說,相較于已知 技術只以一個次像素3顯示黑色或白色,本實施例在一個次像素3中可以進 行多種中間色的顯示。在此情況下,可以通過MSB與LSB次像素3的面積 與灰階的組合而進行16灰階的灰階顯示。因此,能夠利用比已知技術更少 的次像素3,而進行與已知技術相同甚至更多灰階的灰階顯示。例如,已知 技術為了進行16灰階的灰階顯示,需要四個次像素3,相對地在本實施例中 則可以利用兩個次像素3而進行16灰階的灰階顯示。如此一來,由于可以減少構成一個像素2的次像素3數目,因此可以縮
小在次像素3之間所形成的結構上的邊界區(qū)域4 (光學的無效區(qū)域)。在本實 施例中,由于構成一個像素2的次像素3數量僅有兩個,因此只需要一個形 成在次像素3間的結構性邊界區(qū)域(光學的無效區(qū)域),而僅此部分便可以 提高像素的開口率。另外,由于可以通過各次^f象素3而顯示多種中間色,因 此相較于已知技術而言,能夠平滑地表現中間色。
另外,在本實施例中,由于使用SRAM5作為次像素3的多位存儲器, 因此可以降低存儲器的消耗電力。另外,通過在像素2設置存儲器,可以使 用存儲器內所存儲的輸入數字數據來驅動各次像素3,所以在顯示待機畫面 時,能夠抑制用于液晶顯示的外部裝置(IC等)的消耗電力。
另外,在本實施例中,由于可以改變MSB與LSB的次像素3的面積與 灰階的組合而使像素2的亮度呈線性變化之故,因此可以滑順地表現中間色。
另外,在本實施例中,MSB與LSB次像素3的形狀與配置,是相對于 像素2的中心而呈對稱的形狀與配置。藉此,可以防止MSB與LSB的次像 素3的重心產生偏移,進而可以抑制在顯示畫面上出現由于次像素3的重心 偏移所? 1起條狀失真的問題。
在圖6中,則表示次像素3的形狀與配置的其他例子。如圖6a所示, LSB次像素3的形狀也可以是圓形。在此情況下,MSB次像素3的形狀則 是包圍LSB次像素3的形狀;MSB與LSB的次像素3中心是配置于像素2 的中心。另外,如圖6b所示,LSB次像素3的形狀也可以是直線狀。在此 種情況下,MSB次像素3的形狀則是夾住LSB次像素3的形狀;MSB與 LSB的次像素3中心是配置于像素2的中心。
另外,在本實施例中,由于可以利用在反射部反射之外部光線來進行顯 示,因此相較于使用背光源的情況而言,可以抑制消耗的電力。
以上,雖然以本發(fā)明的實施例作為例子進行說明,但是并非用以限定本 發(fā)明的范圍,在請求項所記載的范圍內可以依據不同目的而進行種種變更。
舉例來說,在以上的i兌明中,雖然以主動矩陣型的顯示裝置1為液晶顯 示面板的例子進行說明,但是本發(fā)明的范圍并不限定于此,例如也可以是有 機EL顯示器等。另外,在以上的說明中,雖然以使用正常白類型(normally white type)的液晶(電壓為0時顯示白色的液晶)為例進行說明,但是本發(fā) 明的范圍并不限定于此,也可以使用正常黑類型(normally black type )的液晶(電壓為0時顯示黑色的液晶)。
另外,在以上的說明中,雖然是以MSB與LSB的兩個次像素3構成一 個像素2為例進行說明,但是本發(fā)明的范圍并不限定于此,構成一個像素2 的次像素3數目也可以是3個以上。
另外,在以上的說明中,雖然是以使用SRAM5作為多位存儲器為例進 行說明,但是本發(fā)明的范圍并不限定于此,也可以使用動態(tài)隨機存取存儲器 (Dynamic Random Access Memory , DRAM)作為多位存儲器。當使用DRAM 作為多位存儲器,則可以縮小存儲器的電路尺寸。
另外,在以上的說明中,雖然是以輸入至各次像素3的輸入數字數據為 2位為例進行說明,但是本發(fā)明的范圍并不限定于此,輸入數字數據也可以 是3位以上。
另外,在以上的說明中,雖然是以次像素3進行四灰階的灰階顯示并且 像素2進行16灰階的灰階顯示為例進行說明,但是本發(fā)明的范圍并不限定 于此,次像素3或像素2也可以進行更多灰階的灰階顯示。
如上所述,本發(fā)明的主動矩陣型顯示裝置具有可以提高像素的開口率且 可以平滑地表現中間色的效果,適用于液晶顯示面板等。
權利要求
1. 一種主動矩陣型的顯示裝置,其包括配置成矩陣狀的多個像素,且各該像素分割成面積不同的多個次像素;至少一多位存儲器,分別設于各該次像素,用以存儲輸入的2位以上的輸入數字數據,以作為各該次像素進行灰階顯示用的灰階信息;至少一數字模擬轉換電路,用以將存儲于該多位存儲器的該輸入數字數據,轉換成能夠用于該次像素進行灰階顯示的顯示用模擬數據;以及至少一顯示元件,利用由該數字模擬轉換電路轉換的該顯示用模擬數據所決定的灰階,來進行這些次像素的灰階顯示。
2. 如權利要求1所述的主動矩陣型的顯示裝置,其中這些次像素具有與 這些次像素的亮度間呈線性變化的多個灰階,并且這些次像素的面積比是設 定成根據這些次像素的不同亮度組合而與該像素的亮度間呈線性變化的面 積比。
3. 如權利要求1所述的主動矩陣型的顯示裝置,其中各該次像素相對于 以這些次像素構成的該像素的中心,具有對稱的形狀,并且配置在相對于該 像素中心對稱的位置。
4. 如權利要求1所述的主動矩陣型的顯示裝置,其中這些次像素含有面 積彼此不同的第 一次像素與第二次像素;該第一次像素包括一第一靜態(tài)隨機存取存儲器,用以存儲在該輸入數字數據所含的用于該 第 一 次像素的第 一輸入數字數據;一第一數字模擬轉換電路,用以將該第一輸入數字數據轉換成用于該第 一次像素的第一顯示用模擬數據;以及一第一液晶顯示元件,利用由該第一顯示用模擬數據而決定的灰階,來 進行灰階顯示;該第二次像素包括一第二靜態(tài)隨機存取存儲器,用以存儲在該輸入數字數據所含的用于該 第二次像素的第二輸入數字數據;一第二數字模擬轉換電路,用以將該第二輸入數字數據轉換成用于該第 二次像素的第二顯示用模擬數據;以及一第二液晶顯示元件,利用由該第二顯示用模擬數據而決定的灰階,來 進行灰階顯示。
5. 如權利要求4所述的主動矩陣型的顯示裝置,其中該第一次像素具有 與該第一次像素的亮度呈線性變化的四個灰階,該第二次像素具有與該第二 次像素的亮度呈線性變化的四個灰階,并且該第一次像素與該第二次像素的 面積比設定為1: 4。
6. 如權利要求4所述的主動矩陣型的顯示裝置,其中該第一次像素的形 狀為四邊形,該第二次像素的形狀為包圍該第一次像素的形狀,并且該第一 以及該第二次像素的中心設置于該像素的中心。
7. 如權利要求4所述的主動矩陣型的顯示裝置,其中該第一以及該第二 液晶顯示元件是包含反射外部光線的反射部的反射型液晶顯示元件。
8. —種電子裝置,其包括申請專利范圍第1所述的主動矩陣型的顯示裝置。
9. 一種顯示電路,用于主動矩陣型的顯示裝置,該顯示裝置包括配置成 矩陣狀的多個像素,且各該像素分割成面積不同的次像素,其包括至少一多位存儲器,分別設于各該次像素,用以存儲輸入的2位以上的 輸入數字數據,以作為各該次像素進行灰階顯示用的灰階信息;以及至少一數字模擬轉換電路,用以將存儲于該多位存儲器的該輸入數字數 據,轉換成能夠用于該次像素進行灰階顯示的顯示用模擬數據。
10. —種顯示方法,用于一主動矩陣型的顯示裝置,該顯示裝置包括配置 成矩陣狀的多個像素,并且各該像素分割成面積不同的次像素,其包括下列 步驟在每個該次像素,存儲輸入的2位以上的輸入數字數據,以作為該次像 素進行灰階顯示用的灰階信息;將存儲的該輸入數字數據,轉換成能夠在該次像素進行灰階顯示使用的 顯示用模擬數據;以及利用由該顯示用模擬數據所決定的灰階,來進行該次像素的灰階顯示。
全文摘要
一種可以提高像素的開口率并且可以平滑地表現中間色的主動矩陣型的顯示裝置。主動矩陣型的顯示裝置具有靜態(tài)隨機存取存儲器(SRAM)與數字模擬轉換(DAC)電路,設置于像素所分割的各次像素。SRAM內存儲2位以上的輸入數字數據,其輸入作為次像素進行灰階顯示的灰階信息。此輸入數字數據由DAC電路變換為顯示用模擬數據,并且利用對應于顯示用模擬數據的灰階,進行次像素的灰階顯示。通過次像素的面積與灰階的組合,便可以在像素進行多灰階的灰階顯示。
文檔編號G09G3/36GK101435966SQ20081017260
公開日2009年5月20日 申請日期2008年11月5日 優(yōu)先權日2007年11月15日
發(fā)明者佐野景一, 吉賀正博, 山下佳大朗 申請人:統(tǒng)寶光電股份有限公司