專利名稱:緩沖器電路及顯示器的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種模擬緩沖器電路,尤指一種可補(bǔ)償?shù)蜏囟嗑Ч韫に囍圃?的模擬緩沖器電路所產(chǎn)生的元件變動能力。
背景技術(shù):
功能先進(jìn)的顯示器已逐漸成為現(xiàn)今消費(fèi)電子產(chǎn)品的重要特色,其中液晶
顯示器已經(jīng)逐漸為各種電子設(shè)備如電視、移動電話、個人數(shù)字助理(PDA)、 數(shù)碼相機(jī)、計算機(jī)屏幕或筆記本電腦屏幕所廣泛應(yīng)用。低溫多晶硅(Low Temperature Poly-Silicon, LTPS)液晶顯示器是目前消費(fèi)性產(chǎn)品開發(fā)的主流, 主要應(yīng)用于高度整合特性與高畫質(zhì)顯示器。
請參閱圖1,圖1為現(xiàn)有技術(shù)的液晶顯示器10的功能方塊圖。液晶顯示 器10包含液晶顯示面板12、柵極驅(qū)動器(gate driver)14以及源極驅(qū)動器 (source driver)l6。液晶顯示面板12包含多個像素(pixe1)20,而每一個像素包 含三個分別代表紅綠藍(lán)(RGB)三原色的像素單元構(gòu)成。以一個1024 x 768分 辨率的液晶顯示面板12來說,共需要1024x768x3個像素單元組合而成。柵 極驅(qū)動器14輸出掃描信號使得每一列的晶體管22依序開啟,同時源極驅(qū)動 器16則輸出對應(yīng)的數(shù)據(jù)信號至一整列的像素單元使其充電到各自所需的電 壓,以顯示不同的灰階。
在目前的液晶顯示面板設(shè)計中,柵極驅(qū)動器14等效上為位移暫存器(shift register),其目的即每隔一固定間隔輸出掃描信號至液晶顯示面板12。以一 個1024 x 768分辨率的液晶顯示面板12以及60Hz的更新頻率為例,每一個 畫面的顯示時間約為l/60=16.67ms。所以每一個掃描信號的脈波寬度約為 16.67ms〃68=21.7ns。而源極驅(qū)動器16則在這21.7ps的時間內(nèi),將像素單元 充放電到所需的電壓,以顯示出相對應(yīng)的灰階。
請參閱圖2,圖2為圖1所示液晶顯示面板的像素以及源極驅(qū)動器的等 效電路圖。源極驅(qū)動器16包含數(shù)字模擬轉(zhuǎn)換器161以及模擬緩沖器162,液晶顯示面板12的每一像素單元可等效為電阻R以及電容C(視為液晶電容) 的電路組合。源極驅(qū)動器16的數(shù)字模擬轉(zhuǎn)換器(Digital to Analog Converter, DAC)161會將數(shù)字?jǐn)?shù)據(jù)信號轉(zhuǎn)換成對應(yīng)的模擬電壓,最后再經(jīng)由模擬緩沖器 162輸出偏壓電流使得像素單元的電容C充電至所要電壓電平,以使得電容 C之間的液晶分子依據(jù)電壓電平轉(zhuǎn)動而顯示不同的灰階。傳統(tǒng)的模擬緩沖器 162如圖2所示。源極驅(qū)動器16的驅(qū)動能力取決于輸出電阻以及偏壓電流 (bias current)大小,但是作為利用源極驅(qū)動器16輸出級的模擬緩沖器則受制 于晶體管工藝的影響,使得晶體管的臨界電壓(threshold voltage)在大震蕩電 壓范圍下會有變動而影響顯示品質(zhì)。尤其采用低溫多晶硅工藝生產(chǎn)的液晶顯 示器更需解決這樣的問題。因此,開發(fā)一種可補(bǔ)償晶體管變動能力的模擬轉(zhuǎn) 換器電路是有必要的。
發(fā)明內(nèi)容
本發(fā)明提供一種緩沖器電路,包含輸入端與輸出端,該輸入端用以接收 輸入信號電壓,該輸出端用以輸出數(shù)據(jù)信號電壓,該緩沖器電路包含驅(qū)動電 路、偏壓電路、第一開關(guān)單元、第二開關(guān)單元、第三開關(guān)單元、第四開關(guān)單 元、第五開關(guān)單元、第六開關(guān)單元、第一電容以及第二電容。該驅(qū)動電路包 含控制端。該偏壓電路用來將該驅(qū)動電路的輸出偏壓于參考電壓。該第一開 關(guān)單元耦接于該驅(qū)動電路的控制端以及該參考電壓,根據(jù)第一開關(guān)信號導(dǎo) 通。該第二開關(guān)單元耦接于第一節(jié)點以及第二節(jié)點之間,根據(jù)該第一開關(guān)信 號導(dǎo)通。該第三開關(guān)單元耦接于該輸入端以及該第二節(jié)點之間,根據(jù)第二開 關(guān)信號導(dǎo)通。該第四開關(guān)單元耦接于該第一節(jié)點以及第三節(jié)點之間,根據(jù)該 第二開關(guān)信號導(dǎo)通。該第五開關(guān)單元耦接于該輸入端以及該第三節(jié)點之間, 根據(jù)第三開關(guān)信號導(dǎo)通。該第六開關(guān)單元耦接于該第一節(jié)點以及該輸出端之 間,根據(jù)該第三開關(guān)信號導(dǎo)通。該第一電容耦接于該驅(qū)動電路的控制端以及 該第二節(jié)點之間。該第二電容耦接于該驅(qū)動電路的控制端以及該第三節(jié)點之 間。
如上所述的緩沖器電路,其中該偏壓電路為源極隨耦器。 如上所述的緩沖器電路,其中該偏壓電路包含NMOS晶體管,其包含 漏極以及柵極,該NMOS晶體管的漏極耦接于該第一節(jié)點;第七開關(guān)單元,耦接于該參考電壓以及該NMOS晶體管的柵極,用來于接收第四開關(guān)信號吋 開啟;以及PMOS晶體管,其包含漏極以及柵極,該P(yáng)MOS晶體管的漏極 耦接于該NMOS的柵極,該P(yáng)MOS晶體管的柵極受控于該第四開關(guān)信號。 如上所述的緩沖器電路,其中該顯示器為低溫多晶硅液晶顯示器。 本發(fā)明的另一實施例提供一種顯示器,其包含顯示面板以及多個緩沖器 電路。該顯示面板包含多個像素單元組,用來顯示圖像。每一緩沖器電路對 應(yīng)于所述多個像素單元組的一個像素單元組,用來于輸入端接收輸入信號電 壓并由輸出端輸出數(shù)據(jù)信號電壓至對應(yīng)的像素單元組。每一緩沖器電路包含 驅(qū)動電路、偏壓電路、第一開關(guān)單元、第二開關(guān)單元、第三開關(guān)單元、第四 開關(guān)單元、第五開關(guān)單元、第六開關(guān)單元、第一電容以及第二電容。該驅(qū)動 電路包含控制端。該偏壓電路用來將該驅(qū)動電路的輸出偏壓于參考電壓。該 第一幵關(guān)單元耦接于該驅(qū)動電路的控制端以及該參考電壓,根據(jù)第一開關(guān)信 號導(dǎo)通。該第二開關(guān)單元耦接于第一節(jié)點以及第二節(jié)點之間,根據(jù)該第一開 關(guān)信號導(dǎo)通。該第三開關(guān)單元耦接于該輸入端以及該第二節(jié)點之間,根據(jù)第 二開關(guān)信號導(dǎo)通。該第四開關(guān)單元耦接于該第一節(jié)點以及第三節(jié)點之間,根 據(jù)該第二開關(guān)信號導(dǎo)通。該第五開關(guān)單元耦接于該輸入端以及該第三節(jié)點之 間,根據(jù)第三開關(guān)信號導(dǎo)通。該第六開關(guān)單元耦接于該第一節(jié)點以及該輸出 端之間,根據(jù)該第三開關(guān)信號導(dǎo)通。該第一電容耦接于該驅(qū)動電路的控制端 以及該第二節(jié)點之間。該第二電容耦接于該驅(qū)動電路的控制端以及該第三節(jié) 點之間。
如上所述的顯示器,其中該偏壓電路為源極隨耦器。
如上所述的顯示器,其中該偏壓電路包含NMOS晶體管,其包含漏極 以及柵極,該NMOS晶體管的漏極耦接于該第一節(jié)點;第七開關(guān)單元,耦接 于該參考電壓以及該NMOS晶體管的柵極,用來于接收第四開關(guān)信號時開 啟;以及PMOS晶體管,其包含漏極以及柵極,該P(yáng)MOS晶體管的漏極耦 接于該NMOS的柵極,該P(yáng)MOS晶體管的柵極受控于該第四開關(guān)信號。
如上所述的顯示器,其中每一像素單元組包含第一像素、第二像素以及 第三像素,該第一像素、該第二像素以及該第三像素接耦接于對應(yīng)的緩沖器 電路的輸出端。
如上所述的顯示器,其還包含第一切換單元,耦接于該第一像素以及該對應(yīng)的緩沖器電路的輸出端之間,用來于接收第一切換信號時,導(dǎo)通該對 應(yīng)的緩沖器電路輸出的該數(shù)據(jù)信號屯壓至該第一像素;第二切換單元,耦接 于該第二像素以及該對應(yīng)的緩沖器電路的輸出端之間,用來于接收第二切換 信號時,導(dǎo)通該對應(yīng)的緩沖器電路輸出的該數(shù)據(jù)信號電壓至該第二像素;以 及第三切換單元,耦接于該第三像素以及該對應(yīng)的緩沖器電路的輸出端之 間,用來于接收第三切換信號時,導(dǎo)通該對應(yīng)的緩沖器電路輸出的該數(shù)據(jù)信 號電壓至該第三像素。
如上所述的顯示器,其中該第一切換信號、該第二切換信號以及該第三 切換信號的觸發(fā)時間皆不相同。
如上所述的顯示器,其中該顯示面板為低溫多晶硅液晶顯示面板。 本發(fā)明能提升輸出至像素單元的模擬數(shù)據(jù)電壓值的準(zhǔn)確性和對數(shù)據(jù)線 的驅(qū)動能力,縮短數(shù)據(jù)線的充電時間。
圖1為現(xiàn)有技術(shù)的液晶顯示器的功能方塊圖。
圖2為圖1所示液晶顯示面板的像素以及源極驅(qū)動器的等效電路圖。 圖3為本發(fā)明第一實施例的緩沖器電路以及對應(yīng)的像素單元的等效電路圖。
圖4為圖3所示的緩沖器電路的各開關(guān)單元接收開關(guān)信號的時序圖。 圖5為本發(fā)明第二實施例的緩沖器電路200以及對應(yīng)的像素單元的等效 電路圖。
圖6為圖5的緩沖器電路各開關(guān)信號以及切換信號的時序圖。 圖7為本發(fā)明的緩沖器電路與現(xiàn)有技術(shù)的緩沖器電路的輸入電壓與輸出 電壓標(biāo)準(zhǔn)差的關(guān)系圖。
其中,附圖標(biāo)記說明如下
10 液晶顯示器 12 液晶顯示面板
14柵極驅(qū)動器 16 源極驅(qū)動器
20像素 161 數(shù)字模擬轉(zhuǎn)換器
162緩沖器電路 100 液晶顯示器
111第一開關(guān)單元 112 第二開關(guān)單元113 第三開關(guān)單元
115第五開關(guān)單元 117 切換單元
114 116 202
第四開關(guān)單元 第六開關(guān)單元 NMOS晶體管
204 第七開關(guān)單元206PMOS晶體^
具體實施例方式
請參閱圖3,圖3為本發(fā)明第一實施例的緩沖器電路100以及對應(yīng)的像 素單元的等效電路圖。緩沖器電路100可應(yīng)用于液晶顯示器的源極驅(qū)動器之 內(nèi),作為源極驅(qū)動器的輸出電路。當(dāng)源極驅(qū)動器的數(shù)字模擬轉(zhuǎn)換器將數(shù)字?jǐn)?shù) 據(jù)信號轉(zhuǎn)換成對應(yīng)的模擬數(shù)據(jù)電壓后,最后會經(jīng)由緩沖器電路ioo輸出至液 晶顯示面板的各個像素單元以顯示不同的灰階。源極驅(qū)動器包含多個緩沖器 電路IOO,每一緩沖器電路100可耦接于至少一個像素單元,在本實施例中, 緩沖器電路100耦接三個像素單元Pr、 Pg、 Pb。每一像素單元Pr、 Pg、 Pb 的等效電路分別包含切換單元ASW一R、 ASW一G、 ASW一B、電阻負(fù)載Rload 以及液晶電容Cload。以像素單元Pr為例,當(dāng)像素單元Pr的液晶電容Coad 在對應(yīng)的切換單元ASW一R接收到第一切換信號ASW[R]而導(dǎo)通時,緩沖器 電路100輸出的模擬數(shù)據(jù)電壓Vout—R會對液晶電容Cload充電,使液晶電 容Cload達(dá)到至模擬數(shù)據(jù)電壓Vout—R的電平,而液晶電容Cload即依據(jù)共 電壓Vcom以及模擬數(shù)據(jù)電壓Vout—R的壓差調(diào)整其中的液晶分子轉(zhuǎn)動方向, 以顯示不同的灰階。緩沖器電路100包含輸入端IN與輸出端OUT,輸入端 IN用以接收輸入信號電壓,輸出端OUT用以輸出數(shù)據(jù)信號電壓。緩沖器電 路100包含驅(qū)動電路Td、偏壓電路Tb、第一開關(guān)單元lll、第二開關(guān)單元 112、第三開關(guān)單元113、第西開關(guān)單元114、第五開關(guān)單元115、第六開關(guān) 單元116、第一電容Cl以及第二電容C2。偏壓電路Tb可視為源極隨耦器 (source follower)。每一像素單元Pr、 Pg、 Pb另包含切換單元117,用來于接 收切換信號SW時導(dǎo)通。
請一并參閱圖3以及圖4,圖4系圖3所示的緩沖器電路100的各開關(guān) 單元接收開關(guān)信號的時序圖。驅(qū)動電路Td以及偏壓電路Tb可為晶體管。驅(qū) 動電路Td的漏極耦接第一電源電壓Vdd,其控制端(在本實施例為晶體管的 柵極)耦接于參考電壓(在本實施例為接地電壓GND)。偏壓電路Tb的控制端(在本實施例為晶體管的柵極)耦接于參考電壓,其源極則耦接于第二電源電
壓Vss。第一開關(guān)單元111耦接于驅(qū)動電路Td的控制端以及接地電壓GND, 第二開關(guān)單元112耦接于第一節(jié)點N1以及第二節(jié)點N2之間。開關(guān)單元111、 112皆依據(jù)第一開關(guān)信號Sl導(dǎo)通(tum on)。第三開關(guān)單元113耦接于輸入端 IN以及第二節(jié)點N2之間,第四開關(guān)單元114耦接于第一節(jié)點Nl以及第三 節(jié)點N3之間,開關(guān)單元113、 114皆根據(jù)第二開關(guān)信號S2導(dǎo)通。第五開關(guān) 單元115耦接于輸入端IN以及第三節(jié)點N3之間,第六開關(guān)單元116耦接于 第一節(jié)點N1以及輸出端OUT之間,開關(guān)單元U5、 116根據(jù)第三開關(guān)信號 S3導(dǎo)通。第一電容Cl耦接于驅(qū)動電路Td的控制端以及第二節(jié)點N2之間, 第二電容C2耦接于驅(qū)動電路Td的控制端以及第三節(jié)點N3之間。
由于每個緩沖器電路100依序?qū)ο袼貑卧潆?,且其運(yùn)作方式相同,因 此以下將以像素單元Pr與緩沖器電路100的運(yùn)作做說明,而不再贅述其它像 素單元的運(yùn)作。在圖4中,在時段T0-T3期伺,開關(guān)單元ASW—R會接收開 關(guān)信號ASW[R]而關(guān)閉導(dǎo)通,此時,緩沖器電路100的輸出會傳送至像素單 元Pr,同時,開關(guān)單元ASW一G、開關(guān)單元ASW—B則是開啟狀態(tài),因此緩 沖器電路100的輸出不會傳送至像素單元Pg、 Pb。
在時段T0-T2期間,因為第三開關(guān)信號S3處于低電壓電平,所以開關(guān) 單元115、 116都會開啟而不導(dǎo)通,此時緩沖器電路100的輸出不會傳送至 像素單元Pr。但是在時段T0-T1期間,開關(guān)信號S1會處于高電壓電平,而 開關(guān)信號S2處于低電壓電平,所以開關(guān)單元lll、 112會關(guān)閉導(dǎo)通,而開關(guān) 單元113、 114則是開啟而不導(dǎo)通,這導(dǎo)致驅(qū)動電路Td的柵極以及源極間的 壓差I(lǐng)Vgsl會儲存到第一電容Cl。在時段T1-T2期間,開關(guān)信號S1會處于低 電壓電平,而開關(guān)信號S2處于高電壓電平,所以開關(guān)單元lll、 112會開啟 而不導(dǎo)通,而開關(guān)單元113、 114則是關(guān)閉而導(dǎo)通,這導(dǎo)致來自輸入端IN的 模擬數(shù)據(jù)電壓Vin會施加于第一電容Cl,且因電容耦合效應(yīng)而使節(jié)點N1的 電位也提高成Vin+|Vgs|。此時,節(jié)點N3的電位會因為驅(qū)動電路Td的柵極 以及源極間的壓差I(lǐng)Vgsl而等于Vin(Vin+|Vgs|-|Vgsj),且驅(qū)動電路Td的柵極 以及源極間的壓差I(lǐng)Vgsl也會儲存到第二電容C2。
因為時段T0-T2并非像素單元Pr的顯示時段,這時,切換單元117會 因切換信號SW亦處于高電壓電平而關(guān)閉導(dǎo)通,使得液晶電容Cload放電以釋放前一顯示時段所殘存的模擬數(shù)據(jù)電壓。
接下來,在時段T2-T3期間,第三開關(guān)信號S3處于高電壓電平,所以 開關(guān)單元115、 116都會關(guān)閉而導(dǎo)通,此時緩沖器電路100的輸出會傳送至 像素單元Pr。同時,開關(guān)信號Sl、S2皆處于低電壓電平,所以開關(guān)單元111-114 皆為開啟而不導(dǎo)通。此時來自輸入端IN的模擬數(shù)據(jù)電壓Vin會施加于第二 電容C2,且因電容耦合效應(yīng)而使節(jié)點N1的電位也提高成Vin+IVgsl。此時, 節(jié)點N3的電位會因為驅(qū)動電路Td的柵極以及源極間的壓差I(lǐng)Vgsl而等于 Vin(=Vin+iVgs|-|Vgs|)。由于開關(guān)單元116以及ASW一R此時皆關(guān)閉導(dǎo)通,所 以液晶電容Cload會因為輸出端OUT的電壓Vout(等于N3的電位Vin)開始 而充電。由于輸出端OUT的電壓Vout單純等于輸入端IN所輸入的模擬數(shù) 據(jù)電壓Vin,與驅(qū)動電路Td的臨界電壓Vth無關(guān)。接下來,時段T4-T6期間, 開關(guān)單元ASW—G會因為開關(guān)信號ASW[G]處于高電壓電平而關(guān)閉導(dǎo)通,此 時,緩沖器電路100的輸出會傳送至像素單元Pb,同時,開關(guān)單元ASW—R、 開關(guān)單元ASW—B則是開啟狀態(tài),因此緩沖器電路100的輸出不會傳送至像 素單元Pr、 Pb。之后緩沖器電路100的運(yùn)作機(jī)制如前所述,在此不再贅述。
請一并參閱圖5以及圖6,圖5為本發(fā)明的第二實施例的緩沖器電路200 以及對應(yīng)的像素單元的等效電路圖,圖6為圖5的緩沖器電路各開關(guān)信號以 及切換信號的時序圖。緩沖器電路200與緩沖器電路100的差別在于偏壓電 路Td的結(jié)構(gòu)不同,而緩沖器電路200與緩沖器電路100具有相標(biāo)號相同的 元件,其功能與運(yùn)作方式皆相同。緩沖器電路200的偏壓電路Td包含NMOS 晶體管202、第七開關(guān)單元204以及PMOS晶體管206。 NMOS晶體管202 包含漏極以及柵極,NMOS晶體管202的漏極耦接于第一節(jié)點Nl。第七開 關(guān)單元204耦接于參考電壓以及NMOS晶體管202的柵極,用來于接收第四 開關(guān)信號S4時關(guān)閉。PMOS晶體管206包含漏極以及柵極,PMOS晶體管 206的漏極耦接于NMOS202之柵極,PMOS晶體管206的柵極受控于第四 開關(guān)信號S4。在時段T0-T3時,第四開關(guān)信號S4處于高電壓電平,也就是 每當(dāng)像素單元需要輸入模擬數(shù)據(jù)電壓時,偏壓電路Tb才會提供參考電壓, 使得驅(qū)動電路Td的輸出偏壓于該參考電壓。換言之,緩沖器電路200的偏 壓電路Tb是周期性地提供參考電壓,不像緩沖器電路100的偏壓電路Td是 一直提供穩(wěn)定的參考電壓。所以緩沖器電路200的結(jié)構(gòu)相較于緩沖器電路100更能減少直流功率消耗。
請參閱圖7,圖7為本發(fā)明的緩沖器電路與現(xiàn)有技術(shù)的緩沖器電路的輸 入電壓與輸出電壓之間壓差的標(biāo)準(zhǔn)差的關(guān)系圖,其中曲線A表示現(xiàn)有技術(shù)的 緩沖器電路的輸入電壓與輸出電壓之間壓差的標(biāo)準(zhǔn)差,曲線B表示本發(fā)明緩 沖器電路的輸入電壓與輸出電壓標(biāo)準(zhǔn)差。從圖6中可以觀察到,本發(fā)明的緩 沖器電路的輸出電壓與輸出電壓之間壓差的標(biāo)準(zhǔn)差的差異較小,這表示利用 本發(fā)明緩沖器電路,輸入電壓Vin幾乎完全等于輸出電壓Vout。反觀現(xiàn)有技 術(shù)的緩沖器電路因臨界電壓的影響,所以輸入電壓與輸出電壓的變化較大。
綜上所述,本發(fā)明的緩沖器電路可確保源極驅(qū)動器的輸出不受晶體管的 臨界電壓影響,提升輸出至像素單元的模擬數(shù)據(jù)電壓值的準(zhǔn)確性,連帶提供 對數(shù)據(jù)線的驅(qū)動能力,縮短數(shù)據(jù)線的充電時間。而且本發(fā)明因為結(jié)構(gòu)簡單, 可節(jié)省電路布局(Layout)的面積。
雖然本發(fā)明已以實施例公開如上,然其并非用以限制本發(fā)明,任何本領(lǐng) 域技術(shù)人員在不脫離本發(fā)明的精神和范圍內(nèi),當(dāng)可作各種變更與修飾,因此 本發(fā)明的保護(hù)范圍當(dāng)視所附的權(quán)利要求書所界定的范圍為準(zhǔn)。
權(quán)利要求
1. 一種緩沖器電路,包含輸入端與輸出端,該輸入端用以接收輸入信號電壓,該輸出端用以輸出數(shù)據(jù)信號電壓,該緩沖器電路包含驅(qū)動電路,其包含控制端;偏壓電路,用來將該驅(qū)動電路的輸出偏壓于參考電壓;第一開關(guān)單元,耦接于該驅(qū)動電路的控制端以及該參考電壓,根據(jù)第一開關(guān)信號導(dǎo)通;第二開關(guān)單元,耦接于第一節(jié)點以及第二節(jié)點之間,根據(jù)該第一開關(guān)信號導(dǎo)通;第三開關(guān)單元,耦接于該輸入端以及該第二節(jié)點之間,根據(jù)第二開關(guān)信號導(dǎo)通;第四開關(guān)單元,耦接于該第一節(jié)點以及第三節(jié)點之間,根據(jù)該第二開關(guān)信號導(dǎo)通;第五開關(guān)單元,耦接于該輸入端以及該第三節(jié)點之間,根據(jù)第三開關(guān)信號導(dǎo)通;第六開關(guān)單元,耦接于該第一節(jié)點以及該輸出端之間,根據(jù)該第三開關(guān)信號導(dǎo)通;第一電容,耦接于該驅(qū)動電路的控制端以及該第二節(jié)點之間;以及第二電容,耦接于該驅(qū)動電路的控制端以及該第三節(jié)點之間。
2. 如權(quán)利要求1所述的緩沖器電路,其中該偏壓電路為源極隨耦器。
3. 如權(quán)利要求l所述的緩沖器電路,其中該偏壓電路包含NMOS晶體管,其包含漏極以及柵極,該NMOS晶體管的漏極耦接于 該第一節(jié)點;第七開關(guān)單元,耦接于該參考電壓以及該NMOS晶體管的柵極,用來于 接收第四開關(guān)信號時開啟;以及PMOS晶體管,其包含漏極以及柵極,該P(yáng)MOS晶體管的漏極耦接于該 NMOS的柵極,該P(yáng)MOS晶體管的柵極受控于該第四開關(guān)信號。
4. 如權(quán)利要求1所述的緩沖器電路,其中該顯示器為低溫多晶硅液晶顯 示器。
5. —種顯示器,其包含顯示面板,包含多個像素單元組,用來顯示圖像;多個緩沖器電路,每緩沖器電路對應(yīng)于所述多個像素單元組的像素單元 組,用來在輸入端接收輸入信號電壓并由輸出端輸出數(shù)據(jù)信號電壓至對應(yīng)的 像素單元組,每緩沖器電路包含驅(qū)動電路,其包含控制端;偏壓電路,用來用來將該驅(qū)動電路的輸出偏壓于參考電壓;第一開關(guān)單元,耦接于該驅(qū)動電路的控制端以及該參考電壓,用來 于接收第一開關(guān)信號時導(dǎo)通;第二開關(guān)單元,耦接于第一節(jié)點以及第二節(jié)點之間,用來在接收該 第一開關(guān)信號時導(dǎo)通;第三開關(guān)單元,耦接于該輸入端以及該第二節(jié)點之間,用來在接收 第二開關(guān)信號時導(dǎo)通;第四開關(guān)單元,耦接于該第一節(jié)點以及第三節(jié)點之間,用來在接收 該第二開關(guān)信號時導(dǎo)通;第五開關(guān)單元,耦接于該輸入端以及該第三節(jié)點之間,用來在接收 第三開關(guān)信號時導(dǎo)通;第六開關(guān)單元,耦接于該第一節(jié)點以及該輸出端之間,用來在接收 該第三開關(guān)信號時導(dǎo)通;第一電容,耦接于該驅(qū)動電路的控制端以及該第二節(jié)點之間;以及第二電容,耦接于該驅(qū)動電路的控制端以及該第三節(jié)點之間。
6. 如權(quán)利要求5所述的顯示器,其中該偏壓電路為源極隨耦器。
7. 如權(quán)利要求5所述的顯示器,其中該偏壓電路包含NMOS晶體管,其包含漏極以及柵極,該NMOS晶體管的漏極耦接于 該第一節(jié)點;第七開關(guān)單元,耦接于該參考電壓以及該NMOS晶體管的柵極,用來于 接收第四開關(guān)信號時開啟;以及PMOS晶體管,其包含漏極以及柵極,該P(yáng)MOS晶體管的漏極耦接于該 NMOS的柵極,該P(yáng)MOS晶體管的柵極受控于該第四開關(guān)信號。
8. 如權(quán)利要求5所述的顯示器,其中每一像素單元組包含第一像素、第 二像素以及第三像素,該第一像素、該第二像素以及該第三像素接耦接于對應(yīng)的緩沖器電路的輸出端。
9. 如權(quán)利要求8所述的顯示器,其還包含第一切換單元,耦接于該第一像素以及該對應(yīng)的緩沖器電路的輸出端之 間,用來于接收第一切換信號時,導(dǎo)通該對應(yīng)的緩沖器電路輸出的該數(shù)據(jù)信 號電壓至該第一像素;第二切換單元,耦接于該第二像素以及該對應(yīng)的緩沖器電路的輸出端之 間,用來于接收第二切換信號時,導(dǎo)通該對應(yīng)的緩沖器電路輸出的該數(shù)據(jù)信 號電壓至該第二像素;以及第三切換單元,耦接于該第三像素以及該對應(yīng)的緩沖器電路的輸出端之 間,用來于接收第三切換信號時,導(dǎo)通該對應(yīng)的緩沖器電路輸出的該數(shù)據(jù)信 號電壓至該 第三像素。
10. 如權(quán)利要求9所述的顯示器,其中該第一切換信號、該第二切換信號以及該第三切換信號的觸發(fā)時間皆不相同。
11. 如權(quán)利要求5所述的顯示器,其中該顯示面板為低溫多晶硅液晶顯示 面板。
全文摘要
提供一種緩沖器電路及顯示器,該緩沖器電路包含驅(qū)動電路、偏壓電路、第一開關(guān)單元、第二開關(guān)單元、第三開關(guān)單元、第四開關(guān)單元、第五開關(guān)單元、第六開關(guān)單元、第一電容以及第二電容。第一開關(guān)單元和第二開關(guān)單元根據(jù)第一開關(guān)信號導(dǎo)通。第三開關(guān)單元與第四開關(guān)單元根據(jù)第二開關(guān)信號導(dǎo)通。第五開關(guān)單元與第六開關(guān)單元根據(jù)第三開關(guān)信號導(dǎo)通。第一電容用來在第一開關(guān)信號處于高電壓電平時,儲存驅(qū)動電路的壓差,而第二電容用來在第二開關(guān)信號處于高電壓電平時,儲存驅(qū)動電路的壓差。緩沖器電路的輸出在第三開關(guān)信號處于高電壓電平時,會因為第二電容儲存的壓差的抵消而與輸入電壓一致。本發(fā)明能提升輸出至像素單元的模擬數(shù)據(jù)電壓值的準(zhǔn)確性。
文檔編號G09G3/36GK101286736SQ20081010790
公開日2008年10月15日 申請日期2008年5月21日 優(yōu)先權(quán)日2008年5月21日
發(fā)明者白承丘 申請人:友達(dá)光電股份有限公司