亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

用于液晶顯示裝置的分時多工的數(shù)據(jù)驅動電路及驅動方法

文檔序號:2535299閱讀:198來源:國知局
專利名稱:用于液晶顯示裝置的分時多工的數(shù)據(jù)驅動電路及驅動方法
技術領域
本發(fā)明涉及一種用于液晶顯示裝置的數(shù)據(jù)驅動電路及驅動方法,尤指一 種分時多工運作的數(shù)據(jù)驅動電路及驅動方法。
背景技術
功能先進的顯示器已漸成為現(xiàn)今消費電子產(chǎn)品的重要特色,其中液晶顯
示裝置已經(jīng)逐漸為各種電子設備如電視、行動電話、個人數(shù)字助理(PDA)、數(shù) 字相機、電腦熒屏或筆記型電腦熒屏所廣泛應用。低溫多晶硅(Low TemperaturePoly-Silicon, LTPS)液晶顯示裝置是目前消費性產(chǎn)品開發(fā)的主流, 主要應用于高度整合特性與高畫質顯示器。
液晶顯示裝置包含液晶顯示面板、掃瞄驅動電路(gate driver)以及數(shù)據(jù)驅 動電路(source driver)。當掃瞄驅動電路輸出掃描信號時,數(shù)據(jù)驅動電路則輸 出對應的數(shù)據(jù)信號至液晶顯示面板的像素使其充電到各自所需的電壓,以顯 示不同的灰階。
請參閱圖1,圖1是先前技術的數(shù)據(jù)驅動電路5的功能方塊圖。數(shù)據(jù)驅動 電路5包含輸出級電路51、數(shù)字模擬轉換器(digital-to-analog inverter)52、位 準移位電路(Level shifter)53 、線序列閂鎖電路(Line Sequence Latch Circuit) 54、取禪閂鎖電路(Sampling Latch Circuit)55以及移位緩存器(shift register)56。 移位緩存器56是用來依據(jù)時脈信號CLK的脈沖連續(xù)地平移自外部傳送進來 的移位脈沖,取樣閂鎖電路55則是依據(jù)移位緩存器56每一輸出端輸出的移 位時脈同步地將輸入的數(shù)據(jù)信號D00P/N D02P/N、 D10P/N~D102P/N、 D20P/N~D22P/N予以取樣。線序列閂鎖電路54則是將取樣閂鎖電路55取樣 的數(shù)據(jù)信號拴鎖于同一時間后再輸出。位準移位電路53則是用來提升線序列閂鎖電f 54維出的電壓^^準。數(shù)字模擬轉換器52是將數(shù)字的數(shù)據(jù)信號轉換 成對應的模擬電壓??刂菩盘朣TB分別饋入線序列閂鎖電路54和輸出級電路 51,當控制信號STB為上升邊緣時,數(shù)據(jù)由取樣閂鎖電路55饋入線序列閂鎖 電路54;當控制信號STB為下降邊緣時,由輸出級電路51將模擬電壓輸出 至每一數(shù)據(jù)線以用來推動液晶顯示面板的像素。
由于數(shù)據(jù)驅動電路5是由電晶體器件與信號線組成,因此器件大小以及 信號線的多寡會限制最小顯示面積尺寸的設計。傳統(tǒng)設計上,取樣閂鎖電路 55以及線序列閂鎖電路54的設計架構需要較多的傳輸線,舉例來說,對于6 位RGB三原色的串列數(shù)字圖像數(shù)據(jù)而言,傳統(tǒng)數(shù)據(jù)取樣與閂鎖數(shù)據(jù)的傳輸方 式需要18條輸出傳輸線。過多的傳輸線不僅會限制數(shù)據(jù)驅動電路5的電路布 局面積,還會衍生出較多的耦合雜散電容,造成功率額外損耗。

發(fā)明內容
有鑒于此,本發(fā)明是提出一種分時多工運作的數(shù)據(jù)驅動電路,可減少數(shù) 據(jù)驅動電路內部的傳輸線數(shù)量,因此得以解決先前技術的問題。
本發(fā)明是提供一種分時多工的數(shù)據(jù)驅動電路,其包含一第一存儲單元組、 一第二存儲單元組以及復數(shù)個輸出傳輸線。該第一存儲單元組包含復數(shù)個第 一存儲單元,耦接于一第一取樣控制信號以及一第一傳送控制信號,用來于 接收該第一取樣控制信號時,取樣產(chǎn)生一第一數(shù)據(jù)信號,以及用來于接收該 第一傳送控制信號時,輸出該第一數(shù)據(jù)信號。該第二存儲單元組包含復數(shù)個 第二存儲單元,耦接于一第二取樣控制信號以及一第二傳送控制信號,用來 于接收該第二取樣控制信號時,取樣產(chǎn)生一第二數(shù)據(jù)信號,以及用來于接收 該第二傳送控制信號時,輸出該第二數(shù)據(jù)信號。每一輸出傳輸線連接于該等 第一存儲單元的一第一存儲單元以及該等第二存儲單元的一第二存儲單元, 用來傳輸該第一數(shù)據(jù)信號或是該第二數(shù)據(jù)信號。當一第一顯示時段期間,該 第一取樣控制信號是被觸發(fā),且該第二傳輸控制信號是被觸發(fā),當一第二顯示時段期間,該第一傳輸控制信號是被觸發(fā),且該第二取樣控制信號是被觸 發(fā)。且該第一顯示時段與該第二顯示時段并不重疊。
依據(jù)本發(fā)明的另一實施例提供一種分時多工的數(shù)據(jù)驅動電路,其包含一 第一存儲單元、 一第二存儲單元、 一第三存儲單元、 一第四存儲單元、- 一第 五存儲單元、 一第六存儲單元以及一輸出傳輸線。該第一存儲單元耦接于一 第一取樣控制信號以及一第一傳送控制信號,用來于接收該第一取樣控制信 號時,取樣產(chǎn)生一第一數(shù)據(jù)信號,以及用來于接收該第一傳送控制信號時, 輸出該第一數(shù)據(jù)信號。該第二存儲單元耦接于一第二取樣控制信號以及一第 二傳送控制信號,用來于接收該第二取樣控制信號時,取樣產(chǎn)生一第二數(shù)據(jù) 信號,以及用來于接收該第二傳送控制信號時,輸出該第二數(shù)據(jù)信號。該第 三存儲單元耦接于一第三取樣控制信號以及一第三傳送控制信號,用來于接 收該第三取樣控制信號時,取樣產(chǎn)生一第三數(shù)據(jù)信號,以及用來于接收該第 三傳送控制信號時,輸出該第三數(shù)據(jù)信號。該第四存儲單元耦接于一第四取 樣控制信號以及一第四傳送控制信號,用來于接收該第四取樣控制信號時, 取樣產(chǎn)生一第四數(shù)據(jù)信號,以及用來于接收該第四傳送控制信號時,輸出該 第四數(shù)據(jù)信號。該輸出傳輸線連接于該第一存儲單元、該第二存儲單元、該 第三存儲單元以及該第四存儲單元,用來傳輸該第一數(shù)據(jù)信號、該第二數(shù)據(jù) 信號、該第三數(shù)據(jù)信號或是該第四數(shù)據(jù)信號。當一第一顯示時段期間,該第 一取樣控制信號以及該第三取樣控制信號,且該第二傳輸控制信號以及該第 四傳輸信號是被觸發(fā),當一第二顯示時段期間,該第一傳輸控制信號以及該 第三傳輸信號是被觸發(fā),且該第二取樣控制信號以及該第四取樣控制信號是 被觸發(fā)。


圖.1是先前技術的數(shù)據(jù)驅動電路的功能方塊圖; 圖2是本發(fā)明的液晶顯示裝置的功能方塊圖;圖3是本發(fā)明的第一實施例的數(shù)據(jù)驅動電路的示意圖;
圖4是圖3的存儲單元的信號時序圖5是本發(fā)明的第二實施例的數(shù)據(jù)驅動龜路的示意圖;
圖6是圖5的存儲單元的信號時序圖7是本發(fā)明的第三實施例的數(shù)據(jù)驅動電路的示意圖;
圖8是圖7的存儲單元的信號時序圖。...
附圖標號
5數(shù)據(jù)驅動電路10液晶顯示裝置
51輸出級電路12液晶顯示面板
14掃瞄驅動電路16圖像數(shù)據(jù)產(chǎn)生器
52數(shù)字模擬轉換器100、 200、 300 數(shù)據(jù)驅動電路
53位準移位電路55取樣閂鎖電路
54線序列閂鎖電路56位移緩存器
102、202 第一存儲單元組
104、204 第二存儲單元組
MCI.-1~MC1-18、 MC2-1 MC2-18 存儲單元MC3-l~MC3-6、 MC4-l~MC4-6存儲單元 MC5-l~MC5-6、 MC6-l MC6-6存儲單元
具體實施例方式
請參閱圖2,圖2是本發(fā)明的液晶顯示裝置10的功能方塊圖。液晶顯示 裝置lO可為低溫多晶硅(Low Temperature Poly-Silicon, LTPS)制造工藝所生 產(chǎn),其包含一液晶顯示面板12、 一掃瞄驅動電路(gate driver)14、 一圖像數(shù)據(jù) 產(chǎn)生器16以及一數(shù)據(jù)驅動電路(source driver)100。液晶顯示面板12包含復數(shù) 個像素(pixd)20,而每一個像素包含三個分別代表紅綠藍(RGB)三原色的像素 構成。,以一個1024 x 768解析度的液晶顯示面板12來說,共需要1024x768x3個像素組成。圖像數(shù)據(jù)產(chǎn)生器16用來產(chǎn)生一數(shù)據(jù)信號。當掃瞄驅動電路14 輸出掃描信號時,數(shù)據(jù)驅動電路100會輸出數(shù)據(jù)信號至一整列的像素20使其 充電到各自所需的電壓.,以顯示不同的灰階。
請參閱圖3,圖3是本發(fā)明的第一實施例的數(shù)據(jù)驅動電路100的示意圖。 數(shù)據(jù)驅動電路100包含一第一存儲單元組102以及一第二存儲單元組104。第 —存儲單元組102包含n個第一存儲單元MCl-l MCl-n,第二存儲單元組104 包含n個第二存儲單元MC2-l MC2-n。為便于說明,在圖3中僅繪示六個第 —存儲單元MCl-l MCl-6以及六個第二存儲單元MC2-l MC2-6。第一存儲 單元組102的每一第一存儲單元MCl-l MCl-6耦接于第一取樣控制信號 RAIE以及第一傳送控制信號RAOE,第二存儲單元組104的每一第二存儲單 元MC2-l MC2-6耦接于第二取樣控制信號RBIE以及第二傳送控制信號 RBOE。存儲單元MC1-1、 MC2-1皆耦接于輸入數(shù)據(jù)傳輸線Dl(u),存儲單元 MCl-2、MC2-2皆耦接于輸入數(shù)據(jù)傳輸線D2(u),以此類推,存儲單元MCl-n、 MC2-n皆耦接于輸入數(shù)據(jù)傳輸線Dn(u)。
請一并參閱圖3以及圖4,圖4是圖3的存儲單元的信號時序圖。在第--存儲單元組102被第一取樣控制信號RAIE所觸發(fā)的時段Tl-T2期間,每一第 一存儲單元MCl-2 MCl-6會自對應的輸入數(shù)據(jù)傳輸線取樣數(shù)據(jù)信號 Dl(u) D6(u),在此同時,第二存儲單元組104會被第二傳送控制信號RBOE 所觸發(fā),以將第二存儲單元MC2-l MC2-6在前一列顯示時段(line time)T0-Tl 所取樣的數(shù)據(jù)信號Dl(u-l) D6(u-l)自對應的輸出信號線01 06輸出。接下來, 在第一存儲單元組102被第一傳送控制信號RAOE所觸發(fā)的時段T2-T3期間, 第一存儲單元MCl-l MCl-6會將顯示時段Tl-T2取樣的數(shù)據(jù)信號 Dl(u) D6(u)自對應的輸出信號線01~06輸出,在此同時,第二存儲單元組 104會被第二取樣控制信號RBIE所觸發(fā),使得每一第二存儲單元 MC2-l MC2-6自對應的輸入數(shù)據(jù)傳輸線取樣數(shù)據(jù)信號Dl(u+l)~D6(u+l)。第 一存儲單元組102不會同時被第一取樣控制信號RAIE以及第一傳送控制信號RAOE所觸發(fā),同樣地,第二存儲單元組104也不會同時被第二取樣控制信 號RB正以及第二傳送控制信號RBOE所觸發(fā)。也就是說,當?shù)谝淮鎯卧?組102取樣輸入數(shù)據(jù)信號時,第二存儲單元組104是輸出數(shù)據(jù)信號,相對地, 當?shù)谝淮鎯卧M102輸出數(shù)據(jù)信號時,第二存儲單元組104是取樣輸入數(shù) 據(jù)信號。
透過上述機制,第一存儲單元MCl-l~MCl-6以及第二存儲單元 MC2-l~MC2-6共用6條輸出信號線01~06,而不需要讓第--存儲單元 MCl-l MCl-6以及第二存儲單元MC2-l MC2-6(共12個存儲單元)使用12 條輸出信號線。
請參閱圖5,圖5是本發(fā)明的第二實施例的數(shù)據(jù)驅動電路200的示意圖。 數(shù)據(jù)驅動電路200包含一第一存儲單元組202以及一第二存儲單元組204。第 一存儲單元組202包含n個第一存儲單元MCl-l MCl-n,第二存儲單元組204 包含n個第二存儲單元MC2-l MC2-n。為便于說明,在圖5中僅繪示十八個 第一存儲單元MC1-1 MC1-18以及十八個第二存儲單元MC2-1 MC2-18。第 一存儲單元組202的第一存儲單元MC1-1 MC1-18耦接于第一取樣控制信號 RA正,且第一存儲單元MCl-l MCl-6耦接于第一傳送控制信號RAOE(R)、 第一存儲單元MC1-7 MC1-12耦接于第三傳送控制信號RAOE(G)、第--存儲 單元MC1-13 MC1-18耦接于第五傳送控制信號RAOE(R)。第二存儲單元組 204的每一第二存儲單元MC2-1-MC2-18耦接于第二取樣控制信號RBIE,且 第二存儲單元MC2-l MC2-6耦接于第二傳送控制信號RBOE(R),第二存儲 單元MC2-7-MC2-12耦接于第四傳送控制信號RBOE(G),第二存儲單元 MC2-13-MC2-18耦接于第六傳送控制信號RBOE(B)。存儲單元MC1-1、 MC2-1皆耦接于數(shù)據(jù)信號RDl(u),存儲單元MCl-2、 MC2-2皆耦接于數(shù)據(jù)信 號RD2(u),以此類推,存儲單元MCl-6、 MC2-6皆耦接于數(shù)據(jù)信號RD6(u)。 存儲單元MCl-l MCl-6以及MC2-l MC2-6是用來輸出數(shù)據(jù)電壓予用來顯示 紅色的像素。存儲單元MCl-7、 MC2-7皆耦接于數(shù)據(jù)信號GDl(u),存儲單元MCl-8、 MC2-8皆耦接于數(shù)據(jù)信號GD2(u),以此類推,存儲單元MC1-12、 MC2-12皆耦接于數(shù)據(jù)停號GD6(u)。存儲單元MC1-7 MC1-12以及 MC2-7 MC2-12是用來輸出數(shù)據(jù)電壓予用來顯示綠色的像素。存儲單元 MC1-13、 MC2-13皆耦接于數(shù)據(jù)信號BDl(u),存儲單元MC1-14、 MC2-14皆 耦接于數(shù)據(jù)信號BD2(u),以此類推,存儲單元MC1-18、 MC2-18皆耦接于數(shù) 據(jù)信號BD6(u)。存儲單元MC1-13 MC1-18以及MC2-13-MC2-18是用來輸
出數(shù)據(jù)電壓予用來顯示藍色的像素。
請一并參閱圖5以及圖6,圖6是圖5的存儲單元的信號吋序圖。在第- 存儲單元組202被第一取樣控制信號RAIE所觸發(fā)的時段Tl-T2期間,每一存 儲單元MC1-1~MC1-18會分別自對應的輸入數(shù)據(jù)傳輸線取樣十八位的數(shù)據(jù)信 號RDl(u) RD6(u)、 GDl(u) GD6(u)、 BDl(u) BD6(u),在此同時,存儲單元 MC2-l~MC2-6、 MC2-7~MC2-12、 MC2-13~MC2-18會分別依序被第二傳送控 制信號RBOE(R)、第西傳送控制信號RBOE(G)、第六傳送控制信號RBOE(B) 所觸發(fā),以將存儲單元MC2-1-MC2-18在前一列顯示時段(line time)T0-Tl所 取樣的18位的數(shù)據(jù)信號RDl(u-l)~RD6(u-l) 、 GDl(u-l)~GD6(u-l)、 BDl(u-l) BD6(u-l)自對應的輸出信號線0卜06輸出。接下來,在時段T2-T3 期間,首先,存儲單元MCl-l MCl-6會被第一傳送控制信號RAOE(R)所啟 動,將顯示時段Tl-T2取樣的數(shù)據(jù)信號RDl(u)-RD6(u)自對應的輸出信號線 01-06輸出;其后,存儲單元MC1-7 MC1-12會被第三傳送控制信號RAOE(G) 所啟動,將顯示時段Tl-T2取樣的數(shù)據(jù)信號GDl(u) GD6(u)自對應的輸出信 號線01 06輸出;最后,存儲單元MC1-13 MC1-18會被第五傳送控制信號 RAOE(B)所啟動,將顯示時段Tl-T2取樣的數(shù)據(jù)信號BDl(u) BD6(u)自對應 的輸出信號線01-06輸出。在時段T2-T3的同時,第二存{諸單元組204會被 第二取樣控制信號RB正所觸發(fā),使得每一存儲單元MC2-1-MC2-18分別自 對應的輸入數(shù)據(jù)傳輸線取樣18位的數(shù)據(jù)信號RDl(u+l) RD6(u+l)、 GDl(u+l) GD6(u+l)、 BDl(u+l) BD6(u+l)。第一存儲單元組202不會同時被第一取樣控制信號RA正以及傳送控制信號RAOE(R)、 RAOE(G)、 RAOE(B) 所觸發(fā),同樣地,第二存儲單元組204也不會同時被第二取樣控制信號RBIE 以及第二傳送控制信號RBOE(R)、 RBOE(G)、 RBOE(B)所觸發(fā)。也就是說, 當?shù)谝淮鎯卧M202取樣數(shù)據(jù)信號時,第二存儲單元組204是輸出數(shù)據(jù)信 號,相對地,當?shù)谝淮鎯卧M202輸出數(shù)據(jù)信號時,第二存儲單元組204 是取樣數(shù)據(jù)信號。
透過上述機制,因為存儲單元MCl-l~MCl-6、 MC1-7~MC1-12以及 MC1-13-MC1-18在同一列顯示時段(例如T2-T3)分別于接收傳送控制信號 RAOE(R)、 RAOE(G)、 RAOE(B)時,透過輸出信號線01~06輸出18位的數(shù) 據(jù)信號予像素以顯示圖像,所以存儲單元MCl-l MCl-6、 MC1-7 MC1-12以 及MC1-13~MC1-18輸出數(shù)據(jù)信號的時間沒有重疊,所以不需要第一存儲單元 組的全部存儲單元都連接到一條對應的輸出信號線(亦即不需要十八條輸出信 號線)。同樣地,因為存儲單元MC2-l~MC2-6、 MC2-7-MC2-12以及 MC2-13-MC2-18在同一列顯示時段(例如Tl-T2)分別于接收傳送控制信號 RBOE(R)、 RBOE(G)、 RBOE(B)時,透過輸出信號線01 06輸出18位的數(shù) 據(jù)信號予像素以顯示圖像,所以存儲單元MC2-l MC2-6、 MC2-7 MC2-12以 及MC2-13 MC2-18輸出數(shù)據(jù)信號的時間沒有重疊,因此不需要第二存儲單元 組204的全部存儲單元都連接到一條對應的輸出信號線(亦即不需要十八條輸 出信號線)。此外,第一存儲單元組202以及第二存儲單元組204不會在同一 列顯示時段輸出數(shù)據(jù)信號,所以第一存儲單元組202以及第二存儲單元組204 也可以共用6條輸出信號線0卜06。
請參閱圖7,圖7是本發(fā)明的第三實施例的數(shù)據(jù)驅動電路300的示意圖。 數(shù)據(jù)驅動電路300包含m個存儲單元組,每一存儲單元組包含至少一存儲單 元。為便于說明,在圖7中僅繪示六個存儲單元組,每一存儲單元組包含六 個存儲單元,其中包含有第一存儲單元MCl-l~MCl-6、第二存儲單元 MC2-l~MC2-6、第三存儲單元MC3-l MC3-6、第四存儲單元MC4-l~MC4-6、第五存儲單元MC5-l~MC5-6以及第六存儲單元MC6-l~MC6-6。存儲單元 MCl-l MCl-6耦接于第一取樣控制信號RAIE[X]以及第一傳送控制信號 RAOE[l],存儲單元MC2-l~MC2-6耦接第二取樣控制信號RBIE[X]以及第二 傳送控制信號RBOE[l],存儲單元MC3-l MC3-6耦接于第三取樣控制信號 RAIE[Y]以及第三傳送控制信號RAOE[2],存儲單元MC4-l MC4-6耦接第四 取樣控制信號RBIE[Y]以及第四傳送控制信號RBOE[2],存儲單元 MC5-l MC5-6耦接于第五取樣控制信號RAIE[Z]以及第五傳送控制信號 RAOE[3],存儲單元MC6-l MC6-6耦接第六取樣控制信號RBIE[Z]以及第六 傳送控制信號RBOE[3]。存儲單元MC1-1、 MC2-1、 MC3-1、 MC4-1、 MC5-1、 MC6-1皆耦接于數(shù)據(jù)信號Dl(u),存儲單元MCl-2、 MC2-2、 MC3-2、 MC4-2、 MC5-2、MC6-2皆耦接于數(shù)據(jù)信號D2(u),以此類推,存儲單元MCl-6、MC2-6、 MC3-6、 MC4-6、 MC5-6、 MC6-6皆耦接于數(shù)據(jù)信號D6(u)。在本實施例中, 每一存儲單元會于接收到對應的取樣信號脈沖時取樣一次,所以在一列顯示 時間內共取樣六次。舉例來說,存儲單元MC1-1 MC1-6在列顯示時間T1-T2 內會接收到六次第一取樣控制信號RAIE[X]的脈沖,所以一共會取樣六次, 其余存儲單元在接收到對應的取樣控制信號亦是如此,在此不再贅述。
請一并參閱圖7以及圖8,圖8是圖7的存儲單元的信號時序圖。在時段 Tl-T2期間,存儲單元MCl-l MCl-6、 MC3-l~MC3-6、 MC5-l~MC5-6會分 別依序被取樣控制信號RAIE[X]、 RA正[Y]、 RAIE[Z]所開啟,并從對應的輸 入數(shù)據(jù)傳輸線取樣六位的數(shù)據(jù)信號Dl(u) D6(u),在此同時,存儲單元 MC2-l~MC2-6、 MC4-l~MC4-6、 MC6-l MC6-6會分別依序被傳送控制信號 RBOE[l]、 RBOE[2]、 RBOE[3]所開啟,以將存儲單元MC2-l~MC2-6、 MC4-l~MC4-6、 MC6-l MC6-6在前一列顯示時段(line time)T0-Tl所取樣的6 位的數(shù)據(jù)信號Dl(u-l) D6(u-l)自對應的輸出信號線01 06輸出。接下來,在 時段T2-T3期間,存儲單元MCl-l MCl-6會被傳送控制信號RAOE[l]所啟 動,將顯示時段Tl-T2取樣的數(shù)據(jù)信號Dl(u)-D6(u)自對應的輸出信號線01 06輸出。傳送控制信號RA0E[1]包含復數(shù)個脈沖(圖8中是繪示三個脈 沖),當存儲單元MCl-l MCl-6傳送控制信號RAOE[l]的任一脈沖時,就會 將取樣的數(shù)據(jù)信號Dl(u)-D6(u)自對應的輸出信號線01-06多工輸出。同時, 存儲單元MC3-l MC3-6會被傳送控制信號RAOE[2](RAOE[2]與RAOE[l]的 時序一致)所啟動,傳送控制信號RAOE[2]包含復數(shù)個脈沖(圖8中是繪示三個 脈沖),當存儲單元MC3-l~MC3-6接收傳送控制信號RAOE[2]的任一脈沖時, 就會將顯示時段Tl-T2取樣的數(shù)據(jù)信號Dl(u)-D6(u)自對應的輸出信號線 01~06多工輸出。而存儲單元MC5-l MC5-6會被傳送控制信號RAOE[3]所 啟動(RAOE[3]與RAOE[l]的時序一致),傳送控制信號RAOE[3]包含復數(shù)個脈 沖(圖8中是繪示三個脈沖),當存儲單元MC5-l~MC5-6接收傳送控制信號 RAOE[3]的任一脈沖時,就會將顯示時段Tl-T2取樣的數(shù)據(jù)信號Dl(u)-D6(u) 自對應的輸出信號線01~06多工輸出。在時段T2-T3的同時,存儲單元 MC2-l~MC2-6、 MC4-l~MC4-6、 MC6-l MC6-6會分別依序被取樣控制信號 RB正[X]、 RBIE[Y]、 RBIE[Z]所開啟,并從對應的輸入數(shù)據(jù)傳輸線取樣六位的 數(shù)據(jù)信號Dl(u+l)~D6(u+l)。當存儲單元MCl-l~MCl-6、 MC3-l~MC3-6、 MC5-l MC5-6取樣數(shù)據(jù)信號時,存儲單元MC2-l MC2-6、 MC4-l~MC4-6、 MC6-l MC6-6是輸出數(shù)據(jù)信號,相對地,當存儲單元MCl-l~MCl-6、 MC3-l~MC3-6、 MC5-l MC5-6輸出數(shù)據(jù)信號時,存儲單元MC2-l~MC2-6、 MC4-l MC4-6、 MC6-l MC6-6是取樣數(shù)據(jù)信號。存儲單元MC2-l~MC2-6、 MC4-l MC4-6、 MC6-l~MC6-6是于接收對應的傳送控制信號RBOE[l]、 RBOE[2]、 RBOE[3](傳送控制信號RBOE[l]、 RBOE[2]、 RBOE[3]的時序一致) 的任一脈沖時,就會將取樣的數(shù)據(jù)信號自對應的輸出信號線01~06多工輸出。
透過上述機制,因為存儲單元MCl-l~MCl-6、 MC3-l~MC3-6、 MC5-l MC5-6在同一列顯示時段(例如T2-T3)分別于接收傳送控制信號 RAOE[l]、 RAOE[2]、 RAOE[3]時,透過輸出信號線01~06輸出6位的數(shù)據(jù) 信號予像素以顯示圖像,所以存儲單元MCl-l MCl-6、 MC3-l MC3-6、MC5-l MC5-6輸出數(shù)據(jù)信號的時間沒有重疊,所以每一 存儲單元 MCl-l~MCl-6、 MC3-l MC3-6、 MC5-l MC5-6都必須連接到」條對應的輸
出信號線(亦即不需要十八條輸出信號線)。同樣地,因為存儲單元 MC2-l MC2-6、MC4-l~MC4-6、MC6-l~MC6-6在同一列顯示時段(例如Tl-T2) 分別于接收傳送控制信號RBOE[l]、 RBOE[2]、 RBOE[3]時,透過輸出信號線 01 06輸出6位的數(shù)據(jù)信號予像素以顯示圖像,所以存儲單元MC2-卜MC2-6、 MC4-l MC4-6、 MC6-l MC6-6輸出數(shù)據(jù)信號的時間沒有重疊,因此不需要每 一存儲單元MC2-l MC2-6、 MC4-l~MC4-6、 MC6-l MC6-6都必須連接到一
條對應的輸出信號線(亦即不需要十八條輸出信號線)。此外,存儲單元組 MCl-l~MCl-6、MC3-l~MC3-6、MC5-l~MC5-6以及存儲單元MC2-l MC2-6、 MC4-l~MC4-6、 MC6-l MC6-6不會在同一列顯示時段輸出數(shù)據(jù)信號,所以也 可以共用6條輸出信號線01~06。
相較于先前技術,本發(fā)明的數(shù)據(jù)驅動電路采用分工互換取樣以及分時多 工數(shù)據(jù)傳送的方式,所以可以降低輸出信號線的布局面積需求。由于本案的 信號線大幅降低,因此所衍伸的寄生電容較傳統(tǒng)設計來的低,有助于降低動 態(tài)功率消效問題。
雖然本發(fā)明已以實施例揭露如上,然其并非用以限定本發(fā)明,任何具有 本發(fā)明所屬技術領域的通常知識者,在不脫離本發(fā)明的精神和范圍內,當可 作各種更動與潤飾,因此本發(fā)明的保護范圍當視前附的權利要求所界定者為準。
權利要求
1.一種分時多工的數(shù)據(jù)驅動電路,其特征在于,該電路包含一第一存儲單元組,包含復數(shù)個第一存儲單元,耦接于一第一取樣控制信號以及一第一傳送控制信號,用來于接收所述的第一取樣控制信號時,取樣產(chǎn)生一第一數(shù)據(jù)信號,以及用來于接收所述的第一傳送控制信號時,輸出所述的第一數(shù)據(jù)信號;一第二存儲單元組,包含復數(shù)個第二存儲單元,耦接于一第二取樣控制信號以及一第二傳送控制信號,用來于接收所述的第二取樣控制信號時,取樣產(chǎn)生一第二數(shù)據(jù)信號,以及用來于接收所述的第二傳送控制信號時,輸出所述的第二數(shù)據(jù)信號;以及復數(shù)個輸出傳輸線,每一輸出傳輸線連接于所述的這些第一存儲單元的一第一存儲單元以及所述的這些第二存儲單元的一第二存儲單元,用來傳輸所述的第一數(shù)據(jù)信號或是所述的第二數(shù)據(jù)信號,其中當一第一顯示時段期間,所述的第一取樣控制信號是被觸發(fā),且所述的第二傳輸控制信號是被觸發(fā),當一第二顯示時段期間,所述的第一傳輸控制信號是被觸發(fā),且所述的第二取樣控制信號是被觸發(fā)。
2. 如權利要求1所述的數(shù)據(jù)驅動電路,其特征在于,所述的第一顯示時段 與所述的第二顯示時段并不重疊。
3. 如權利要求1所述的數(shù)據(jù)驅動電路,其特征在于,所述的第一存儲單元 組另包含復數(shù)個第三存儲單元,耦接于所述的第一取樣控制信號以及一第三 傳送控制信號,用來于接收所述的第一取樣控制信號時,取樣產(chǎn)生一第三數(shù) 據(jù)信號,以及用來于接收所述的第三傳送控制信號時,輸出所述的第三數(shù)據(jù) 信號。
4. 如權利要求3所述的數(shù)據(jù)驅動電路,其特征在于,所述的第二存儲單元 組另包含復數(shù)個第四存儲單元,耦接于所述的第二取樣控制信號以及一第四傳送控制信號;用來于接收所述的第二取樣控制信號時,取樣產(chǎn)生一第四數(shù) 據(jù)信號,以及用來于接收所述的第四傳送控制信號時,輸出所述的第四數(shù)據(jù) 信號。
5. 如權利要求4所述的數(shù)據(jù)驅動電路,其特征在于,當所述的第一顯示時段期間,所述的第一取樣控制信號是被觸發(fā),且所述的第四傳輸控制信號是 被觸發(fā),當所述的第二顯示時段期間,所述的第三傳輸控制信號是被觸發(fā), 且所述的第二取樣控制信號是被觸發(fā)。
6. 如權利要求5所述的數(shù)據(jù)驅動電路,其特征在于,每一輸出傳輸線連接 于所述的這些第三存儲單元的一第三存儲單元以及所述的這些第四存儲單元 的一第四存儲單元,用來傳輸所述的第三數(shù)據(jù)信號或是所述的第四數(shù)據(jù)信號。
7. —種分時多工的數(shù)據(jù)驅動電路,其特征在于,該電路包含: 一第一存儲單元,耦接于一第一取樣控制信號以及一第一傳送控制信號,用來于接收所述的第一取樣控制信號時,取樣產(chǎn)生一第一數(shù)據(jù)信號,以及用 來于接收所述的第一傳送控制信號時,輸出所述的第一數(shù)據(jù)信號;一第二存儲單元,耦接于一第二取樣控制信號以及一第二傳送控制信號, 用來于接收所述的第二取樣控制信號時,取樣產(chǎn)生一第二數(shù)據(jù)信號,以及用 來于接收所述的第二傳送控制信號時,輸出所述的第二數(shù)據(jù)信號;一第三存儲單元,耦接于一第三取樣控制信號以及一第三傳送控制信號, 用來于接收所述的第三取樣控制信號時,取樣產(chǎn)生一第三數(shù)據(jù)信號,以及用 來于接收所述的第三傳送控制信號時,輸出所述的第三數(shù)據(jù)信號;--第四存儲單元,耦接于一第四取樣控制信號以及一第四傳送控制信號, 用來于接收所述的第四取樣控制信號時,取樣產(chǎn)生一第四數(shù)據(jù)信號,以及用 來于接收所述的第四傳送控制信號時,輸出所述的第四數(shù)據(jù)信號;以及一輸出傳輸線,連接于所述的第一存儲單元、所述的第二存儲單元、所 述的第三存儲單元以及所述的第四存儲單元,用來傳輸所述的第一數(shù)據(jù)信號、 所述的第二數(shù)據(jù)信號、所述的第三數(shù)據(jù)信號或是所述的第四數(shù)據(jù)信號,其中當一第一顯示時段期間,所述的第一取樣控制信號以及所述的第三 取樣控制信號,且所述的第二傳輸控制信號以及所述的第四傳輸信號是被觸 發(fā),當一第二顯示時段期間,所述的第一傳輸控制信號以及所述的第三傳輸 信號是被觸發(fā),且所述的第二取樣控制信號以及所述的第四取樣控制信號是 被觸發(fā)。
8. 如權利要求7所述的數(shù)據(jù)驅動電路,其特征在于,所述的第一顯示時段 與所述的第二顯示時段并不重疊。
9. 一種分時多工的數(shù)據(jù)驅動方法,該方法包含提供一第一存儲單元組以及一第二存儲單元組,所述的第一存儲單元組 包含復數(shù)個第一存儲單元,耦接于一第一取樣控制信號以及一第一傳送控制 信號提供,所述的第二存儲單元組包含復數(shù)個第二存儲單元,耦接于一第二取樣控制信號以及一第二傳送控制信號;當一第一顯示時段期間,所述的第一取樣控制信號是被觸發(fā),且所述的 第二傳輸控制信號是被觸發(fā),使得所述的等第一存儲單元取樣產(chǎn)生一第一數(shù) 據(jù)信號,所述的這些第二存儲單元輸出一第二數(shù)據(jù)信號;以及當一第二顯示時段期間,所述的第一傳輸控制信號是被觸發(fā),且所述的 第二取樣控制信號是被觸發(fā),使得所述的這些第一存儲單元輸出所述的第一 數(shù)據(jù)信號,所述的這些第二存儲單元取樣產(chǎn)生所述的第二數(shù)據(jù)信號。
10. —種分時多工的數(shù)據(jù)驅動方法,該方法包含提供一第一存儲單元組以及一第二存儲單元組,所述的第一存儲單元組 包含復數(shù)個第一存儲單元以及復數(shù)個第二存儲單元,所述的這些第一存儲單 元耦接于一第一取樣控制信號以及一第一傳送控制信號,所述的這些第三存 儲單元耦接于所述的第--取樣控制信號以及一第三傳送控制信號,所述的第 二存儲單元組包含復數(shù)個第二存儲單元以及復數(shù)個第四存儲單元,所述的這 些第二存儲單元耦接于一第二取樣控制信號以及一第二傳送控制信號,所述 的這些第四存儲單元耦接于所述的第二取樣控制信號以及一第四傳送控制信號;當一第一顯示時段期間,所述的第一取樣控制信號是被觸發(fā),且所述的 第二傳輸控制信號以及所述的第四傳輸控制信號是依序被觸發(fā),使得所述的 這些第一存儲單元取樣產(chǎn)生一第一數(shù)據(jù)信號,所述的這些第三存儲單元取樣 產(chǎn)生一第三數(shù)據(jù)信號,所述的這些第二存儲單元輸出一第二數(shù)據(jù)信號,所述 的這些第四存儲單元輸出一第四數(shù)據(jù)信號;以及當一第二顯示時段期間,所述的第一傳輸控制信號以及所述的第三傳輸 控制信號是依序被觸發(fā),且所述的第二取樣控制信號是被觸發(fā),使得所述的 這些第一存儲單元輸出所述的第一數(shù)據(jù)信號,所述的這些第三存儲單元輸出 所述的第三數(shù)據(jù)信號,所述的這些第二存儲單元取樣產(chǎn)生所述的第二數(shù)據(jù)信 號,所述的這些第四存儲單元取樣產(chǎn)生所述的第四數(shù)據(jù)信號。
11. 如權利要求10所述的方法,其特征在于,所述的第一顯示時段與所 述的第二顯示時段并不重疊。
12. 如權利要求10所述的方法,其特征在于,所述的第一傳輸控制信號 以及所述的第三傳輸控制信號觸發(fā)時間不重疊,且所述的第二傳輸控制信號 以及所述的第四傳輸控制信號觸發(fā)時間不重疊。
13. —種分時多工的數(shù)據(jù)驅動方法,該方法包含提供一第一存儲單元組以及一第二存儲單元組,所述的第一存儲單元組包含復數(shù)個第一存儲單元以及復數(shù)個第二存儲單元,所述的這些第一存儲單元耦接于一第一取樣控制信號以及一第一傳送控制信號,所述的這些第三存儲單元耦接于一第三取樣控制信號以及一第三傳送控制信號,所述的第二存儲單元組包含復數(shù)個第二存儲單元以及復數(shù)個第四存儲單元,所述的這些第二存儲單元耦接于一第二取樣控制信號以及一第二傳送控制信號,所述的這 些第四存儲單元耦接于一第四取樣控制信號以及一第四傳送控制信號;當一第一顯示時段期間,所述的第一取樣控制信號以及所述的第三取樣 控制信號是依序被觸發(fā),且所述的第二傳輸控制信號以及所述的第四傳輸控制信號是依序被觸發(fā),使得所述的這些第一存儲單元取樣產(chǎn)生一第一數(shù)據(jù)信 號,所述的這些第三存儲單元取樣產(chǎn)生一第三數(shù)據(jù)信號,所述的這些第二存儲單元輸出一第二數(shù)據(jù)信號,所述的這些第四存儲單元輸出一第四數(shù)據(jù)信號; 以及當一第二顯示時段期間,所述的第一傳輸控制信號以及所述的第三傳輸 控制信號依序被觸發(fā),且所述的第二取樣控制信號以及所述的第四取樣信號 依序被觸發(fā),使得所述的這些第一存儲單元輸出所述的第一數(shù)據(jù)信號,所述 的這些第三存儲單元輸出所述的第三數(shù)據(jù)信號,所述的這些第二存儲單元取 樣產(chǎn)生所述的第二數(shù)據(jù)信號,所述的這些第四存儲單元取樣產(chǎn)生所述的第四 數(shù)據(jù)信號。
14. 如權利要求13所述的方法,其特征在于,所述的第一顯示時段與所 述的第二顯示時段并不重疊。
15. 如權利要求14所述的方法,其特征在于,所述的第一取樣信號以及 所述的第三取樣信號觸發(fā)時間不重疊,且所述的第二取樣信號以及所述的第 四取樣信號觸發(fā)時間不重疊。
16. 如權利要求14所述的方法,其特征在于,所述的第一傳輸控制信號 以及所述的第三傳輸控制信號觸發(fā)時間不重疊,且所述的第二傳輸控制信號 以及所述的第四傳輸控制信號觸發(fā)時間不重疊。
全文摘要
一種用于液晶顯示裝置的分時多工的數(shù)據(jù)驅動電路及驅動方法,該電路包含第一存儲單元組、第二存儲單元組以及復數(shù)個輸出傳輸線。第一存儲單元組包含復數(shù)個第一存儲單元,用來于接收第一取樣控制信號時,取樣產(chǎn)生第一數(shù)據(jù)信號,以及用來于接收第一傳送控制信號時,輸出第一數(shù)據(jù)信號。第二存儲單元組包含復數(shù)個第二存儲單元,用來于接收該第二取樣控制信號時,取樣產(chǎn)生第二數(shù)據(jù)信號,以及用來于接收第二傳送控制信號,輸出該第二數(shù)據(jù)信號。當?shù)谝伙@示時段期間,第一取樣控制信號是被觸發(fā),且第二傳輸控制信號是被觸發(fā),當?shù)诙@示時段期間,第一傳輸控制信號是被觸發(fā),且第二取樣控制信號是被觸發(fā)。本發(fā)明可減少耦合雜散電容,避免造成功率額外損耗。
文檔編號G09G3/36GK101315754SQ200810099338
公開日2008年12月3日 申請日期2008年5月21日 優(yōu)先權日2008年5月21日
發(fā)明者陳忠君 申請人:友達光電股份有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1