專利名稱:動態(tài)移位暫存電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明是關(guān)于一種動態(tài)移位暫存電路,更詳細來說,是關(guān)于一種可減少二相鄰輸出脈波的重疊的一種動態(tài)移位暫存電路。
背景技術(shù):
近年來,薄膜晶體管液晶顯示器(Thin-Film Transistor Liquid CrystalDisplay;TFT LCD)已經(jīng)十分普遍應(yīng)用于個人計算機顯示器、電視、移動電話,以及數(shù)字相機等產(chǎn)品上。目前制程技術(shù)已能將液晶顯示器的像素陣列與其驅(qū)動電路,布局在同一硅基底上,以達到降低成本與產(chǎn)品輕量化的目的,其中的像素陣列即包含了多條掃描線以及多條信號線,而驅(qū)動電路中則包含了多個電性串接在一起的移位暫存電路,可輸出多個水平及垂直掃描時鐘信號,以分別驅(qū)動該多條掃描線以及該多條信號線,如此可將輸入給液晶顯示器的顯示圖像,依序傳送至相對的像素陣列中。若該多個水平掃描及/或該多個垂直掃描時鐘信號,在相鄰輸出時鐘信號間產(chǎn)生了重疊的現(xiàn)象,則可能讓有些像素在該接收圖像數(shù)據(jù)的時機未能正確地接收,或是讓有些像素接收到不屬于該像素應(yīng)顯示的圖像數(shù)據(jù),如此可能會使部分的圖像數(shù)據(jù)不正確地被顯示于非對應(yīng)的像素上,造成顯示畫面不穩(wěn)定,嚴重影響了顯示質(zhì)量。
如圖1A所示,其顯示已知的動態(tài)暫存移位電路的電路圖,其是摘自美國第6,834,095號專利案,完整的移位緩存器可通過電性串接多個如圖1A所示的電路達成,圖中CK代表時鐘信號輸入,而XCK則代表反相時鐘信號輸入,(N-1)out代表前一串接級的移位緩存器單元的輸出端,(N)out代表本串接級的移位緩存器單元的輸出端,而(N+1)out代表后一串接級的移位緩存器單元的輸出端,這些輸出信號即用以驅(qū)動該像素陣列中的該多條掃描線以及該多條信號線。請同時參閱圖1B以及圖1C,其分別顯示圖1A的已知動態(tài)暫存移位電路中,各串接級輸出端電壓對時間波形圖,以及重疊脈波放大波形圖,其中該時鐘信號以及該反相時鐘信號的責(zé)任周期為50%,晶體管的臨界電壓為2伏特,以及輸出端負載為10pF,為前述波形的仿真環(huán)境。由圖1B可見在各個相鄰電性串接級間的輸出端信號,其信號重疊現(xiàn)象非常明顯,由圖1C可看出,相鄰輸出端信號重疊的交會點電壓約為10.7伏特。
綜上所述,在已知的移位緩存器電路的相鄰輸出端信號有非常嚴重的重疊現(xiàn)象,而重疊的交會點電壓甚高,使像素陣列產(chǎn)生接收到錯誤圖像數(shù)據(jù)的誤動作,可能性亦非常高,由于圖像取樣數(shù)據(jù)的錯誤,將導(dǎo)致畫面嚴重失真,此一問題必須有效解決才能讓液晶顯示器相關(guān)產(chǎn)品的顯示質(zhì)量提升。
發(fā)明內(nèi)容
本發(fā)明的主要目的,在于提供一種動態(tài)移位暫存電路,以有效降低相鄰輸出脈波的交會點電壓,減少寫入數(shù)據(jù)的錯誤。該動態(tài)移位暫存電路具有多個串接的移位緩存單元,該多個移位緩存單元受時鐘信號及反相時鐘信號所控制,各該移位緩存單元包含輸入晶體管組、第一輸出晶體管、第二輸出晶體管、開關(guān)晶體管以及開關(guān),其中該輸入晶體管組包含第一極、第二極及柵極,該第一輸出晶體管包含第一極、第二極及柵極,該第二輸出晶體管包含第一極、第二極及柵極,而該輸入晶體管組的該柵極接收該反相時鐘信號,該輸入晶體管組的該第一極接收前一串接級的移位緩存單元的輸出信號,該第一輸出晶體管的該第一極接收該時鐘信號,該第一輸出晶體管的該柵極耦接于該輸入晶體管組的該第二極,該第一輸出晶體管的該第二極耦接于該開關(guān),該開關(guān)晶體管的該第一極耦接于該第一輸出晶體管的該柵極,該開關(guān)晶體管的該第二極耦接于該第二輸出晶體管的柵極,該開關(guān)晶體管的該柵極接收前一串接級的移位緩存單元的該輸出信號的反相信號,該第二輸出晶體管的該第一極接收該時鐘信號,該第二輸出晶體管的該第二極耦接于該移位緩存單元的一輸出端。
本發(fā)明的另一目的在于提供一種動態(tài)移位暫存電路,以有效降低相鄰輸出脈波的交會點電壓,減少寫入數(shù)據(jù)的錯誤。動態(tài)移位暫存電路具有多個串接的移位緩存單元,該多個移位緩存單元受一時鐘信號所控制,各該移位緩存單元包含輸入晶體管組、第一輸出晶體管、第二輸出晶體管、開關(guān)晶體管以及開關(guān)。其中該輸入晶體管包含第一極、第二極及柵極。該第一輸出晶體管,包含第一極、第二極及柵極。該第二輸出晶體管,包含第一極、第二極及柵極。該輸入晶體管組的該柵極與該第一極耦接,該輸入晶體管組的該第一極接收前一串接級的移位緩存單元的輸出信號,該第一輸出晶體管的該第一極接收該時鐘信號,該第一輸出晶體管的該柵極耦接于該輸入晶體管組的該第二極,該第一輸出晶體管的該第二極耦接于該開關(guān),該開關(guān)晶體管的該第一極耦接于該第一輸出晶體管的該柵極,該開關(guān)晶體管的該第二極耦接于該第二輸出晶體管的柵極,該開關(guān)晶體管的該柵極接收該前一串接級的移位緩存單元的輸出信號的反相信號,該第二輸出晶體管的該第一極接收該時鐘信號,該第二輸出晶體管的該第二極耦接于該移位緩存單元的輸出端。
本發(fā)明的動態(tài)移位暫存電路可有效降低相鄰輸出脈波的交會點電壓,讓像素陣列在接收本發(fā)明的動態(tài)移位暫存電路控制時不會產(chǎn)生誤接數(shù)據(jù)的問題,有效地提升了顯示質(zhì)量以及產(chǎn)品的穩(wěn)定性。
在參閱圖式及隨后描述的實施方式后,該技術(shù)領(lǐng)域具有通常知識者便可了解本發(fā)明的其它目的,以及本發(fā)明的技術(shù)手段及實施態(tài)樣。
圖1A顯示已知的動態(tài)暫存移位電路的電路圖;圖1B顯示已知的動態(tài)暫存移位電路的各串接級輸出端電壓對時間波形圖;圖1C顯示已知的動態(tài)暫存移位電路的各串接級輸出端電壓對時間重疊脈波放大波形圖;圖2A顯示本發(fā)明的一較佳實施例中,動態(tài)暫存移位電路的電路圖;圖2B顯示圖2A中各串接級輸出端電壓對時間波形圖;圖2C顯示圖2A中各串接級輸出端電壓對時間重疊脈波放大波形圖;圖3A顯示本發(fā)明的另一較佳實施例中,動態(tài)暫存移位電路的電路圖;圖3B顯示圖3A各串接級輸出端電壓對時間波形圖;圖3C顯示圖3A中各串接級輸出端電壓對時間重疊脈波放大波形圖;以及圖4顯示本發(fā)明的又一較佳實施例中,動態(tài)暫存移位電路的電路圖。
200、300時鐘信號 202、302反相時鐘信號204、304前一串接級移位緩存單元的輸出信號206、306輸出端208后一串接級移位緩存單元的輸出信號
210、310輸入晶體管組 212、312第一輸出晶體管214、314第二輸出晶體管 216、316開關(guān)晶體管218、318第三晶體管 220、320第一電源222、322第二電源 230、330第四晶體管232、340第五晶體管 240、341第六晶體管242、342第七晶體管 250、350第八晶體管252、351第九晶體管 3100第一輸入晶體管3102第二輸入晶體管 3104第三輸入晶體管254、352第十晶體管具體實施方式
圖2A所示為本發(fā)明的較佳實施例中,一動態(tài)暫存移位電路的電路圖,該動態(tài)暫存移位電路具有多個串接的移位緩存單元,該多個移位緩存單元受時鐘信號200及反相時鐘信號202所控制,各該移位緩存單元包含輸入晶體管組210、第一輸出晶體管212、第二輸出晶體管214、開關(guān)晶體管216、開關(guān)、第四晶體管230、第五晶體管232、第六晶體管240、第七晶體管242、第八晶體管250以及第九晶體管252,其中該輸入晶體管組210包含第一極、第二極及柵極,該第一輸出晶體管212包含第一極、第二極及柵極,該第二輸出晶體管214包含第一極、第二極及柵極,該開關(guān)為第三晶體管218,包含第一極、第二極及柵極,該第四晶體管230包含第一極、第二極及柵極,該第五晶體管232包含第一極、第二極及柵極,該第六晶體管240包含第一極、第二極及柵極,該第七晶體管242包含第一極、第二極及柵極,該第八晶體管250包含第一極、第二極及柵極,該第九晶體管252包含第一極、第二極及柵極。
詳細接線說明如下,該第三晶體管218的該柵極接收后一串接級的移位緩存單元的輸出信號208,該第三晶體管218的該第一極耦接于該第一輸出晶體管212的該第二極,該第三晶體管218的該第二極耦接于第一電源220。該輸入晶體管組210的該柵極接收該反相時鐘信號202,該輸入晶體管組210的該第一極接收前一串接級的移位緩存單元的輸出信號204,該第一輸出晶體管212的該第一極接收該時鐘信號200,該第一輸出晶體管212的該柵極耦接于該輸入晶體管組210的該第二極,該開關(guān)晶體管216的該第一極耦接于該第一輸出晶體管212的該柵極,該開關(guān)晶體管216的該第二極耦接于該第二輸出晶體管214的柵極,該開關(guān)晶體管216的該柵極接收前一串接級的移位緩存單元的該輸出信號204的反相信號,該第二輸出晶體管214的該第一極接收該時鐘信號200,該第二輸出晶體管214的該第二極耦接于該移位緩存單元的輸出端206。
該第四晶體管230的該第一極耦接該輸出端206,該第四晶體管230的該第二極耦接于該第一電源220,該第五晶體管232的該第一極耦接于該第一輸出晶體管212的該第二極,該第五晶體管232的該第二極耦接于該第一電源220,該第五晶體管232的該柵極耦接于該第四晶體管230的該柵極,該第六晶體管240的該柵極與該第一極耦接于第二電源222,該第六晶體管240的該第二極耦接于該開關(guān)晶體管216的該柵極,該第七晶體管242的該柵極耦接于前一串接級的移位緩存單元的該輸出信號204。
該第七晶體管242的該第一極耦接于該第六晶體管240的該第二極,該第七晶體管242的該第二極耦接于該第一電源220,該第二電源222的信號電平大于該第一電源220的信號電平,該第八晶體管250的該柵極與該第一極耦接于第二電源222,該第八晶體管250的該第二極耦接于該第五晶體管232的該柵極,該第九晶體管252的該柵極耦接于該第一輸出晶體管212的該第二極,該第九晶體管252的該第一極耦接于該第五晶體管232的該柵極,該第九晶體管252的該第二極耦接于該第一電源220。
請同時參閱圖2B以及圖2C,其分別顯示本發(fā)明的較佳實施例中,動態(tài)暫存移位電路的各串接級輸出端電壓對時間波形圖,以及重疊脈波放大波形圖。其中波形仿真環(huán)境為該時鐘信號以及該反相時鐘信號的責(zé)任周期為50%,晶體管的臨界電壓為2伏特以及輸出端負載為10pF。由圖2B可見在各個相鄰電性串接級間輸出端的信號重疊現(xiàn)象已經(jīng)明顯降低,由圖2C可看出相鄰輸出端信號重疊的交會點電壓約為4.4伏特,相較于前述先前技術(shù)的10.7伏特,已經(jīng)獲得了大幅改善。
圖3A所示為本發(fā)明的一較佳實施例的動態(tài)暫存移位電路的電路圖,該動態(tài)暫存移位電路是相對于圖2A的本發(fā)明另一較佳實施例,其進一步降低相鄰輸出端信號重疊的交會點電壓值。該動態(tài)暫存移位電路具有多個串接的移位緩存單元,該多個移位緩存單元受時鐘信號300及反相時鐘信號302所控制,各該移位緩存單元包含輸入晶體管組310、第一輸出晶體管312、第二輸出晶體管314、開關(guān)晶體管316、開關(guān)、第四晶體管330、第五晶體管340、第六晶體管341、第七晶體管342、第八晶體管350、第九晶體管351以及第十晶體管352。
該輸入晶體管組310包含第一極、第二極及柵極,該第一輸出晶體管312包含第一極、第二極及柵極,該第二輸出晶體管314包含第一極、第二極及柵極,該開關(guān)為第三晶體管318,包含第一極、第二極及柵極,該第四晶體管330包含第一極、第二極及柵極,該第五晶體管340包含第一極、第二極及柵極,該第六晶體管341包含第一極、第二極及柵極,該第七晶體管342包含第一極、第二極及柵極,該第八晶體管350包含第一極、第二極及柵極,該第九晶體管351包含第一極、第二極及柵極,該第十晶體管352,包含第一極、第二極及柵極,其中該輸入晶體管組310包含第一輸入晶體管3100、第二輸入晶體管3102以及第三輸入晶體管3104,其中該第一輸入晶體管3100包含第一極、第二極及柵極,該第二輸入晶體管3102包含第一極、第二極及柵極,而該第三輸入晶體管3104包含第一極、第二極及柵極。
詳細接線說明如下,該輸入晶體管組310的該柵極接收該反相時鐘信號302,該輸入晶體管組310的該第一極接收前一串接級的移位緩存單元的輸出信號304,該第一輸入晶體管3100的該柵極接收該反相時鐘信號302,該第一輸入晶體管3100的該第一極耦接于該輸入晶體管組310的該第一極,該第二輸入晶體管3102的該柵極接收該反相時鐘信號302,該第二輸入晶體管3102的該第一極耦接于該第一輸入晶體管3100的該第二極,該第二輸入晶體管3102的該第二極耦接于該輸入晶體管組310的該第二極,該第三輸入晶體管3104的該柵極與該第一極耦接于該第一輸出晶體管312的該第二極。
該第三輸入晶體管3104的該第二極耦接于該第一輸入晶體管3100的該第二極,該第一輸出晶體管312的該第一極接收該時鐘信號300,該第一輸出晶體管312的該柵極耦接于該輸入晶體管組310的該第二極,該第一輸出晶體管312的該第二極耦接于該開關(guān),該開關(guān)晶體管316的該第一極耦接于該第一輸出晶體管312的該柵極,該開關(guān)晶體管316的該第二極耦接于該第二輸出晶體管314的柵極,該開關(guān)晶體管316的該柵極接收前一串接級的移位緩存單元的該輸出信號304的反相信號,該第二輸出晶體管314的該第一極接收該時鐘信號300,該第二輸出晶體管314的該第二極耦接于該移位緩存單元的輸出端306,該第三晶體管318的該第一極耦接于該第一輸出晶體管312的第二極,該第三晶體管318的該第二極耦接于耦接于第一電源320。
該第四晶體管330的該柵極耦接于該第三晶體管318的該柵極,該第四晶體管330的該第一極耦接該輸出端306,該第四晶體管330的該第二極耦接于該第一電源320,該第五晶體管340的該柵極與該第一極耦接于第二電源322,該第六晶體管341的該柵極耦接于該第五晶體管340的該第二極,該第六晶體管341的該第一極耦接于該第二電源322,該第六晶體管341的該第二極耦接于該開關(guān)晶體管316的該柵極,該第七晶體管342的該柵極接收前一串接級的移位緩存單元的該輸出信號304,該第七晶體管342的該第一極耦接于該第六晶體管341的該第二極,該第七晶體管342的該第二極耦接于該第一電源320,該第二電源322的信號電平大于該第一電源320的信號電平,該第八晶體管350的該柵極與該第一極耦接于該第二電源322,該第九晶體管351的該柵極耦接于該第八晶體管350的該第二極,該第九晶體管351的該第一極耦接于該第二電源322,該第九晶體管351的該第二極耦接于該第三晶體管318的該柵極,該第十晶體管352的該柵極耦接于該第一輸出晶體管312的該第二極,該第十晶體管352的該第一極耦接于該第三晶體管318的該柵極,該第十晶體管352的該第二極耦接于該第一電源320。
請同時參閱圖2A以及圖3A,除了改良輸入晶體管組的設(shè)計外,在圖2A中由該第六晶體管240與該第七晶體管242所構(gòu)成的一般反相器也更換為圖3A中由該第五晶體管340、該第六晶體管341與該第七晶體管342所構(gòu)成的靴帶式反相器。同樣的,在圖2A中由該第八晶體管250與該第九晶體管252所構(gòu)成的一般反相器也更換為圖3A中由該第八晶體管350、該第九晶體管351與該第十晶體管352所構(gòu)成的靴帶式反相器。通過應(yīng)用如此的設(shè)計,可更進階加速該動態(tài)暫存移位電路的晶體管交換速度。
請同時參閱圖3B以及圖3C,分別顯示本發(fā)明的一較佳實施例中,動態(tài)暫存移位電路的各串接級輸出端電壓對時間波形圖,以及重疊脈波放大波形圖;其中波形仿真環(huán)境為該時鐘信號以及該反相時鐘信號的責(zé)任周期為50%,晶體管的臨界電壓為2伏特以及輸出端負載為10pF。由圖3B可見在各個相鄰電性串接級的間輸出端的信號重疊現(xiàn)象又更明顯降低,由圖3C可看出相鄰輸出端信號重疊的交會點電壓約為2.0伏特,相較于前述先前技術(shù)的10.7伏特以及圖2A的實施例的4.4伏特,又更進階的獲得了相當(dāng)?shù)母纳?。在如此低的交會點電壓下,像素陣列在接收本發(fā)明的動態(tài)移位暫存電路控制時已不會產(chǎn)生誤接數(shù)據(jù)的問題,有效地提升了顯示的質(zhì)量以及產(chǎn)品的穩(wěn)定性。
可予以理解的是,在不違背本發(fā)明的技術(shù)原理及精神的情況下,對上述實施例可進行修改及變化,例如,如圖4所示,此圖是相對于前述圖2A的另一實施例,其中與圖2A不同的是,本例僅使用時鐘信號200作為控制第一輸出晶體管212與第二輸出晶體管214之用,而將原本作為控制第一輸入晶體管柵極的反相時鐘信號,改由前一串接級的移位緩存單元的輸出信號204控制。換言之,將第一輸入晶體管210的柵極與其第一極相耦接,以接收前一串接級的移位緩存單元的輸出信號204。此外,并以一第十晶體管254跨接在第一電源220與第一輸入晶體管210的第二極之間,更明確而言,該第十晶體管254的第一極耦接于第一輸入晶體管210的第二極,該第十晶體管254的第二極耦接于第一電源220,而第十晶體管254的柵極則由后一串接級的移位緩存單元的輸出信號208所控制。此實施例所揭露的動態(tài)移位暫存電路亦可有效降低相鄰輸出脈波的交會點電壓,減少寫入數(shù)據(jù)的錯誤。
如本領(lǐng)域技術(shù)人員所了解的,以上所述僅為本發(fā)明的較佳實施例而已,并非用以限定本發(fā)明的權(quán)利要求范圍;凡其它未脫離本發(fā)明所揭示的精神下所完成的等效改變或修飾,均應(yīng)包含在下述的權(quán)利要求范圍內(nèi)。因此本發(fā)明的權(quán)利保護范圍應(yīng)如所述的權(quán)利要求范圍所列。
權(quán)利要求
1.一種動態(tài)移位暫存電路,具有多個串接的移位緩存單元,該多個移位緩存單元受第一時鐘信號及第二時鐘信號所控制,各該移位緩存單元包含輸入晶體管組,包含第一極、第二極及柵極;第一輸出晶體管,包含第一極、第二極及柵極;第二輸出晶體管,包含第一極、第二極及柵極;開關(guān)晶體管;以及開關(guān);其中,該輸入晶體管組的該柵極接收該第二時鐘信號,該輸入晶體管組的該第一極接收前一串接級的移位緩存單元的輸出信號,該第一輸出晶體管的該第一極接收該第一時鐘信號,該第一輸出晶體管的該柵極耦接于該輸入晶體管組的該第二極,該第一輸出晶體管的該第二極耦接于該開關(guān),該開關(guān)晶體管的該第一極耦接于該第一輸出晶體管的該柵極,該開關(guān)晶體管的該第二極耦接于該第二輸出晶體管的柵極,該開關(guān)晶體管的該柵極接收該前一串接級的移位緩存單元的輸出信號的反相信號,該第二輸出晶體管的該第一極接收該第一時鐘信號,該第二輸出晶體管的該第二極耦接于該移位緩存單元的一輸出端。
2.根據(jù)權(quán)利要求1所述的動態(tài)移位暫存電路,其中該開關(guān)為第三晶體管,包含第一極、第二極及柵極,該第三晶體管的該柵極接收后一串接級的移位緩存單元的輸出信號,該第三晶體管的該第一極耦接于該第一輸出晶體管的該第二極,該第三晶體管的該第二極耦接于第一電源。
3.根據(jù)權(quán)利要求2所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第四晶體管,包含第一極、第二極及柵極;以及第五晶體管,包含第一極、第二極及柵極;其中,該第四晶體管的該第一極耦接該輸出端,該第四晶體管的該第二極耦接于該第一電源,該第五晶體管的該第一極耦接于該第一輸出晶體管的該第二極,該第五晶體管的該第二極耦接于該第一電源,該第五晶體管的該柵極耦接于該第四晶體管的該柵極。
4.根據(jù)權(quán)利要求3所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第六晶體管,包含第一極、第二極及柵極;以及第七晶體管,包含第一極、第二極及柵極;其中,該第六晶體管的該柵極與該第一極耦接于第二電源,該第六晶體管的該第二極耦接于該開關(guān)晶體管的該柵極,該第七晶體管的該柵極耦接于前一串接級的移位緩存單元的該輸出信號,該第七晶體管的該第一極耦接于該第六晶體管的該第二極,該第七晶體管的該第二極耦接于該第一電源,該第二電源的信號電平大于該第一電源的信號電平。
5.根據(jù)權(quán)利要求3所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第八晶體管,包含第一極、第二極及柵極;以及第九晶體管,包含第一極、第二極及柵極;其中,該第八晶體管的該柵極與該第一極耦接于第二電源,該第八晶體管的該第二極耦接于該第五晶體管的該柵極,該第九晶體管的該柵極耦接于該第一輸出晶體管的該第二極,該第九晶體管的該第一極耦接于該第五晶體管的該柵極,該第九晶體管的該第二極耦接于該第一電源。
6.根據(jù)權(quán)利要求1所述的動態(tài)移位暫存電路,其中該開關(guān)為第三晶體管,包含第一極、第二極及柵極,該移位緩存單元還包含第四晶體管,該第四晶體管包含第一極、第二極及柵極,該第三晶體管的該第一極耦接于該第一輸出晶體管的第二極,該第三晶體管的該第二極耦接于耦接于第一電源,該第四晶體管的該柵極耦接于該第三晶體管的該柵極,該第四晶體管的該第一漏極耦接該輸出端,該第四晶體管的該第二極耦接于該第一電源。
7.根據(jù)權(quán)利要求6所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第五晶體管,包含第一極、第二極及柵極;第六晶體管,包含第一極、第二極及柵極;以及第七晶體管,包含第一極、第二極及柵極;其中,該第五晶體管的該柵極與該第一極耦接于第二電源,該第六晶體管的該柵極耦接于該第五晶體管的該第二極,該第六晶體管的該第一極耦接于該第二電源,該第六晶體管的該第二極耦接于該開關(guān)晶體管的該柵極,該第七晶體管的該柵極接收前一串接級的移位緩存單元的輸出信號,該第七晶體管的該第一極耦接于該第六晶體管的該第二極,該第七晶體管的該第二極耦接于該第一電源,該第二電源的信號電平大于該第一電源的信號電平。
8.根據(jù)權(quán)利要求6所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第八晶體管,包含第一極、第二極及柵極;第九晶體管,包含第一極、第二極及柵極;以及第十晶體管,包含第一極、第二極及柵極;其中,該第八晶體管的該柵極與該第一極耦接于第二電源,該第九晶體管的該柵極耦接于該第八晶體管的該第二極,該第九晶體管的該第一極耦接于該第二電源,該第九晶體管的該第二極耦接于該第三晶體管的該柵極,該第十晶體管的該柵極耦接于該第一輸出晶體管的該第二極,該第十晶體管的該第一極耦接于該第三晶體管的該柵極,該第十晶體管的該第二極耦接于該第一電源,該第二電源的信號電平大于該第一電源的信號電平。
9.根據(jù)權(quán)利要求1所述的動態(tài)移位暫存電路,其中該輸入晶體管組還包含輸入晶體管,該輸入晶體管包含第一極、第二極及柵極,分別耦接于該輸入晶體管組的該第一極、該第二極及該柵極。
10.根據(jù)權(quán)利要求1所述的動態(tài)移位暫存電路,其中該輸入晶體管組還包含第一輸入晶體管,包含第一極、第二極及柵極;以及第二輸入晶體管,包含第一極、第二極及柵極;其中,該第一輸入晶體管的該柵極接收該第二時鐘信號,該第一輸入晶體管的該第一極耦接于該輸入晶體管組的該第一極,該第二輸入晶體管的該柵極接收該第二時鐘信號,該第二輸入晶體管的該第一極耦接于該第一輸入晶體管的該第二極,該第二輸入晶體管的該第二極耦接于該輸入晶體管組的該第二極。
11.根據(jù)權(quán)利要求10所述的動態(tài)移位暫存電路,其中該輸入晶體管組還包含第三輸入晶體管,該第三輸入晶體管包含第一極、第二極及柵極,該第三輸入晶體管的該柵極與該第一極耦接于該第一輸出晶體管的該第二極,該第三輸入晶體管的該第二極耦接于該第一輸入晶體管的該第二極。
12.一種動態(tài)移位暫存電路,具有多個串接的移位緩存單元,該多個移位緩存單元受時鐘信號所控制,各該移位緩存單元包含輸入晶體管組,包含第一極、第二極及柵極;第一輸出晶體管,包含第一極、第二極及柵極;第二輸出晶體管,包含第一極、第二極及柵極;開關(guān)晶體管;以及開關(guān);其中,該輸入晶體管組的該柵極與該第一極耦接,該輸入晶體管組的該第一極接收前一串接級的移位緩存單元的輸出信號,該第一輸出晶體管的該第一極接收該時鐘信號,該第一輸出晶體管的該柵極耦接于該輸入晶體管組的該第二極,該第一輸出晶體管的該第二極耦接于該開關(guān),該開關(guān)晶體管的該第一極耦接于該第一輸出晶體管的該柵極,該開關(guān)晶體管的該第二極耦接于該第二輸出晶體管的柵極,該開關(guān)晶體管的該柵極接收該前一串接級的移位緩存單元的輸出信號的反相信號,該第二輸出晶體管的該第一極接收該時鐘信號,該第二輸出晶體管的該第二極耦接于該移位緩存單元的輸出端。
13.根據(jù)權(quán)利要求12所述的動態(tài)移位暫存電路,其中該開關(guān)為第三晶體管,包含第一極、第二極及柵極,該第三晶體管的該柵極接收后一串接級的移位緩存單元的輸出信號,該第三晶體管的該第一極耦接于該第一輸出晶體管的該第二極,該第三晶體管的該第二極耦接于第一電源。
14.根據(jù)權(quán)利要求13所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第四晶體管,包含第一極、第二極及柵極;以及第五晶體管,包含第一極、第二極及柵極;其中,該第四晶體管的該第一極耦接該輸出端,該第四晶體管的該第二極耦接于該第一電源,該第五晶體管的該第一極耦接于該第一輸出晶體管的該第二極,該第五晶體管的該第二極耦接于該第一電源,該第五晶體管的該柵極耦接于該第四晶體管的該柵極。
15.根據(jù)權(quán)利要求14所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第六晶體管,包含第一極、第二極及柵極;以及第七晶體管,包含第一極、第二極及柵極;其中,該第六晶體管的該柵極與該第一極耦接于第二電源,該第六晶體管的該第二極耦接于該開關(guān)晶體管的該柵極,該第七晶體管的該柵極耦接于前一串接級的移位緩存單元的該輸出信號,該第七晶體管的該第一極耦接于該第六晶體管的該第二極,該第七晶體管的該第二極耦接于該第一電源,該第二電源的信號電平大于該第一電源的信號電平。
16.根據(jù)權(quán)利要求14所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第八晶體管,包含第一極、第二極及柵極;以及第九晶體管,包含第一極、第二極及柵極;其中,該第八晶體管的該柵極與該第一極耦接于第二電源,該第八晶體管的該第二極耦接于該第五晶體管的該柵極,該第九晶體管的該柵極耦接于該第一輸出晶體管的該第二極,該第九晶體管的該第一極耦接于該第五晶體管的該柵極,該第九晶體管的該第二極耦接于該第一電源。
17.根據(jù)權(quán)利要求14所述的動態(tài)移位暫存電路,其中該移位緩存單元還包含第十晶體管,包含第一極、第二極及柵極,其中該第十晶體管的該柵極接收后一串接級的移位緩存單元的該輸出信號,該第十晶體管的該第一極耦接于該輸入晶體管的該第二極,該第十晶體管的該第二極耦接于該第一電源。
全文摘要
一種動態(tài)移位暫存電路,是提出一電路的設(shè)計,以降低動態(tài)移位暫存電路中,二相鄰輸出脈波的重疊現(xiàn)象;俾當(dāng)應(yīng)用在模擬取樣和保持(Sample-and-Hold)電路的控制信號時,由于相鄰輸出脈波的嚴重重疊而導(dǎo)致的取樣數(shù)據(jù)失真狀況,得有效改善。
文檔編號G09G3/36GK1825491SQ2006100589
公開日2006年8月30日 申請日期2006年3月8日 優(yōu)先權(quán)日2006年3月8日
發(fā)明者尤建盛 申請人:友達光電股份有限公司