專利名稱:顯示裝置和顯示裝置驅(qū)動方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種顯示裝置和顯示裝置驅(qū)動方法,尤其涉及一種由以矩陣形式二維排列的包括電光元件的像素形成的顯示裝置,以及該顯示裝置的驅(qū)動方法。
背景技術(shù):
由以矩陣形式二維排列的包括電光元件的像素形成的顯示裝置,例如利用液晶單元作為電光元件的液晶顯示裝置,使用交流驅(qū)動方法,用于在預(yù)定周期相對于液晶單元的計數(shù)器電極的電位,翻轉(zhuǎn)施加給像素電極的信號電壓的極性。這是因為當(dāng)直流電壓在長的時間周期施加到液晶單元時,液晶的電阻率(特定于所述材料的電阻值)的退化等以及被稱作為“老化(burn-in)”的殘留影象現(xiàn)象的出現(xiàn)的緣故。
已知的這種交流驅(qū)動方法是例如,一1H反相驅(qū)動方法,其在固定施加于液晶單元的計數(shù)器電極一公共電壓Vcom時,在每個H(H稱作為水平周期)對視頻信號Vsig的極性反相;以及一IF反相驅(qū)動方法,其在固定施加于液晶單元的計數(shù)器電極一公共電壓Vcom時,在每個F(F稱作為場周期,也就是屏幕重復(fù)周期)對視頻信號Vsig的極性反相(參見例如日本專利公開No.2001-42287)。
在液晶顯示裝置中,用于將視頻信號Vsig寫到像素的信號線,和用于對每個像素公共的公共電壓Vcom提供到液晶單元的計數(shù)器電極的公共線,彼此相交,并且在所述信號線和公共線之間存在寄生電容。當(dāng)視頻信號Vsig被寫到信號線時,由于寄生電容導(dǎo)致的耦合使得視頻信號Vsig跳到公共線,并且由此公共線的電位按與視頻信號Vsig的極性相同的方向搖擺,因此引起串?dāng)_。
對于這種問題,1H反相驅(qū)動方法對在每個H中向其寫入視頻信號Vsig的信號線的電位反相,并且可以由此消除線(像素行)之間的耦合導(dǎo)致的公共線的電位的搖擺,使得由耦合引起的串?dāng)_的發(fā)生可以被抑止。
1F反相驅(qū)動方法的優(yōu)點是,能夠利用VA(視角;垂直對準(zhǔn))液晶提高對比度并延長壽命。另一方面,1F反相驅(qū)動方法在1F周期內(nèi)將相同極性的視頻信號Vsig寫入信號線,并且由此無法刪除由于線之間的耦合導(dǎo)致的公共線的電位的搖擺,使得不能抑制由耦合導(dǎo)致的串?dāng)_的出現(xiàn)。
當(dāng)像素電位和信號線電位間存在大的電位差時,由于源極/漏極形狀的差別,泄漏發(fā)生在例如像素的TFT(薄膜晶體管)的開關(guān)元件中。在一個屏幕內(nèi)泄漏量不同。因此,如圖11所示,出現(xiàn)引起圖像質(zhì)量退化的陰影。具體來說,作為例子,在公共電壓Vcom是7.5V而信號線電位是在H-側(cè)10.0V/在L-側(cè)5.0V(半色調(diào))的情形中,如圖12所示,例如,屏幕上部A、屏幕中心部B以及屏幕下部C具有不同的泄漏周期,并且由此在一個屏幕內(nèi)泄漏量不同。因此,在屏幕上部A幾乎不存在泄漏的影響,屏幕中心部B由于泄漏的影響變得多少有點發(fā)白,而屏幕下部C由于泄漏的影響變得發(fā)白,以致出現(xiàn)陰影。
發(fā)明內(nèi)容
鑒于如上所述問題已經(jīng)做出本發(fā)明,并且本發(fā)明的目的是提供一種顯示裝置和該顯示裝置的驅(qū)動方法,其可以在使用VA液晶提高對比度和延長壽命的同時抑制串?dāng)_和陰影的發(fā)生,這是1F反相驅(qū)動方法的優(yōu)點。
為了實現(xiàn)上面的目的,在本發(fā)明中,顯示裝置包括像素陣列單元,該像素陣列單元由包括矩陣形式的電光元件的二維排列的像素形成,并且該像素陣列單元在垂直方向被反成段個區(qū)域,在這種結(jié)構(gòu)中多個區(qū)域以行為單位順序被垂直掃描,以行為單位選擇多個區(qū)域的像素,并且將在每個水平周期(H)中極性反相的視頻信號寫到所選擇行的像素。
在具有如上所述的結(jié)構(gòu)的顯示裝置中,以行為單位按序垂直掃描的多個區(qū)域,或例如在2部分分割的情形中交替地掃描的兩個區(qū)域,以行為單位選擇多個區(qū)域的像素,使得1F反相驅(qū)動可以在每個區(qū)域中被實現(xiàn)。此外,在每個H中極性反相的視頻信號被寫入所選擇行的像素中,由此可以實現(xiàn)1H反相驅(qū)動。結(jié)果,可具有1F反相驅(qū)動的優(yōu)點和1H反相驅(qū)動方法的優(yōu)點。
圖1是原理性地示出根據(jù)本發(fā)明的一個實施例的有源矩陣類型的液晶顯示裝置的配置的框圖。
圖2是示出像素(像素電路)的電路配置的例子的電路圖。
圖3是上側(cè)垂直驅(qū)動電路的配置的例子的框圖。
圖4是下側(cè)垂直驅(qū)動電路的配置的例子的框圖。
圖5是有助于解釋上側(cè)和下側(cè)的垂直驅(qū)動電路的電路操作的時序圖。
圖6是有助于解釋所述操作的圖,所述圖示出了在顯示驅(qū)動中的垂直掃描的順序。
圖7是示出在顯示驅(qū)動中的掃描時序的時序圖。
圖8A是示出在第一場的像素電位的極性的圖。
圖8B是示出在第二場的像素電位的極性的圖。
圖9是有助于解釋不出現(xiàn)陰影的時序圖。
圖10是示出陰影不會在半色調(diào)光柵顯示中出現(xiàn)的圖。
圖11是示出陰影在半色調(diào)光柵顯示中出現(xiàn)的圖。
圖12是有助于解釋相關(guān)技術(shù)問題的時序圖。
圖13是示出在情形(A)和情形(B)的像素電位的比較結(jié)果的圖,在情形(A)中,使用了根據(jù)相關(guān)技術(shù)的例子的1F反相驅(qū)動,而在情形(B)中,使用了根據(jù)本發(fā)明的1H+1F反相驅(qū)動。
具體實施例方式
在下文參照附圖詳細(xì)描述本發(fā)明的實施例。
圖1是示意性地示出根據(jù)本發(fā)明的一個實施例的驅(qū)動裝置的配置的框圖。通過將使用液晶單元作為像素的電光元件的有源矩陣類型的液晶顯示裝置的例子,進(jìn)行下面的描述。
從圖1清楚地看到,根據(jù)本實施例的有源矩陣類型的液晶顯示裝置包括例如兩個垂直驅(qū)動電路12A和12B的像素陣列單元11;以及水平驅(qū)動電路13。像素陣列單元11由包括在透明的絕緣襯底(例如,玻璃襯底(未示出))上的作為矩陣形式的電光元件的液晶單元的二維排列的像素20,以及用于以矩陣(m行和n列)形式排列的像素的每行排列的掃描線13-1至13-m,和每列排列的信號線14-1至14-n形成。放置玻璃襯底,使得在玻璃襯底之間以預(yù)定間隙與另一個玻璃襯底(未示出)相對,并且液晶材料被密封在兩個玻璃襯底之間,由此形成液晶面板。
圖2是示出像素(像素電路)20的電路配置的例子的電路圖。從圖2清楚看出,像素20包括像素晶體管,例如TFT(薄膜晶體管)21;具有連接到TFT 21的漏極電極的像素電極的液晶單元22;以及具有連接到TFT 21的漏極電極的一個電極的存儲電容器23。液晶單元22表示在形成與像素電極相對的計數(shù)器電極和像素電極之間出現(xiàn)的液晶電容。
TFT 21具有連接到掃描線14(14-1至14-m)的柵極電極,并且具有連接到信號線15(15-1至15-n)的源極電極。此外,例如,液晶單元22的計數(shù)器電極和存儲電容器23的另一個電極被連接到與每個像素共用的公共線16。液晶單元22的計數(shù)器電極經(jīng)由公共線16被提供有與每個像素共用的公共電壓(計數(shù)器電極電壓)Vcom。
具有m行和n列的像素排列的像素陣列單元11在垂直方向(圖中的頂?shù)降追较?在中點位置被劃分成上部和下部。也就是說,假設(shè)i(=n/2)是線數(shù)(行數(shù))n的1/2,則像素陣列單元11被劃分為第一至第i行的上側(cè)像素部分11A和第(i+1)至第n行的下側(cè)像素部分11B。順便地說,在頂?shù)降追较蛏系南袼仃嚵袉卧?1的分割不限于分割成兩個部分,并且所述像素陣列單元11可以在頂?shù)降追较蛏嫌孟嗟鹊木€數(shù)被分割成任意數(shù)目的部分,如3部分、4部分、...。
例如,包括垂直驅(qū)動電路12A和12B和水平驅(qū)動電路13的外圍電路被與像素陣列單元11一樣集成在同一襯底(液晶面板)上。提供其數(shù)目對應(yīng)于像素陣列單元11被分割部分?jǐn)?shù)目的若干垂直驅(qū)動電路12A和12B,并且經(jīng)由掃描線16-1至16-n在像素陣列單元11中以行為單位順序選擇像素。本發(fā)明特征為垂直驅(qū)動電路12A和12B的具體的配置和操作,其細(xì)節(jié)將在隨后描述。
順便地說,在這種情形,兩垂直驅(qū)動電路12A和12B被排列在像素陣列單元11的左側(cè)和右側(cè)之一,并且從一側(cè)驅(qū)動掃描線16-1至16-n。然而,垂直驅(qū)動電路12A和12B可以被安置在像素陣列單元11的左側(cè)和右側(cè),并且掃描線16-1至16-n可以從兩側(cè)被驅(qū)動。
水平驅(qū)動電路13由例如移位寄存器、模擬開關(guān)等形成。水平驅(qū)動電路13在由垂直驅(qū)動電路12A和12B順序選擇的行中,經(jīng)由信號線15-1至15-m,以像素為單位(點順序)或以行為單位(線順序),將外部提供的視頻信號Vsig寫入像素20。應(yīng)注意到,從水平驅(qū)動電路13輸出到信號線15-1至15-m的視頻信號Vsig的極性在每個H(H表示水平周期)內(nèi)被反相。
接下來對作為本發(fā)明的特征部分的垂直驅(qū)動電路12A和12B的具體配置和操作進(jìn)行描述。
垂直驅(qū)動電路12A和12B中的每個基本上由移位寄存器、NAND電路和諸如反相器之類的邏輯電路的組合形成。垂直驅(qū)動電路12A和12B被提供有用于給予一命令以起始垂直掃描的垂直起始脈沖VST,和用作垂直掃描的基準(zhǔn)并且具有彼此相反相位的用于垂直掃描的垂直時鐘脈沖VCK和VCKX。
應(yīng)注意到,因為像素陣列單元11被分割成兩個部分,并且在本例中由兩個垂直驅(qū)動電路12A和12B執(zhí)行垂直掃描,因此垂直起始脈沖VST和垂直時鐘脈沖VCK和VCKX的周期被設(shè)置為當(dāng)像素陣列單元11的像素20由一個垂直驅(qū)動電路垂直掃描時所使用的垂直起始脈沖和垂直時鐘脈沖的周期的兩倍。順便地說,當(dāng)像素陣列單元11被劃分為N個部分(N=3,4,...)時,應(yīng)滿足設(shè)置垂直起始脈沖VST和垂直時鐘脈沖VCK和VCKX的周期為如上所述的垂直時鐘脈沖和垂直起始脈沖的N倍。
圖3是垂直掃描上側(cè)像素部分11A的像素的垂直驅(qū)動電路12A的配置的例子的框圖。為了圖形簡單,圖3僅僅示出了產(chǎn)生用于選擇上側(cè)像素部分11A的第一像素行和第二像素行的驅(qū)動脈沖V1和V2的電路部分的配置。
在圖3中,移位寄存器31具有與像素陣列單元11的線數(shù)(行數(shù))m相對應(yīng)的m/2個傳輸級(S/R)31-1,31-2,...,所述傳輸級被級聯(lián)。當(dāng)提供垂直起始脈沖VST時,移位寄存器31與相位彼此相反的垂直時鐘脈沖VCK和VCKX同步地執(zhí)行傳輸(移位)操作。由此,移位寄存器31從各個傳輸級31-1,31-2,...順序輸出傳輸脈沖TR1A和TR2A。自身的傳輸級31-1的傳輸脈沖TR1A和下一級的傳輸級31-2的傳輸脈沖TR2A作為其兩個輸入給予3-輸入NAND電路32。NAND電路32被提供有作為另外輸入的使能脈沖ENB1。使能脈沖ENB 1是具有垂直時鐘脈沖VCK的周期的1/4周期,并具有比垂直時鐘脈沖VCK的脈沖寬度的1/4更窄的脈沖寬度的脈沖信號。
NAND電路32的輸出脈沖由反相器33反相,然后作為一個輸入提供給2-輸入NAND電路34和35中的每個。NAND電路34被提供有作為另一個輸入的垂直時鐘脈沖vck。NAND電路35被提供有作為另一個輸入與垂直時鐘脈沖vck相位相反的垂直時鐘脈沖vckx。垂直時鐘脈沖vck和vckx是具有與垂直時鐘脈沖VCK和VCKX相同的周期,而相對于垂直時鐘脈沖VCK和VCKX相移90度的脈沖信號。為了選擇上側(cè)像素部分11A的第一行和第二行,NAND電路34和35的輸出脈沖作為驅(qū)動脈沖V1和V2分別驅(qū)動在第一行和第二行中的掃描線14-1和14-2。
圖4是垂直掃描下側(cè)像素部分11B的像素的垂直驅(qū)動電路12B的配置的例子的框圖。為了圖形簡單,圖4僅僅示出了產(chǎn)生用于選擇下側(cè)像素部分11B的第i像素行和第i+1像素行的驅(qū)動脈沖Vi和Vi+1的電路部分的配置。
在圖4中,和移位寄存器31一樣,移位寄存器41具有m/2個傳輸級(S/R)41-1,41-2,...,所述傳輸級被級聯(lián)。當(dāng)提供垂直起始脈沖VST時,即在與移位寄存器31相同的時序,移位寄存器41與垂直時鐘脈沖VCK和VCKX同步地開始傳輸操作。由此,移位寄存器41從各個傳輸級41-1,41-2,...順序輸出傳輸脈沖TR1B和TR2B。自身的傳輸級41-1的傳輸脈沖TR1B和下一級的傳輸級41-2的傳輸脈沖TR2B作為其兩個輸入給予3-輸入NAND電路42。NAND電路42被提供有作為另外輸入的使能脈沖ENB2。和使能脈沖ENB1一樣,使能脈沖ENB2是具有垂直時鐘脈沖VCK的周期的1/4周期,并具有比垂直時鐘脈沖VCK的脈沖寬度的1/4更窄的脈沖寬度的脈沖信號。此外,相對于使能脈沖ENB1,使能脈沖ENB2被相移180度。
NAND電路42的輸出脈沖由反相器43反相,然后作為一個輸入提供給2-輸入NAND電路44和45中的每個。NAND電路44被提供有作為另一個輸入的垂直時鐘脈沖vck。NAND電路45被提供有作為另一個輸入垂直時鐘脈沖vckx。垂直時鐘脈沖vck和vckx是具有相對于垂直時鐘脈沖VCK和VCKX相移90度相位的脈沖信號。為了選擇下側(cè)像素部分11B的第一行和第二行或者整個的第(i+1)行和第(i+2)行,NAND電路44和45的輸出脈沖作為驅(qū)動脈沖Vi+1和Vi+2分別驅(qū)動在第(i+1)行和第(i+2)行中的掃描線14-i+1和14-i+2。
接下來參照圖5的時序圖描述具有如上所述配置的垂直驅(qū)動電路12A和12B的電路操作。
圖5的時序圖示出了在垂直起始脈沖VST、彼此反相的垂直時鐘脈沖VCK和VCKX、從移位寄存器31輸出的傳輸脈沖TR1A和TR2A、從移位寄存器41輸出的傳輸脈沖TR1B和TR2B、使能脈沖ENB1和ENB2、反相器33和43的輸出脈沖X1A和X1B、彼此反相的垂直時鐘脈沖vck和vckx、從垂直驅(qū)動電路12A輸出的驅(qū)動脈沖V1和V2、以及從垂直驅(qū)動電路12B輸出的驅(qū)動脈沖Vi+1和Vi+2之間的時序關(guān)系。
首先,垂直起始脈沖VST被提供給垂直驅(qū)動電路12A和12B的移位寄存器31和41中的每個,由此移位寄存器31和41同步開始傳輸操作(移位操作)。作為傳輸操作的結(jié)果,傳輸脈沖TR1A、TR2A、...被順序從移位寄存器31輸出,并且傳輸脈沖TR1B、TR2B、...被順序從移位寄存器41輸出。
接下來,NAND電路33獲得傳輸脈沖TR1A和TR2A和使能脈沖ENB1的邏輯積,由此兩個使能脈沖ENB1即兩個連續(xù)脈沖X1A的脈沖信號被從反相器33輸出。類似地,NAND電路43獲得傳輸脈沖TR1B和TR2B和使能脈沖ENB2的邏輯積,由此兩個使能脈沖ENB2即兩個連續(xù)脈沖X1B的脈沖信號被從反相器43輸出。
接下來,NAND電路34獲得反相器33的輸出脈沖X1A和垂直時鐘脈沖vck的邏輯積,由此驅(qū)動脈沖V1被從反相器36輸出。接著,NAND電路35獲得反相器33的輸出脈沖X1A和垂直時鐘脈沖vckx的邏輯積,由此驅(qū)動脈沖V2被從反相器37輸出。
類似地,NAND電路44獲得反相器43的輸出脈沖X1B和垂直時鐘脈沖vck的邏輯積,由此驅(qū)動脈沖Vi+1被從反相器46輸出。接著,NAND電路45獲得反相器43的輸出脈沖X1B和垂直時鐘脈沖vckx的邏輯積,由此驅(qū)動脈沖Vi+2被從反相器47輸出。
因為使能脈沖ENB1和使能脈沖ENB2彼此相移180度,這從圖5的時序圖可清楚看出,驅(qū)動脈沖V1、V2、...以及驅(qū)動脈沖Vi+1、Vi+2、...被交替地從垂直驅(qū)動電路12A和12B輸出。即,在時間軸上,驅(qū)動脈沖V1、驅(qū)動脈沖Vi+1、驅(qū)動脈沖V2、驅(qū)動脈沖Vi+2、...按該順序輸出。
接下來對在使用驅(qū)動脈沖V1、V2、...執(zhí)行顯示驅(qū)動并且從具有上述配置的垂直驅(qū)動電路12A和12B交替輸出驅(qū)動脈沖Vi+1、Vi+2、...時的操作進(jìn)行描述。
在下文中,為方便理解,通過如圖6所示的情形作為例子進(jìn)行描述,在該情形中,總共6個垂直掃描操作通過依序垂直掃描上側(cè)像素部分11A的上部(屏幕上部A)、中心部和下部(屏幕中心部B)以及依序垂直掃描下側(cè)像素部分11B的上部(屏幕上部B)、中心部和下部(屏幕下部C)來執(zhí)行。此時,如圖7所示,驅(qū)動脈沖V1、V2和V3依序從垂直驅(qū)動電路12A輸出,而驅(qū)動脈脈沖V4、V5和V6依序從垂直驅(qū)動電路12B輸出。
在時間軸上,按該順序輸出驅(qū)動脈沖V1、驅(qū)動脈沖V4、驅(qū)動脈沖V2、驅(qū)動脈沖V5、驅(qū)動脈沖V3和驅(qū)動脈沖V6。
因此,使用驅(qū)動脈沖V1、V2、...執(zhí)行顯示驅(qū)動,并且從兩個垂直驅(qū)動電路12A和12B交替輸出驅(qū)動脈沖Vi+1、Vi+2、...,由此按1.上側(cè)像素部分11A的上部,2.下側(cè)像素部分11B的上部,3.上側(cè)像素部分11A的中心部,4.下側(cè)像素部分11B的中心部,5.上側(cè)像素部分11A的下部,以及6.上側(cè)像素部分11B的下部的順序選擇各行。
同時,水平驅(qū)動電路13經(jīng)由信號線15-1至15-n在每個H內(nèi)將極性相反的視頻信號Vsig寫到所選擇的行。此時,當(dāng)然,按這種方式預(yù)先重新排列視頻信號Vsig,以與提供視頻信號Vsig的信號源(未示出)中的垂直掃描的順序相對應(yīng)。
作為這種顯示驅(qū)動的結(jié)果,假設(shè)視頻信號Vsig的極性與如圖8A所示的第一場中的正(+)、負(fù)(-)、...的順序相反,則只有正極性的視頻信號Vsig(+)被寫到上側(cè)像素部分11A的像素,并且只有負(fù)極性的視頻信號Vsig(-)被寫到下側(cè)像素部分11B的像素。在第二場,為了實現(xiàn)場反相驅(qū)動,視頻信號Vsig的極性與負(fù)、正、...的順序相反,因此,如圖8B所示,只有負(fù)極性的視頻信號Vsig(-)被寫到上側(cè)像素部分11A的像素,并且只有正極性的視頻信號Vsig(+)被寫到下側(cè)像素部分11B的像素。
從上面的操作描述清楚的是,如上所述的驅(qū)動方法通過在每個H內(nèi)將反極性的視頻信號Vsig寫到所選擇的行,并且在上側(cè)像素部分11A和下側(cè)像素部分11B中的每個中實現(xiàn)1F反相驅(qū)動。
如上所述,在包括由包含矩陣形式的電光元件(在本例中是液晶單元22)的二維排列的像素20形成的像素陣列單元11的有源矩陣類型的顯示裝置中,像素陣列單元11在垂直方向被劃分為多個區(qū)域(在本例子中為兩個區(qū)域11A和11B),同時以行為單位按順序(本例中為交替)垂直掃描多個區(qū)域,以行為單位選擇多個區(qū)域的像素,并且在每個H內(nèi)將極性相反的視頻信號Vsig寫到所選擇行的像素。由此獲得下面的效果。
通過在上側(cè)像素部分11A和下側(cè)像素部分11B的每個中實現(xiàn)1F反相驅(qū)動,使用VA液晶可能提高對比度并且延長壽命,這是1F反相驅(qū)動方法的優(yōu)點。順便地說,在上側(cè)像素部分11A和下側(cè)像素部分11B之間的邊界線部分,原則上提供與其他部分相同的時序(總是2H移位),但是所述系統(tǒng)導(dǎo)致與垂直消隱周期(15H至30H)相對應(yīng)的移位。因此,耦合的效果不明顯。
此外,至于作為1F反相驅(qū)動方法的問題的串?dāng)_,在每個H內(nèi)極性相反的視頻信號Vsig經(jīng)由信號線15-1至15-n被寫到所選擇行的像素,由此在一個屏幕內(nèi)的泄漏量相同,使得陰影不會出現(xiàn)。
更具體地說,舉這樣的情形為例,即公共電壓Vcom是7.5V,而信號線15-1至15-n的電位是在H側(cè)10.0V/L側(cè)5.0V(半色調(diào)),如圖9所示,例如,屏幕上部A、屏幕中心部B和C,以及屏幕下部D具有相同的泄漏周期,因此在一個屏幕內(nèi)泄漏量相同。結(jié)果,如圖10所示,陰影不會出現(xiàn)。順便地說,在圖10中的視頻信號Vsig的極性表示圖8A的場的情形,而在下一個場中,如圖8B所示,正/負(fù)極性相反。
而且,至于由耦合和泄漏引起的串?dāng)_,耦合和泄漏均為當(dāng)采用普通的1F反相驅(qū)動方法(對于整個屏幕)時的1/2或更少,因此串?dāng)_可以也被減少至普通的1F反相驅(qū)動方法的1/2或更少。
而且,對條紋(stripe)域的不敏感性被增強(qiáng)。條紋域意味著當(dāng)在黑色顯示以一定電壓或更高電壓保持一定時間之后變?yōu)榛疑@示(灰色屏幕)時,黑線依然存在,并且在放大之下,旋轉(zhuǎn)位移(disclination)(由晶體點陣(lattice)的平移引起的缺陷)線保持原樣,并且光泄漏在這里倍增而形成黑線。在1H反相驅(qū)動方法中,電位的極性在像素之間的邊界不同,因此在像素之間的邊界處,出現(xiàn)液晶的傾斜(inclination)差異。另一方面,在1F反相驅(qū)動方法中,相同的電位出現(xiàn)在像素邊界的兩側(cè),因此甚至在像素邊界,液晶的傾斜也是相同的,使得原則上不存在條紋域。
順便地說,圖13示出了在情形(A)和情形(B)中的像素電位的比較結(jié)果,在情形(A)中,使用了按照相關(guān)技術(shù)的例子的1F反相驅(qū)動,在情形(B)中,使用了按照本發(fā)明的1H+1F反相驅(qū)動。一種情形是在上側(cè)像素部分11A和下側(cè)像素部分11B中的每個執(zhí)行4個垂直掃描操作,也就是說,執(zhí)行總共8個垂直掃描操作。要理解到,在情形(A)和(B)的任何一個中,看來似乎要執(zhí)行1F反相。然而,在使用按照本實施例的1H+1F反相驅(qū)動的情形(B),在第72(邊界)出現(xiàn)對應(yīng)于垂直消隱周期的些微位移。垂直消隱周期大約是15H至30H。當(dāng)垂直消隱周期是15H并且V(電壓)-T(透射率)特性指示50%時,存在大約0.5%的亮度差。
應(yīng)注意到,盡管在前面的實施例中,將像素陣列單元11在垂直方向上劃分為兩個部分,并且與像素陣列單元11所劃分的部分?jǐn)?shù)目相對應(yīng),由兩個垂直驅(qū)動電路12A和12B形成垂直驅(qū)動裝置,像素陣列單元11可以在垂直方向上被劃分成3個或更多的部分。在此情形中,設(shè)N是所劃分部分?jǐn)?shù)量,則足以提供與所劃分部分的數(shù)目相對應(yīng)的N個垂直驅(qū)動電路,將垂直起始脈沖VST和垂直時鐘脈沖VCK的各個脈沖寬度,設(shè)置為在沒有劃分像素陣列單元11情形下順序地由一個垂直驅(qū)動電路執(zhí)行掃描時所使用的垂直起始脈沖和垂直時鐘脈沖的各自脈沖寬度的N倍,并且在以行為單位順序垂直掃描N個被劃分的區(qū)域的同時,以行為單位選擇在該N個被劃分區(qū)域中的像素。
此外,盡管使用液晶單元作為像素的電光元件將本發(fā)明應(yīng)用于液晶顯示裝置的情形作為例子已經(jīng)描述了前述實施例,但是本發(fā)明不限于該應(yīng)用例子,并且可以應(yīng)用到通過包括電光元件的二維排列像素一般以矩陣形式形成的有源類型顯示裝置,該電光元件例如使用有機(jī)EL(電致發(fā)光)元件作為像素的有機(jī)EL顯示裝置。
工業(yè)實用性根據(jù)本發(fā)明,給出了1F反相驅(qū)動方法的優(yōu)點和1H反相驅(qū)動方法的優(yōu)點。因此可以在使用VA液晶提高對比度和延長壽命的同時,抑制了串?dāng)_和陰影的發(fā)生。
權(quán)利要求
1.一種顯示裝置,其特征在于包括像素陣列單元,其由包括矩陣形式的電光元件的二維排列的像素形成,所述像素陣列單元在垂直方向上被劃分為多個區(qū)域;垂直驅(qū)動裝置,用于以行為單位選擇所述多個區(qū)域的像素,以行為單位順序垂直掃描所述多個區(qū)域;以及水平掃描裝置,用于將在每個水平周期內(nèi)極性被反相的視頻信號寫入到由所述垂直驅(qū)動裝置所選擇的行的像素。
2.如權(quán)利要求1所述的顯示裝置,其特征在于所述像素陣列單元在垂直方向上被劃分為N個區(qū)域,N是2或更大的整數(shù);所述垂直驅(qū)動裝置具有N個垂直驅(qū)動電路;以及所述N個垂直驅(qū)動電路基于第二垂直起始脈沖和第二垂直驅(qū)動脈沖,以行為單位順序產(chǎn)生用于選擇所述像素的驅(qū)動脈沖,所述第二垂直起始脈沖和第二垂直驅(qū)動脈沖具有當(dāng)在所述像素陣列單元沒有被劃分的情況下順序執(zhí)行掃描時使用的第一垂直起始脈沖和第一垂直時鐘脈沖的各個脈沖寬度N倍的脈沖寬度。
3.如權(quán)利要求2所述的顯示裝置,其特征在于N=2;兩個垂直驅(qū)動電路每個包括移位寄存器,其響應(yīng)于所述第二垂直起始脈沖,與所述第二垂直驅(qū)動時鐘同步地執(zhí)行傳輸操作,并且順序地從每個傳輸級輸出傳輸脈沖;第一邏輯積電路組獲得自身級的傳輸脈沖和下一級的傳輸脈沖的邏輯積,所述傳輸脈沖從所述移位寄存器輸出,并且使能脈沖具有所述第二垂直時鐘脈沖的周期的1/2N的周期,并且具有比所述第二垂直時鐘脈沖的脈沖寬度的1/2N更窄的脈沖寬度;以及第二邏輯積電路組獲得彼此相位相反的第三垂直時鐘脈沖的邏輯積,所述第三垂直時鐘脈沖具有與所述第二垂直時鐘脈沖相同的周期,并且相對于所述第二垂直時鐘脈沖以及所述第一邏輯積電路組的每個輸出脈沖具有相移90度的相位,并且所述使能脈沖在所述兩個垂直驅(qū)動電路之間被相移180度。
4.一種顯示裝置的驅(qū)動方法,所述驅(qū)動方法通過將在每個場周期極性反相的視頻信號寫入具有像素陣列單元的顯示裝置,執(zhí)行單場反相驅(qū)動,所述像素陣列單元由包括矩陣形式的電光元件的二維排列的像素形成,并且所述像素陣列單元在垂直方向上被劃分為多個區(qū)域,所述驅(qū)動方法的特征在于包括第一步驟,用于以行為單位選擇所述多個區(qū)域的像素,以行為單位按序垂直掃描所述多個區(qū)域;以及第二步驟,用于將在每個水平周期極性反相的視頻信號寫入在所述第一步驟所選擇的行的像素。
5.如權(quán)利要求4所述的驅(qū)動方法,其特征在于在所述第一步驟,所述多個區(qū)域以行為單位被交替地垂直掃描;以及在所述第二步驟,在每個水平周期極性反相的所述視頻信號被寫入在所述第一步驟所選擇的行的像素。
全文摘要
由于在1F反相驅(qū)動方法中在1F周期內(nèi)在信號線寫入相同極性的信號電壓,所以由于耦合的串?dāng)_的產(chǎn)生無法被抑制。并且導(dǎo)致陰影。在包括由矩陣形式的二維像素(20)形成的像素陣列部分11的有源矩陣液晶顯示器中,像素陣列部分11在垂直方向上被劃分為多個區(qū)域(在此例子中為兩個區(qū)域11A和11B),在以行為單位順序地(在此例子中為交替地)垂直掃描多個區(qū)域的同時,以行為單位選擇多個區(qū)域中的像素,并且在每個1H中具有反相極性的視頻信號Vsig寫入所選擇行的像素中。
文檔編號G09G3/20GK1957391SQ20058001668
公開日2007年5月2日 申請日期2005年5月10日 優(yōu)先權(quán)日2004年5月24日
發(fā)明者加藤正和, 櫻井洋介, 大村幸一 申請人:索尼株式會社