亚洲成年人黄色一级片,日本香港三级亚洲三级,黄色成人小视频,国产青草视频,国产一区二区久久精品,91在线免费公开视频,成年轻人网站色直接看

多層實時圖像疊加控制器的制作方法

文檔序號:2617093閱讀:195來源:國知局
專利名稱:多層實時圖像疊加控制器的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及到一種圖象信號處理技術(shù),具體涉及到一種基于總線結(jié)構(gòu)可配置的多層實時圖像疊加控制器。
背景技術(shù)
當(dāng)前高分辨率拼墻顯示系統(tǒng)的應(yīng)用越來越廣泛,它雖然由多個顯示單元構(gòu)成,但卻具有一個超高分辨率的單一邏輯屏,可以顯示大量的信息且所有信息都可以在整個顯示系統(tǒng)的任意位置顯示,所以使用起來非常方便。為了實現(xiàn)這樣的功能需要專用的圖像處理器進行圖像的生成、分割、疊加等信號處理。目前這類圖像處理器主要有兩大類,一大類是基于工業(yè)控制計算機或個人計算機結(jié)構(gòu),采用多屏圖形卡生成一個高分辨率的且被分割的桌面,同時采用信號采集卡,將VIDEO(視頻)和RGB(三原色)等信號采集后通過總線傳輸?shù)綀D形卡進行顯示,這種圖像處理器因結(jié)構(gòu)簡單價格相對低廉而得到廣泛應(yīng)用,目前市場上出售的多屏圖像處理器大部分采用此結(jié)構(gòu),但這種結(jié)構(gòu)的圖像處理器因受總線帶寬、CPU的處理能力及結(jié)構(gòu)的限制能同時在桌面上顯示的信號的數(shù)量較少、實時性較差、圖像的質(zhì)量也較差;另一大類多屏圖像處理器沒有通用CPU處理結(jié)構(gòu)而是采用專用的純硬件集中處理結(jié)構(gòu),所有信號的采集、分配、切割、疊加全部由硬件完成,每種處理過程均由ASIC(Application Specific Integrated Circuit,專用集成電路)或FPGA(FieldProgrammable Gate Array,現(xiàn)場可編程門陣列)完成,這類處理器因受結(jié)構(gòu)和成本的限制,雖然所有信號都能實時顯示,且圖像質(zhì)量非常好,但每個單元能同時顯示的信號數(shù)量較少且固定,整個顯示系統(tǒng)能同時顯示的信號數(shù)量也相對較少?,F(xiàn)在需要同時顯示的信號的數(shù)量越來越多(如公安監(jiān)控),且對圖像的實時性和質(zhì)量的要求越來越高,所以對即能同時顯示大量信號源,又能保證所有信號均能實時高質(zhì)量的顯示的圖像處理器的需求也越來越高。
因此,對現(xiàn)有技術(shù)進行改進,提供一種既能同時顯示大量信號源,且信號源的類型和數(shù)量可配置,又能保證所有信號均能實時高質(zhì)量的顯示且具備圖像切割、疊加功能的圖形處理器實為必要。

發(fā)明內(nèi)容本發(fā)明的目的在于提供一種既能同時顯示大量信號源,且信號源的類型和數(shù)量可配置,又能保證所有信號均能實時高質(zhì)量的顯示且具備圖像切割、疊加功能的多層實時圖像疊加控制器,在每個顯示單元內(nèi)放置一個本控制器就可以構(gòu)成一個分布的既能同時顯示大量信號源,又能保證所有信號均能實時高質(zhì)量顯示且為單一邏輯屏的圖像處理器。
為了實現(xiàn)上述目的,本發(fā)明采用如下技術(shù)方案提供一種多層實時圖像疊加控制器,其包括核心控制模塊、輸出模塊和多個輸入模塊(數(shù)量可根據(jù)需要配置),該核心控制模塊、輸出模塊和多個輸入模塊通過信號總線及背板相連接,該核心控制模塊產(chǎn)生整個控制器所需要的像素時鐘及同步信號,這些信號傳遞給連接在信號總線上的所有信號處理模塊,使所有進入信號總線的圖像信號同步。
核心控制模塊產(chǎn)生整個控制器所需要的像素時鐘及同步信號,這些信號傳遞給連接在信號總線上的所有信號處理模塊,使所有進入信號總線的圖像信號同步。在信號總線上可以同時連接多個輸入模塊(數(shù)量可以配置),核心控制模塊內(nèi)包括有微控制器,該微控制器通過讀取每個輸入模塊的配置信息而獲取整個控制器的所有輸入通道信息,由這些信息再進行控制端口等硬件資源的分配,從而實現(xiàn)輸入通道數(shù)和輸入信號類型的可任意配置性。核心控制模塊同時產(chǎn)生整個控制器所需的疊加控制信號并通過控制總線連接到每個信號通道的總線驅(qū)動控制端,進行信號選通,從而保證任意時刻只有一路信號進入信號總線實現(xiàn)疊加顯示,進入信號總線的信號經(jīng)過輸出模塊內(nèi)的信號鎖存器及信號格式變換器后輸出給顯示設(shè)備顯示。
本發(fā)明所述的核心控制模塊包括系統(tǒng)時鐘發(fā)生器、同步信號發(fā)生器、桌面信號格式化器、桌面信號幀率轉(zhuǎn)換器、關(guān)鍵色(以下用color-key表示)提取器和疊加控制器,以及微控制器。
該系統(tǒng)時鐘發(fā)生器生成一個所有連接到信號總線上的信號處理模塊同步的像素時鐘,由它完成所有信號處理模塊的同步,這是實現(xiàn)圖像疊加的基礎(chǔ),它通過信號總線連接到每一個輸入信號通道的處理模塊,其頻率由輸出信號的分辨率決定,如輸出符合VESA(Video Electronics StandardsAssociation,視頻電子標(biāo)準(zhǔn)協(xié)會)標(biāo)準(zhǔn)60Hz刷新率的XGA信號的像素時鐘頻率為65MHz。
該同步信號發(fā)生器在系統(tǒng)時鐘的控制下生成輸出圖像所需的同步信號,它可以配置為主模式或從模式。工作在主模式時,生成整個控制器顯示所需的行同步信號(以下用HS表示)、場同步信號(以下用VS表示)、數(shù)據(jù)有效信號(以下用DE表示)以及用于窗口同步操作所需的命令同步信號(以下用CS表示),HS、VS、DE和CS信號經(jīng)過信號總線連接到整個控制器內(nèi)每一個輸入信號通道的處理模塊,同時被輸出給工作在從模式的控制器;工作在從模式時,接收工作在主模式的控制器輸入的同步信號并經(jīng)過信號總線連接到本控制器內(nèi)每一個輸入信號通道的處理模塊。在一個系統(tǒng)中只有一個控制器工作在主模式,其它全部工作在從模式,這樣保證整個顯示系統(tǒng)全部同步。
桌面信號格式化器將輸入的模擬RGB信號、DVI(Digital VisualInterface,數(shù)字視頻接口)或LVDS(Low Voltage Difierential Signaling,低壓差分信號)串行數(shù)字信號變成標(biāo)準(zhǔn)LVTTL(Low Voltage TTL)電平的數(shù)字RGB信號送到桌面信號幀率轉(zhuǎn)換器,桌面信號幀率轉(zhuǎn)換器在系統(tǒng)時鐘和同步信號的控制下完成幀率轉(zhuǎn)換實現(xiàn)與信號總線的同步,實現(xiàn)與信號總線同步后的桌面信號連接到關(guān)鍵色提取器。
該關(guān)鍵色提取器按照命令指定的坐標(biāo),在桌面信號的對應(yīng)位置采集信號三基色信號的數(shù)字量,此數(shù)字量即為color-key,如果輸入桌面信號為數(shù)字信號也可以通過命令指定color-key值,桌面的某些區(qū)域填充成與color-key相同的顏色,疊加控制器只將桌面信號中與color-key值相同的區(qū)域用輸入信號窗口替換即可實現(xiàn)將桌面中的某些應(yīng)用程序窗口浮在其它輸入信號窗口的上面。疊加控制器除利用color-key實現(xiàn)將桌面中的某些應(yīng)用程序窗口浮在其它輸入信號窗口的上面之外,還根據(jù)命令所指定各輸入信號窗口的坐標(biāo)、寬度和疊層順序來控制各信號的顯示。
控制接口用于與外界進行信號交換,如同步信號和控制命令的傳遞,外部的控制命令經(jīng)過控制接口后傳遞給微控制器,微控制器再協(xié)調(diào)整個控制器的工作。
該輸出模塊的信號鎖存器將總線輸入的數(shù)據(jù)和同步信號經(jīng)系統(tǒng)時鐘鎖存后保持與系統(tǒng)時鐘同步,用于克服因數(shù)據(jù)和同步信號在總線中傳輸?shù)难舆t時間差異而可能引起的彩色噪點問題。信號格式變換器將信號鎖存器輸出的標(biāo)準(zhǔn)LVTTL電平的數(shù)字信號轉(zhuǎn)換成便于傳輸和顯示的模擬RGB信號、DVI信號或LVDS信號。
該多個輸入模塊,每個模塊可以相同,也可以不同,可以任意組合,每個模塊可以根據(jù)需要支持不同類型和不同數(shù)量的輸入信號,但每個模塊具有相同的基本結(jié)構(gòu)。
每個輸入模塊可以有多個輸入通道,每個輸入通道的輸入信號類型可以相同,也可以不同,輸入信號首先經(jīng)過輸入信號格式化器轉(zhuǎn)換成標(biāo)準(zhǔn)LVTTL電平的數(shù)字RGB信號(具體實現(xiàn)手段由輸入信號類型決定,如模擬RGB信號需要經(jīng)過AD變換,VIDEO信號或流媒體信號需要經(jīng)過解碼和去隔行)后送到切割縮放、幀率轉(zhuǎn)換及信號同步化器實現(xiàn)信號的切割縮放、幀率轉(zhuǎn)換及與信號總線的同步,最后送到三態(tài)總線驅(qū)動器,在疊加控制器所產(chǎn)生的控制信號的控制下傳遞到信號總線,疊加控制器所產(chǎn)生的控制信號保證任意時刻只有一路信號傳遞到信號總線,從而實現(xiàn)信號的疊加顯示。
每個輸入模塊中有一個功能識別配置器,它由一片非易失的存儲器構(gòu)成,其中記錄有本輸入模塊所有硬件特征信息,包括本輸入模塊總共有多少個輸入通道,每個輸入通道有幾個輸入端口,每個端口是何種類型的信號等信息。在整個控制器上電初始化期間,核心控制模塊內(nèi)的微控制器通過收集所有插在總線上輸入模塊中功能識別配置器的信息來獲得本控制器的全部輸入通道信息,由這些信息來進行控制端口等硬件資源的分配,從而實現(xiàn)輸入通道數(shù)和輸入信號類型的可任意配置性。
每個輸入模塊中有一個獨立的微控制器,負責(zé)本輸入模塊的輸入信號處理,包括對輸入信號端口的切換及格式的檢測,信號格式化處理以及對每個通道切割縮放、幀率轉(zhuǎn)換等的控制,所有這些控制都是在核心控制模塊內(nèi)微控制器的協(xié)調(diào)下完成的,每個輸入模塊中有一個獨立的微控制器也是實現(xiàn)輸入通道數(shù)和輸入信號類型可任意配置的基礎(chǔ),因為核心控制模塊內(nèi)的微控制器可以脫離對具體信號的控制。
與現(xiàn)有技術(shù)相比,本發(fā)明具有如下有益效果本發(fā)明的優(yōu)點在于采用純硬件處理結(jié)構(gòu),輸入通道數(shù)和輸入信號類型可根據(jù)需要任意配置,所有信號均能高質(zhì)量實時顯示,同時所有信號都能在全屏幕范圍以任意大小、任意位置、任意順序以窗口形式疊加顯示;采用color-key控制手段桌面應(yīng)用窗口可以與信號窗口以任意大小、任意位置、任意順序疊加顯示;采用分布式處理結(jié)構(gòu),不會受結(jié)構(gòu)限制,所以能同時處理和顯示大量信號源的圖像;采用可配置處理結(jié)構(gòu),信號數(shù)量和類型可以根據(jù)需要配置,即增加了應(yīng)用的靈活性,又可以減少資源浪費,降低成本。

圖1是本發(fā)明多層實時圖像疊加控制器的原理框圖;圖2為本發(fā)明中核心控制模塊的原理結(jié)構(gòu)框圖;圖3為本發(fā)明中輸入模塊的原理框圖。
具體實施方式

請參考圖1,該多層實時圖像疊加控制器,包括核心控制模塊1、輸出模塊2和多個輸入模塊3a、3b、……3n(數(shù)量可根據(jù)需要配置),該核心控制模塊1、輸出模塊2和多個輸入模塊3a、3b、……3n通過信號總線及背板相連接,該核心控制模塊1產(chǎn)生整個控制器所需要的像素時鐘及同步信號,這些信號傳遞給連接在信號總線上的所有信號處理模塊3a、3b、……3n,使所有進入信號總線的圖像信號同步。
請一并參考圖2,系統(tǒng)時鐘發(fā)生器15生成整個控制器同步的像素時鐘,一路送到同步信號發(fā)生器17,一路送到關(guān)鍵色提取及疊加控制器12,一路送到桌面信號幀率轉(zhuǎn)換及信號同步化器13,另一路通過總線插座11送到該輸入模塊3a、3b……3n。系統(tǒng)時鐘發(fā)生器可以使用晶體振蕩器或鎖相環(huán)等手段實現(xiàn)。
同步信號發(fā)生器17在系統(tǒng)時鐘發(fā)生器15送來的時鐘信號的同步下生成輸出圖像所必須的HS、VS、DE三種同步信號,如果其工作在從模式則其生成的同步信號與從控制接口18送入的外部同步信號保持同步,否則其生成的同步信號通過控制接口18送出對其他控制器進行同步。除此以外同步信號發(fā)生器17生成的同步信號一路送到桌面信號幀率轉(zhuǎn)換及信號同步化器13和關(guān)鍵色提取及疊加控制器12,另一路通過總線插座11送到附圖1中所示的輸入模塊3a、3b……3n。同步信號發(fā)生器可以使用CPLD(Complex programmablelogic device,復(fù)雜可編程邏輯器件)或FPGA實現(xiàn),在物理上可以與關(guān)鍵色提取及疊加控制器12合并,采用一片F(xiàn)PGA或定制ASIC實現(xiàn),但邏輯上功能仍然獨立。
桌面輸入信號首先送到桌面信號格式化器14,桌面信號格式化器主要負責(zé)將各種不同類型的桌面輸入信號轉(zhuǎn)換成標(biāo)準(zhǔn)LVTTL電平的數(shù)字RGB信號,如輸入信號是模擬RGB信號則其功能就是完成AD變換,如果輸入信號是DVI數(shù)字信號則其功能就是完成DVI-RGB轉(zhuǎn)換。經(jīng)格式化后的桌面信號被送到桌面信號幀率轉(zhuǎn)換及信號同步化器13,桌面信號幀率轉(zhuǎn)換及信號同步化器13具有三幀以上幀緩存,從桌面信號格式化器14送來的經(jīng)過格式化后的桌面信號被填充到桌面信號幀率轉(zhuǎn)換及信號同步化器13內(nèi)的幀緩存,同時在系統(tǒng)時鐘發(fā)生器15送來的時鐘及同步信號發(fā)生器17送來的同步信號的控制下從桌面信號幀率轉(zhuǎn)換及信號同步化器13的幀緩存中讀出桌面數(shù)據(jù)信號,這樣就可以實現(xiàn)桌面信號輸入與輸出的隔離,完成桌面信號與信號總線的同步。從桌面信號幀率轉(zhuǎn)換及信號同步化器13輸出的桌面信號被送到關(guān)鍵色提取及疊加控制器12。桌面信號幀率轉(zhuǎn)換及信號同步化器13可以通過FPGA或ASIC實現(xiàn)。
關(guān)鍵色提取及疊加控制器12是實現(xiàn)各種信號任意疊加顯示的執(zhí)行機構(gòu),它完成從桌面信號中提取Color_Key及生成實現(xiàn)所有信號窗口疊加所需要的控制信號。經(jīng)桌面信號幀率轉(zhuǎn)換及信號同步化器13轉(zhuǎn)換后的桌面信號送入關(guān)鍵色提取器,關(guān)鍵色提取器在微控制器16所設(shè)定的Color_Key坐標(biāo)處采集桌面信號紅綠藍三基色的數(shù)字量,此值即為Color_Key,為克服干擾問題還需在Color_Key坐標(biāo)附近采集多點取平均值及加入容差范圍,即實際上Color_Key不是一個精確的值,而是一個區(qū)段,只要桌面信號的值在這一區(qū)段范圍內(nèi)都認為與Color_Key一致,如果啟用了Color_Key功能則桌面信號在一定范圍內(nèi)與Color_Key相吻合的地方會不輸出桌面信號,而是輸出通過輸入模塊3a~3n插入的某些信號,只要控制桌面中填充成Color_Key的區(qū)域,就可以實現(xiàn)將桌面中的某些應(yīng)用程序窗口與輸入的信號窗口進行任意疊加顯示,從而避免信號窗口永遠只能浮在桌面窗口之上。
關(guān)鍵色提取器所實現(xiàn)的主要功能是提取Color_Key并配合疊加控制器完成桌面窗口與信號窗口的混疊,而疊加控制器除實現(xiàn)以上功能外,還需要在微控制器16的協(xié)調(diào)下對其它所有信號窗口的大小、位置、疊層順序進行控制,保證任意時刻只有一路信號進入信號總線,其實現(xiàn)的原理就如同每一路信號都有一個閘門,任意時刻保證只有一個閘門被打開,疊加控制器就是控制在每個時刻該開哪個閘門,通過這種方式就可以實現(xiàn)信號的任意疊加顯示。
微控制器16是本發(fā)明的控制中樞,由它完成所有的協(xié)調(diào)工作,包括對輸入模塊信息的采集,對控制端口的分配,輸入?yún)?shù)的傳遞,各種窗口參數(shù)(包括Color_Key坐標(biāo)、窗口坐標(biāo)、疊層順序等)的配置等等。
該多個輸入模塊3a、3b……3n數(shù)量可以配置,且每個輸入模塊的功能可能都不同,但每個模塊的結(jié)構(gòu)都相同,其結(jié)構(gòu)框圖如附圖3所示,每個輸入模塊有1~m個輸入通道41、42……4m,通道個數(shù)可以配置,每個通道均由輸入信號格式化、切割縮放幀率轉(zhuǎn)換信號同步化和三態(tài)總線驅(qū)動三部分組成。下面以輸入通道41為例進行說明,輸入信號首先進入輸入信號格式化器341,在輸入信號格式化器內(nèi)完成各種輸入信號格式到標(biāo)準(zhǔn)LVTTL電平RGB信號格式的轉(zhuǎn)換,其具體實現(xiàn)手段由輸入信號的類型決定,如模擬RGB信號通過AD變換實現(xiàn),VIDEO信號通過VIDEO解碼及去隔行器件實現(xiàn)。輸入信號經(jīng)過格式化后送到切割縮放幀率轉(zhuǎn)換信號同步化器,根據(jù)設(shè)定窗口的大小及位置完成信號的切割縮放,同時完成幀率轉(zhuǎn)換及實現(xiàn)與信號總線的同步,實現(xiàn)方法與桌面信號幀率轉(zhuǎn)換及信號同步化相同,具體實現(xiàn)手段也是FPGA或ASIC。經(jīng)過切割縮放、幀率轉(zhuǎn)換及信號同步化后再經(jīng)過三態(tài)總線驅(qū)動器321送到信號總線,三態(tài)總線驅(qū)動器321受關(guān)鍵色提取及疊加控制器12所產(chǎn)生的控制信號的控制,從而實現(xiàn)疊加顯示,控制信號通過總線插座11,背板及總線插座31相連接。其它輸入通道與通道41的工作原理相同。
功能識別配置器35由一片非易失存儲器構(gòu)成,其中記錄有本輸入模塊所有硬件特征信息,包括本輸入模塊總共有多少個輸入通道,每個輸入通道有幾個輸入端口,每個端口是何種類型的信號等信息。
微控制器36主要負責(zé)本輸入模塊各IC初始化配置,并接收核心控制模塊內(nèi)的微控制器16所發(fā)送的窗口坐標(biāo)及輸入?yún)?shù),并由這些參數(shù)計算出各IC寄存器對應(yīng)的值并設(shè)置這些寄存器。
所有輸入信號經(jīng)過處理后最終都經(jīng)過三態(tài)總線驅(qū)動器驅(qū)動后匯集到信號總線,但在關(guān)鍵色提取及疊加控制器12所產(chǎn)生的控制信號的控制下任意時刻只有一路信號經(jīng)過信號總線被送到輸出模塊2,輸出模塊完成輸出格式的轉(zhuǎn)換,最終送到顯示設(shè)備進行顯示。根據(jù)顯示設(shè)備的輸入接口類型,輸出模塊可將信號總線送入的信號轉(zhuǎn)換成相應(yīng)的類型,如果顯示設(shè)備的輸入接口是VGA(video graphics array)類型,則在輸出模塊2內(nèi)完成DA轉(zhuǎn)換(數(shù)模轉(zhuǎn)換),如果顯示設(shè)備的輸入接口是DVI類型,則在輸出模塊2內(nèi)完成LVTTL到DVI(Digital Visual Interface)信號的轉(zhuǎn)換,這些格式轉(zhuǎn)換都有專用的IC可以實現(xiàn)。
權(quán)利要求
1.一種多層實時圖像疊加控制器,其特征在于,其包括核心控制模塊(1)、輸出模塊(2)和多個輸入模塊(3a、3b、......3n),該核心控制模塊(1)、輸出模塊(2)和多個輸入模塊(3a、3b、......3n)通過信號總線相連接,該核心控制模塊(1)產(chǎn)生整個控制器所需要的像素時鐘及同步信號,這些信號傳遞給連接在信號總線上的所有信號處理模塊,使所有進入信號總線的圖像信號同步。
2.如權(quán)利要求1所述的多層實時圖像疊加控制器,其特征在于,該核心控制模塊(1)包括系統(tǒng)時鐘發(fā)生器(15)、同步信號發(fā)生器(17)和疊加控制器(12),該系統(tǒng)時鐘發(fā)生器(15)生成同步像素時鐘,該同步信號發(fā)生器(17)在系統(tǒng)時鐘的控制下生成輸出圖像所需的同步信號,該同步信號通過信號總線連接到疊加控制器(12)以及總線上每一個信號處理模塊,以控制整個顯示系統(tǒng)同步并實現(xiàn)信號疊加顯示。
3.如權(quán)利要求2所述的多層實時圖像疊加控制器,其特征在于,該多個輸入模塊(3a、3b、......3n)包括切割縮放、幀率轉(zhuǎn)換及信號同步化器(331),以實現(xiàn)信號的切割縮放、幀率轉(zhuǎn)換及與信號總線的同步,在疊加控制器(12)所產(chǎn)生的控制信號的控制下傳遞到信號總線。
4.如權(quán)利要求2所述的多層實時圖像疊加控制器,其特征在于,該核心控制模塊(1)進一步包括桌面信號幀率轉(zhuǎn)換器(13),該桌面信號幀率轉(zhuǎn)換器(13)在系統(tǒng)時鐘和同步信號的控制下完成幀率轉(zhuǎn)換、實現(xiàn)與信號總線的同步。
5.如權(quán)利要求2所述的多層實時圖像疊加控制器,其特征在于,該輸出模塊(2)包括信號鎖存器,該信號鎖存器將信號總線輸入的數(shù)據(jù)和同步信號經(jīng)系統(tǒng)時鐘鎖存后保持與系統(tǒng)時鐘同步。
6.如權(quán)利要求5所述的多層實時圖像疊加控制器,其特征在于,該輸出模塊(2)進一步包括信號格式變換器,該信號格式變換器將信號鎖存器輸出的數(shù)字信號轉(zhuǎn)換成顯示設(shè)備能夠接收并顯示的信號。
7.如權(quán)利要求1所述的多層實時圖像疊加控制器,其特征在于,該核心控制模塊(1)內(nèi)包括微控制器(16),以協(xié)調(diào)整個控制器的工作。
8.如權(quán)利要求1所述的多層實時圖像疊加控制器,其特征在于,該核心控制模塊(1)包括桌面信號格式化器(14),該桌面信號格式化器(14)將輸入的信號轉(zhuǎn)換成便于處理的數(shù)字信號。
9.如權(quán)利要求1所述的多層實時圖像疊加控制器,其特征在于,該核心控制模塊(1)包括關(guān)鍵色提取器,以提供關(guān)鍵色參數(shù)值來控制桌面信號的顯示。
10.如權(quán)利要求1所述的多層實時圖像疊加控制器,其特征在于,該每個輸入模塊(3a、3b、......3n)包括記錄有本輸入模塊所有硬件特征的信息功能識別配置器(35),核心控制模塊(1)內(nèi)的微控制器通過收集所有插在總線上輸入模塊(3a、3b、......3n)中功能識別配置器(35)的信息來獲得本控制器的全部輸入通道信息。
全文摘要
本發(fā)明公開了一種多層實時圖像疊加控制器,其包括核心控制模塊、輸出模塊和多個輸入模塊,該核心控制模塊、輸出模塊和多個輸入模塊通過信號總線及背板相連接,該核心控制模塊產(chǎn)生整個控制器所需要的像素時鐘及同步信號,這些信號傳遞給連接在信號總線上的所有信號處理模塊,使所有進入信號總線的圖像信號同步。本發(fā)明采用純硬件處理結(jié)構(gòu),輸入通道數(shù)和輸入信號類型可根據(jù)需要任意配置,且所有輸入信號均能高質(zhì)量實時顯示,同時所有信號都能在全屏幕范圍以任意大小、任意位置、任意順序以窗口形式疊加顯示,既增加了應(yīng)用的靈活性,又可以減少資源浪費,降低成本。
文檔編號G09G5/00GK1750108SQ20051003759
公開日2006年3月22日 申請日期2005年9月29日 優(yōu)先權(quán)日2005年9月29日
發(fā)明者劉文軍, 張軍, 向博 申請人:廣東威創(chuàng)日新電子有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1